JPS6035776A - 表示パネル - Google Patents
表示パネルInfo
- Publication number
- JPS6035776A JPS6035776A JP14534383A JP14534383A JPS6035776A JP S6035776 A JPS6035776 A JP S6035776A JP 14534383 A JP14534383 A JP 14534383A JP 14534383 A JP14534383 A JP 14534383A JP S6035776 A JPS6035776 A JP S6035776A
- Authority
- JP
- Japan
- Prior art keywords
- display panel
- signal
- electrode line
- display
- line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
本発明は、能動素子をマ) IJクス状に配置した基板
を用いて表示を行う表示パネルに関する。
を用いて表示を行う表示パネルに関する。
従来、ガラスまたは半導体基板上に画素を駆動するため
のトランジスタ、バリスタ、 M I M 7’、Cど
の能動素子をマ) IJクス状に配置した基板を用いf
−:4S壬パ永ルF七1ハて1寸、我1rテレビ信会?
r 、1’の動画像を表示する目的のものが多く、従っ
て、画素を非常に細く形成する必要があるために、前記
能動素子を駆動する信号を供給する電極ライン等も非常
に微細に形成されている。このために、特に該電極ライ
ンが断線しやすく、これによって表示パネルの表示欠陥
となり、表示/ぐネル製造上歩留りが大きく低下する主
要因となっていた0本発明は、上記の点に鑑みなされた
ものであり・信号供給用の電極ラインの断線による、表
示ノ(才・ルの歩留り低下を防ぐことを目的としたもの
であるO 以下、図面に従って本発明の詳細な説明する。
のトランジスタ、バリスタ、 M I M 7’、Cど
の能動素子をマ) IJクス状に配置した基板を用いf
−:4S壬パ永ルF七1ハて1寸、我1rテレビ信会?
r 、1’の動画像を表示する目的のものが多く、従っ
て、画素を非常に細く形成する必要があるために、前記
能動素子を駆動する信号を供給する電極ライン等も非常
に微細に形成されている。このために、特に該電極ライ
ンが断線しやすく、これによって表示パネルの表示欠陥
となり、表示/ぐネル製造上歩留りが大きく低下する主
要因となっていた0本発明は、上記の点に鑑みなされた
ものであり・信号供給用の電極ラインの断線による、表
示ノ(才・ルの歩留り低下を防ぐことを目的としたもの
であるO 以下、図面に従って本発明の詳細な説明する。
第1図ζJ、表示パネルを構成する・マ) IJクス基
板の従来の一実施例を示すものであり、各画素にはスイ
ッチングトランジスタTrとコンデンサC1画素電極S
13.〜.S、2が構成されており、トランジスタTr
のゲートは走査電極ラインY。
板の従来の一実施例を示すものであり、各画素にはスイ
ッチングトランジスタTrとコンデンサC1画素電極S
13.〜.S、2が構成されており、トランジスタTr
のゲートは走査電極ラインY。
+Y2+Y3.+・・・に、ソースは信号電極ラインX
。
。
、X2 、X3 、・・′に、1°レインはコンデンサ
C及び画素電極S、1、〜.SNMに接続されてl/す
る。
C及び画素電極S、1、〜.SNMに接続されてl/す
る。
そして、走査電極ラインY、に選択信号か印加される七
・走査電極ラインY1にゲートが接続されている全ての
トランジスタTrがON状態となり、信号電極ラインX
I +x2 + x3 +・・・に印加されている画像
信号がトランジスタTrを介してコンデン−1,L C
に書込まれ、画素電極S11、〜. S NMに信号が
印加される@このように画像信号は1行毎に画素に書き
込まれ、画像を形成する。
・走査電極ラインY1にゲートが接続されている全ての
トランジスタTrがON状態となり、信号電極ラインX
I +x2 + x3 +・・・に印加されている画像
信号がトランジスタTrを介してコンデン−1,L C
に書込まれ、画素電極S11、〜. S NMに信号が
印加される@このように画像信号は1行毎に画素に書き
込まれ、画像を形成する。
ところで、信号電極ラインX、に断線ケ所人があった場
合、信号電極ラインX、は1本により形成されているた
めに・画素電極”’2+ +S3L・〜・S N、には
画像信号が印加されず、1列のライン欠陥として表示パ
ネルに現れてしまい、商品価値は全くなくなってしまう
という大きな欠点があった・実際に、画像表示パネルで
は画素を微細に構成するために信号電極ラインxl +
x2 + x3 +・・・は数ミクロンの[[Jしが
なく、製造上またはパネルとしての組立上非常に断線し
やすく、歩留りが大[IJに低下している。
合、信号電極ラインX、は1本により形成されているた
めに・画素電極”’2+ +S3L・〜・S N、には
画像信号が印加されず、1列のライン欠陥として表示パ
ネルに現れてしまい、商品価値は全くなくなってしまう
という大きな欠点があった・実際に、画像表示パネルで
は画素を微細に構成するために信号電極ラインxl +
x2 + x3 +・・・は数ミクロンの[[Jしが
なく、製造上またはパネルとしての組立上非常に断線し
やすく、歩留りが大[IJに低下している。
第2図は、本発明による一実施例を示すものであり、信
号111.極う(ンXH、X、、、X3、−1r1各画
素電刹i S 11I〜+”’22+〜を囲むように縦
にはしご形に形成されている。動作は第1図の場合と。
号111.極う(ンXH、X、、、X3、−1r1各画
素電刹i S 11I〜+”’22+〜を囲むように縦
にはしご形に形成されている。動作は第1図の場合と。
全く同じである。さて、第2図の信号電極ラインx1に
断線ケ所Aがあったとすると、画像信号は電極a−・電
極b−組電極を通って第1画素目のトランジスタ′」r
に伝達されるとともにそれ以下の信号電極ラインX、に
伝達され、表示欠陥になることは全くない。さらに断線
ケ所Bかあったとすると、画像イ1!号は電極e−主電
極を通って伝達され、表示には全く支障ない。従って信
号電極ラインX、、X2 、 3 、・・・は同−画素
内の縦方向型極が同時に断線しないかぎり、表示欠陥に
はならないわ番Jである。
断線ケ所Aがあったとすると、画像信号は電極a−・電
極b−組電極を通って第1画素目のトランジスタ′」r
に伝達されるとともにそれ以下の信号電極ラインX、に
伝達され、表示欠陥になることは全くない。さらに断線
ケ所Bかあったとすると、画像イ1!号は電極e−主電
極を通って伝達され、表示には全く支障ない。従って信
号電極ラインX、、X2 、 3 、・・・は同−画素
内の縦方向型極が同時に断線しないかぎり、表示欠陥に
はならないわ番Jである。
以上のように、本発明によると、能動素子をマトリクス
状に構成した基板を用いる表示〕ぐネルの信号TIE
4i1J(ラインまたは走査電極ラインをはしご形にJ
it成することによって、信号電極ラインの欠陥を容易
に補完でき、表示欠陥を大巾に減少させることが可能で
、表示パネルの歩留りを大きく向上させることができる
という優れた効果がある。
状に構成した基板を用いる表示〕ぐネルの信号TIE
4i1J(ラインまたは走査電極ラインをはしご形にJ
it成することによって、信号電極ラインの欠陥を容易
に補完でき、表示欠陥を大巾に減少させることが可能で
、表示パネルの歩留りを大きく向上させることができる
という優れた効果がある。
なお、ここでは、信号電極ラインを列方向に各画素毎に
はしご形に形成した例を示したが、各画1素毎でなく、
複数画素毎にはしご形を形成しても効果があり、本発明
に含まれる。
はしご形に形成した例を示したが、各画1素毎でなく、
複数画素毎にはしご形を形成しても効果があり、本発明
に含まれる。
また、ここでは信号電極ラインのみをはしご形に形成し
た例を示したが、当然走査電極ラインも同様に形成する
ことができ、同様の効果があり、本発明に含まれる。
た例を示したが、当然走査電極ラインも同様に形成する
ことができ、同様の効果があり、本発明に含まれる。
第1図はマ) +Jクス基板の従来の一構成例を示す図
であり、第2図は本発明によ”るマトリクス基板の一構
成例を示す図である。 xI + x2 + X3 ・・信号電極ラインYl
l Y2 1 Y3・・・走査電極ライン。+ b +
d+ 6 + / + ’・・・?I?、極ラインう
r・・・トランジスタ C・・・コンデンサ S、、 −S 、−!:!−−Q−−Q−a 一画素電
極 A5丁3・・断線ケ所 以 上 出願人 株式会社第二精工舎 第1図 二N 2 図
であり、第2図は本発明によ”るマトリクス基板の一構
成例を示す図である。 xI + x2 + X3 ・・信号電極ラインYl
l Y2 1 Y3・・・走査電極ライン。+ b +
d+ 6 + / + ’・・・?I?、極ラインう
r・・・トランジスタ C・・・コンデンサ S、、 −S 、−!:!−−Q−−Q−a 一画素電
極 A5丁3・・断線ケ所 以 上 出願人 株式会社第二精工舎 第1図 二N 2 図
Claims (1)
- 表示パネルの一方の基板として、ガラスまたは半導体基
板上に能動素子をマ) IJクス状に配置した基板を用
いる表示パネルに於いて、前記能動素子に画像信号を供
給する信号電極ラインまたは走査電極ラインを、画素を
はさんではしご形に形成したことを特徴とする表示パネ
ル。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP14534383A JPS6035776A (ja) | 1983-08-09 | 1983-08-09 | 表示パネル |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP14534383A JPS6035776A (ja) | 1983-08-09 | 1983-08-09 | 表示パネル |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6035776A true JPS6035776A (ja) | 1985-02-23 |
Family
ID=15382982
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP14534383A Pending JPS6035776A (ja) | 1983-08-09 | 1983-08-09 | 表示パネル |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6035776A (ja) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61134785A (ja) * | 1984-12-06 | 1986-06-21 | 松下電器産業株式会社 | 画像表示装置 |
JPS61145584A (ja) * | 1984-12-19 | 1986-07-03 | 松下電器産業株式会社 | アクテイブマトリツクスアレ− |
JP2005084216A (ja) * | 2003-09-05 | 2005-03-31 | Sanyo Electric Co Ltd | 表示装置 |
WO2008111268A1 (ja) * | 2007-03-13 | 2008-09-18 | Sharp Kabushiki Kaisha | 表示パネルおよび表示装置 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS55530A (en) * | 1978-06-16 | 1980-01-05 | Suwa Seikosha Kk | Matrix indicator |
JPS55137586A (en) * | 1979-04-13 | 1980-10-27 | Suwa Seikosha Kk | Liquid crystal display body |
-
1983
- 1983-08-09 JP JP14534383A patent/JPS6035776A/ja active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS55530A (en) * | 1978-06-16 | 1980-01-05 | Suwa Seikosha Kk | Matrix indicator |
JPS55137586A (en) * | 1979-04-13 | 1980-10-27 | Suwa Seikosha Kk | Liquid crystal display body |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61134785A (ja) * | 1984-12-06 | 1986-06-21 | 松下電器産業株式会社 | 画像表示装置 |
JPS61145584A (ja) * | 1984-12-19 | 1986-07-03 | 松下電器産業株式会社 | アクテイブマトリツクスアレ− |
JP2005084216A (ja) * | 2003-09-05 | 2005-03-31 | Sanyo Electric Co Ltd | 表示装置 |
WO2008111268A1 (ja) * | 2007-03-13 | 2008-09-18 | Sharp Kabushiki Kaisha | 表示パネルおよび表示装置 |
US8446539B2 (en) | 2007-03-13 | 2013-05-21 | Sharp Kabushiki Kaisha | Display panel and display apparatus |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2018196471A1 (zh) | 显示面板及显示装置 | |
JP3069930B2 (ja) | 液晶表示装置 | |
WO2020047912A1 (zh) | Amoled显示面板及相应的显示装置 | |
US11177292B2 (en) | Display device | |
WO2022156131A1 (zh) | 阵列基板、阵列基板的制作方法以及显示面板 | |
JP3923238B2 (ja) | 表示装置 | |
TW201423212A (zh) | 畫素陣列 | |
JP3256810B2 (ja) | 液晶表示装置 | |
JP3194873B2 (ja) | アクティブマトリックス型液晶表示装置およびその駆動方法 | |
JPH0740102B2 (ja) | アクテイブマトリクス型液晶表示装置 | |
JPS6035776A (ja) | 表示パネル | |
JP3265687B2 (ja) | 液晶表示装置 | |
WO2023015592A1 (zh) | 阵列基板及显示面板 | |
JP3397810B2 (ja) | 液晶表示装置 | |
JP3158587B2 (ja) | 薄膜トランジスタパネル | |
WO2022083000A1 (zh) | 阵列基板以及显示面板 | |
JP2523587B2 (ja) | アクテイブマトリツクス型液晶表示素子 | |
JPS5987491A (ja) | マトリクス・カラ−液晶表示装置 | |
WO2020124869A1 (zh) | 阵列基板及显示面板 | |
JP2002350902A (ja) | 液晶表示装置 | |
WO2024045037A1 (zh) | 显示面板及显示装置 | |
JPH02120724A (ja) | 薄膜トランジスタ回路 | |
JPS6177886A (ja) | 液晶マトリツクスパネル | |
JP3216489B2 (ja) | アクティブマトリクス型液晶表示装置 | |
JPH06138491A (ja) | 液晶表示装置 |