JPS60221833A - Programming device - Google Patents

Programming device

Info

Publication number
JPS60221833A
JPS60221833A JP59076548A JP7654884A JPS60221833A JP S60221833 A JPS60221833 A JP S60221833A JP 59076548 A JP59076548 A JP 59076548A JP 7654884 A JP7654884 A JP 7654884A JP S60221833 A JPS60221833 A JP S60221833A
Authority
JP
Japan
Prior art keywords
display
arithmetic
section
control
control unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59076548A
Other languages
Japanese (ja)
Inventor
Yuji Takahashi
裕司 高橋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP59076548A priority Critical patent/JPS60221833A/en
Publication of JPS60221833A publication Critical patent/JPS60221833A/en
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/32Monitoring with visual or acoustical indication of the functioning of the machine

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Debugging And Monitoring (AREA)

Abstract

PURPOSE:To switch temporarily a picture display without halting a processing which is being executed, and to improve processing efficiency by providing a display control part and a display memory for displaying in a lump statuses of plural operation control devices which are being connected, in addition to those which are used for a selected specified operation control device. CONSTITUTION:A programming device is constituted by connecting plural stored program type operation control device 10 to a transmission control part 3 of a programming device main frame 1. The first display control part 6 and the first display memory part 7 for a processing use to a selected specified device 10 are provided on this transmission control part 3 through a control part 2. Also, the second display control part 17 and the second display memory part 18 are provided on the transmission control part 3 through an operation control device detailed status read-out part 16, and a control part 6 is connected to the read-out part 16. Subsequently, a display part 9 is connected to each control part 6, 17 through a display switching part 19, the statuses of each device 10 are displayed in a lump, the display picture is switched temporarily without halting the processing which is being executed, and the processing efficiency is improved.

Description

【発明の詳細な説明】 〔発明の技術分野〕 この発明はストアードプログラム式演算制御装置に対し
てプログラムの書き込み、読み出しおよび実行状態のモ
ニタ等を行うプログラミング装置に関するものである。
DETAILED DESCRIPTION OF THE INVENTION [Technical Field of the Invention] The present invention relates to a programming device that writes and reads programs to and from a stored program type arithmetic control device, and monitors the execution state of the program.

〔従来技術〕[Prior art]

従来、この種の装置としてはたとえば特開昭57−14
963号に示されるように単一のプログラミング装置本
体に複数のモニタすべき演算制御装置を接続してデータ
処理およびその管理を効率よく実行する構成となってh
る。又、さらに発展した形の装置としてはたとえば第1
図に示される構成のものがある。以下に第1図について
簡単に説明すると、同図において、プログラミング装置
本体1は演算制御装置10に対するプロ°グラムの書き
込み、読み出しおよび実行状態のモニタ等の制御を行う
制御部2と、演算制御装置10との伝送処理を行う伝送
制御部3と、伝送を行う演算制御装置番号が設定される
伝送演算制御装置番号設定部4と、実行モード、エラー
発生状態等の読み出し全行ない、かっ読出部本体5aと
伝送を行う演算制御装置番号を自動的に切換える伝送演
算制御装置自動切換部5bとを有する演算制御装置ステ
ータス読出部5と、第1表示メモリ7に対して表示デー
タを書き込み、また書き込んだ表示データを読出して表
示部9に表示を行う第1表示制御部6とを有する。なお
8は操作部、9は表示部である。
Conventionally, as this type of device, for example, Japanese Patent Application Laid-Open No. 57-14
As shown in No. 963, a single programming device is configured to connect a plurality of arithmetic and control devices to be monitored to efficiently perform data processing and management.
Ru. Moreover, as a more developed type of device, for example, the first
There is a configuration shown in the figure. Briefly explaining FIG. 1 below, in the same figure, a programming device main body 1 includes a control section 2 that controls writing and reading of programs to and from an arithmetic and control unit 10, and monitoring of the execution state, and an arithmetic and control unit. 10, a transmission arithmetic and control unit number setting unit 4 that sets the arithmetic and control unit number that performs transmission, and a readout unit that performs all reading of execution mode, error occurrence status, etc. 5a and a transmission arithmetic and control device automatic switching section 5b that automatically switches the arithmetic and control device number that performs transmission, and the display data is written to and written to the first display memory 7 It has a first display control section 6 that reads display data and displays it on the display section 9. Note that 8 is an operation section and 9 is a display section.

また前述したプログラム装置本体1と接続される各スト
アードプログラム式演算制御装置1oは中央演算処理、
装置(以下CPUと称す。)11と、プログラミング装
置本体1との伝送処理を行う伝送制御部12と、CPU
 11の実行手順等が記憶された制御メモリ部13と、
演算制御装置1oの実行モー)” 、エラー発生状態等
のステータスが記憶すれている演算制御装置ステータス
記憶部14とを備えている。なお15は演算制御装置の
番号が設定される演算制御装置番号設定部である。
In addition, each stored program type arithmetic and control device 1o connected to the program device main body 1 described above has a central arithmetic processing,
A transmission control section 12 that performs transmission processing between the device (hereinafter referred to as CPU) 11 and the programming device main body 1;
a control memory unit 13 in which execution procedures, etc. of 11 are stored;
The execution mode of the arithmetic and control device 1o) and the arithmetic and control device status storage section 14 that stores statuses such as error occurrence states are provided. Note that 15 is the arithmetic and control device number in which the number of the arithmetic and control device is set. This is the settings section.

次にこのように構成された第1図の装置の動作について
説明する。
Next, the operation of the apparatus shown in FIG. 1 constructed in this way will be explained.

操作者は操作部8を操作して伝送演算制御装置番号設定
部4に対してこれから動作指示を行おうとする演算制御
装置10の番号指定を行う。以降、指定された演算制御
装置10に対して動作指示が行われる。操作者が操作部
8にょシ演算制御装置10に対して動作の指示を行うと
、制御部2は該情報を適当な符号に変換した後、伝送制
御部3を経由して各演算制御装置1o側の伝送制御部1
2に送る。伝送制御部12はプログラミング装置本体1
よシ受信した信号と演算制御装置番号設定部15、に設
定された番号の一致を調べる。もし両者が一致すると、
プログラミング装置本体1から送られた信号は自己に与
えられたものと判断してCPU 11へ送る。CPU1
1はこの信号を受取った後、指示された動作を行い結果
のデータを伝送制御部12を経由してプログラミング装
置本体1へ返送する。このプログラミング装置1の制御
部2は伝送制御部3を介して演算制御装置10の動作結
果のデータを受取シ、これを解読、変換する。
The operator operates the operation section 8 to designate the number of the arithmetic and control device 10 to which the transmission arithmetic and control device number setting section 4 is about to issue an operation instruction. Thereafter, an operation instruction is given to the specified arithmetic and control device 10. When the operator instructs the operation unit 8 and the arithmetic and control unit 10 to operate, the control unit 2 converts the information into an appropriate code, and then sends the information to each arithmetic and control unit 10 via the transmission control unit 3. Side transmission control unit 1
Send to 2. The transmission control unit 12 is the programming device main body 1
It is checked whether the received signal matches the number set in the arithmetic and control unit number setting section 15. If both match,
The signal sent from the programming device main body 1 is judged to have been given to itself and is sent to the CPU 11. CPU1
After receiving this signal, program controller 1 performs the instructed operation and sends the resulting data back to programming device main body 1 via transmission control section 12 . The control section 2 of the programming device 1 receives data representing the operation results of the arithmetic and control device 10 via the transmission control section 3, and decodes and converts the data.

この変換された結果データは第1表示制御部6に送られ
、さらに第1表示メモリ7へ書き込まれると共に書き込
まれた内容を再び読み出して表示部9へ表示する。以上
の手順によシ指定した演算制御装置10に対してプログ
ラムの書き込み、読み出し、実行状態のモニタ等が可能
となる。
The converted result data is sent to the first display control section 6 and further written into the first display memory 7, and the written contents are read out again and displayed on the display section 9. By following the above procedure, it becomes possible to write and read programs to and from the designated arithmetic and control device 10, and to monitor the execution status.

一方、演算制御装置10のCPU 11はスタート指示
がされると、制御メモリ部13の内容に従って制御動作
を行う。そして制御動作の実行中に演算制御装置ステー
タス記憶部14には前述した制御動作の実行モードやエ
ラー発生状態等のステータスが逐次記憶される。このと
き、この演算制御装置ステータス記憶部14の内容の一
部は、プログラミング装置1内の演算制御装置ステータ
ス読出部5により定期的に読み出される。詳しく述べる
と、演算制御装置ステータス読出部5aは、伝送演算制
御装置自動切換部5bが順番に切換える番号に従い、接
続された複数台の演算制御装置10の各演算制御装置ス
テータス記憶部14の内容の一部を定期的に読み出して
第1表示制御部6へ送る。この各演算制御装置ステータ
ス読出部5aの動作はプログラミング装置本体1の制御
部2が行っているプログラムの書き込み、読み出し、実
行状態のモニタ等の処理とは独立して行われる。第1表
示制御部6は演算制御装置ステータス読出部5aよシ送
られてきた複数台分の演算制御装置10のステータス情
報を制御部2が行っているプログラムの書き込み、読み
出し、実行状態のモニタ等の表示に影響を与えない範囲
で第1表示メモリ7の一部のエリアに書き込み、表示部
9への表示を行う。
On the other hand, when the CPU 11 of the arithmetic and control unit 10 receives a start instruction, it performs a control operation according to the contents of the control memory section 13. During the execution of the control operation, the arithmetic and control unit status storage section 14 sequentially stores the status such as the execution mode of the control operation and the error occurrence state described above. At this time, a part of the contents of this arithmetic and control device status storage section 14 is periodically read out by the arithmetic and control device status reading section 5 in the programming device 1. To be more specific, the arithmetic and control unit status reading unit 5a reads the contents of each arithmetic and control unit status storage unit 14 of the plurality of connected arithmetic and control units 10 according to the numbers sequentially switched by the transmission arithmetic and control unit automatic switching unit 5b. A portion is periodically read out and sent to the first display control section 6. The operation of each arithmetic and control device status reading section 5a is performed independently of the processing performed by the control section 2 of the programming device main body 1, such as program writing, reading, and monitoring of the execution state. The first display control unit 6 writes and reads the status information of the plurality of arithmetic and control units 10 sent from the arithmetic and control unit status reading unit 5a, and monitors the execution status of the program being executed by the control unit 2. The information is written in a partial area of the first display memory 7 and displayed on the display unit 9 within a range that does not affect the display.

上述した動作を行なう従来の装置では実行モード設定、
エラー発生状態等の詳細な情報を読み出すためには、プ
ログラムの書き換え、読み出し。
In conventional devices that perform the operations described above, execution mode settings,
To read detailed information such as error occurrence status, rewrite and read the program.

実行状態のモニタ等の操作を中断して、操作部8によシ
情報読み出しの指示を行ない、表示部9に詳細情報を表
示させる必要があった。また、前述した詳細情報の読み
出しは、操作部8によシ伝送演算制御装置設定部4の設
定を変更して、個々の演算制御装置10ごとに行う必要
があル、プログラミング装置1に接続されたn台の演算
制御装置10のステータス情報の一括表示は出来なかっ
た。
It was necessary to interrupt operations such as monitoring the execution state, instruct the operating section 8 to read out the information, and display detailed information on the display section 9. Furthermore, the detailed information described above must be read out for each arithmetic and control device 10 by changing the settings of the transmission arithmetic and control device setting section 4 using the operation section 8. However, the status information of n arithmetic and control units 10 could not be displayed all at once.

〔発明の概要〕[Summary of the invention]

この発明は上記のような従来のものの欠点を除去するた
めになされたもので伝送演算制御装置設定部によって指
定された演算制御装置10に対するプログラムの書き込
み、読出し、実行状態のモニタ等の処理とは独立して、
接続されたn台の演算制御装置の演算制御装置ステータ
ス記録部の内容を定期的に読み出し、第2表示制御部に
ょシ第2表示メモリへ書き込んでおき、伝送演算制御装
置設定部に設定された演算制御装置に対するプログラム
の書き込み、読み出し、実行状態のモニタ等の表示が第
1表示制御部、第1表示メモリを用いて行なわれている
時でも操作部によシ、表示部の表示のみを第2表示メモ
リの内容にワンタッチで切換えて接続された全部の演算
制御装置の演算制御装置ステータス記録部の内容を一括
して表示することが可能でちゃしかも操作部にょシ、ワ
ンタッチで表示部の表示を、第1表示メモリの内容に復
帰することができるようなプログラミング装置を提供す
ることを目的としている。
This invention has been made to eliminate the drawbacks of the conventional ones as described above, and the processing such as writing and reading of programs to and from the arithmetic and control unit 10 specified by the transmission arithmetic and control unit setting section, and monitoring of the execution status, etc. Independently,
The contents of the arithmetic and control device status recording sections of the n arithmetic and control devices connected are periodically read out, written to the second display memory of the second display control section, and set in the transmission arithmetic and control device setting section. Even when the first display control unit and the first display memory are used to write and read programs to the arithmetic control unit, monitor the execution status, etc., the operation unit can only display the display on the display unit. 2 Display The contents of the arithmetic and control unit status recording section of all connected arithmetic and control units can be displayed at once by switching to the contents of the display memory with one touch.What's more, it is possible to display the contents of the arithmetic and control unit status recording section of all connected arithmetic and control units at once. It is an object of the present invention to provide a programming device that can restore the contents of the first display memory.

〔発明の実施例〕[Embodiments of the invention]

以下、この発明の一実施例を図について説明する。第2
図において第1図と共通部分は同一符号を用いて説明を
省略する。16は演算制御装置10内の演算制御装置ス
テータス記録部14の内容を読み出す演算制御装置詳細
ステータ゛ス読出部、16aは読出部本体、16bは伝
送演算制御装置自動切換部、1Tは自動演算制御装置情
報読出部により読出されたn台の演算制御装置10の演
算制御装置ステータス記録部14の内容を第2表示メモ
リ18へ書き込み、また書き込んだデータの表示を行う
第2表示制御部、18は第2表示メモリ、19は第1表
示メモリ6と第2表示メモリ17の表示の切換えを行う
表示切換部である。
An embodiment of the present invention will be described below with reference to the drawings. Second
In the figure, parts common to those in FIG. 1 are designated by the same reference numerals, and their explanation will be omitted. Reference numeral 16 denotes an arithmetic and control unit detailed status reading unit for reading out the contents of the arithmetic and control unit status recording unit 14 in the arithmetic and control unit 10, 16a is the main body of the reading unit, 16b is a transmission arithmetic and control unit automatic switching unit, and 1T is automatic arithmetic and control unit information. A second display control unit writes the contents of the arithmetic and control unit status recording unit 14 of the n arithmetic and control units 10 read by the reading unit to the second display memory 18, and displays the written data; A display memory 19 is a display switching unit that switches the display between the first display memory 6 and the second display memory 17.

次に動作について説明する。制御部2は、操作部8から
の指示に従って、伝送演算制御装置番号設定部4に設定
された番号に対応する演算制御装置10に動作内容を送
信し、結果データを受け取ると適当な交換を行った後、
第1表示制御部6に送る。第1表示制御部6は送られて
きたデータをたとえばVRAMによって構成される第1
表示メモリ7へ書き込むとともに書き込んだ内容を再び
読み出して表示データを表示切換部19へ送る。また、
演算制御装置詳細ステータス読出部16は制御部2の動
作とは独立して定期的に接続された複数台の演算制御装
置10の演算制御装置ステータス記憶部14の内容を読
み出す動作を行う。詳しく述べると読出部本体1B&は
伝送演算制御装置自動切換部16bが順次切換える番号
に従い、接続中の複数台の演算制御装置10の演算制御
装置ステータス記憶部14の内容の定期的な読み出しを
行う。この演算制御装置詳細ステータス読出部16は読
み出したステータス情報の一部を第1表示制御部6へ送
シ、詳細に表示すべきデータは第2表示制御部17へ送
る。この第2表示制御部1Tは送られてきたデータをた
とえばVRAMによって構成される第2表示メモリ18
へ書き込むとともに書き込んだ内容を再び読み出して表
示データを表示切換部19へ送る。表示切換部19は第
1表示部6から送られてきた表示データと第2表示制御
部17から送られてきた表示データを操作部8よシの選
択指示に従って選択表示を行う。
Next, the operation will be explained. The control section 2 transmits the operation details to the arithmetic and control device 10 corresponding to the number set in the transmission arithmetic and control device number setting section 4 according to instructions from the operation section 8, and upon receiving the result data, performs appropriate exchange. After
It is sent to the first display control section 6. The first display control unit 6 stores the sent data in a first display controller configured by, for example, a VRAM.
The data is written to the display memory 7 and the written contents are read again and the display data is sent to the display switching section 19. Also,
The arithmetic and control unit detailed status reading unit 16 periodically reads the contents of the arithmetic and control unit status storage units 14 of the plurality of connected arithmetic and control units 10 independently of the operation of the control unit 2 . To be more specific, the reading section main body 1B& periodically reads the contents of the arithmetic and control device status storage sections 14 of the plurality of connected arithmetic and control devices 10 according to the numbers sequentially switched by the transmission arithmetic and control device automatic switching section 16b. The arithmetic and control unit detailed status reading section 16 sends a part of the read status information to the first display control section 6, and sends data to be displayed in detail to the second display control section 17. This second display control unit 1T stores the sent data in a second display memory 18 constituted by a VRAM, for example.
At the same time, the written contents are read out again and the display data is sent to the display switching section 19. The display switching section 19 selectively displays the display data sent from the first display section 6 and the display data sent from the second display control section 17 according to a selection instruction from the operation section 8.

なお、上記実施例では、表示制御部、表示メモリは各々
2個の場合について述べたが、さらに個数金増やしても
よいことはもちろんである0〔発明の効果〕 以上のように、この発明によれば選択した特定の演算制
御装置に対する処理用の表示制御部、表示メモリとは別
に接続中の複数台の演算制御装置のステータス−指表示
用の表示制御部、表示メモリを設けたので、ステータス
−柄表示を行うためには現在実行中の処理を中断するこ
となく、一時的に表示画面のみを切換えればよいので、
一台のプログラミング装置で複数台の演算制御装置のデ
バッグ、保守を効率よく行うプログラミング装置が実現
できる。
In the above embodiment, the case where two display control units and two display memories each are used is described, but it is of course possible to further increase the number of units. According to the above, the status of multiple connected arithmetic and control units is separate from the display control unit and display memory for processing for the selected specific arithmetic and control unit. - To display the pattern, you only need to temporarily switch the display screen without interrupting the process currently being executed.
A programming device that efficiently debugs and maintains multiple arithmetic and control units can be realized using a single programming device.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は従来のプログラミング装置の一実施例を示すブ
ロック図、第2図はこの発明の一実施例によるプログラ
ミング装置を示すブロック図である。 1・・・プログラミング装置本体、6・・・第1表示制
御部、T・・・第1表示メモリ部、10・・・ストアー
ドプログラム式演算制御装置、16・・・演算制御装置
詳細ステータス読出部、16a・・・読出部本体、16
b・・・伝送演算制御自動切換部、17・・・第2表示
制御部、18・・・第2表示メモリ部、19・・・表示
切換部。 なお、図中、同一符号は同−又は相当部分を示す。 第1図
FIG. 1 is a block diagram showing an embodiment of a conventional programming device, and FIG. 2 is a block diagram showing a programming device according to an embodiment of the present invention. DESCRIPTION OF SYMBOLS 1... Programming device main body, 6... First display control section, T... First display memory section, 10... Stored program type arithmetic control device, 16... Arithmetic control device detailed status reading section , 16a...reading unit main body, 16
b...Transmission arithmetic control automatic switching unit, 17...Second display control unit, 18...Second display memory unit, 19...Display switching unit. In addition, in the figures, the same reference numerals indicate the same or corresponding parts. Figure 1

Claims (1)

【特許請求の範囲】[Claims] 複数台のストアードプログラム式演算制御装置に接続さ
れ、選択された演算制御装置のプログラムの書き込み、
読み出し、実行状態のモニタ等を行うプログラミング装
置において、前記選択された演算制御装置において記憶
されている実行モード設定、エラー発生状態等のステー
タスを読み出す演算制御装置詳細ステータス読出部と、
前記読み出された接続中の全演算制御装置のステータス
の表示部への表示内容が記憶される第2表示メモリ部と
、前記第2表示メモリ部への書き込みと書き込んだ内容
の表示部への表示の制御を行う第2表示制御部と、第1
表示制御部と前記第2表示制御部の表示の切換を行う表
示切換部を備えることによシ、操作者が操作部を用いて
特定の演算制御装置のプログラムの書き込み9表示、実
行状態のモニターli!金、第1表示制御部によシ表示
される画面によシ行っている間に操作部を用いて画面切
換の表示を行うことにより、現在の操作モードは第1表
示制御部、第1表示メそり部によシ実行継続させながら
、表示画面のみを第2表示制御部、第2表示メモリ部に
より表示される複数の演算制御装置の実行モード、エラ
ー発生等のステータスが表示された画面に切換え可能と
したことを特徴とするプログラミング装置。
Connected to multiple stored program type arithmetic and control devices, write the program of the selected arithmetic and control device,
In a programming device that performs reading, monitoring of execution status, etc., an arithmetic and control unit detailed status reading unit that reads statuses such as execution mode settings and error occurrence states stored in the selected arithmetic and control unit;
a second display memory section in which the read contents of the status of all connected arithmetic and control units to be displayed on the display section are stored; and writing to the second display memory section and writing of the written contents to the display section. a second display control unit that controls display;
By providing a display switching section that switches the display of the display control section and the second display control section, an operator can use the operation section to write a program for a specific arithmetic control device, display it, and monitor its execution state. li! By displaying screen switching using the operation unit while moving to the screen displayed by the first display control unit, the current operation mode can be changed to the first display control unit or the first display. While the system part continues to execute, only the display screen is changed to a screen displaying the execution modes of the plurality of arithmetic and control units, error occurrence status, etc. displayed by the second display control part and the second display memory part. A programming device characterized by being switchable.
JP59076548A 1984-04-18 1984-04-18 Programming device Pending JPS60221833A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59076548A JPS60221833A (en) 1984-04-18 1984-04-18 Programming device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59076548A JPS60221833A (en) 1984-04-18 1984-04-18 Programming device

Publications (1)

Publication Number Publication Date
JPS60221833A true JPS60221833A (en) 1985-11-06

Family

ID=13608315

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59076548A Pending JPS60221833A (en) 1984-04-18 1984-04-18 Programming device

Country Status (1)

Country Link
JP (1) JPS60221833A (en)

Similar Documents

Publication Publication Date Title
JPS60221833A (en) Programming device
EP0923010B1 (en) Programmable controller
JP2792772B2 (en) Programmable controller and sequence program monitoring method thereof
JPS60173631A (en) Control program switching system
JPS60142754A (en) Programming device
JP2638033B2 (en) Control unit for line multiplexer
JPH03160533A (en) Memory display trace system
JPS58221405A (en) Programmable controller
JPH05257629A (en) Message display system
JPH03188538A (en) Transaction data processor
JPH01147640A (en) Multi-programming debug device
JPS61121132A (en) Program controller
JPS5826044B2 (en) computer system
JPS60169937A (en) Data processing system
JPH02226307A (en) Numerical controller
JPS59119413A (en) Programmable controller
JPS6116341A (en) Diagnostic controller
JPS62224805A (en) Ladder diagram display system for program of sequence programmable controller
JPS62266604A (en) Remote programming console device
JPH02144703A (en) Programmable controller
JPS59218545A (en) Screen switching device of work station device
JPH0329432A (en) Supervising controller
JPS58181345A (en) Communication device
JPH03147457A (en) Debugger for peripheral equipment in exchange
JPH09330252A (en) Monitor device