JPS60203816A - Switch box - Google Patents

Switch box

Info

Publication number
JPS60203816A
JPS60203816A JP6047184A JP6047184A JPS60203816A JP S60203816 A JPS60203816 A JP S60203816A JP 6047184 A JP6047184 A JP 6047184A JP 6047184 A JP6047184 A JP 6047184A JP S60203816 A JPS60203816 A JP S60203816A
Authority
JP
Japan
Prior art keywords
switch
channel
signal
input
switches
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP6047184A
Other languages
Japanese (ja)
Inventor
Susumu Shimizu
清水 将
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shimadzu Corp
Shimazu Seisakusho KK
Original Assignee
Shimadzu Corp
Shimazu Seisakusho KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shimadzu Corp, Shimazu Seisakusho KK filed Critical Shimadzu Corp
Priority to JP6047184A priority Critical patent/JPS60203816A/en
Publication of JPS60203816A publication Critical patent/JPS60203816A/en
Pending legal-status Critical Current

Links

Abstract

PURPOSE:To simplify the constitution of a switch box by making the 2nd switches to be turned on by ON signals from plural 1st switches applying plural channel signals independently correspond to the 1st switches and deciding a channel signal corresponding to the output signal of each 2nd switch. CONSTITUTION:When input signals Ia-Ig of channels (a)-(g) are inputted to input terminals 11a, 12a-11g, 12g of the switch box 10 respectively and one signal out of the input signals is to be selected, reed switches 13a, 14a are connected between the terminals 11a, 12a and input lines l1, l2. A discrimination signal is Da is led from a node between a resistor Ra and a reed switch 15a and other channels (b)-(g) are also constituted. Each channel signal guided to the line l1 is inputted to a CPU19 through an A/D converter 16 and a gate 17 and the signals Da-Dg are encoded by a gate 20 and inputted to the CPU19. Thus, the CPU19 can detect the selected channels (a)-(g) on the basis of the signals Da-Dg.

Description

【発明の詳細な説明】 (イ)産業上の利用分野 この発明は、計測分野の多点入力記録針等に使用される
切替器に関する。
DETAILED DESCRIPTION OF THE INVENTION (A) Field of Industrial Application This invention relates to a switching device used in a multi-point input recording needle, etc. in the field of measurement.

(ロ)従来技術 一般に記録計の記録方式には、ペン式と打点式があるが
、多点入力の場合には、サーボ機構が1個で足りる打点
式が採用されるのが通當である。
(B) Prior art In general, there are two types of recording methods for recorders: pen type and dot type, but in the case of multi-point input, it is common to use the dot type, which requires only one servo mechanism. .

この多点入力の場合の打点式は、第1図に示すように、
多チャネルの入力信号11、I2・・・I7を切替器l
によって切替えた後、選択された信号をサーボ機構2へ
渡し、記録紙3に記録するようになっている。
The dot formula for this multi-point input is as shown in Figure 1.
Multi-channel input signals 11, I2...I7 are switched by a switch l.
After switching, the selected signal is passed to the servo mechanism 2 and recorded on the recording paper 3.

この種の記録針において、制御・信号処理等に関しマイ
クロコンピュータを使用する場合、電源投入時に常に同
じチャネルからスタートするようにイニシャライズする
必要、すなわちCI)U(中央処理装置)と切替器の同
期をとる必要がある。
When using a microcomputer for control, signal processing, etc. in this type of recording needle, it is necessary to initialize it so that it always starts from the same channel when the power is turned on.In other words, it is necessary to synchronize the CI) U (central processing unit) and the switch. I need to take it.

しかるに従来の記録針の切替器では、どのチャネルが選
択されているかCPUの方で判別することができなかっ
た。CPUの方で選択チャネルを判別するのに、絶縁型
半導体マルチプレクサを使用することが考えられるが、
回路が複雑となるので多入力には適さないという問題が
ある。
However, with the conventional recording stylus switch, the CPU cannot determine which channel is selected. It is conceivable to use an isolated semiconductor multiplexer to determine the selected channel by the CPU, but
There is a problem that the circuit becomes complicated and is not suitable for multiple inputs.

(ハ)目的 この発明の目的は、上記に鑑み、構成が簡単であり、ま
たどのチャネルが選択されているかを外部回路で判別し
得る切替器を提供することである。
(C) Objective In view of the above, an object of the present invention is to provide a switching device that has a simple configuration and that allows an external circuit to determine which channel is selected.

(ニ)構成 上記目的を達成するために、この発明の切替器は、複数
のチャネル信号がそれぞれ個別に入力される入力スイッ
チに対応して第2のスイッチを設レノ、入力スイッチが
オンすると、対応する第2のスイッチもオンするように
構成し、この第2のスイッチのオン信号で出力される信
号がいずれのチャネル信号であるかを判別できるように
している。
(d) Configuration In order to achieve the above object, the switch of the present invention is provided with a second switch corresponding to the input switch to which a plurality of channel signals are individually input, and when the input switch is turned on, A corresponding second switch is also turned on, so that it can be determined which channel signal the output signal is based on the on signal of the second switch.

(ホ)実施例 以下、実施例により、この発明をさらに詳細に説明する
(E) Examples The present invention will be explained in more detail with reference to Examples below.

第2図は、この発明の一実施例を示す記録計の信号処理
回路で回路図である。
FIG. 2 is a circuit diagram of a signal processing circuit of a recorder showing an embodiment of the present invention.

同図において、切替器10は、チャネルa、、、b・・
・gの入力信号(a、■b・・・Igが入力され、切替
えにより1つの信号が選択されて出力されるようになっ
ている。
In the figure, the switch 10 has channels a,..., b...
- Input signals of g (a, b...Ig are input, and one signal is selected and output by switching.

各チャネルa、b・・・gの入力信号1a、1b・・・
Igは、それぞれ個別に入力端子11a12a、llb
 ・ 12b、・ ・ ・ 11g12gに加えられる
ようになっている。
Input signals 1a, 1b... for each channel a, b...g
Ig are input terminals 11a12a and llb, respectively.
・ 12b, ・ ・ 11g can be added to 12g.

チャネルaに着目すると、入力端子11aと入カライン
!1間にリードスイッチ13aが、また入力端子12a
と接地ライン12間にリードスイッチ14aが接続され
、また、十B電源ラインp3と接地ライン14間に抵抗
Raとり一ト°スイッチ15aの直列回路が接続され、
抵抗Raとリードスイッチ15aの接続点から判別信号
Daが導出されるようになっている。
Focusing on channel a, there is an input terminal 11a and an input line! 1, a reed switch 13a is connected between the input terminal 12a and the input terminal 12a.
A reed switch 14a is connected between the ground line 12 and the ground line 12, and a series circuit of a resistor Ra and a switch 15a is connected between the 10B power line p3 and the ground line 14,
The discrimination signal Da is derived from the connection point between the resistor Ra and the reed switch 15a.

イ也のチャネルb、、c・・・gも、チャネルaと同様
に接続構成されている。すなわち各チャネルとも2個の
入力用のリードスイッチ13a・13b=13g、14
a14b・=、14gと1個の判別用のリードスイッチ
15a・15b・・・15gが備えられている。
Channels b, c, . . . , g of Iya are also connected in the same manner as channel a. That is, each channel has two input reed switches 13a and 13b = 13g, 14.
a14b.=, 14g and one reed switch 15a, 15b, . . . 15g for discrimination are provided.

これらリードスイッチはチャネル毎にまとめられて円状
に配置され、図示はしていないが、マグネットが回転す
る(モータ等により)ことに応じて、マグネットが通過
する位置の各スイッチが時間順次にオンするようになっ
ている。
These reed switches are arranged in a circle for each channel, and as the magnet rotates (by a motor, etc.), each switch at the position where the magnet passes turns on in time sequence. It is supposed to be done.

入力ライン11に導出される各チャネル信号は、A /
 I)コンバータ16でデジタル信号に変換され、ゲー
ト17、バス18を介してCPU19に取込まれる。ま
た、各チャネルの判別信号Da、Db・・・Dgも、ゲ
ー1−20でコード化されCPU19に取込まれるよう
になっている。
Each channel signal derived on input line 11 is A/
I) It is converted into a digital signal by the converter 16, and is taken into the CPU 19 via the gate 17 and bus 18. Furthermore, the discrimination signals Da, Db, . . .

次に、以上のように構成される実施例回路の動作につい
て説明する。
Next, the operation of the embodiment circuit configured as described above will be explained.

今、切替器10のマグネットがチャネルbのリードスイ
ッチの点で止まっており、この状態で電源がオンされる
ものとする。
It is now assumed that the magnet of the switch 10 is stopped at the reed switch of channel b, and the power is turned on in this state.

電源がオンされるとマグネットが回転を開始するが、ス
タートではリードスイッチ13b、14b、15b近傍
に位置しており、したがってこれらのリードスイッチ1
3b、14b、、15bがオン状態にある。しかし、他
のチャネルの各リードスイッチはオフ状態にある。その
ため、チャネルbの入力信号1bが入力端子11b・1
2b、入力用のリードスイッチ13b・14bを経てA
/Dコンバータ16に加えられ、デジタル信号に変換さ
れ、ゲート17、バス18を経7CPU19に取込まれ
る。しかし、他のチャネルでは各リードスイッチがオフ
しているので、入力信号Ta。
When the power is turned on, the magnet starts rotating, but at the start, it is located near the reed switches 13b, 14b, and 15b, so these reed switches 1
3b, 14b, , 15b are in the on state. However, each reed switch of the other channels is in the off state. Therefore, the input signal 1b of channel b is input to input terminal 11b.
2b, A via input reed switches 13b and 14b
The signal is applied to the /D converter 16, converted into a digital signal, and taken into the CPU 19 via the gate 17 and bus 18. However, since each reed switch is off in other channels, the input signal Ta.

1c・・・Igは入力ラインI!lに導出されない。1c...Ig is input line I! l is not derived.

またこの時点でリードスイッチ15bがオンしているの
で、判別信号DbがLOWとなっているが、他のチャネ
ルのリードスイッチ15a、15C・・・tggはオフ
しているので、判別信号Da、Dc・・・DgはHig
hとなっている。そのためゲー)20は判別信号Dbの
みがLowであることを意味するコード信号を出方し、
この信号がCPUI 9に取込まれる。
Also, since the reed switch 15b is on at this point, the discrimination signal Db is LOW, but since the reed switches 15a, 15C...tgg of other channels are off, the discrimination signals Da, Dc ...Dg is High
h. Therefore, the game) 20 outputs a code signal that means that only the discrimination signal Db is Low,
This signal is taken into the CPUI 9.

時間が経過してマグネットが1ステツプ移動し、チャネ
ルCのリードスイッチの位置に達したとすると、それま
でオンしていたチャネルbのリードスイッチ13b、1
4b、15bがオフし、替わってチャネルCのリードス
イッチ1’3c、14c、15cがオンする。そのため
今度はチャネルCの入力信号1cがCPUI 9に取込
まれるとともに、判別信号Dcのみがl、owとなる。
Assuming that the magnet moves one step over time and reaches the position of the channel C reed switch, the channel B reed switch 13b, 1, which had been on until then,
4b, 15b are turned off, and reed switches 1'3c, 14c, 15c of channel C are turned on instead. Therefore, the input signal 1c of channel C is now taken into the CPUI 9, and only the discrimination signal Dc becomes l, ow.

さらに時間が経過してい(と、以下同様にしてマグネッ
トが1ステツプずつ順次移動していき、それに応じてオ
ンされるリードスイ・ソチも順次移動し、CPU19に
取込まれるチャネルデータ及び判別信号も順次シフトさ
れる。
As more time passes (and so on, the magnets move one step at a time in the same way, the lead switches and switches that are turned on also move sequentially, and the channel data and discrimination signal taken into the CPU 19 also sequentially move). Shifted.

(1)U19は、判別信号Da1Db・・・Dgによっ
て、今どのチャネルが選択されているか知ることができ
るので、ある定められたチャネルが選択されるまで通富
の処理動作を開始するのを待ち、所定のチャネルに達す
ると通富の処理動作をスタートさせれば、電源投入後、
當に所定のチャネルから処理を行うことができる。
(1) Since the U19 can know which channel is currently selected by the discrimination signals Da1Db...Dg, it waits to start the processing operation of the communication until a certain predetermined channel is selected. , if the processing operation of Tsutomu is started when the predetermined channel is reached, after the power is turned on,
Processing can then take place from predetermined channels.

また、場合により、CPU19は電源オン後、判別され
た選択チャネルから処理動作をスタートさせるようにし
てもよい。
Further, depending on the case, the CPU 19 may start the processing operation from the determined selected channel after the power is turned on.

また、上記実施例において、切替器の各チャネル選択用
及び判別用のスイッチはリードスイッチを用いているが
、この発明はこれに限られるものではなく、ブラシ形(
摺動形)その他のスイ・ノチを使用したものにも適用可
能である。
Further, in the above embodiment, reed switches are used as the switches for selecting and discriminating each channel of the changeover device, but the present invention is not limited to this, and the brush type (
Sliding type) It can also be applied to those using other sui-nochi.

(へ)効果 この発明の切替器によれば、チャネル選択用の大カスイ
ッチの他に選択チャネル判別用のスイッチを各チャネル
対応で設けるものであるから、CPU等の外部回路は判
別信号により選択チャネルを知ることができ、電源オン
動作開始時に切替器と常に同期をとって動作スタートす
ることができる。しかも、各チャネルにわずか1個のス
イッチを付加するという簡単な構成で上記同期化を実現
することができる。
(f) Effects According to the switching device of the present invention, in addition to the large switch for channel selection, a switch for discriminating the selected channel is provided for each channel, so that external circuits such as the CPU can be selected by the discriminating signal. The channel can be known and the operation can be started in synchronization with the switch at the start of power-on operation. Moreover, the above synchronization can be achieved with a simple configuration of adding only one switch to each channel.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は従来の多点入力の打点式記録計の原理を示す図
、第2図はこの発明の一実施例を示す記録計の信号処理
回路の回路図である。 10:切替器、 1lallb・・−11g二人力端子
、 12a・12b−・ 12g:入力端子、 13a
13b−−・13g:入力用のリードスイッチ、14a
・14 b・・・14g二人力用のリードスイッチ、1
5a・15b・・・15g二判別用のリードスイッチ、
 Da−Db・・・Dg:判別信号。 特許出願人 株式会社島津製作所 代理人 弁理士 中 村 茂 信
FIG. 1 is a diagram showing the principle of a conventional multi-point input dotting type recorder, and FIG. 2 is a circuit diagram of a signal processing circuit of a recorder showing an embodiment of the present invention. 10: Switch, 1lallb...-11g two-person terminal, 12a/12b-/12g: Input terminal, 13a
13b--13g: Reed switch for input, 14a
・14 b...14g Reed switch for two people, 1
5a/15b...15g Reed switch for discrimination,
Da-Db...Dg: Discrimination signal. Patent applicant Shimadzu Corporation Representative Patent attorney Shigeru Nakamura

Claims (1)

【特許請求の範囲】[Claims] (1)複数のスイッチの各々に、複数のチャネル信号が
個別に加えられ、前記複数のスイッチが時間順次にオン
されるに応じて、異なるチャネル信号が順次切替えられ
て出力される切替器において、前記各スイッチがオンす
ると、自身もオンする第2のスイッチを前記各スイッチ
に対応して設け、この第2のスイッチのオン信号で、出
力される信号がいずれのチャネル信号であるかを判別す
るようにしたことを特徴とする切替器。
(1) A switching device in which a plurality of channel signals are individually applied to each of a plurality of switches, and different channel signals are sequentially switched and output as the plurality of switches are turned on in time sequence, A second switch that also turns on when each of the switches is turned on is provided corresponding to each of the switches, and the on signal of this second switch determines which channel signal the output signal is. A switching device characterized by:
JP6047184A 1984-03-28 1984-03-28 Switch box Pending JPS60203816A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP6047184A JPS60203816A (en) 1984-03-28 1984-03-28 Switch box

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6047184A JPS60203816A (en) 1984-03-28 1984-03-28 Switch box

Publications (1)

Publication Number Publication Date
JPS60203816A true JPS60203816A (en) 1985-10-15

Family

ID=13143216

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6047184A Pending JPS60203816A (en) 1984-03-28 1984-03-28 Switch box

Country Status (1)

Country Link
JP (1) JPS60203816A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61213630A (en) * 1985-03-19 1986-09-22 Chino Works Ltd Recorder
JP2020017182A (en) * 2018-07-27 2020-01-30 ミネベアミツミ株式会社 Sensor information acquisition device

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61213630A (en) * 1985-03-19 1986-09-22 Chino Works Ltd Recorder
JPH0543042B2 (en) * 1985-03-19 1993-06-30 Chino Corp
JP2020017182A (en) * 2018-07-27 2020-01-30 ミネベアミツミ株式会社 Sensor information acquisition device

Similar Documents

Publication Publication Date Title
JPS6411967B2 (en)
JPS60203816A (en) Switch box
US2933563A (en) Signal translating circuit
KR0147933B1 (en) System of video cassette recorder to record program continuously
JPS6013070Y2 (en) Mode switching device in tape recorder
US5455468A (en) Switching circuit for switching a plurality of lines
JPH02255992A (en) Microcomputer
JPH02250535A (en) Bit phase synchronizing circuit
JP2881788B2 (en) Video signal switching device
JPH0124661Y2 (en)
JPH0567088B2 (en)
JP3306191B2 (en) Recording device
JPH0530137Y2 (en)
JPH0775319B2 (en) Sync detection circuit with majority decision function
SU1411754A1 (en) Device for checking logical units
JPH036119A (en) Analog signal switching circuit
SU731300A1 (en) Discrete signal switching device
JPS6127024A (en) Selecting circuit
JPS59153233A (en) Microcomputer
JPH01135116A (en) Input interruption detection circuit
JPS5837233U (en) signal switching device
JPH02121049A (en) Input/output device
JPS61199107A (en) Digital input device
JPH01256250A (en) Digital transmission method
JPS58164320A (en) Control circuit