JPS60135679U - 目標検出装置 - Google Patents
目標検出装置Info
- Publication number
- JPS60135679U JPS60135679U JP2410684U JP2410684U JPS60135679U JP S60135679 U JPS60135679 U JP S60135679U JP 2410684 U JP2410684 U JP 2410684U JP 2410684 U JP2410684 U JP 2410684U JP S60135679 U JPS60135679 U JP S60135679U
- Authority
- JP
- Japan
- Prior art keywords
- detection device
- target detection
- adder
- clock
- contents
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Radar Systems Or Details Thereof (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図は従来から用いられている目標検出装置の一例を
示す図、第2図はこの考案による目標検出装置を示す図
である。 図中、1はシフトレジスタ、2は加算器、3はセレクタ
、4は比較回路、5は比較回路、6はシフトレジスタ、
7は加算器、8は比較回路、9は −セレクタ、
10は比較回路である。
示す図、第2図はこの考案による目標検出装置を示す図
である。 図中、1はシフトレジスタ、2は加算器、3はセレクタ
、4は比較回路、5は比較回路、6はシフトレジスタ、
7は加算器、8は比較回路、9は −セレクタ、
10は比較回路である。
Claims (1)
- レーダの受信ビデオを1クロツクごとにメモリしていく
シフトレジスタと、このシフトレジスタの内容を1クロ
ツクごとに和をあり平均する加算器と、1つの中点とす
るレジスタの内容と加算器の出力との比較をとる比較回
路を備えた目標検出装置・
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2410684U JPS60135679U (ja) | 1984-02-22 | 1984-02-22 | 目標検出装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2410684U JPS60135679U (ja) | 1984-02-22 | 1984-02-22 | 目標検出装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS60135679U true JPS60135679U (ja) | 1985-09-09 |
JPH0245828Y2 JPH0245828Y2 (ja) | 1990-12-04 |
Family
ID=30517951
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2410684U Granted JPS60135679U (ja) | 1984-02-22 | 1984-02-22 | 目標検出装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS60135679U (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008170287A (ja) * | 2007-01-12 | 2008-07-24 | Japan Radio Co Ltd | レーダ装置 |
-
1984
- 1984-02-22 JP JP2410684U patent/JPS60135679U/ja active Granted
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008170287A (ja) * | 2007-01-12 | 2008-07-24 | Japan Radio Co Ltd | レーダ装置 |
Also Published As
Publication number | Publication date |
---|---|
JPH0245828Y2 (ja) | 1990-12-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS60135679U (ja) | 目標検出装置 | |
JPS5888173U (ja) | レ−ダ追尾回路 | |
JPS62184476U (ja) | ||
JPS6059635U (ja) | Da変換器 | |
JPS5816564U (ja) | ヒステリシス回路 | |
JPS5996610U (ja) | バス異常検出回路 | |
JPS58107633U (ja) | 出力回路 | |
JPS58191769U (ja) | 同期信号切換回路 | |
JPS5889818U (ja) | 情報表示装置 | |
JPS5882039U (ja) | 位相比較回路 | |
JPS6062346U (ja) | 半ドア警告ブザ−回路 | |
JPS6119859U (ja) | 診断回路 | |
JPS60119158U (ja) | 入力信号断検出装置 | |
JPS5927632U (ja) | A/d変換器 | |
JPS58147334U (ja) | 接点チヤツタ除去回路 | |
JPS5891173U (ja) | ピ−クレベル検出回路 | |
JPS58538U (ja) | デ−タ速度変換回路 | |
JPS59118036U (ja) | デ−タ入力回路 | |
JPS5850556U (ja) | 2値化回路 | |
JPS59122695U (ja) | 無線操縦装置 | |
JPS5827898U (ja) | 電子レンジ | |
JPS60116527U (ja) | タイマ | |
JPS5823432U (ja) | 雑音抑圧回路 | |
JPS5846193U (ja) | 論理入力回路 | |
JPS60636U (ja) | 乗算回路 |