JPS5994444U - 2モジユラスプリスケ−ラ - Google Patents
2モジユラスプリスケ−ラInfo
- Publication number
- JPS5994444U JPS5994444U JP19051382U JP19051382U JPS5994444U JP S5994444 U JPS5994444 U JP S5994444U JP 19051382 U JP19051382 U JP 19051382U JP 19051382 U JP19051382 U JP 19051382U JP S5994444 U JPS5994444 U JP S5994444U
- Authority
- JP
- Japan
- Prior art keywords
- flop
- flip
- output signal
- modulus prescaler
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図はパルススワロ−カウンタを示す概略ブロック図
、第2図は従来の2モジユラスプリスケーラを示すブロ
ック図、第3図は第2図の2モジユラスプリスケーラを
トランスミッションゲートを用いて実現した回路図、第
4図イ及び口はトランスミッションゲートの構成を示す
回路図、第5図は第2図の2モジユラスプリスケーラを
P型又はN型の一方のトランジスタを用いて実現した回
路の要部回路図、第6図は本考案による2モジユラスプ
リスケーラの実施例を示すブロック図、第7図は第6図
の実施例をトランスミッションゲートを用いて実現した
回路図、第8図は本考案の他の実施例を示すブロック図
、第9図は第8図の実施例をP型又はN型の一方のトラ
ンジスタを用いて実現した回路の要部回路図、第10図
は第6図の実施例の応用例を示すブロック図、第11図
は第8図の応用例を示すブロック図、第12図は第11
図の応用例のタイミングチャートである。 主な図番の説明、1・・・2モジユラスプリスケーラ、
4.5.6・・・Dフリップフロップ、7・・・AND
ゲート、8,11,13,15.18・・・NORゲー
ト、12.19・・・NANDゲート、14゜16.1
7・・・Tフリップフロップ。 第2図 轡料]←眸 二 “ 第3図 イ 第8図 06N丁 ′ 第10図 り一一一」 (イ) CLJIIlflJlflIl−−−−1−
−一−−−−−−−1−−−−−−−−−(I\)α2 7’ 5−=4!÷4≠59 、 ’I11 ’ j−目 、 II− 一皿1−−−−=−−−1f叩−−−−−−−量一−−
一一一−−“ ・ “ : 1 1 □
バ ′ 1 、 “ 一→仝4仲 −神かH怖 −大−16二−¥−一一16−÷−17□I
、第2図は従来の2モジユラスプリスケーラを示すブロ
ック図、第3図は第2図の2モジユラスプリスケーラを
トランスミッションゲートを用いて実現した回路図、第
4図イ及び口はトランスミッションゲートの構成を示す
回路図、第5図は第2図の2モジユラスプリスケーラを
P型又はN型の一方のトランジスタを用いて実現した回
路の要部回路図、第6図は本考案による2モジユラスプ
リスケーラの実施例を示すブロック図、第7図は第6図
の実施例をトランスミッションゲートを用いて実現した
回路図、第8図は本考案の他の実施例を示すブロック図
、第9図は第8図の実施例をP型又はN型の一方のトラ
ンジスタを用いて実現した回路の要部回路図、第10図
は第6図の実施例の応用例を示すブロック図、第11図
は第8図の応用例を示すブロック図、第12図は第11
図の応用例のタイミングチャートである。 主な図番の説明、1・・・2モジユラスプリスケーラ、
4.5.6・・・Dフリップフロップ、7・・・AND
ゲート、8,11,13,15.18・・・NORゲー
ト、12.19・・・NANDゲート、14゜16.1
7・・・Tフリップフロップ。 第2図 轡料]←眸 二 “ 第3図 イ 第8図 06N丁 ′ 第10図 り一一一」 (イ) CLJIIlflJlflIl−−−−1−
−一−−−−−−−1−−−−−−−−−(I\)α2 7’ 5−=4!÷4≠59 、 ’I11 ’ j−目 、 II− 一皿1−−−−=−−−1f叩−−−−−−−量一−−
一一一−−“ ・ “ : 1 1 □
バ ′ 1 、 “ 一→仝4仲 −神かH怖 −大−16二−¥−一一16−÷−17□I
Claims (1)
- 第1フリツプフロツプの出力信号を入力する第2フリツ
プフロツプと、該第2フリツプフロツプの出力信号及び
制御信号を入力する第1論理ゲートと、該第1論理ゲー
トの出力信号を入力する第3フリツプフロツプと、該第
3フリツプフロツプと前記第2フリツプフロツプの出力
信号を入力し出力信号が前記第1フリツプフロツプに入
力される第2論理ゲートとを有し、前記制御信号により
分周数を切換えるようにしたことを特徴とする2モジユ
ラスプリスケーラ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP19051382U JPS5994444U (ja) | 1982-12-15 | 1982-12-15 | 2モジユラスプリスケ−ラ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP19051382U JPS5994444U (ja) | 1982-12-15 | 1982-12-15 | 2モジユラスプリスケ−ラ |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS5994444U true JPS5994444U (ja) | 1984-06-27 |
JPH0352041Y2 JPH0352041Y2 (ja) | 1991-11-11 |
Family
ID=30410473
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP19051382U Granted JPS5994444U (ja) | 1982-12-15 | 1982-12-15 | 2モジユラスプリスケ−ラ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5994444U (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63209222A (ja) * | 1987-02-25 | 1988-08-30 | Nec Corp | 位相同期パルス発生回路 |
JPH03129923A (ja) * | 1989-10-16 | 1991-06-03 | Japan Radio Co Ltd | 分周比の切換え可能な分周回路 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5446463A (en) * | 1977-09-19 | 1979-04-12 | Sanyo Electric Co Ltd | Pre-scaler |
-
1982
- 1982-12-15 JP JP19051382U patent/JPS5994444U/ja active Granted
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5446463A (en) * | 1977-09-19 | 1979-04-12 | Sanyo Electric Co Ltd | Pre-scaler |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63209222A (ja) * | 1987-02-25 | 1988-08-30 | Nec Corp | 位相同期パルス発生回路 |
JPH03129923A (ja) * | 1989-10-16 | 1991-06-03 | Japan Radio Co Ltd | 分周比の切換え可能な分周回路 |
Also Published As
Publication number | Publication date |
---|---|
JPH0352041Y2 (ja) | 1991-11-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS5994444U (ja) | 2モジユラスプリスケ−ラ | |
JPS58159636U (ja) | 多トラツク記録装置用デ−タ信号デスキユ−化装置 | |
JPS59119644U (ja) | ゲ−トアレ−ic | |
JPS601033U (ja) | 電圧制御形発振回路 | |
JPS5928733U (ja) | パルス入力装置 | |
JPS60172440U (ja) | 2モジユラスプリスケ−ラ | |
JPS5877943U (ja) | 多数点サンプリング回路 | |
JPS6085426U (ja) | 遅延回路 | |
JPS6054334U (ja) | 集積回路装置 | |
JPS6085490U (ja) | 遠隔操作装置 | |
JPS6085847U (ja) | 半導体集積回路 | |
JPS58194541U (ja) | 信号入力回路 | |
JPS59159961U (ja) | 半導体回路装置 | |
JPS58109339U (ja) | ゲ−トパルス発生回路 | |
JPS604033U (ja) | 相補型トランジスタを用いた論理回路 | |
JPS6119859U (ja) | 診断回路 | |
JPS60108040U (ja) | リングオシレ−タ | |
JPS59164339U (ja) | 相補型mos集積回路 | |
JPH0270252U (ja) | ||
JPS5995390U (ja) | 出力回路 | |
JPS5978737U (ja) | デ−タ選択回路 | |
JPS6390325U (ja) | ||
JPS6064268U (ja) | メ−タ逆振れ防止回路 | |
JPS59174741U (ja) | デイジタル集積回路 | |
JPS6135437U (ja) | セツト・リセツトフリツプフロツプ回路 |