JPS5963734U - リセツト信号発生回路 - Google Patents
リセツト信号発生回路Info
- Publication number
- JPS5963734U JPS5963734U JP15882682U JP15882682U JPS5963734U JP S5963734 U JPS5963734 U JP S5963734U JP 15882682 U JP15882682 U JP 15882682U JP 15882682 U JP15882682 U JP 15882682U JP S5963734 U JPS5963734 U JP S5963734U
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- power supply
- voltage
- reset signal
- supply voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Electronic Switches (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図はこの考案の前提となるリセット回路を用いたプ
ログラムタイマのブロック図である。第2図はバックテ
ップ用バッテリの一例であるニッケルカドミウムバッテ
リの放電特性図である。第3図は従来のリセット信号発
生回路の回路図である。第4図はこの考案の実施例のリ
セット信号発生回路を用いたプログラムタイマのブロッ
ク図である。 1−1チップCMO3CPU、4一定電圧回路、5IJ
セット回路、6−停電検出回路、7−レベル検出回路、
8−比較回路、9−放電回路、10−限時スイッチ回路
、E−バッテリ。
ログラムタイマのブロック図である。第2図はバックテ
ップ用バッテリの一例であるニッケルカドミウムバッテ
リの放電特性図である。第3図は従来のリセット信号発
生回路の回路図である。第4図はこの考案の実施例のリ
セット信号発生回路を用いたプログラムタイマのブロッ
ク図である。 1−1チップCMO3CPU、4一定電圧回路、5IJ
セット回路、6−停電検出回路、7−レベル検出回路、
8−比較回路、9−放電回路、10−限時スイッチ回路
、E−バッテリ。
Claims (2)
- (1) メイン電源電圧とバッテリ電圧とが並列的に
供給される電源端子に抵抗とコンデンサとの直列回路で
構成されるリセット回路を接続し、電源電圧の立ち上が
り時に前記リセット回路でCPUのリセット信号を発生
するよ、うにしたリセット信号発生回路において、前記
メイン電源電圧で駆動され、バッテリ電圧とメイン電源
電圧を分圧した所定の設定電圧とを比較する比較回路と
、この比較回路の出力で駆動され前記バッテリ電圧より
前記設定電圧が大きいとき前記リセット回路のコンデン
サ充電電荷を放電する放電回路と、前記電源端子のバッ
テリ接続点と前記メイン電源間に介挿されメイン電源電
圧の立ち上がり後一定時間経過時にオンする限時スイッ
チ回路と、−を備えてなるリセット信号発生回路。 - (2)前記限時スイッチ回路は、電源ラインに直列に介
挿されたサイリスタと、電源電圧立ち上がり後一定時間
経過時に前記サイリスタのゲートに遅延信号を与えるC
R積分回路とで構成された実用新案登録請求の範囲第1
項記載のリセット信号発生回路。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP15882682U JPS5963734U (ja) | 1982-10-19 | 1982-10-19 | リセツト信号発生回路 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP15882682U JPS5963734U (ja) | 1982-10-19 | 1982-10-19 | リセツト信号発生回路 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPS5963734U true JPS5963734U (ja) | 1984-04-26 |
Family
ID=30349790
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP15882682U Pending JPS5963734U (ja) | 1982-10-19 | 1982-10-19 | リセツト信号発生回路 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS5963734U (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS6398213A (ja) * | 1986-10-15 | 1988-04-28 | Toshiba Corp | パワ−オンリセツト回路 |
-
1982
- 1982-10-19 JP JP15882682U patent/JPS5963734U/ja active Pending
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS6398213A (ja) * | 1986-10-15 | 1988-04-28 | Toshiba Corp | パワ−オンリセツト回路 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| HK48083A (en) | Voltage regulated magneto powered capacitive discharge ignition system | |
| JPS5963734U (ja) | リセツト信号発生回路 | |
| JPS5846584Y2 (ja) | 時限回路 | |
| JPS5838435Y2 (ja) | リセット信号発生回路 | |
| JPS6016983Y2 (ja) | リセツト回路 | |
| JPS5866880U (ja) | スイツチングレギユレ−タの起動回路 | |
| JPS58195335U (ja) | リセツト信号発生回路 | |
| JPS59187837U (ja) | リセツト装置 | |
| JPS612741U (ja) | 蓄電池の充放電制御装置 | |
| JPS61196325U (ja) | ||
| JPS6040114U (ja) | ショック音防止回路 | |
| JPS5817567U (ja) | 停電検出回路 | |
| JPS60158333U (ja) | 再トリガ形単安定マルチバイブレ−タ | |
| JPS617128U (ja) | 発振回路 | |
| JPS59152945U (ja) | 小型電子機器の電源回路 | |
| KR940012839A (ko) | 리세트 회로 | |
| JPS6052528U (ja) | イニシャル・リセット回路 | |
| JPS5980916U (ja) | 遅延出力回路 | |
| JPS5844644U (ja) | デツトマンタイマ | |
| JPS58155142U (ja) | 電源投入検出回路 | |
| JPS58150341U (ja) | 充電回路 | |
| JPS5923822U (ja) | 停電補償用リセツト回路 | |
| JPS5925842U (ja) | 時定数リセツト回路 | |
| JPS59137645U (ja) | リセツト回路 | |
| JPS58189972U (ja) | 電圧検知回路 |