JPS59181497U - パルス信号振幅制御回路 - Google Patents

パルス信号振幅制御回路

Info

Publication number
JPS59181497U
JPS59181497U JP7427983U JP7427983U JPS59181497U JP S59181497 U JPS59181497 U JP S59181497U JP 7427983 U JP7427983 U JP 7427983U JP 7427983 U JP7427983 U JP 7427983U JP S59181497 U JPS59181497 U JP S59181497U
Authority
JP
Japan
Prior art keywords
transistor
pulse signal
resistor
power supply
base
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP7427983U
Other languages
English (en)
Inventor
光 近藤
Original Assignee
日本ビクター株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日本ビクター株式会社 filed Critical 日本ビクター株式会社
Priority to JP7427983U priority Critical patent/JPS59181497U/ja
Publication of JPS59181497U publication Critical patent/JPS59181497U/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【図面の簡単な説明】
第1図及び第2図は夫々本考案回路の第1及び第2実施
例の回路図である。 1・・・パルス信号入力端子、2・・・振幅制御用電圧
入力端子、3・・・出力端子、Q□〜Q5・・・トラン
ジス  □り、R1−R7・・・抵抗、Vcc・・・電
源。

Claims (3)

    【実用新案登録請求の範囲】
  1. (1)振幅を制御されるパルス信号をベースに供給され
    てオン、オフされそのエミッタをアース(又は電源)に
    接続された第1のトランジスタと、該パルス信号の振幅
    を制御するエンベロープをもつ振幅制御用電圧をベース
    に供給されて・  導通状態を制御され抵抗R5を介し
    て接続され該第1のトランジスタのオン、オフに応じて
    そのコレクタより振幅制御された該パルス信号を出力す
    る第1のトランジスタと同極性の第2のトランジスタと
    、その−ミースを該第2のトランジスタのベースに、そ
    のエミッタを抵抗R1゜R2の直列接続を介して電源(
    又はアース)に、そのコレクタをアース(又は電源)に
    夫々接続された上記第1及び第2のトランジスタと異極
    性の第3のトランジスタと、そのベースを該抵抗R1,
    R2の接点に、そのコレクタを電源(又はアース)に、
    そのエミッタを抵抗R4を介して上記第2のトランジス
    タのコレクタに夫々接続された上記第1及び第2のトラ
    ンジスタと同極性の第4のトランジスタとよりなり、上
    記抵抗R1,R2,R4,R5の各抵抗を、R2/(R
    1+ R2)=(1/2)X(R4/R5)に選定して
    なるパルス信号振幅制御回路。
  2. (2)  該第3のトランジスタは、そのベースを、該
    抵抗R5に等しい抵抗値の抵抗R7を介してアース(又
    は電源)に接続されると共に、該第2のトランジスタと
    同極性で該第2のトランジスタと特性が揃っている第5
    のトランジスタのエミ゛ツタ・コレクタを介して電源(
    又はアース)に接続され、該第5のトランジスタのエミ
    ッタ・ベースを介して該第2のトランジスタのベースに
    接続されてなる実用新案登録請求の範囲第1項記載のパ
    ルス信号振幅制御回路。
  3. (3)該第1のトランジスタの代わりに増幅回路を  
     −用い、該増幅回路の入力端子に振幅を制御されるパ
    ルス信号を供給し、該増幅回路の出力端子に抵抗を介し
    て、該第2のトランジスタのエミッタを接続してなる実
    用新案登録請求の範囲第1項、又は第2項記載のパルス
    信号振幅制御回路。
JP7427983U 1983-05-18 1983-05-18 パルス信号振幅制御回路 Pending JPS59181497U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7427983U JPS59181497U (ja) 1983-05-18 1983-05-18 パルス信号振幅制御回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7427983U JPS59181497U (ja) 1983-05-18 1983-05-18 パルス信号振幅制御回路

Publications (1)

Publication Number Publication Date
JPS59181497U true JPS59181497U (ja) 1984-12-04

Family

ID=30204374

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7427983U Pending JPS59181497U (ja) 1983-05-18 1983-05-18 パルス信号振幅制御回路

Country Status (1)

Country Link
JP (1) JPS59181497U (ja)

Similar Documents

Publication Publication Date Title
JPS59181497U (ja) パルス信号振幅制御回路
JPS60126811U (ja) 部分帰還型シヤントレギユレ−タ電源装置
JPS606345U (ja) パルス発生回路
JPS6133520U (ja) 差動増幅回路
JPS5890749U (ja) 波形整形回路
JPS6129521U (ja) 変調回路
JPS59140516U (ja) 増幅器の保護回路
JPS59159012U (ja) ミユ−テイング信号発生回路
JPS591236U (ja) 高圧パルス発生回路
JPS58152071U (ja) 信号制御回路
JPS60189131U (ja) 可変抵抗回路
JPS6074323U (ja) 複数出力増幅器
JPS60153029U (ja) 双方向トランジスタスイツチ回路
JPS586417U (ja) 可変利得増幅器
JPS6142132U (ja) 信号切換・混合装置
JPS5813718U (ja) 可変利得増幅回路
JPS58127894U (ja) 波形整形回路
JPS5850505U (ja) ミユ−テイング駆動回路
JPS6050541U (ja) 信号切換回路
JPS5973821U (ja) 電子ボリユ−ム装置
JPH0290539U (ja)
JPS5896391U (ja) マトリクス回路
JPS60116726U (ja) 電子ボリウム
JPS5969525U (ja) 利得制御回路
JPS60101831U (ja) 信号切換回路