JPS59180564U - 同期信号分離回路 - Google Patents
同期信号分離回路Info
- Publication number
- JPS59180564U JPS59180564U JP7379883U JP7379883U JPS59180564U JP S59180564 U JPS59180564 U JP S59180564U JP 7379883 U JP7379883 U JP 7379883U JP 7379883 U JP7379883 U JP 7379883U JP S59180564 U JPS59180564 U JP S59180564U
- Authority
- JP
- Japan
- Prior art keywords
- separation circuit
- signal separation
- synchronous signal
- npn transistor
- terminal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Synchronizing For Television (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図は従来の同期信号分離回路を示す回路図、第2図
は第1図に示す回路で処理可能な負極性の複合映像信号
を示す信号波形図、第3図は第2図の信号を簡略化して
示す信号波形図、第4図はこの考案に係る同期信号分離
回路の一実施例を示す回路図、第5図は第4図に示す回
路で処理可能な正極性の複合映像信号を示す信号波形図
、第6図は第5図に示す信号□を簡略化して示す信号波
形図 ゛である。 Q2□〜Q24・・・トランジスタ、D21・・・ダイ
オード、C21・・・コーンデンサ、R21t R22
・・・抵抗、■2亡・定電流 □源。
は第1図に示す回路で処理可能な負極性の複合映像信号
を示す信号波形図、第3図は第2図の信号を簡略化して
示す信号波形図、第4図はこの考案に係る同期信号分離
回路の一実施例を示す回路図、第5図は第4図に示す回
路で処理可能な正極性の複合映像信号を示す信号波形図
、第6図は第5図に示す信号□を簡略化して示す信号波
形図 ゛である。 Q2□〜Q24・・・トランジスタ、D21・・・ダイ
オード、C21・・・コーンデンサ、R21t R22
・・・抵抗、■2亡・定電流 □源。
Claims (1)
- 正極性の複合映像信号が印加される端子と、エミツタク
(この端子に抵抗を介して接続守しるNPN )ランジ
スタと、このNPNトランジスタのベースと基準電位端
間に挿入されるコンデンサと、前記NPN )ランジス
タのベースに接続される定電流源と、前記抵抗に流れる
電流と略等しい電流で前記コンデンサの充電電荷を放電
する放電回路とを具備した同期信号分離回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP7379883U JPS59180564U (ja) | 1983-05-18 | 1983-05-18 | 同期信号分離回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP7379883U JPS59180564U (ja) | 1983-05-18 | 1983-05-18 | 同期信号分離回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS59180564U true JPS59180564U (ja) | 1984-12-03 |
JPS645419Y2 JPS645419Y2 (ja) | 1989-02-10 |
Family
ID=30203911
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP7379883U Granted JPS59180564U (ja) | 1983-05-18 | 1983-05-18 | 同期信号分離回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS59180564U (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0575893A (ja) * | 1991-09-13 | 1993-03-26 | Nec Ic Microcomput Syst Ltd | 同期分離回路 |
-
1983
- 1983-05-18 JP JP7379883U patent/JPS59180564U/ja active Granted
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0575893A (ja) * | 1991-09-13 | 1993-03-26 | Nec Ic Microcomput Syst Ltd | 同期分離回路 |
Also Published As
Publication number | Publication date |
---|---|
JPS645419Y2 (ja) | 1989-02-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS59180564U (ja) | 同期信号分離回路 | |
JPS6135444U (ja) | 制御極付半導体デバイスの縦続回路 | |
JPS60124045U (ja) | 出力トランジスタの保護回路 | |
JPS5811332U (ja) | 波形整形回路 | |
JPS6039127U (ja) | 電源回路 | |
JPS58189661U (ja) | 同期分離回路 | |
JPS5966282U (ja) | 複合映像信号回路 | |
JPS60193715U (ja) | パルス極性指定回路 | |
JPS59127367U (ja) | クランプ回路 | |
JPS6129566U (ja) | 同期分離回路 | |
JPS6133526U (ja) | コンパレ−タ回路 | |
JPS5920777U (ja) | パラボラ波ピ−ククランプ回路 | |
JPS6077161U (ja) | 受像管ドライブ回路 | |
JPS59149710U (ja) | 電源オフ検出回路 | |
JPS58123683U (ja) | 白ピ−ククリツプ回路 | |
JPS58149091U (ja) | インバ−タ回路 | |
JPS5974366U (ja) | テストポイント回路 | |
JPS6059629U (ja) | スイッチング用トランジスタ回路 | |
JPS6019216U (ja) | ミユ−テイング回路 | |
JPS5986743U (ja) | デジタルアナログ変換器の出力バツフア回路 | |
JPS59161734U (ja) | シユミツト回路 | |
JPS5999546U (ja) | ミユ−テイング回路 | |
JPS60160662U (ja) | ペデスタルクランプ回路 | |
JPS6126350U (ja) | ステレオインジケ−タ回路 | |
JPS5840927U (ja) | リミッタ検出回路 |