JPS59152512A - Digital data producer - Google Patents

Digital data producer

Info

Publication number
JPS59152512A
JPS59152512A JP2722683A JP2722683A JPS59152512A JP S59152512 A JPS59152512 A JP S59152512A JP 2722683 A JP2722683 A JP 2722683A JP 2722683 A JP2722683 A JP 2722683A JP S59152512 A JPS59152512 A JP S59152512A
Authority
JP
Japan
Prior art keywords
circuit
signal
data
output
phase
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2722683A
Other languages
Japanese (ja)
Inventor
Tadashi Kojima
正 小島
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP2722683A priority Critical patent/JPS59152512A/en
Publication of JPS59152512A publication Critical patent/JPS59152512A/en
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals

Abstract

PURPOSE:To always produce digital data on the basis of an accurate slicing level by providing a slice level compensating means which works in response to two types of phase difference signals corresponding to the phase difference component between the output data given from a data slicing circuit and the reading clock signal delivered from a phase locked loop circuit. CONSTITUTION:When a slice level exceeds the normal level V1, the phase is varied for the EFM signal delivered from a data slicing circuit 14. The signals are generated at the output terminals Q of D-FF circuits 30 and 32 by the EFM signal. The signals shown in figures (f) and (g) are produced at the output terminals of D-FF circuits 37 and 38 on the basis of the signals shown in figures (d) and (e) and a synchronizing clock signal. Then finally the signals shown in figures (h) and (i) are delivered from output terminals of an OR circuit 42 and an AND circuit 43 respectively. The polarities of these signals are inverted by NOT circuits 44 and 45 and synthesized each other. This synthesized signal corresponds to the variance of the slice level and is supplied to the inverse terminal of a differential circuit 25. Thus the output voltage of an LPF13 is reduced down to a normal slice level.

Description

【発明の詳細な説明】 〔発明の技術分野〕 この発明は、例えばCD(光学式コンパクトディスク)
方式のDAD (デジタルオーディオディスク)再生装
置等に使用して好適するデジタルデータ生成装置に関す
る。
[Detailed Description of the Invention] [Technical Field of the Invention] This invention relates to a CD (optical compact disc), for example.
The present invention relates to a digital data generation device suitable for use in DAD (digital audio disc) playback devices and the like.

〔発明の技術的背景〕[Technical background of the invention]

近時、音響機器の分野では、可及的に高忠実度再生化を
図るために、PCM ()#ルスコードモジュレーショ
ン)技術を利用したデジタル記録′再生方式を採用しつ
つある。つまり、これはデジタルオーディオ化と称され
ているもので、オーディオ特性が記録媒体の特性に依存
すること々く、在来のアナログ記録再生方式によるもの
に比して格段に優れたものとすることが原理的に確立さ
れているからである。
Recently, in the field of audio equipment, in order to achieve high fidelity playback as much as possible, digital recording and playback methods using PCM (Russ Code Modulation) technology are being adopted. In other words, this is what is called digital audio, and the audio characteristics often depend on the characteristics of the recording medium, making it much better than the conventional analog recording and playback method. This is because it has been established in principle.

この場合、記録媒体としてディスク(円盤)を対象とす
るものは、DADシステムと称されており、その記録再
生方式としても光学式、静電式及び機械式といったもの
が提案されて因るが、いずれの方式を採用する場合であ
ってもそれを具現する再生装置としては、やはり在来の
それにみられない種々の高度のコントロール機能や性能
等全満足し得るものであることが要求されでいる。
In this case, a system that uses a disk as a recording medium is called a DAD system, and optical, electrostatic, and mechanical recording and reproducing methods have been proposed. Regardless of which method is adopted, the playback device that embodies it is still required to be completely satisfactory, including various advanced control functions and performance that are not found in conventional devices. .

すなわち、これはCD方式のものを例にとってみると、
直径12〔α〕、厚さ1.2 [ttan 〕の透明樹
脂円盤に、所定のEFM (Eight to Fou
rteenModulation)変調及びインターリ
ーブを伴なつ八 た形無の再生すべきオーディオ信号のPCM化さ。
In other words, if we take the CD system as an example,
A specified EFM (Eight to Fou) is placed on a transparent resin disk with a diameter of 12 [α] and a thickness of 1.2 [ttan]
rteenModulation) PCM conversion of the audio signal to be reproduced in any form with modulation and interleaving.

れたデジタル化データに対応したピット(反射“率の異
なる凹凸)を形成する金属薄膜を被着してなるディスク
を、CLV (線速度一定)方式により約500〜20
0 [r r p’l m]の可変回転速度で回転駆動
せしめ、それを半導体レーザ及び光電変換素子を内蔵し
た光学式ピックアップで内周側から外周側に向けてリニ
アトラッキング方式に再生せしめるものであるが、該デ
ィスクはトラックピッチ系1.6[μm]であって片面
でも約1時間のステレオ再生をなし得る膨大な情報量が
70ログラムエリア(半径25−58 Cran :)
 ) ニ収録されているとともに、それらのインデック
スデータ等がリードインエリア(半径23〜25〔祁〕
)に収録されているといったことからも容易に窺い知れ
るところである。
The disk is coated with a metal thin film that forms pits (irregularities with different reflectivity) corresponding to the digitized data that has been digitized.
It is driven to rotate at a variable rotational speed of 0 [r r p'l m], and reproduced in a linear tracking method from the inner circumference side to the outer circumference side using an optical pickup containing a semiconductor laser and a photoelectric conversion element. However, the disc has a track pitch of 1.6 [μm] and has a huge amount of information that can be played in stereo for about an hour on one side in a 70 program area (radius 25-58 cran:).
) are recorded in the lead-in area (radius 23 to 25), and their index data etc.
This can be easily seen from the fact that it is included in

ところで、上記のようなりAD再生装置にあっては、1
ず光学式ピックアップから得られた信号(以下RF倍信
号いう)をデータスライス回路によって不要なアナログ
成分と必要とするデータ成分(以下EFM信号という)
とに分離し、このEFM信−1’!全同期クロック再生
用PL、L (位相同期ルーフ″)回路に導いて、該E
FM信号に同期した同期クロック信号を生成して、この
同期クロック信号に前記EFM信号の位相を合わせるこ
とにより、復調再生処理に供し得るデジタルデータを生
成するよう圧している。
By the way, in the above AD playback device, 1
First, the signal obtained from the optical pickup (hereinafter referred to as RF multiplied signal) is processed by a data slicing circuit to separate unnecessary analog components and necessary data components (hereinafter referred to as EFM signal).
This EFM signal-1'! The E
By generating a synchronous clock signal synchronized with the FM signal and matching the phase of the EFM signal with this synchronous clock signal, digital data that can be used for demodulation and reproduction processing is generated.

第1図は、このような従来のデジタルデータ生成装置を
示すものである。すなわち、入力端子11に供給された
上記RF倍信号、レベル比較R?r12及Uローパスフ
ィルタ13よりなるデータスライス回路14に導かれ、
ローパスフィルタ13の出力電圧(これはレベル比較器
12の出力周波数に対応)をスライスレベルとしてレベ
ル比較されることにより、矩形状のEFM信号に波形整
形されるものである。そして、このEFM信号は、エツ
ジ検出器15を介した後、位相比較器16、ローパスフ
ィルタ17及び’!圧制御発振器(以下VCOという)
18よりなる同期クロック再生用PLL回路19に導か
れる。この同期クロック再生用PLL回路19は、上記
EFM信号とVCO1&の出力信号とを位相比較し該位
相差成分に対応した電圧をローパスフィルタ17で生成
して上記VC01Bの発振周波数を制御することにより
、上記EFM信号にVCO18の出力信号の位相全台わ
せ、データ読み取り用同期クロック信号全生成するもの
である。
FIG. 1 shows such a conventional digital data generation device. That is, the level of the RF multiplied signal supplied to the input terminal 11 is compared with R? is led to a data slice circuit 14 consisting of r12 and U low-pass filter 13,
The output voltage of the low-pass filter 13 (which corresponds to the output frequency of the level comparator 12) is used as a slice level to compare the levels, thereby shaping the waveform into a rectangular EFM signal. After passing through the edge detector 15, this EFM signal passes through the phase comparator 16, the low-pass filter 17 and the '! Pressure controlled oscillator (hereinafter referred to as VCO)
The signal is guided to a PLL circuit 19 for regenerating a synchronous clock consisting of 18 circuits. This synchronous clock regeneration PLL circuit 19 compares the phases of the EFM signal and the output signal of VCO1&, generates a voltage corresponding to the phase difference component in the low-pass filter 17, and controls the oscillation frequency of the VC01B. All the phases of the output signals of the VCO 18 are matched with the EFM signal, and all synchronized clock signals for data reading are generated.

そして、上記EFM信号及び同期クロック信号は、ノッ
ト回路2θ及び944179717021回路(以下D
−FF回路という)21よりなるデータ生成回路22に
導かれる。このデータ生成回路22は、上記EFM信号
を同期クロック信号に同期させることにより、復調再生
処理に供し得るデジタルデータを生成するものである。
The above EFM signal and synchronized clock signal are supplied to the NOT circuit 2θ and the 944179717021 circuit (hereinafter referred to as D
-FF circuit) 21. This data generation circuit 22 generates digital data that can be used for demodulation and reproduction processing by synchronizing the EFM signal with a synchronization clock signal.

そして、このデジタルデータ及び上記同期クロック信号
が、出力端子2 、? 、 24 fそれぞれ介して図
示しない復調再生系に供給されるものである。
Then, this digital data and the synchronized clock signal are sent to the output terminals 2, ? , 24f, respectively, to a demodulation/reproduction system (not shown).

〔背景技術の問題点〕[Problems with background technology]

ところで、前記ディスクに記録されたデジタル化データ
は、先にも述べたようにEFM変調が施されている。こ
れは、周知のように、前記同期クロック信号の1周期分
を1ビツトとすると、その極性反転間隔が最小3ビツト
から最大11ビット−iで変化するものである。そして
、上記データスライス回路14は、ディスクに記録され
たデジタル化データの直流成分(低域成分)が極めて小
さい場合、その直流成分がレベル比較器12の出力をロ
ーパスフィルタ13で積分することによシ「0」となる
ので、正確なスライ/(L/ ヘルテEFM信号を生成
することができる。
Incidentally, the digitized data recorded on the disk has been subjected to EFM modulation, as described above. This is because, as is well known, if one period of the synchronized clock signal is one bit, the polarity inversion interval changes from a minimum of 3 bits to a maximum of 11 bits-i. When the DC component (low frequency component) of the digitized data recorded on the disk is extremely small, the data slice circuit 14 integrates the output of the level comparator 12 with the low-pass filter 13 so that the DC component is Therefore, an accurate Sly/(L/ Herte EFM signal) can be generated.

しかしながら、ディスクの傷やRF倍信号ノイズが混入
されることにより、EFM信号にレベル変動が生じた場
合、そのレベル変動がローパスフィルタ13の時定数よ
りも早くなると、ロー・卆スフィルタ13の出力電圧が
不正確になシ、正確なスライスレベルでEFM信号に生
成することができなくなり、ひいてはデジタルデー夕を
良好に生成することができなくなるという問題を生じる
However, if a level fluctuation occurs in the EFM signal due to scratches on the disk or RF multiplied signal noise, and the level fluctuation becomes faster than the time constant of the low-pass filter 13, the output of the low-pass filter 13 If the voltage is inaccurate, it becomes impossible to generate an EFM signal at an accurate slice level, which results in a problem that digital data cannot be generated satisfactorily.

〔発明の目的〕[Purpose of the invention]

9の発明は上記事情を考慮してなされたもので、データ
スライスレベルの変動を修正し常に正確なスライスレベ
ルに基づいてデータ生成を行ない得る極めて良好なデジ
タルデータ生成装置を提供することを目的とする。
The invention No. 9 was made in consideration of the above-mentioned circumstances, and its purpose is to provide an extremely good digital data generation device that can correct fluctuations in the data slice level and always generate data based on accurate slice levels. do.

〔発明の概要〕[Summary of the invention]

すなわち、この発明は、入力データとローパスフィルタ
の出力信号とをレベル比較するレベル比較器からの出力
に基づいて前記ローパスフィルタの出力信号レベルを制
御するデータスライス回路と、このデータスライス回路
からの出力データと電圧制御発振器から出力されるクロ
ック信号とを位相比較し該位相差成分に対応した位相差
信号を生成する位相比較器を有し該位相比較器から出力
される位相差信号全電圧信号に変換して前記電圧制御発
振器の発振周波数を制御することによシデータ読み取シ
用クロック信号を生成する位相同期ループ回路と、この
位相同期ループ回路から出力されるデータ読み取シ用ク
ロック信号に前記データスライス回路からの出力データ
の位相を合わせるデータ生成回路とを備えたデジタルデ
ータ生成装置において、前記データスライス回路がら出
力データと前記位相同期ループ回路から出方されるデー
タ読み取り゛用クロック信号とを位相比較し該位相差成
分に対応した第1及び第2の位相差信号を生成して該第
1及び第2の位相差信号に基づいて前記データスライス
回路のローパスフィルタの出力信号を制御するデータス
ライスレベル補正手段を具備してなることを特徴とする
ものである・〔発明の実施例〕 以下、この発明の一実施例について図面を参照して詳細
に説明する。第2図において、第1図と同一部分には同
一記号を符して示し、ここでは異なる部分についてのみ
述べる。まず、前記ローパスフィルタ13ば、差動回路
25、抵抗Rlr R2及びコンデンサClIC2より
なるもので、レベル比較器12からの出力信号と後述す
るデータスライスレベル補正回路26からの出力信号と
の差分に対応した電圧信号を出力するものである。また
、上記同記クロック再生用PLL回路19から出力され
る同期クロック信号及びD−FF回路21から出力され
るデジタルデータは、復調再生回路27に供給され、周
知の復調再生処理に供される。
That is, the present invention provides a data slicing circuit that controls the output signal level of the low-pass filter based on the output from a level comparator that compares the levels of input data and the output signal of the low-pass filter, and an output signal from the data slicing circuit. It has a phase comparator that compares the phases of the data and the clock signal output from the voltage controlled oscillator and generates a phase difference signal corresponding to the phase difference component. a phase-locked loop circuit that generates a clock signal for reading data by converting the oscillation frequency of the voltage-controlled oscillator; In a digital data generation device comprising a data generation circuit that adjusts the phase of output data from the circuit, phase comparison is performed between the output data from the data slice circuit and the data reading clock signal output from the phase locked loop circuit. and a data slicing level that generates first and second phase difference signals corresponding to the phase difference component and controls the output signal of the low-pass filter of the data slicing circuit based on the first and second phase difference signals. [Embodiment of the Invention] Hereinafter, an embodiment of the present invention will be described in detail with reference to the drawings. In FIG. 2, the same parts as in FIG. 1 are designated by the same symbols, and only the different parts will be described here. First, the low-pass filter 13 consists of a differential circuit 25, a resistor Rlr R2, and a capacitor ClIC2, and corresponds to the difference between the output signal from the level comparator 12 and the output signal from a data slice level correction circuit 26, which will be described later. It outputs a voltage signal. Further, the synchronized clock signal outputted from the clock reproduction PLL circuit 19 and the digital data outputted from the D-FF circuit 21 are supplied to a demodulation/reproduction circuit 27 and subjected to well-known demodulation/reproduction processing.

ここで、上記データスライスレベル補正回路26は、前
記データスライス回路14から出力されるEFM信号と
、同期クロック再生用PLL回路19から出力される同
期クロック信号とを位相比較し、該位相差成分に対応し
た一対の位相差信号を出力するものである。すなわち、
前記1ノベル比較器12の出力端は、アンド回路28の
第1の入力端及びオア回路29の第1の入力端にそれぞ
れ接続されるとともに、D−FF回路30のクロック入
力端Cに接続されている。また、上記レベル比較器12
の出力端は、ノット回路31を介した後、D−FF回路
32のクロック入力端Cに接続されるとともに、アンド
回路33の第3の入力端及びオア回路34の第3の入力
端にそれぞれ接続されている。さらに、上記D−FF回
路30.32の各入力端DVi、直流電圧十Bの印加さ
れた電源端子35に接続されている。
Here, the data slice level correction circuit 26 compares the phases of the EFM signal output from the data slice circuit 14 and the synchronous clock signal output from the synchronous clock regeneration PLL circuit 19, and calculates the phase difference component. It outputs a pair of corresponding phase difference signals. That is,
The output terminal of the one-novel comparator 12 is connected to a first input terminal of an AND circuit 28 and a first input terminal of an OR circuit 29, respectively, and is connected to a clock input terminal C of a D-FF circuit 30. ing. In addition, the level comparator 12
After passing through the NOT circuit 31, the output terminal is connected to the clock input terminal C of the D-FF circuit 32, and is also connected to the third input terminal of the AND circuit 33 and the third input terminal of the OR circuit 34, respectively. It is connected. Further, each input terminal DVi of the D-FF circuit 30, 32 is connected to a power supply terminal 35 to which a DC voltage of 10 B is applied.

そして、上WeD−FF回路3oの出力端Qは、上記ア
ンド回路28の第2の入力端に接続され、反転入力端一
はナンド回路36の一方の入力端に接続されている6オ
だ、上記D−FF回路32の出力端Qは開放され、反転
出力端間は上記オア回路29の第3の入力端に接続され
るとともに、上記ナンド回路36の他方の入力端に接続
されている。このナンド回路36の出力端は、D−FF
回路37.38の各入力端りにそれぞれ接続されている
。また、上記同期クロック再生用PLL回路19の出力
端は上記D−FF回路38のクロック入力端Cに接続さ
れるとともに、ノット回路39を介して上記D−FF回
路37のクロック入力端Cに接続されている。
The output terminal Q of the upper WeD-FF circuit 3o is connected to the second input terminal of the AND circuit 28, and the inverting input terminal 1 is connected to one input terminal of the NAND circuit 36. The output terminal Q of the D-FF circuit 32 is open, and the inverted output terminals are connected to the third input terminal of the OR circuit 29 and to the other input terminal of the NAND circuit 36. The output terminal of this NAND circuit 36 is a D-FF
It is connected to each input end of circuits 37 and 38, respectively. Further, the output terminal of the synchronous clock regeneration PLL circuit 19 is connected to the clock input terminal C of the D-FF circuit 38 and also connected to the clock input terminal C of the D-FF circuit 37 via the NOT circuit 39. has been done.

ここで、上記D−FF回路37の出力端Qは、上記オア
回路34の第1の入力端に接続されるとともに、アンド
回路40の一方の入力端に接続されている。寸だ、上記
D−FF回路37の反転入力端一は、上記アンド回路3
3の第1の入力端に接続されている。そして、上記D−
FF回路38の出力端Qは、上記アンド回路33の第2
の入力端及び上記オア回路29の第2の入力端にそれぞ
れ接続されるとともに、上記アンド回路40の他方の入
力端に接続されている。また、上記D−1’F回路38
の反転出力端Qは、上記アンド回路28の第3の入力端
及び上記オア回路34の第2の入力端にそれぞれ接続さ
れている。
Here, the output terminal Q of the D-FF circuit 37 is connected to the first input terminal of the OR circuit 34 and to one input terminal of the AND circuit 40. The inverting input terminal of the D-FF circuit 37 is connected to the AND circuit 3.
3. And the above D-
The output terminal Q of the FF circuit 38 is connected to the second terminal of the AND circuit 33.
and the second input terminal of the OR circuit 29, and is connected to the other input terminal of the AND circuit 40. In addition, the D-1'F circuit 38
The inverted output terminal Q of is connected to the third input terminal of the AND circuit 28 and the second input terminal of the OR circuit 34, respectively.

そして、上記アンド回路40の出力端は、ノア回路41
の一方の入力端に接続されている。
The output terminal of the AND circuit 40 is connected to the NOR circuit 41.
is connected to one input end of the

寸た、前記復調再生回路27は、上記ノア回路41の他
方の入力端に接続されている。そして、このノア回路4
1の出力端は、上記D−FF回路30 、.32の各ク
リアー入力端CLにそれぞれ接続されている。
In fact, the demodulation/reproduction circuit 27 is connected to the other input terminal of the NOR circuit 41. And this Noah circuit 4
The output terminals of the D-FF circuits 30, . 32 clear input terminals CL, respectively.

ここで、上記アンド回路28.33の各出力端は、オア
回路42の両入力端に接続されている。また、上記オア
回路29.34の各出力端は、アンド回路43の両入力
端に接続されている。そして、上記オア回路42及びア
ンド回路43の各出力端は、それぞれノット回路44゜
45及び抵抗R3,R4を介して接続され、その接続点
は前記ロー・ぐスフィルタ13の差動回路25の反転入
力端一に接続されている。
Here, each output terminal of the AND circuit 28 and 33 is connected to both input terminals of the OR circuit 42. Further, each output terminal of the OR circuit 29 and 34 is connected to both input terminals of the AND circuit 43. The output terminals of the OR circuit 42 and the AND circuit 43 are connected via a NOT circuit 44, 45 and resistors R3 and R4, respectively, and the connection point is the differential circuit 25 of the low-gust filter 13. Connected to the inverting input terminal.

上記のような構成において、第3図及び第4図を参照し
て、以下その動作を説明する。ただし、第3図及び第4
図はそれぞれデータスライスレベルが高くなった場合及
び低くなった場合分水しでおり、第3図(、)乃至(i
)及び第5図(a)乃至(i)は、それぞれ第2図中(
a)乃至(1)点のタイミングを示している。
The operation of the above configuration will be described below with reference to FIGS. 3 and 4. However, Figures 3 and 4
The diagrams show differences when the data slice level becomes high and low, respectively, and Figures 3 (,) to (i
) and Figures 5(a) to (i) are respectively shown in Figure 2 (
The timing of points a) to (1) is shown.

才ず、入力端子11に第3図(a)に示すようなW信号
が供給され、同期クロック再生用PLL回路19から第
3図(b)に示すような同期クロック信号が発生されて
いるとする。このとき、ローパスフィルタ13から出力
される電圧信号(データスライスレベル)が第3図(a
)中実線で示す正規のスライスレベルv1よりも、一点
鎖線で示すように高くなったとする。すると、データス
ライス回路14から出力されるEFM信号は、第3 図
(c) Ic 示tように、正規のスライスレベル■1
で生成されたときに比しで、位相が変化される。
If a W signal as shown in FIG. 3(a) is supplied to the input terminal 11, and a synchronous clock signal as shown in FIG. 3(b) is generated from the synchronous clock regeneration PLL circuit 19. do. At this time, the voltage signal (data slice level) output from the low-pass filter 13 is
) Suppose that the slice level v1 is higher than the normal slice level v1 shown by the solid line, as shown by the dashed line. Then, the EFM signal output from the data slice circuit 14 has the normal slice level ■1, as shown in FIG.
The phase is changed compared to when it was generated.

そして、第3図(c)に示す信″号によりて、D−FF
回路3θ、32の出力端Qには、第3図(d) 、 (
e)に示す信号がそれぞれ発生される。また、この第3
図(d) 、 (e)に示す信号と前記同期クロック信
号とに基づいて、D−FF回路37 、 、? 8の出
力端には、第3図(f) 、 (g)に示す信号が発生
される。
Then, by the signal shown in FIG. 3(c), the D-FF
At the output terminal Q of the circuit 3θ, 32, there are shown in FIG.
The signals shown in e) are generated. Also, this third
Based on the signals shown in FIGS. (d) and (e) and the synchronous clock signal, the D-FF circuit 37, , ? At the output terminal of 8, the signals shown in FIGS. 3(f) and 3(g) are generated.

このため、結局オア回路42及びアンド回路43の各出
力端からは、第3図(h) 、 (+)に示す信号がそ
れぞれ出力される。
Therefore, the output terminals of the OR circuit 42 and the AND circuit 43 output the signals shown in FIG. 3(h) and (+), respectively.

ここで、第3図(c)に示すEFM信号がHレベルとな
ったとき、第3図(h)に示す信号は第3図(c)に示
すEFM信号と第3図(b)に示す同期クロック信号と
の位相差成分に対応したHレベル期間を有し、第3図(
1)に示す信号は第3図(b)に示す同期クロック信号
の半周期分に対応したI、レベル期間を有するものとな
っている。また、第3図(c)に示すEF’M信号がL
レベルとなったとき、第3図(1)に示す信号は第3図
(c) K示す信号と第3図(b)に示す信号との位相
差成分に対応したLレベル期間を有し、第3図(h)に
示す信号は第3図(b) K示す信号の半周期分に対応
したHレベル期間を有するものとなっている。また、こ
の場合第3図(h)に示す信号のHレベル期間よりも、
第3図(i)に示す信号のLレベル期間の方が長くなっ
ている。
Here, when the EFM signal shown in FIG. 3(c) becomes H level, the signal shown in FIG. 3(h) is the EFM signal shown in FIG. 3(c) and the signal shown in FIG. 3(b). It has an H level period corresponding to the phase difference component with respect to the synchronous clock signal, and has an H level period corresponding to the phase difference component with respect to the synchronous clock signal.
The signal shown in 1) has an I level period corresponding to a half period of the synchronous clock signal shown in FIG. 3(b). Also, the EF'M signal shown in FIG. 3(c) is L.
level, the signal shown in FIG. 3(1) has an L level period corresponding to the phase difference component between the signal shown in FIG. 3(c) and the signal shown in FIG. 3(b), The signal shown in FIG. 3(h) has an H level period corresponding to a half period of the signal shown in FIG. 3(b) K. In addition, in this case, from the H level period of the signal shown in FIG. 3(h),
The L level period of the signal shown in FIG. 3(i) is longer.

このため、第3図(h) 、 (i)に示す信号をそれ
ぞれノット回路44.45で極性反転させて、互イニ合
成したものがスライスレベルの変動分に対応しておシ、
これを差動回路25の反転入力端一に供給することによ
り、ローフ4スフイルタ13の出力電圧が正規のスライ
スレベルまで引き下げられるようになるものである。次
に、ローパスフィルタ13から出力される電圧信号(デ
ータスライスレベル)が第4図(a)中実線で示す正規
のスライスレベルV】 よりも、一点鎖線で示すように
低くなったとする。すると、データスライス回路14か
ら出力されるEFM信号は、第4図(c)に示すように
、正規のスライスレベル■1で生成されたときに比して
位相が変化される。
For this reason, the polarity of the signals shown in FIG. 3(h) and (i) is inverted by the knot circuits 44 and 45, and the signals obtained by mutually inverting the polarity and combining the signals correspond to the fluctuations in the slice level.
By supplying this to the inverting input terminal of the differential circuit 25, the output voltage of the loaf 4 filter 13 can be lowered to the normal slice level. Next, assume that the voltage signal (data slice level) output from the low-pass filter 13 has become lower than the normal slice level V] shown by the solid line in FIG. 4(a), as shown by the dashed line. Then, as shown in FIG. 4(c), the phase of the EFM signal output from the data slice circuit 14 is changed compared to when it is generated at the normal slice level 1.

この場合にも前記と同様に、第4図(c)に示すEFM
信号がHレベルとなったとき、第4図(h)に示す信号
は第4図(c)に示すEFM信号と第4図(b)に示す
同期クロック信号との位相差成分に対応したHレベル期
間を有し、第4図(i)に示す信号は第4図(b)に示
す同期クロック信号の半周期分に対応したLレベル期間
を有するものとなっている。また、第4図(c)に示す
EFM信号がLレベルとなったとき、第4図0)に示す
信号は第4図(c)に示す信号と第4図(b)に示す信
号との位相差成分に対応したLレベル期間を有し、第4
図(h)に示す信号は第4図(b)に示す信号の半周期
分に対応したHレベル期間を有するものとなっている。
In this case as well, the EFM shown in FIG. 4(c)
When the signal becomes H level, the signal shown in FIG. 4(h) becomes H level corresponding to the phase difference component between the EFM signal shown in FIG. 4(c) and the synchronized clock signal shown in FIG. 4(b). The signal shown in FIG. 4(i) has an L level period corresponding to a half period of the synchronous clock signal shown in FIG. 4(b). Moreover, when the EFM signal shown in FIG. 4(c) becomes L level, the signal shown in FIG. 4(0) is a combination of the signal shown in FIG. 4(c) and the signal shown in FIG. 4(b). It has an L level period corresponding to the phase difference component, and the fourth
The signal shown in FIG. 4(h) has an H level period corresponding to a half period of the signal shown in FIG. 4(b).

また、この場合、第4図(i)に示す信号のLレベル期
間よりも、第4図(f)に示す信号のHレベル期間の方
が長くなっている。
Further, in this case, the H level period of the signal shown in FIG. 4(f) is longer than the L level period of the signal shown in FIG. 4(i).

このため、第3図(h) 、 (i)に示す信号をそれ
ぞれノット回路44.45で極性反転させて、互いに合
成したものがスライスレベルの変動分に対応しており、
これを差動回路25の反転入力端一に供給することによ
り、ローパスフィルタ13の出力電圧が正規のスライス
レベルまで引き上げられるようになるものである。
For this reason, the polarity of the signals shown in FIG. 3(h) and (i) is inverted by the knot circuits 44 and 45, respectively, and the resulting signal, which is combined with each other, corresponds to the variation in the slice level.
By supplying this to the inverting input terminal of the differential circuit 25, the output voltage of the low-pass filter 13 can be raised to the normal slice level.

ここで、スライスレベルの変動分に対応した・ぐルス幅
を有する信号(第3図(f) 、 (g)及び第4図(
f) 、 (g)に対応)を得る手段としては、近似的
ではあるが、第5図に示すように、D−FF回路46.
47、アンド回路48.49及びノット回路50乃至5
2によっても略同様な動作を行なわせることができる。
Here, a signal (Fig. 3(f), (g) and Fig. 4(
As a means for obtaining (corresponding to (g)), although approximate, a D-FF circuit 46.f) is used as shown in FIG.
47, AND circuit 48.49 and NOT circuit 50 to 5
2, substantially the same operation can be performed.

この場合、出力端子53は前記同期クロック再生回路1
9に接続され、入力端子54には前記同期りaワク信号
が供給され、出力端子55.56から前記第3図(f)
In this case, the output terminal 53 is connected to the synchronous clock regeneration circuit 1.
9, the input terminal 54 is supplied with the synchronous a work signal, and the output terminal 55.56 is connected to the signal shown in FIG.
.

(g)及び第4図(f) 、 (g)に対応する信号が
得られ、これが前記ローノJ?スフィルタ13を制御す
るようになるものである。
Signals corresponding to (g) and FIGS. 4(f) and (g) are obtained, and this is the Rono J? This is to control the filter 13.

なお、この発明は上記実施例に限定されるものではなく
、この外その要旨を逸脱しない範囲で種々変形して実施
することができる。
It should be noted that the present invention is not limited to the above-mentioned embodiments, and can be implemented with various modifications without departing from the gist thereof.

〔発明の効果〕〔Effect of the invention〕

したがって、以上詳述したようにこの発明によれば、デ
ータスライスレベルの変動を修正し常に正確なスライス
レベルニ基づいてデータ生成を行ない得る極めて良好な
デジタルデータ生成装置を提供すると々ができる。
Therefore, as described in detail above, according to the present invention, it is possible to provide an extremely good digital data generation device that can correct fluctuations in data slice levels and always generate data based on accurate slice levels.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は従来のデジタルデータ生成装#を示すブロック
構成図、第2図はこの発明に係るデジタルデータ生成装
置の一実施例を示すブロック回路構成図、第3図及び第
4図はそれぞれ同実施例の動作を説明するためのタイミ
ング図、第5図は同実施例の変形例を示すブロック構成
図である。 11・・・入力端子、12・・・レベル比較器、13・
・ローノやスフィルタ、14・・・データスライス回路
、15・・・エツジ検出器、16・・・位相比較器、1
7・・・ローパスフィルタ、18・・・VCO519・
・・同期クロック再生用PLL回路、20・・・ノット
回路、21・・・D−FF回路、22・・・データ生成
回路、2.9 、24・・・出力端子、25・・・差動
回路、26・・・データスライスレベル補正回路、27
・・・復調再生回路、28・・・アンド回路、29・・
・オア回路、30・・・D−FF回路、31・・・ノッ
ト回路、32・・・D−FF回路、33・・・アンド回
路、34・・・オア回路、35・・・電源端子、36・
・・ナンド回路、37.38・・・D−FF回路、39
・・・ノット回路、4Q・・・アンド[ol路、41・
・・ノア回路、42・・・オア回路、43・・・アンド
回路、44.45・・・ノット回路、46゜47・・・
D−FF回路、48.49・・・アンド回路、50乃至
52・・・ノット回路、53・・・出力端子、54・・
・入力端子、55.56・・・出力端子。 出願人代理人  弁理士 鈴 江 武 彦第3図 (i)    ″ 、?4図 1
FIG. 1 is a block configuration diagram showing a conventional digital data generation device, FIG. 2 is a block circuit configuration diagram showing an embodiment of the digital data generation device according to the present invention, and FIGS. 3 and 4 are the same. A timing diagram for explaining the operation of the embodiment, and FIG. 5 is a block configuration diagram showing a modification of the embodiment. 11...Input terminal, 12...Level comparator, 13.
- Ronos filter, 14... Data slice circuit, 15... Edge detector, 16... Phase comparator, 1
7...Low pass filter, 18...VCO519・
... PLL circuit for synchronous clock regeneration, 20 ... Not circuit, 21 ... D-FF circuit, 22 ... Data generation circuit, 2.9, 24 ... Output terminal, 25 ... Differential Circuit, 26... Data slice level correction circuit, 27
... Demodulation/reproduction circuit, 28... AND circuit, 29...
・OR circuit, 30...D-FF circuit, 31...NOT circuit, 32...D-FF circuit, 33...AND circuit, 34...OR circuit, 35...power terminal, 36・
...NAND circuit, 37.38...D-FF circuit, 39
... knot circuit, 4Q ... and [ol path, 41.
...NOR circuit, 42...OR circuit, 43...AND circuit, 44.45...not circuit, 46°47...
D-FF circuit, 48.49...AND circuit, 50 to 52...NOT circuit, 53...Output terminal, 54...
・Input terminal, 55.56...output terminal. Applicant's representative Patent attorney Takehiko Suzue Figure 3 (i) '', ?4 Figure 1

Claims (1)

【特許請求の範囲】[Claims] 入力データとロー・eスフィルタの出力信号とをレベル
比較するレベル比較器からの出力に基づいて前記ローパ
スフィルタの出力信号レベルを制御するデータスライス
回路と、このデータスライス回路からの出力データと電
圧制御発振器から出力されるクロック信号とを位相比較
し該位相差成分に対応した位相差信号を生成する位相比
較器を有し該位相比較器から出力される位相差信号を電
圧信号に変換して前記電圧制御発振器の発振周波数を制
御することによりデータ読み取り用クロック信号を生成
する位相同期ループ回路と、この位相同期ループ回路か
ら出力されるデータ読み取シ用クロック信号に前記デー
タスライス回路からの出力データの位相を合わせるデー
タ生成回路とを備えたデジタルデータ生成装置において
、前記データスライス回路力・らの出力データと前記位
相同期ループ回路から出力されるデータ読み取り用クロ
ック信号とを位相比較し該位相差成分に対応しfc第1
及び第2の位相差信号を生成して該第1及び第2の位相
差信号に基づいて前記データスライス回路のローパスフ
ィルタの出力信号を制御するデータスライスレベル補正
手段を具備してなることを特徴とするデジタルデータ生
成装置。
A data slice circuit that controls the output signal level of the low-pass filter based on the output from a level comparator that compares the levels of input data and the output signal of the low-e pass filter, and output data and voltage from the data slice circuit. It has a phase comparator that compares the phase of the clock signal output from the controlled oscillator and generates a phase difference signal corresponding to the phase difference component, and converts the phase difference signal output from the phase comparator into a voltage signal. a phase-locked loop circuit that generates a clock signal for reading data by controlling the oscillation frequency of the voltage-controlled oscillator; and a phase-locked loop circuit that generates a clock signal for reading data by controlling the oscillation frequency of the voltage-controlled oscillator; In the digital data generation device, the output data of the data slicing circuit and the data reading clock signal outputted from the phase-locked loop circuit are compared in phase and the phase difference is determined. fc first corresponding to the component
and data slice level correction means for generating a second phase difference signal and controlling the output signal of the low-pass filter of the data slice circuit based on the first and second phase difference signals. Digital data generation device.
JP2722683A 1983-02-21 1983-02-21 Digital data producer Pending JPS59152512A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2722683A JPS59152512A (en) 1983-02-21 1983-02-21 Digital data producer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2722683A JPS59152512A (en) 1983-02-21 1983-02-21 Digital data producer

Publications (1)

Publication Number Publication Date
JPS59152512A true JPS59152512A (en) 1984-08-31

Family

ID=12215169

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2722683A Pending JPS59152512A (en) 1983-02-21 1983-02-21 Digital data producer

Country Status (1)

Country Link
JP (1) JPS59152512A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0519684A2 (en) * 1991-06-17 1992-12-23 International Business Machines Corporation Reading signals for optical storage media
WO1993007614A1 (en) * 1991-09-30 1993-04-15 Kabushiki Kaisha Toshiba Data reproducing apparatus

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0519684A2 (en) * 1991-06-17 1992-12-23 International Business Machines Corporation Reading signals for optical storage media
JPH05144192A (en) * 1991-06-17 1993-06-11 Internatl Business Mach Corp <Ibm> Recorded-signal detecting apparatus and method for controlling reading and detection of recorded signal
WO1993007614A1 (en) * 1991-09-30 1993-04-15 Kabushiki Kaisha Toshiba Data reproducing apparatus
US5359585A (en) * 1991-09-30 1994-10-25 Kabushiki Kaisha Toshiba Information reproducing apparatus with variable digitizing threshold

Similar Documents

Publication Publication Date Title
KR880000901B1 (en) Disc reproducing apparatus
US4672597A (en) Clock signal reproducing circuit for a player reproducing information of a disc
JPH03173972A (en) Information storage disk rotating apparatus
JPH0462154B2 (en)
JPH0756730B2 (en) Spindle servo circuit
JPH0438769A (en) Disk reproducing device
JPH10215175A (en) Pll circuit and signal reproducing device
JPH1098377A (en) Pll circuit
JP3607048B2 (en) Disc reproducing apparatus and data slicing circuit
JP4515713B2 (en) Apparatus and method for detecting phase difference between phase reference signal and wobble signal on optical recording medium
JPS59152512A (en) Digital data producer
JPS59111423A (en) Protecting device of pll circuit for synchronizing signal regeneration
JPH0317250B2 (en)
JPH0249573B2 (en)
JPH1116293A (en) Voltage controlled oscillation circuit and disk reproducing device
JPS59152513A (en) Digital data producer
JPS59186109A (en) Digital data producing device
JPS59186110A (en) Digital data producing device
JPS6032161A (en) Reproducer of digital signal
JPH087468A (en) Optical disk reproducing device
JPS6258067B2 (en)
JPS59124014A (en) Phase comparator
JPS59124012A (en) Synchronizing signal regenerating circuit
JPS5965909A (en) Synchronizing clock reproducing circuit
KR19990048996A (en) Sampling clock regeneration circuit in optical disc reproducing apparatus employing P.M.L.detection method