JPS59129978A - 電子機器 - Google Patents

電子機器

Info

Publication number
JPS59129978A
JPS59129978A JP58004951A JP495183A JPS59129978A JP S59129978 A JPS59129978 A JP S59129978A JP 58004951 A JP58004951 A JP 58004951A JP 495183 A JP495183 A JP 495183A JP S59129978 A JPS59129978 A JP S59129978A
Authority
JP
Japan
Prior art keywords
rom
plug
terminal
jack
cassette
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP58004951A
Other languages
English (en)
Other versions
JPS638552B2 (ja
Inventor
Kosuke Nishimura
幸祐 西村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP58004951A priority Critical patent/JPS59129978A/ja
Publication of JPS59129978A publication Critical patent/JPS59129978A/ja
Publication of JPS638552B2 publication Critical patent/JPS638552B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/14Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
    • G11C5/143Detection of memory cassette insertion or removal; Continuity checks of supply or ground lines; Detection of supply variations, interruptions or levels ; Switching between alternative supplies

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Read Only Memory (AREA)
  • Details Of Connecting Devices For Male And Female Coupling (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明はプログラムを内蔵したROMパッケージに関す
るものである。
〈従来技術〉 現在市販されて層るパーソナルコンピュータ等の比較的
小型の電子計算機ではプログラムのセーフ゛(SAVE
)及びロー)’(LOAD)にカセットテープレコーダ
を利用したものが提案されている。
この種のものは、プログラムか固定化されない点と、低
価格化という点で利点がある反面、カセットの機措上ど
うしてもセーブとロードに時間を要し、特に電源を投入
してから実行OKが出るまでの時間が長いので、至急利
用したい場合には非常に不便であった。
く目的〉 本発明は上記した従来の問題点に鑑みて成されたもので
、プログラムのセーブ、ロードにカセットテープレコー
ダを利用する電子計算機にお因で、特にそのロード時間
を短縮しうるROMパッケージを提供せんとするもので
ある。
〈実施例〉 以下図にもとづいて本発明の詳細な説明する。
第1図は本発明に係るROMパッケージとその使用例を
示す図である。
図において、Aはプログラムのセーブ、ロードにカセッ
トテープレコーダを利用した電子計算機を示し、DIS
Pは表示部、KEYはキーボードである。
H1及ヒH2は共にテープレコーダ用のカセット入出力
ジャックを示し、HlにはコードEを介してカセットテ
ープレコーダTに接続されたプラグPが挿入され、また
H2には本発明に係るROMパッケージRのプラグRP
か挿入される。
前記ROMパッケージRは第3図に示す通り、パッケー
ジRに前記カセット入出力ジャックH1゜H2に接続し
うるジャックRPが一体的に形成されて層る。このジャ
ックRPはパッケージ内のROMと図示の如く電気的に
接続されており、さらにその長さは第2図に示すカセッ
トテープレコーダ、用プラグPよりも幾分長めに形成さ
れている。
一方、前記カセット入出力ジャックH、、、H2の構造
は第2図もしくはvJ3図に示す通り3つの接触端子か
ら成る。すなわち、口金を兼ねる接触端子P、けグラン
ドアースされ、接触端子P2はアンプAMPを介してL
SIチップのシリアル入力端子SINに結合されている
。そして、接触端子P3け挿入されたプラグを判別する
ためのもので、スイッチSW2を介してLSIチップの
テープ/ROM切換センサ一端子T/Rに結合されてい
る。
依って、テープレコーダ用プラグPを挿入したときは@
2図に示す通シ、プラグPにはアースの信号が接触端子
P2及びP2を介して欣り込捷れる。このとき、プラグ
の先端は今一つの接触端子P3に到達してL/’1なり
からスイッチSw1けQFF状態であ如、シだがってL
SIはカセットテープの走行に合わせてデータを読み込
んで行ぐ。
一方、本発明に係るROMパッケージRのプラグRPを
挿入すると、接触端子P3はプラグ先端により押下され
スイッチSW1かON状態となるとともに、ROMの出
力は接触端子P2−ア゛ンプAM、P−シリアル入力端
子S■Nを介してLSIに供給される。そして、LSI
側では前記スイッチSW、のON信号によりROMパッ
ケージのプラグRPか挿入されたことを判断し、ROM
のデータを高速で読みとる。
よって、上記ROMパッケージRによればカセット入出
力ジャックH1、H2を利用してROMのプログラムを
ロードすることができ、必要に応じて高速ロードが可能
となる。
なよ’、RIはスイッチSW□がOFFの時のプルダウ
ン抵抗である。
ン1.<効果〉 以上の様に、本発明のROMノ々ツケージはカセット入
出力用ジャックに接続しうるプラグを具えているから、
セーブ、ロードにカセットテープレコーダを利用する電
子計算機であっても、必要に応じてそのロード時間を大
幅に短縮すること力;出来る。
【図面の簡単な説明】
第1図は本発明に係るROM−<ツケージとその使用例
を示す図、第2図はチープレコーク゛用プラグとジャッ
クの結合状態を示す図、第3図はROMパンケージのプ
ラグとジャックの結合状態を示す図である。 Aは電子計算機、 H+  、H2はカセット入出力ジ
ャック、 Tはカセットチープレコーク°、RはROM
パッケージ、  RPはプラク゛、Pl 、P2 、P
3は接触端子。

Claims (1)

    【特許請求の範囲】
  1. 1、 カセット人出用ジャックに接続しうるプラグを具
    えだことを特徴とするROMパッケージ。
JP58004951A 1983-01-12 1983-01-12 電子機器 Granted JPS59129978A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58004951A JPS59129978A (ja) 1983-01-12 1983-01-12 電子機器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58004951A JPS59129978A (ja) 1983-01-12 1983-01-12 電子機器

Publications (2)

Publication Number Publication Date
JPS59129978A true JPS59129978A (ja) 1984-07-26
JPS638552B2 JPS638552B2 (ja) 1988-02-23

Family

ID=11597877

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58004951A Granted JPS59129978A (ja) 1983-01-12 1983-01-12 電子機器

Country Status (1)

Country Link
JP (1) JPS59129978A (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS50156832A (ja) * 1974-06-06 1975-12-18

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS50156832A (ja) * 1974-06-06 1975-12-18

Also Published As

Publication number Publication date
JPS638552B2 (ja) 1988-02-23

Similar Documents

Publication Publication Date Title
WO1995028702B1 (en) Handheld record and playback device with flash memory
JPS6098584A (ja) カメラ―体形vtr
JPS59129978A (ja) 電子機器
TW308670B (ja)
KR19990073362A (ko) 카세트테입형오디오데이터또는신호기록및재생장치에적합한케이스
JPS5991590A (ja) Icカ−ド
KR910000086Y1 (ko) Vtr의 음성 뮤트 장치
JP3365558B2 (ja) 記録再生装置
JPS58149807U (ja) ミキシング回路
JPH10227601A (ja) 巻 尺
JPS6143299Y2 (ja)
JPS59147202U (ja) プログラマブル・コントロ−ラ
JPS6080595U (ja) ビデオテ−プレコ−ダ装置
JPS58156284U (ja) 半導体装置測定用ソケツト装置
JPS60150635U (ja) テ−プレコ−ダ−
JPS6060021U (ja) テ−プレコ−ダ
JPS59121970U (ja) 電子機器
JPS6316687U (ja)
US20060001998A1 (en) Automatically initiated recording-and-playing device digital recorder
JPS59189347U (ja) トランスミツタ−
JPS6085704U (ja) テ−プレコ−ダ
JPS6066195U (ja) マイク信号増幅回路
JPS59187176U (ja) 音響機器の肩掛け紐兼用コ−ド
JPH04343553A (ja) 音声録音再生lsi
JPS5877910U (ja) ミクサ−・アンプ