JPS59107670A - デ−タ伝送方式 - Google Patents

デ−タ伝送方式

Info

Publication number
JPS59107670A
JPS59107670A JP20675282A JP20675282A JPS59107670A JP S59107670 A JPS59107670 A JP S59107670A JP 20675282 A JP20675282 A JP 20675282A JP 20675282 A JP20675282 A JP 20675282A JP S59107670 A JPS59107670 A JP S59107670A
Authority
JP
Japan
Prior art keywords
line
resistor
transmission
data transmission
line receiver
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP20675282A
Other languages
English (en)
Other versions
JPH0429264B2 (ja
Inventor
Yutaka Takahashi
豊 高橋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Olympus Corp
Original Assignee
Olympus Corp
Olympus Optical Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Olympus Corp, Olympus Optical Co Ltd filed Critical Olympus Corp
Priority to JP20675282A priority Critical patent/JPS59107670A/ja
Publication of JPS59107670A publication Critical patent/JPS59107670A/ja
Publication of JPH0429264B2 publication Critical patent/JPH0429264B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Dc Digital Transmission (AREA)
  • Small-Scale Networks (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 この発明は、データ伝送方式、特にオフセットバイアス
電圧を線路に印加するデータ伝送方式に関する。
1つのラインレシーバに対して同一線路上に多数のライ
ントライバが接続されてデータ伝送をおこなうデータ伝
送方式があるがこのデータ伝送方式において1つのライ
ントライバが送信中であるとき他のライントライバは高
出力インピーダンスに保持されなければならない。しか
し、送信チャンネルの切換時には全てのライントライバ
が高出力インピーダンス状態となるためラインレシーバ
は誘導雑音にょシ誤動作してしまう。このような不具合
を解消する対策として終端抵抗にオフセットバイアス抵
抗回路を設は受電端に雑音電圧レベル以上のオフセット
バイアス電圧を印加する方式が開発されている。
例えば、特開昭52−47608号にはライントライバ
とラインレシーバとはツイスト平衡対ケーブルで接続さ
れライントライバの近端の抵抗とラインレシーバの受電
端の抵抗とでアースリターンされるデータ伝送方式が開
示されている。
このようなデータ伝送方式によるとオフセット電圧EB
1が受電端の抵抗とバイアス抵抗とで決まるのでオフセ
ット電圧が大きくとれない。また、全ライントライバが
高出力インピーダンス状態にあるときオフセットバイア
スによる電流が流れ消費電流が大きくなる。更に、終端
抵抗の他にオフセットバイアス用の抵抗が必要となる。
従って、この発明の目的はオフセットバイアス電圧が大
きくとれ、消費電流が少なく、回路構成の簡単なデータ
伝送方式を提供することにある。
以下図面を参照してこの発明の詳細な説明する。
第1図において、平衡伝送ライン11及び12の送信端
は終端抵抗13及び14を夫々介して正電源+Va及び
接地極に夫々接続される。
伝送ライン11及び12の受信端は抵抗15及び16を
夫々介して正電源+Va及び接地極に夫夫接続されると
共にラインレシーバ17に接続される。伝送ライン11
及び12の送信端側には1つ以上のライントライバ、例
えばライントライバ18及び23が接続される。ライン
トライバ18の制御端及びデータ入力端には制御端子1
−9及びデータ入力端子20が夫々接続される。ライン
トライバ18の出力端21及び22は伝送ライン1ノ及
び12に夫々接続される。
同様に、制御端子24及びデータ入力端子25はライン
トライバ23の制御端及びデータ入力端に接続され、ラ
イントライバ23の出力端26及び27は伝送ライン1
1及び12に夫々接続される。
次に、上述した伝送系におけるデータ伝送を第2図のタ
イムチャートを参照して説明する。
タイムチャートによると、期間lにおいてはライントラ
イバ18を介してデータ伝送がおこなわれている。この
場合、制御端子19を介した制御信号によシライントラ
イバ18は低インピーダンスに保持されデータ入力端子
20を介してライントライバ18にデータが入力される
とライントライバ18の出力端2ノ及び22から逆相の
データが出力されデータは平衡伝送ライン11及び12
を介してラインレシーバ17に伝送される。このとき、
即ち期間Iでは他のライントライバ23は制i1端子2
4を介して入力される制御信号によシ高出力インピーダ
ンスに保持され実質的に伝送ライン1ノ及び12から切
離された状明となっている。これによりデータの混信が
防止される。従って、ラインレシーバ17からは出力端
子28を介して入力データに対応するデータが出力され
る。
期間nにおいて、チャンネル切換、即ち、ライントライ
バ18の送信からライントライバ23の送信へ切換えら
れるとき両ライントライバ18及び23は高出力インピ
ーダンス状態となり実質的に平衡伝送ライン1ノ及び1
2から切離された状態となる。しかし、このとき平衡伝
送ライン1ノは終端抵抗13及び15を介して電圧+V
aで印加され、また平衡伝送ライン12は終端抵抗14
及び16を介して接地されている。従って、ラインレシ
ーバ17の入力v1及びv2はVa及び接地電位に夫々
なっている。即ち、平衡伝送ライン11及び12はオフ
セットバイアスされてbる。この結果、平衡伝送ライン
11及び12に誘導雑音が乗ってもラインレシーバ17
は誤動作しない。このときに5− 終端抵抗13乃至16を介して流れる電流はラインレシ
ーバ170入力インピーダンスによる少ない電流だけで
ある。
期間■において、チャンネル切換が完了しライントライ
バ23からラインレシーバ17にデータ送信がおこなわ
れるとライントライバ18は高出力インピーダンスとな
シ平衡伝送ライン11及び12から実質的に切離される
期間■において、両ライントライバ18及び23から送
信がおとなわれない場合には、期間■のチャンネル切換
時と同様な状態、即ち、両ライントライバ18及び23
が高出力インピーダンス状態となシ、平衡伝送ライン1
ノ及び12はオフセットバイアス電圧によってオフセッ
トバイアスされる。
以上説明したように無送信状態のときには終端抵抗13
乃至16を介して平衡伝送ラインがオフセットバイアス
されているので誘導雑音によってラインレシーバは誤動
作することがなくしかもこのときにはラインレシーバの
入力イン6− ビーグンスによる電流しか流れないので消費電流が少な
い。また、オフセットバイアス電圧は電源Vaの電圧を
変えることにより任意に大きな電圧に設定できる。史に
、平衡伝送ライン11及び12が例えば個所29及び3
0において切断されても送信端側の終端抵抗13及び1
4並ひに受信端側の終端抵抗15及び16を介してオフ
セットバイアスされるのでラインレシーバは誘導雑音に
よって誤動作することはない。
特に、この発明は内視鏡のデータ伝送において有効であ
る。
【図面の簡単な説明】
第1図はこの発明の一実施例に従ったデータ伝送方式の
伝送回路図、そして第2図は第1図の伝送回路の動作を
説明するタイムチャートである。 11.12・・・平衡伝送ライン、13乃至16・・・
終端抵抗、17・・・ラインレシーバ、18゜23・・
・ライントライバ。 7− 昭和 年 月  日 特許庁長官  若 杉 和 夫  殿 1、事件の表示 特願昭57−206752号 2、発明の名称 データ伝送方式 3、補正をする者 事件との関係   特許出願人 (037)  オリンパス光学工業株式会社4、代理人 6 補正の対象 一明細書、図面 7、補正の内容 (1)明細書中鎖4頁第12乃至13行目に「低インピ
ーダンス」とあるのを「低出力インピーダンス」とfl
圧する。 (21同第5頁第8行目に「切換えられるとき」とある
のを「切換えられるまでの期間、」と削正する。 (31同第6頁第5杓目乃至第8杓目に「データ送信が
おこなわれるとライントライバ18は高出力インピーダ
ンスとなり咋衡伝送ライン11及び12から実質的シニ
切離される。」とあるのを「データ伝送がおこなわれる
。このときライントライバ18は高出力インピーダンス
であり平衡伝送ライン1〕及び12から実a的に切離さ
れている。」と¥]圧する。 (4)同第7頁第10行目に[この発明は内視鏡の」と
あるのを「この発明はノイズ発生源となる冒周波電気メ
スなどと併用されることの多い内視鏡の」とする。 (5)  図面の第1図j−別紙朱記で示すように符号
2− 「28」を挿入する。 3− 特許庁長官  若 杉 和 夫 殿 1.事件の表示 特願昭57−206752号 2 発明の名称 データ伝送方式 3、補iEをする渚 事件との関係 特許出願人 名称(037) オリンパス光学工業株式会社4、代理
人 6、補正の対象 図  面 7、補正の内容 第2図を別紙に未配で示すように符号「18」を「2a
JK訂正する。 2−

Claims (1)

    【特許請求の範囲】
  1. 少なくとも1つのライントライバと1つのラインレシー
    バとを接続し特性インピーダンスによシ終端される平衡
    伝送ラインを介してデータ伝送をおこなうデータ伝送方
    式において、ラインレシーバの2つの受信入力端の一方
    が第1抵抗を介して接地され他方が第2抵抗を介して正
    電源に接続されることを特徴とするデータ伝送方式。
JP20675282A 1982-11-25 1982-11-25 デ−タ伝送方式 Granted JPS59107670A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP20675282A JPS59107670A (ja) 1982-11-25 1982-11-25 デ−タ伝送方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP20675282A JPS59107670A (ja) 1982-11-25 1982-11-25 デ−タ伝送方式

Publications (2)

Publication Number Publication Date
JPS59107670A true JPS59107670A (ja) 1984-06-21
JPH0429264B2 JPH0429264B2 (ja) 1992-05-18

Family

ID=16528502

Family Applications (1)

Application Number Title Priority Date Filing Date
JP20675282A Granted JPS59107670A (ja) 1982-11-25 1982-11-25 デ−タ伝送方式

Country Status (1)

Country Link
JP (1) JPS59107670A (ja)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5247608A (en) * 1975-10-15 1977-04-15 Kokusai Denshin Denwa Co Ltd <Kdd> Transmission method of dc data
JPS5344325U (ja) * 1976-09-20 1978-04-15
JPS56169452A (en) * 1980-04-23 1981-12-26 Philips Nv Communication system

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5247608A (en) * 1975-10-15 1977-04-15 Kokusai Denshin Denwa Co Ltd <Kdd> Transmission method of dc data
JPS5344325U (ja) * 1976-09-20 1978-04-15
JPS56169452A (en) * 1980-04-23 1981-12-26 Philips Nv Communication system

Also Published As

Publication number Publication date
JPH0429264B2 (ja) 1992-05-18

Similar Documents

Publication Publication Date Title
DE69830558T2 (de) Duobinärkodierungs- und modulationstechnik für optische nachrichtensysteme
US6051989A (en) Active termination of a conductor for bi-directional signal transmission
US20020044147A1 (en) Bi-directional data transfer using two pair of differential lines as a single additional differential pair
US4604740A (en) Digital transceiver for full-duplex transmission of binary signals over a common line
WO1999011038A8 (en) Line receiver circuit with large common mode range for differential input signals
US5570037A (en) Switchable differential terminator
KR940022279A (ko) 신호전송방법과 신호전송회로 및 그것을 사용한 정보처리시스템
DE2633066B1 (de) Einrichtung zur uebertragung von gegentaktsignalen ueber eine zweidrahtleitung im duplexbetrieb
KR940010421B1 (ko) 샘플 및 홀드 회로 장치
EP0114320B1 (en) Voltage offset producing circuit for use with a line receiver or the like
KR900001340B1 (ko) 한쌍의 가입자선용 밧데리 피이드 회로
JPS59107670A (ja) デ−タ伝送方式
KR960035366A (ko) 2개의 스테이션 사이의 시리얼 데이터 교환 장치
WO1999045656A3 (en) A differential line driver
TW353848B (en) Gamma correcting circuit
JP3130915B2 (ja) データ伝送装置
EP0800242A4 (en) CONNECTION DEVICE FOR HIGH FREQUENCY SIGNALS
JPS61269537A (ja) 端末装置
EP0460087B1 (en) Star data network with logical ring function preferably using token access
SE520184C2 (sv) Ekosläckningsanordning
US6694014B1 (en) Constant impedance digital line interface circuit
EP0915565A3 (en) Filter circuit
JPS56152357A (en) Offset potential applying method
KR19980067208A (ko) 저전압차동신호전송용 2층구조의 플랙서블 프린트 써키트 케이블
JP3099689B2 (ja) フイールドバスインターフエイス回路