JPS5897171A - Editing point detection circuit for electronic edition - Google Patents

Editing point detection circuit for electronic edition

Info

Publication number
JPS5897171A
JPS5897171A JP56198267A JP19826781A JPS5897171A JP S5897171 A JPS5897171 A JP S5897171A JP 56198267 A JP56198267 A JP 56198267A JP 19826781 A JP19826781 A JP 19826781A JP S5897171 A JPS5897171 A JP S5897171A
Authority
JP
Japan
Prior art keywords
address
circuit
ram
signal
pcm signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP56198267A
Other languages
Japanese (ja)
Inventor
Motoyuki Nakamura
中村 元行
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP56198267A priority Critical patent/JPS5897171A/en
Publication of JPS5897171A publication Critical patent/JPS5897171A/en
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B27/00Editing; Indexing; Addressing; Timing or synchronising; Monitoring; Measuring tape travel
    • G11B27/02Editing, e.g. varying the order of information signals recorded on, or reproduced from, record carriers
    • G11B27/031Electronic editing of digitised analogue information signals, e.g. audio or video signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Management Or Editing Of Information On Record Carriers (AREA)

Abstract

PURPOSE:To detect the editing point and to simplify the circuit, by converting an address of an RAM for PCM signals at reproduction into a code. CONSTITUTION:In the process reading out and reproducing a PCM signal written in an RAM4, an RAM wire start address and editing point address formed based on a designated reproduction speed for the detection of an editing point are converted at address information obtained from a recording medium by using a circuit 18. This conversion circuit 18 calculates an address code at the designated editing point at reproduction and outputs it.

Description

【発明の詳細な説明】 この発明は編集点検出回路に関し、特に、PCM信号に
よって記録された記録媒体の電子編集を行なう際の編集
点検出回路に関するものである。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to an edit point detection circuit, and more particularly to an edit point detection circuit when electronically editing a recording medium recorded using a PCM signal.

VTRなどのように情報の記録再生装置が広く普及する
につれて、記録媒体に記録されている情報に編集を施し
たい場合がしばしば生じる。このような要求に対して、
記録媒体に予め記録されたタイムコードに基づいて、編
集処理を施す電子編集機能を備えた装置が開発されてい
る。
2. Description of the Related Art As information recording and reproducing devices such as VTRs become widespread, it often becomes necessary to edit information recorded on a recording medium. For such requests,
2. Description of the Related Art Devices have been developed that have an electronic editing function that performs editing processing based on a time code recorded in advance on a recording medium.

第1図は従来から開発されている電子編集装置である。FIG. 1 shows a conventionally developed electronic editing device.

図において、PCM信号入力端子1には、記録媒体たと
えばVTRテープから読出されたPCM信号が与えられ
る。入力されたPCM信号は、入力バッファ2を介して
圧縮回路3に与えられる。
In the figure, a PCM signal input terminal 1 is supplied with a PCM signal read from a recording medium, such as a VTR tape. The input PCM signal is provided to a compression circuit 3 via an input buffer 2.

この圧縮回路3は入力端子1に与えられたPCM信号を
そのまま後述するランダムアクセスメモリ(RAM)に
格納した場合、非常に大きい容量のメモリが必要になっ
て好ましくないため、データ量を圧縮するために設けら
れている。圧縮されたPGMデータはPCM信号格納用
RAM4に書込まれる。RAM4の続出側については、
後述する再生速度指定入力に見合った速度で、アドレス
制御回路8からの指令に基づいてRAM4の内容が読出
され、読出されたPCM信号は伸長回路5を通過するこ
とによって、圧縮に対応した伸長が施され、セレクタ6
を経てPCM出力端子7がら出力される。前記セレクタ
6は、入力端子1に与えられた記録媒体からのPCM信
号が、そのまま一方の端子に与えられて、前記RAM4
がら読出されたPCM信号とのいずれかを選択して出力
端子に導出する。
This compression circuit 3 is designed to compress the amount of data, because if the PCM signal applied to the input terminal 1 is stored as it is in a random access memory (RAM), which will be described later, it would require a very large memory capacity, which is undesirable. It is set in. The compressed PGM data is written to the PCM signal storage RAM 4. Regarding the continuous generation side of RAM4,
The contents of the RAM 4 are read out based on commands from the address control circuit 8 at a speed commensurate with the playback speed designation input, which will be described later.The read PCM signal passes through the expansion circuit 5, and is expanded in accordance with the compression. applied, selector 6
The signal is then output from the PCM output terminal 7. The selector 6 receives the PCM signal from the recording medium applied to the input terminal 1 as it is to one terminal, and outputs the PCM signal to the RAM 4.
One of the PCM signals read out is selected and output to the output terminal.

一方、PCM信号とともに記録媒体に記録されているア
ドレスコードは、アドレスコード入力端子12より入カ
バッ7?13を経由して、前記RAM4とは別途に゛設
けられたアドレスコード用RAM14に入力される。
On the other hand, the address code recorded on the recording medium together with the PCM signal is input from the address code input terminal 12 via the input buffer 7 to 13 to the address code RAM 14 provided separately from the RAM 4. .

前述のようなPCM信号用RAM4およびアドレスコー
ド用RAM14に記憶されたPCM信号やよびアドレス
信号に対して、指定した再生速度でRAM4からPCM
信号を読出して再生するために、次のようなfi制御回
路が設けられている。すなわち、回転ダイヤルあるいは
操作スイッチにより指定された再生速度指定信号は、再
生速度指定端子11から入力され、再生速度に見合った
クロック信号がクロック発生回路1oで形成される。
The PCM signals and address signals stored in the PCM signal RAM 4 and the address code RAM 14 as described above are read from the RAM 4 at a specified playback speed.
In order to read and reproduce the signal, the following fi control circuit is provided. That is, a playback speed designation signal designated by the rotary dial or operation switch is inputted from the playback speed designation terminal 11, and a clock signal corresponding to the playback speed is generated by the clock generation circuit 1o.

形成されたクロック信号はアドレス発生回路9に入力さ
れ、クロック信号に基づいたアドレス情報を発生してア
ドレス制御回路8に出力する。
The formed clock signal is input to the address generation circuit 9, which generates address information based on the clock signal and outputs it to the address control circuit 8.

ここで、RAM4に格納されているPCM信号とアドレ
スコードとは記録された周波数が異なるため、アドレス
制御回路8によってアドレス変換の処理が施される。変
換されたアドレス信号はPCM信号用RAM4およびア
ドレスコード用RAM14に与えられ、PCM信号の読
出しが実行される。読出されたPCM信号は前述のよう
に伸長回路5で処理された後出力端子7がら導出され、
スピーカなどを駆動するための信号となる。このとき、
PCM信号用RAM4がら続出された再生音を聞きなが
ら編集点を決定することにより、編集点指定端子16に
入力された信号に基づいて、アドレス制御回路8を介し
て変換された編集点指定時のアドレス」−ドがアドレス
コード用RAM14から読取られ、編集点アドレス情報
として適宜の表示手段により報知されることにより編集
点の検出が行なわれる。
Here, since the PCM signal stored in the RAM 4 and the address code have different recorded frequencies, the address control circuit 8 performs address conversion processing. The converted address signal is applied to the PCM signal RAM 4 and the address code RAM 14, and reading of the PCM signal is executed. The read PCM signal is processed by the expansion circuit 5 as described above, and then outputted from the output terminal 7.
This becomes a signal for driving speakers, etc. At this time,
By determining the edit point while listening to the reproduced sound that is successively output from the PCM signal RAM 4, the edit point designation time converted via the address control circuit 8 is determined based on the signal input to the edit point designation terminal 16. The edit point is detected by reading the address code from the address code RAM 14 and reporting it as edit point address information by a suitable display means.

従来の編集点検出回路は、上述のこと<PCM信号をR
AMに書込む際、記録媒体にPCM信号とともに記録さ
れているアドレスコードもPCM信号と対応づけてアド
レスコード用RAM14に書込んで構成される。このた
め、PCM信号用RAM4の内容を再生して編集点を決
定する際、PCM信号とアドレスコードを直ちに対応づ
けることができる反面、アドレスコードを格納するため
に大容量のメモリが必要となる。また、アドレス制御回
路8のようなメモリIIJI!1回路も複雑になるとい
う欠点があった。
The conventional edit point detection circuit performs the above-mentioned <PCM signal
When writing to AM, the address code recorded on the recording medium together with the PCM signal is also written in the address code RAM 14 in association with the PCM signal. Therefore, when reproducing the contents of the PCM signal RAM 4 and determining an edit point, it is possible to immediately associate the PCM signal with the address code, but on the other hand, a large capacity memory is required to store the address code. Also, a memory IIJI! like the address control circuit 8! The disadvantage is that the single circuit becomes complicated.

それゆえに、この発明の主たる目的は、従来の回路が必
要としたようなアドレスコードを記憶するメモリを設け
ることなく、簡単な回路構成の変換回路を用いることに
よって編集点の検出を行なうことができるような編集点
検出回路を提供することである。
Therefore, the main object of the present invention is to be able to detect edit points by using a conversion circuit with a simple circuit configuration, without providing a memory for storing address codes as required by conventional circuits. An object of the present invention is to provide such an editing point detection circuit.

この発明の上述の目的およびその他の目的と特徴は図面
を参照して行なう以下の詳細な説明から一層明らかとな
ろう。
The above objects and other objects and features of the invention will become more apparent from the following detailed description with reference to the drawings.

この発明を要約すれば、RAMに書込まれたPCM信号
を読出して再生する過程において、編集点を検出するた
めに、指定された再生速度に基づいて形成されたRAM
1!込開始アドレスおよび編集点アドレスを、記録媒体
から得られるアドレス情報を用いて変換づる回路を設け
、この変換回路で再生動作時における指定された編集点
でのアドレスコードを算出して出力させるものである。
To summarize the invention, in the process of reading and reproducing a PCM signal written in the RAM, a RAM is formed based on a specified reproduction speed in order to detect an editing point.
1! A circuit is provided to convert the input start address and edit point address using address information obtained from the recording medium, and this conversion circuit calculates and outputs the address code at the specified edit point during playback operation. be.

第2図はこの発明の一実施例のブUツク図である。図に
おいて、入力端子1に与えられたP CM信号を入力バ
ッフ?2および圧縮回路3を介してRAM4に書込み、
またRAM4から読出されたPCMM号伸長回路5およ
びセレクタ6を介して出力端子7に導出するPCM信号
の系統については前述の第1閏に示した従来装冒と同様
にして構成されている。
FIG. 2 is a book diagram of one embodiment of the present invention. In the figure, the PCM signal applied to input terminal 1 is input to the input buffer? 2 and compression circuit 3 to RAM 4,
Furthermore, the system of the PCM signal read out from the RAM 4 and led out to the output terminal 7 via the PCMM signal expansion circuit 5 and the selector 6 is constructed in the same manner as in the conventional system shown in the first leap.

この実施例においては、再生速度指定端子1°1に与え
られた再生速度指定入力に対して、これに見合った周波
数のクロックがクロック発−生回路10で形成され、ア
ドレス発生回路9に与えられてアドレス信号を形成し、
RAM4の読出動作を制御する。前記アドレス発生回路
9には、PCM信号用RAM書込開始指定端子15およ
びm染点指定端子16に与えられた信号が入力されてお
り、各指定端子15.16にRAM書込開始信号あるい
は編集点指定信号が与えられると、その時点でのアドレ
スをアドレス読取回路17に転送する。
In this embodiment, in response to a playback speed designation input given to the playback speed designation terminal 1°1, a clock of a frequency commensurate with the playback speed designation input is generated by the clock generation circuit 10, and is given to the address generation circuit 9. to form an address signal,
Controls the read operation of RAM4. The address generation circuit 9 is inputted with signals given to the PCM signal RAM write start designation terminal 15 and the m dye point designation terminal 16, and the RAM write start signal or edit signal is input to each designation terminal 15 and 16. When the point designation signal is applied, the address at that time is transferred to the address reading circuit 17.

アドレス読取回路17は入力されたアドレス情報をラッ
チして編集点補正回路18に転送する。
The address reading circuit 17 latches the input address information and transfers it to the edit point correction circuit 18.

一方、PCM信号とともに記録媒体に記録されたアドレ
スコードは、入力端子12に与えられるが、入力バッフ
ァ13を通してアドレスコード読取回路19に与えられ
てアドレスコード信号が形成される。このアドレスコー
ド読取回路19には、前記RAM書込用開始指定端子1
5の入力信号が与えられて、RAM書込開始時の記録媒
体のアドレスコードが検出され、前記編集点補正回路1
8にアドレスコードとして与えられる。したがって、編
集点補正回路18には、アドレス読取回路17から前述
の指定された再生速度に基づいたRAM書込開始アドレ
ス情報および編集点指定アドレス情報が与えられるとと
もに、アドレスコード読取回路19によって記録媒体か
ら読出されたRAM書込開始アドレスコードが与えられ
る。編集点補正回路18はこれら入力されたアドレス情
報からメモリアドレスの差を求め、それをアドレスコー
ドに変換して編集点でのアドレスコードを算出し、再生
速度に対応した編集点の補正されたアドレスコードを出
力する。出力された編集点アドレスコードは、適宜表示
手段などに与えられて編集点の検出として報知される。
On the other hand, the address code recorded on the recording medium together with the PCM signal is applied to the input terminal 12, and is applied to the address code reading circuit 19 through the input buffer 13 to form an address code signal. This address code reading circuit 19 includes the RAM write start designation terminal 1.
5 is applied, the address code of the recording medium at the start of RAM writing is detected, and the edit point correction circuit 1
8 as the address code. Therefore, the edit point correction circuit 18 is given RAM write start address information and edit point designation address information based on the above-described specified playback speed from the address reading circuit 17, and the address code reading circuit 19 provides the address information on the recording medium. A RAM write start address code read from is given. The edit point correction circuit 18 calculates the memory address difference from these input address information, converts it into an address code, calculates the address code at the edit point, and calculates the corrected address of the edit point corresponding to the playback speed. Output the code. The outputted edit point address code is appropriately given to a display means or the like and notified as the detection of an edit point.

前述の実施例は、再生速度により編集点の補正を、入力
されたアドレス情報から演算して算出する場合について
説明したが、これに限ることなくCPUを用いてプログ
ラム処理によっても算出することもできる。
In the above-mentioned embodiment, a case has been described in which the edit point correction is calculated based on the playback speed by calculation from the input address information, but the correction is not limited to this, and the correction can also be calculated by program processing using the CPU. .

以上のように、この発明によれば、PCM信号を電子編
集するための装置において、再生時におけるPCM信号
用RAMのアドレスを、アドレスコードに変換する回路
を設けることにより、簡単な算出回路で編集点を検出す
ることができ、従来装置のようにアドレスコード用RA
Mを設ける必要がなくなる。それに伴ってアドレスコー
ド用RAMのメモリ制御回路も不要になり、電子編集装
置の回路を簡単にすることができ、経済性に優れたもの
とすることができる。
As described above, according to the present invention, in a device for electronically editing a PCM signal, by providing a circuit that converts the address of a PCM signal RAM during playback into an address code, editing can be performed using a simple calculation circuit. RA for address code can be detected like the conventional device.
There is no need to provide M. Accordingly, the memory control circuit for the address code RAM becomes unnecessary, and the circuit of the electronic editing device can be simplified, making it highly economical.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は従来の電子編集装置を示すブロック図である。 第2図はこの発明の一実施例のブロック図である。 図において、1はPCM信号入力端子、4はPCM信号
用RAM、7はPCM信号出力端子、9はアドレス発生
回路、11は再生速度指定端子、12はアドレスコード
入力端子、15はPCM信号用RAM書込開始指定端子
、16は編集点指定端子、17はアドレス読取回路、1
8は編集点補正回路、19はアドレスコード読取回路を
示す。 代理人 葛 野 信 −(外1名)
FIG. 1 is a block diagram showing a conventional electronic editing device. FIG. 2 is a block diagram of an embodiment of the present invention. In the figure, 1 is a PCM signal input terminal, 4 is a PCM signal RAM, 7 is a PCM signal output terminal, 9 is an address generation circuit, 11 is a playback speed specification terminal, 12 is an address code input terminal, and 15 is a PCM signal RAM Write start designation terminal, 16 is edit point designation terminal, 17 is address reading circuit, 1
Reference numeral 8 indicates an editing point correction circuit, and reference numeral 19 indicates an address code reading circuit. Agent Shin Kuzuno - (1 other person)

Claims (1)

【特許請求の範囲】 PCM信号を記憶するための記憶手段と、記録媒体から
PCM信号を読出して前記記憶手段に書込む書込手段と
、 前記記憶手段に記憶されているPCM信号を任意の速度
で読出して再生するための読出手段と、前記記憶手段へ
のPCM信号の書込開始、停止および編集点のアドレス
を、再生速度に対応させたアドレス信号に変換して編集
点検出信号を形成するアドレス制御手段とを備えた、電
子編集の編集点検出回路。
[Scope of Claims] Storage means for storing PCM signals, writing means for reading PCM signals from a recording medium and writing them into the storage means, and writing the PCM signals stored in the storage means at an arbitrary speed. a reading means for reading and reproducing the PCM signal, and converting the addresses of the start and stop of writing of the PCM signal to the storage means and the edit point into an address signal corresponding to the playback speed to form an edit point detection signal. An edit point detection circuit for electronic editing, comprising address control means.
JP56198267A 1981-12-04 1981-12-04 Editing point detection circuit for electronic edition Pending JPS5897171A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP56198267A JPS5897171A (en) 1981-12-04 1981-12-04 Editing point detection circuit for electronic edition

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP56198267A JPS5897171A (en) 1981-12-04 1981-12-04 Editing point detection circuit for electronic edition

Publications (1)

Publication Number Publication Date
JPS5897171A true JPS5897171A (en) 1983-06-09

Family

ID=16388289

Family Applications (1)

Application Number Title Priority Date Filing Date
JP56198267A Pending JPS5897171A (en) 1981-12-04 1981-12-04 Editing point detection circuit for electronic edition

Country Status (1)

Country Link
JP (1) JPS5897171A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6231283A (en) * 1985-08-02 1987-02-10 Matsushita Electric Ind Co Ltd Magnetic recording and reproducing device
WO1994020960A1 (en) * 1993-03-05 1994-09-15 Sony Corporation Digital speech sound reproduction apparatus and digital speech sound edition apparatus

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6231283A (en) * 1985-08-02 1987-02-10 Matsushita Electric Ind Co Ltd Magnetic recording and reproducing device
WO1994020960A1 (en) * 1993-03-05 1994-09-15 Sony Corporation Digital speech sound reproduction apparatus and digital speech sound edition apparatus

Similar Documents

Publication Publication Date Title
EP0299711A2 (en) An audio signal recording and reproducing apparatus
US6654317B2 (en) Method and apparatus for reproducing information
JP3548245B2 (en) Information recording / reproducing device, information reproducing device, and information reproducing method
JPS5897171A (en) Editing point detection circuit for electronic edition
JP3154905B2 (en) Video / audio recording / playback device
JPS63211923A (en) Error correction decoder
JPS6017797A (en) Recorder/reproducer
KR0173737B1 (en) Replay method for data of camcorder using memory card
JPS5972487A (en) Display method
JPH0129635Y2 (en)
JPS6131548B2 (en)
JPS6124059A (en) Pcm sound reproducing device
JPH0443916Y2 (en)
JPH11328870A (en) Device and method for recording data
KR970029333A (en) Apparatus and method for recording / reproducing compressed audio signal using bad memory device
JPS5815873B2 (en) signal processing device
JPH02208870A (en) Recording and reproducing device
JPH0473336B2 (en)
JPH0370282A (en) Phase adjustment device for recording and reproducing device
JP2002111507A (en) Compressed data recording device
JPH01292669A (en) Digital signal reproducing device
JPS6132744B2 (en)
JPH0255782U (en)
JPH03224175A (en) Dat device
JPH09128947A (en) Recorder