JPS58190900U - バブルメモリカセツト装置 - Google Patents

バブルメモリカセツト装置

Info

Publication number
JPS58190900U
JPS58190900U JP7613582U JP7613582U JPS58190900U JP S58190900 U JPS58190900 U JP S58190900U JP 7613582 U JP7613582 U JP 7613582U JP 7613582 U JP7613582 U JP 7613582U JP S58190900 U JPS58190900 U JP S58190900U
Authority
JP
Japan
Prior art keywords
bubble
bubble memory
cassette
cassette device
memory cassette
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP7613582U
Other languages
English (en)
Other versions
JPS6235198Y2 (ja
Inventor
入江 正志
修 平川
福原 元彦
健治 中川
Original Assignee
富士通株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 富士通株式会社 filed Critical 富士通株式会社
Priority to JP7613582U priority Critical patent/JPS58190900U/ja
Publication of JPS58190900U publication Critical patent/JPS58190900U/ja
Application granted granted Critical
Publication of JPS6235198Y2 publication Critical patent/JPS6235198Y2/ja
Granted legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【図面の簡単な説明】
第1図は従来のバブルメモリカセット装置におけるホル
ダーユニットとバブルメモリカセット間の接続回路図、
第2、第3図は本考案の実施例によるバブルカセット装
置のMON信号作成回路図を示す。 図において、1はホルダーユニット、2はバブルメモリ
カセット、3は制御回路、4はコネクタ、5は信号線を
示す。

Claims (1)

    【実用新案登録請求の範囲】
  1. バブルメモリチップを内蔵するバブルメモリカセットと
    、コネクタを介して接続され、該バブルメモリカセット
    を制御する回路を含むホルダーユニットかう成るバブル
    カセット装置において、前記ホルダーユニットと前記バ
    ブルカセットが接続される事を検出する信号と、ホルダ
    ーユニットからバブルカセット内に供給される電源を検
    出する信号との論理積によりバブルメモリ起動信号を作
    成するようにした事を特徴とするバブルメモリカセット
    装置。
JP7613582U 1982-05-24 1982-05-24 バブルメモリカセツト装置 Granted JPS58190900U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7613582U JPS58190900U (ja) 1982-05-24 1982-05-24 バブルメモリカセツト装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7613582U JPS58190900U (ja) 1982-05-24 1982-05-24 バブルメモリカセツト装置

Publications (2)

Publication Number Publication Date
JPS58190900U true JPS58190900U (ja) 1983-12-19
JPS6235198Y2 JPS6235198Y2 (ja) 1987-09-07

Family

ID=30085459

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7613582U Granted JPS58190900U (ja) 1982-05-24 1982-05-24 バブルメモリカセツト装置

Country Status (1)

Country Link
JP (1) JPS58190900U (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59180869A (ja) * 1983-03-31 1984-10-15 Fanuc Ltd メモリカセットのセット状態監視装置
JPS61216193A (ja) * 1985-02-14 1986-09-25 Fujitsu Ltd カセツト式磁気バブルメモリ装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59180869A (ja) * 1983-03-31 1984-10-15 Fanuc Ltd メモリカセットのセット状態監視装置
JPS61216193A (ja) * 1985-02-14 1986-09-25 Fujitsu Ltd カセツト式磁気バブルメモリ装置

Also Published As

Publication number Publication date
JPS6235198Y2 (ja) 1987-09-07

Similar Documents

Publication Publication Date Title
JPS58190900U (ja) バブルメモリカセツト装置
JPS5894189U (ja) 可搬型磁気デイスク装置
JPS5941036U (ja) 電源装置
JPS6042923U (ja) 流速・流量測定装置
JPS6062898U (ja) エンジン発電機の電圧制御装置
JPS5872800U (ja) 設定デ−タのメモリ保護装置
JPS58164022U (ja) 車両用デ−タ収録装置
JPS5915130U (ja) 制御装置
JPS58108548U (ja) 端末プリンタ装置
JPS58114514U (ja) 記録装置
JPS5856400U (ja) 半導体装置
JPS5984625U (ja) マイクロコンピユ−タ
JPS59118200U (ja) バブルメモリ装置
JPS605528U (ja) キ−ボ−ド装置
JPS5872798U (ja) Prom書込み確認装置
JPS5971608U (ja) 超音波断層装置
JPS6076430U (ja) メモリ用電池電源装置
JPS6119858U (ja) マイクロプロセツサの暴走保安装置
JPS58103072U (ja) 定着制御装置
JPS6059628U (ja) 信号入力装置
JPS6248097U (ja)
JPS5881617U (ja) 電源保護回路
JPS60187937U (ja) リセツト回路
JPS603958U (ja) レコ−ドプレ−ヤの頭出し待機
JPS593482U (ja) 警報器付端子