JPS58187078A - 同期分離回路 - Google Patents
同期分離回路Info
- Publication number
- JPS58187078A JPS58187078A JP57069622A JP6962282A JPS58187078A JP S58187078 A JPS58187078 A JP S58187078A JP 57069622 A JP57069622 A JP 57069622A JP 6962282 A JP6962282 A JP 6962282A JP S58187078 A JPS58187078 A JP S58187078A
- Authority
- JP
- Japan
- Prior art keywords
- level
- synchronizing
- signal
- sync
- voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
- H04N5/08—Separation of synchronising signals from picture signals
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Synchronizing For Television (AREA)
- Television Signal Processing For Recording (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
し発明の技術分野〕
本発明は同期分離回路に係わシ、特にテレビジョン受像
機、磁気記録再生装置等に用する同期分離回路に関する
。
機、磁気記録再生装置等に用する同期分離回路に関する
。
テレビジョン受像機又は磁気記録再生装置iI1%のビ
デオ信号処f!MIgl路では第1融に示す同期分離回
路によりビデオ信号から複合同期信号(以下同期信号と
いう)tl−分離する。ビデオ信号S+t’j1.ys
子1からシンクチップフラング回路3に入力されシンク
チップがシンクチップ電圧v3にクランプされる。説明
のためビデオ信号Slは負極性とする。
デオ信号処f!MIgl路では第1融に示す同期分離回
路によりビデオ信号から複合同期信号(以下同期信号と
いう)tl−分離する。ビデオ信号S+t’j1.ys
子1からシンクチップフラング回路3に入力されシンク
チップがシンクチップ電圧v3にクランプされる。説明
のためビデオ信号Slは負極性とする。
シンクチップをシンフチラグ電圧■8でクランプされた
ビデオ信号Slは色信号成分およびノイズを除去するた
めローパスフィルタ4に入力される。
ビデオ信号Slは色信号成分およびノイズを除去するた
めローパスフィルタ4に入力される。
ローパスフィルタ4で色信号成分を除去されたビデオ信
号S!は比較器5の一方の入力端子5aに入力される。
号S!は比較器5の一方の入力端子5aに入力される。
比較器5の他方の入力端子5bには電源v8に電#Vr
を加えた電圧が印加される。ここで、この電源■、の大
きさを入力ビデオ信号の同期信号振幅より小さく(例え
ば同期信号振幅の30−程度に)しておけば、入力端子
5aと5bとの印加電圧が比較され、端子2には第2Q
(B)に示す同期信号fmが得られる。
を加えた電圧が印加される。ここで、この電源■、の大
きさを入力ビデオ信号の同期信号振幅より小さく(例え
ば同期信号振幅の30−程度に)しておけば、入力端子
5aと5bとの印加電圧が比較され、端子2には第2Q
(B)に示す同期信号fmが得られる。
第21囚に示す比較器5の入力端子5aに入力されたビ
デオ信号S3の同期信号振幅AHをシンクチップ電圧■
、からペデスタルレベル■、までの尚さとすると前記電
#V、(以下同期分離レベルV、という)は上述したよ
うにこの高さの30−程度になφようシンフチラグ電圧
vlIを基準として設定されている。このため第2図(
C)に示すuO< l0JJiA信号振11aA′■の
J・さい異常なビデオ信号3/、が入力端子5亀に入力
されるとレベルが低下したペデスタルレベルV6より同
期分離レベルvrが高レベルとなるので正常な同期分離
が行なわれず第2図(D)に示す如く水平及び垂直のブ
ランキング部分を分離し異常な同期信号f′□を生成す
る。このため、同期信号振幅の小さいビデオ信号s4で
は正常な同期イぎ号fmが得られず安定した映像を形成
出来ない、このため、レベルが低下シたペデスタルレベ
ル■iより低いレベルに同期分離レベル■′rを設定し
異常なビデオ信号Bl、に対処する方法もある。しかし
ながら、同期分離レベル号を低レベルにするとローパス
フィルタ4で除去されない雑音で職った同期分離が行仁
なねれることがある。又、ローパスフィルタ4の時定数
金入きくすると分離された同期信号fmの遅れが大きく
なる。
デオ信号S3の同期信号振幅AHをシンクチップ電圧■
、からペデスタルレベル■、までの尚さとすると前記電
#V、(以下同期分離レベルV、という)は上述したよ
うにこの高さの30−程度になφようシンフチラグ電圧
vlIを基準として設定されている。このため第2図(
C)に示すuO< l0JJiA信号振11aA′■の
J・さい異常なビデオ信号3/、が入力端子5亀に入力
されるとレベルが低下したペデスタルレベルV6より同
期分離レベルvrが高レベルとなるので正常な同期分離
が行なわれず第2図(D)に示す如く水平及び垂直のブ
ランキング部分を分離し異常な同期信号f′□を生成す
る。このため、同期信号振幅の小さいビデオ信号s4で
は正常な同期イぎ号fmが得られず安定した映像を形成
出来ない、このため、レベルが低下シたペデスタルレベ
ル■iより低いレベルに同期分離レベル■′rを設定し
異常なビデオ信号Bl、に対処する方法もある。しかし
ながら、同期分離レベル号を低レベルにするとローパス
フィルタ4で除去されない雑音で職った同期分離が行仁
なねれることがある。又、ローパスフィルタ4の時定数
金入きくすると分離された同期信号fmの遅れが大きく
なる。
本発明の目的は同期信号振幅の小さい異常なビデオ信号
に対しても同期分離機能全欠なわず、且つ、雑音の影響
を受けにくい、集積回路化に適した同期分離回路を提供
するにある。
に対しても同期分離機能全欠なわず、且つ、雑音の影響
を受けにくい、集積回路化に適した同期分離回路を提供
するにある。
本発明は同期信号分離レベルを可変としたものである。
ビデオ信号の同期信号振幅及び同期分離レベル即ちシン
フチラグレベルは変動するのでまずシンフチラグレベル
をフラングし、シンフチラグレベルがフラングされたビ
デオ信号の同期信号振幅を検出する。すなわち、第1の
同期分離レベルで分離された分離出力を積分する。この
積分値に応じて同期信号分離レベルt−@2の同期分離
レベルに変更する。同期信号分離レベルを変更すること
により、雑音及び同期信号振幅の変動に影響されないよ
うにしたものである。
フチラグレベルは変動するのでまずシンフチラグレベル
をフラングし、シンフチラグレベルがフラングされたビ
デオ信号の同期信号振幅を検出する。すなわち、第1の
同期分離レベルで分離された分離出力を積分する。この
積分値に応じて同期信号分離レベルt−@2の同期分離
レベルに変更する。同期信号分離レベルを変更すること
により、雑音及び同期信号振幅の変動に影響されないよ
うにしたものである。
以下、本発明になる同期分離回路の一実施例を図面と共
に詳述する。
に詳述する。
第3図と第1INで同一のものには同一符号を付しであ
るから説明を省略する。
るから説明を省略する。
m3図におい15′は比較器である。比較器5′eよ入
力端子5/bに第1同期分離レベル■r1又は第2同軸
分離レベルvr&を供給され、入力端子5′息に入力さ
れるビデオ信号S1から同期信号frn’i分離する。
力端子5/bに第1同期分離レベル■r1又は第2同軸
分離レベルvr&を供給され、入力端子5′息に入力さ
れるビデオ信号S1から同期信号frn’i分離する。
同期分離レベル切換制御回路6は比較器1,9及び積分
回路8で形成されている。
回路8で形成されている。
比較器7は比較電圧veをビン6bt介しで他方の端子
に入力され、ビン6&を介してローパスフィルタ4から
入力されるビデオ信号S諺を一方の端子に入力される。
に入力され、ビン6&を介してローパスフィルタ4から
入力されるビデオ信号S諺を一方の端子に入力される。
ビン6bは基準電圧回路10の端子10eと接続されて
いる。従って比較電圧vcは端子10eの第1同期分離
レベルVrI と同電位となっている一ビデオ信号s
2の同期信号振幅AMが正常のときは積分回路8がらビ
ン8aには低レベルの積分電圧vLが出方される。異常
のときは高レベルの積分電圧vHが出方される。
いる。従って比較電圧vcは端子10eの第1同期分離
レベルVrI と同電位となっている一ビデオ信号s
2の同期信号振幅AMが正常のときは積分回路8がらビ
ン8aには低レベルの積分電圧vLが出方される。異常
のときは高レベルの積分電圧vHが出方される。
比較器9は積分回路8のビン8aがら出力される低レベ
ルの積分電圧VL又は高レベルの積分電圧vHを一方の
端子に入力され、他方の端子に接続されている比較電圧
■r@fと比較する。比較電圧Vr@fは VL < V 、、1(V H・・・・・・・・(1)
(0式を満足するような電圧となっている。比較器9は
ビン8亀の電位が比較電圧vrs+fより高レベルとな
ると切換器11を動作させる。
ルの積分電圧VL又は高レベルの積分電圧vHを一方の
端子に入力され、他方の端子に接続されている比較電圧
■r@fと比較する。比較電圧Vr@fは VL < V 、、1(V H・・・・・・・・(1)
(0式を満足するような電圧となっている。比較器9は
ビン8亀の電位が比較電圧vrs+fより高レベルとな
ると切換器11を動作させる。
切換器11は電子スイッチで形成され常閉接点11bは
基準電圧回路10の端子10cと接続され、常開接点1
1mは端子tabと接続されている。端子10 bKは
第2同期分離レベルVnが出力されている。可動接点1
1aは比較器5′の入力端子5/bと接続されている。
基準電圧回路10の端子10cと接続され、常開接点1
1mは端子tabと接続されている。端子10 bKは
第2同期分離レベルVnが出力されている。可動接点1
1aは比較器5′の入力端子5/bと接続されている。
従って、切換器11が復旧しているときは入力端子5/
bには第1同期分離レベルVrlが供給され、切換器1
1が動作するとm2四期分離レベルvr2が入力電子5
′bに供給される。この場合、第1+=+期分離レベル
■、lは例えば通常の同期信号#R幅AHの50%の高
さとすれは良い。第2同期分離レベルは例えば同期信号
振幅AMの10%の高さとすれは良い。
bには第1同期分離レベルVrlが供給され、切換器1
1が動作するとm2四期分離レベルvr2が入力電子5
′bに供給される。この場合、第1+=+期分離レベル
■、lは例えば通常の同期信号#R幅AHの50%の高
さとすれは良い。第2同期分離レベルは例えば同期信号
振幅AMの10%の高さとすれは良い。
ここで、抱子1にビデオ信号Sl を入力する。
ビデオ信号Slが正常のとき比較器1の出力は第21N
(B)に示す同期信号frnと同形となりピン8aから
は低レベルの積分電圧V、が出力される。このため、第
4囚のt1時点では切換器11は動作せず比較器5′の
入力部子5′bには第1同期分離レベルvr、が供給さ
れている。
(B)に示す同期信号frnと同形となりピン8aから
は低レベルの積分電圧V、が出力される。このため、第
4囚のt1時点では切換器11は動作せず比較器5′の
入力部子5′bには第1同期分離レベルvr、が供給さ
れている。
ビデオ信号S、が異常のときは同期信号振幅A鋤文小と
なる。従って、比較電圧■c(第1同期分離レベルvr
1と同一レベル)トイデスタルレベルv/pとの関係が
第2図(C)に示す従来の同期分離レベルvrと被デス
ζルレペルV6との関係と同じになる。
なる。従って、比較電圧■c(第1同期分離レベルvr
1と同一レベル)トイデスタルレベルv/pとの関係が
第2図(C)に示す従来の同期分離レベルvrと被デス
ζルレペルV6との関係と同じになる。
このため、第2図CD)に示す同期信号1/と同様の波
形が比較器1から出力される。分離された信号波形のデ
ユーティは正常の場合に比べて広がるのでビン8aの積
分電圧は上昇する。この積分電圧が比較電圧vref以
上となると第4図t!点で比較器9は切換器11をオン
にする。切換器11がオンとなると比較器5′の入力亀
子5′bは第2同期分離レベルvr3に切換えられる0
m2同期分離レベルVr2は通常の同期信号振幅の10
%となっているノテペデスタルレベルv/pの低下によ
る影響は防止出来、正常な同期分離出力が端子2から得
られる。
形が比較器1から出力される。分離された信号波形のデ
ユーティは正常の場合に比べて広がるのでビン8aの積
分電圧は上昇する。この積分電圧が比較電圧vref以
上となると第4図t!点で比較器9は切換器11をオン
にする。切換器11がオンとなると比較器5′の入力亀
子5′bは第2同期分離レベルvr3に切換えられる0
m2同期分離レベルVr2は通常の同期信号振幅の10
%となっているノテペデスタルレベルv/pの低下によ
る影響は防止出来、正常な同期分離出力が端子2から得
られる。
ペデスタルレベルV6が史に低下すると積分電圧vLは
上昇して高し1ペルの積分電圧V、となり、切換器11
は動作を継続する。第4図串打号vii亀圧、Tは時間
である0 なお、積分回路8の抵抗R1コンデンサCの時定数は垂
直同期信号のリップルも平滑する必要があり、数垂直同
期時間にする必要がある。
上昇して高し1ペルの積分電圧V、となり、切換器11
は動作を継続する。第4図串打号vii亀圧、Tは時間
である0 なお、積分回路8の抵抗R1コンデンサCの時定数は垂
直同期信号のリップルも平滑する必要があり、数垂直同
期時間にする必要がある。
本発明になる同期分離回路はビデオ信号から分離された
同期信号を積分する積分手段と、この積分手段で得た積
分電圧と所定の電圧とを比較する比較手段と、比較に応
じて第1の同期分離レベルt−@2の同期分離に切換え
る同期分離レベル切換手段とt−具備した構成としであ
るため、ビf″71信号の同期信号振幅に対応して同期
分離レベルを変更する特長を1している。このため雑音
で同期分離が擾乱されず、且つ、ペデスタルレベルの変
動による同期分離不能が発生しない。従って、この同期
分離り路を設けたテレビ受像機では弱電界等でも同期線
ずれ等の現象が発生しにくい。又、磁気記録再生装置等
では安定した映像が得られる。
同期信号を積分する積分手段と、この積分手段で得た積
分電圧と所定の電圧とを比較する比較手段と、比較に応
じて第1の同期分離レベルt−@2の同期分離に切換え
る同期分離レベル切換手段とt−具備した構成としであ
るため、ビf″71信号の同期信号振幅に対応して同期
分離レベルを変更する特長を1している。このため雑音
で同期分離が擾乱されず、且つ、ペデスタルレベルの変
動による同期分離不能が発生しない。従って、この同期
分離り路を設けたテレビ受像機では弱電界等でも同期線
ずれ等の現象が発生しにくい。又、磁気記録再生装置等
では安定した映像が得られる。
第1図は従来の同期分離回路のブロック図、第の動作a
8Aのグラフである。 図中符号6は同期分離レベル切換制御回路、γ。 9は比較器、8は積分回路、10は基準電圧回路、11
は切換器である。 代理人弁理士 期 近 憲 佑(はか1名)393
8Aのグラフである。 図中符号6は同期分離レベル切換制御回路、γ。 9は比較器、8は積分回路、10は基準電圧回路、11
は切換器である。 代理人弁理士 期 近 憲 佑(はか1名)393
Claims (1)
- 同期先端がフラングされたビデオ信号から同期信号を分
離する同期分離回路において、第1あるいは第2の同期
分離レベルで同期信号を分離する同期分離手段と、第1
の同期分離レベルで分離された同期信号を積分す不積分
手段と、核積分手段で得た積分電圧と所定の電圧とを比
較する比較手段と、前記比較手段の出力に応じて前記同
期分離手段の同期分離レベルを第1の同期分離レベルか
ら第2の同期分離レベルに切換える同期分離レベル切換
手段とを具備し、前記ビデオ信号の同期信号振幅に対応
して同期分離レベルを切換えるよう構成したことt%徴
とする1i]」期分離回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP57069622A JPS58187078A (ja) | 1982-04-27 | 1982-04-27 | 同期分離回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP57069622A JPS58187078A (ja) | 1982-04-27 | 1982-04-27 | 同期分離回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS58187078A true JPS58187078A (ja) | 1983-11-01 |
Family
ID=13408149
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP57069622A Pending JPS58187078A (ja) | 1982-04-27 | 1982-04-27 | 同期分離回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS58187078A (ja) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0189195A2 (en) * | 1985-01-25 | 1986-07-30 | Hitachi, Ltd. | Apparatus for correcting time base error of video signal |
US4707740A (en) * | 1986-04-11 | 1987-11-17 | Harris Corporation | Sync detector having noise adjusted slice level |
FR2610152A1 (fr) * | 1987-01-27 | 1988-07-29 | Sony Corp | Circuit de modulation en frequence |
US5345271A (en) * | 1992-01-18 | 1994-09-06 | Goldstar Co., Ltd. | Apparatus for separating vertical synchronizing signal components from image signals in video cassette recorder |
-
1982
- 1982-04-27 JP JP57069622A patent/JPS58187078A/ja active Pending
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0189195A2 (en) * | 1985-01-25 | 1986-07-30 | Hitachi, Ltd. | Apparatus for correcting time base error of video signal |
US4688081A (en) * | 1985-01-25 | 1987-08-18 | Hitachi, Ltd. | Apparatus for correcting time base error of video signal |
US4707740A (en) * | 1986-04-11 | 1987-11-17 | Harris Corporation | Sync detector having noise adjusted slice level |
FR2610152A1 (fr) * | 1987-01-27 | 1988-07-29 | Sony Corp | Circuit de modulation en frequence |
US5345271A (en) * | 1992-01-18 | 1994-09-06 | Goldstar Co., Ltd. | Apparatus for separating vertical synchronizing signal components from image signals in video cassette recorder |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3580991A (en) | Automatic time correction circuit for color tv signals | |
JPS58187078A (ja) | 同期分離回路 | |
PL108985B1 (en) | Apparatus for reproducing colour images | |
US3715462A (en) | Method and circuit arrangement for regulating the amplitude of the color synchronizing signal | |
KR100210343B1 (ko) | Ntsc/pal 신호 판별회로 및 이판별 회로를 사용한 액티브 필터 | |
CA1122660A (en) | Automatic fine tuning circuit | |
US5124796A (en) | Charge coupled device having a circuit for handling a fundamental clock signal | |
JPH0214674A (ja) | 正確な同期パルス分離方法および装置 | |
GB1537528A (en) | Device for compensating for dropouts in an angle-modulated signal | |
JPS62299181A (ja) | テレビジヨン信号のノイズ低減方式 | |
US6008864A (en) | Composite video signal backporch soft-clamp system using servo loop | |
JP3140191B2 (ja) | フィルタ回路の自動周波数調整回路 | |
JPS61137278A (ja) | 記録方式識別回路 | |
JPH05336529A (ja) | クロマ信号ゲートパルス発生回路 | |
JP3038795B2 (ja) | 位相検出装置 | |
JP3514897B2 (ja) | L−secam方式判別回路 | |
KR970004922Y1 (ko) | 세캄 컬러신호의 게이트 펄스 자동 조절회로 | |
KR940000159Y1 (ko) | 고화질용 키드 펄스 발생기 | |
JPS6446395A (en) | Device for recording and reproducing video signal | |
JPH0222966A (ja) | クランプ回路 | |
JPS5950678A (ja) | 映像信号処理回路 | |
JPS62123888A (ja) | バ−スト信号の位相エラ−の検出回路 | |
JPS62188494A (ja) | 周波数差検出回路 | |
JPS59169286A (ja) | 受像機 | |
JPH0686092A (ja) | 同期分離回路及びテレビジョン受信機 |