JPS58161021A - Controlling system of output device - Google Patents

Controlling system of output device

Info

Publication number
JPS58161021A
JPS58161021A JP4263582A JP4263582A JPS58161021A JP S58161021 A JPS58161021 A JP S58161021A JP 4263582 A JP4263582 A JP 4263582A JP 4263582 A JP4263582 A JP 4263582A JP S58161021 A JPS58161021 A JP S58161021A
Authority
JP
Japan
Prior art keywords
data
output device
code
controller
abnormality
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP4263582A
Other languages
Japanese (ja)
Inventor
Yoshihiko Aoki
青木 吉彦
Kunihiko Onuma
邦彦 大沼
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP4263582A priority Critical patent/JPS58161021A/en
Publication of JPS58161021A publication Critical patent/JPS58161021A/en
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0751Error or fault detection not based on redundancy
    • G06F11/0763Error or fault detection not based on redundancy by bit configuration check, e.g. of formats or tags

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)

Abstract

PURPOSE:To report the presence or the absence of abnormality of an output device from a computer to a user, by detecting an undefined code sent to the output device by a controller and reporting the detection result to the computer. CONSTITUTION:In case that a CPU1 selects a controller 2 and tries to transmit data to a typewriter T/W4, the abnormality is reported to the controller and the controller reports the abnormality to the CPU1 if the T/W4 is abnormal. When the CPU1 switches the output device to be used to a line printer L/P5 and discriminates that the L/P5 is not abnormal, data is transmitted from the CPU1 to the L/P5 through a controller 3. This data code is the code for the T/W4; and if it is different from the code for the L/P5, the controller 3 detects the abnormality of the code and opens a gate 7 and reports it to the CPU1. Then, the CPU1 outputs prescribed data to the L/P5 through the controller 3. The user sees the output to find the undefined code.

Description

【発明の詳細な説明】 本発明は、計算機システムにおける出方装置の制御方式
、特に、転送さnるデータのチェックを竹なえるように
した制御方式に関するものでるる。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to a control method for an output device in a computer system, and more particularly to a control method for continuously checking transferred data.

ラインプリンタ、jlイブライタ等の出力装置とそrL
K印字さぜるための制御装置と、その制御装置に嵌状さ
扛、出力装置の動作、印字データを送出するrt’xm
とからなる針matンステムにおいて、#算機から出力
装置へデータを転送する場合、従来は、伺らチェックす
る仁となくそのままデータを転送していた。
Output devices such as line printers and JL writer, etc.
A control device for printing K, and an rt'xm for sending the operation of the output device and print data to the control device.
Conventionally, when data was transferred from a computer to an output device in a mat system consisting of #, the data was transferred as is without any checking.

と′ころで、計算機が出力装置を選択し、データ転送t
e@始する隙、出力装置の故障等で、別の出力装置が選
択され、故障した出力装置に送るべきデータが代替の出
力装置に送られた時、そのデータが代替装置に未定義の
データであることがある。
'By the way, the computer selects the output device and transfers the data.
e@ When another output device is selected due to a failure of the output device, and data that should be sent to the failed output device is sent to the alternative output device, the data may be undefined data to the alternative device. Sometimes it is.

その場合、代替装置は動作せず、また、計算機匈でも未
定義コードを選出したことに気つかず、使用者も異常に
気付かないという欠点がめった。
In this case, the substitute device would not work, the computer would not notice that an undefined code was selected, and the user would not often notice the abnormality.

本発明の目的は、未定義コードがあった場合に、それを
計算−に報告できるようにし、かつ、使用者に知らせる
ようにした出力装置の制御方式を提供することにある。
SUMMARY OF THE INVENTION An object of the present invention is to provide a control method for an output device that can report an undefined code to a computer and notify the user if there is an undefined code.

このような目的kR成するために、本発明では、制a装
筺において、対応する出力装置で未定義のコードが送ら
れて来たことt検出し、その結果會釘算徐に報告し、さ
らに、ttX楡より出方装置に対して、使用者に異常の
1−無を知らせるための出力を行なうようにしたことに
1#黴がある。
In order to achieve such a purpose, the present invention detects in a control box that an undefined code is sent from a corresponding output device, and reports the result to the board. Furthermore, there is a 1# problem in that the ttX frame outputs an output to the output device to inform the user of whether there is an abnormality or not.

以下、本発明の実施例を図1に工りl12明する。An embodiment of the present invention will be explained below with reference to FIG.

第1図は本発明による制御方式を爽塊する計算機7ステ
ムの一例の構成を示す本ので、ltt算機1台に出力装
置2台が接続さnている例である。
FIG. 1 is a book showing an example of the configuration of a computer 7 system that embodies the control method according to the present invention, and is an example in which two output devices are connected to one LTT computer.

図において、IFi、#tx機(以下CPUと称する八
2.3は制御装置(CE)、4はタイプライタ(’I’
/W )からなる出力装置、5はラインプリンタ(L/
’PJからなる出力装置、6,7はアンドゲート、8は
データバス、9〜20は信号縁である。
In the figure, IFi, #tx machine (hereinafter referred to as CPU), 2. 3 is the control device (CE), 4 is the typewriter ('I'
/W), 5 is a line printer (L/W), and 5 is a line printer (L/W).
'Output device consisting of PJ, 6 and 7 are AND gates, 8 is a data bus, and 9 to 20 are signal edges.

このような構成において、CPU1から信号−91に介
して送らrる信号によりタイプライタ4の制御装置2を
選択し、データバス8にデータを乗せ、選択さrした制
御装置2紮佳由してタイプライタ4にデータ送信を行な
おうとした場合、もし、タイプライj14が異常となる
と、信号縁10を介して制御装置12に異常が報告され
、その制御装置2はこれに基つきCPtJlに信号#!
11を介して異常を報告する。
In such a configuration, the control device 2 of the typewriter 4 is selected by a signal sent from the CPU 1 via the signal -91, data is placed on the data bus 8, and the selected control device 2 is selected. When attempting to send data to the typewriter 4, if the typewriter j14 becomes abnormal, the abnormality is reported to the control device 12 via the signal edge 10, and the control device 2 sends a signal to CPtJl based on this. #!
11 to report the abnormality.

ここで、CPLIIにデータ送信を打なわず、プログラ
ムにより使用すべき出力装置を切り換える。
Here, without transmitting data to CPLII, the output device to be used is switched by the program.

第1図では、このバンクアップ用出力装重としてライン
プリンタ5t−使用する。その゛ため、CPU1から信
号縁12によりラインプリンタ5を選択し、ラインプリ
ンタ5の状態が信号縁13.+4により異常でないこと
がわかると、CPU1よりデータがデータバス8.制御
装置3を介してラインプリンタ5に送られる。
In FIG. 1, a line printer 5t is used as the output device for bank up. Therefore, the line printer 5 is selected from the CPU 1 by the signal edge 12, and the state of the line printer 5 is changed to the signal edge 13. +4 indicates that there is no abnormality, the data is transferred from the CPU 1 to the data bus 8. It is sent to the line printer 5 via the control device 3.

ところが、このデータはもともとタイプライタ4に送る
はずのものであり、データのコードがタイプライタ用の
ものである。このデータがそのままラインプリンタ5に
送られて来るため、ラインプリンタ5で使用可能なコー
ドと異なるものが出てくることがある。そのため、ライ
ンプリンタ5に対応する制御装置3はコードの異常を検
出し、予じめ決めらrした動作を行なう一方、信号−1
5に信号倉出し、CPU1からの信号4116上の制御
信号のタイミングでアンドゲート7を開き、信号111
7を径由してデータバス8を使用してCPU1に報告す
る。
However, this data is originally supposed to be sent to the typewriter 4, and the data code is for the typewriter. Since this data is sent as is to the line printer 5, codes that are different from those that can be used by the line printer 5 may come out. Therefore, the control device 3 corresponding to the line printer 5 detects an abnormality in the code and performs a predetermined operation, while also controlling the signal -1.
5, the AND gate 7 is opened at the timing of the control signal on the signal 4116 from the CPU 1, and the signal 111 is output.
7 to the CPU 1 using the data bus 8.

CPUIはこの信号を受けると、所定のデータをデータ
バス8に乗せ、制御装置3t−径由してラインプリンタ
5に出力する。使用者は、この出力を見ることにより未
定義コードが有ったことを知ることができる。
When the CPUI receives this signal, it puts predetermined data on the data bus 8 and outputs it to the line printer 5 via the control device 3t. The user can know that there is an undefined code by looking at this output.

なお、上述した例では、タイプライタ40代りにライン
プリンタ5′ft使用する例について示したが、逆に、
ラインプリンタ50代りにタイプライタ4を便用するこ
ともでき、その場合には、制御装ft2でコードの異常
を検出し、信号?s18の信号のタイミングでアンドゲ
ート6を開き、信号縁19上の信号を信号線20.デー
タバス8を介してCPt1lに報告する。
In the above example, a 5'ft line printer is used instead of a 40' typewriter, but conversely,
It is also possible to use a typewriter 4 instead of the line printer 50, in which case the control unit ft2 detects an abnormality in the code and outputs a signal. The AND gate 6 is opened at the timing of the signal s18, and the signal on the signal edge 19 is transferred to the signal line 20. It reports to CPt1l via data bus 8.

第2図は第1図の制御111i113の具体的構成の一
例を示すもので、31および32はリードオンリメモリ
(ROM)、33はレジスタ、34はフリップフロッグ
、35はオアゲートを示す。
FIG. 2 shows an example of a specific configuration of the control unit 111i113 shown in FIG. 1, in which 31 and 32 are read-only memories (ROM), 33 is a register, 34 is a flip-flop, and 35 is an OR gate.

代替となったラインプリンタ5にデータを転送する場合
、まず、データバス8にデータを乗せ、その恢に、eP
Lllより信号線13に制a倍号を送ることによりデー
タ転送【実行する。すなわち、ラインプリンタ5へのデ
ータはデータバス8からリードオンリメモリ32に格納
さ扛る。ここで、データが足義されたコードの場合、ラ
インプリンタ5に対応するコードをレジスタ33の入力
データとし、そのデータを信号llA13上の制a信号
のタイミングでデータバス8tl−径てラインプリンタ
5に転送する。
When transferring data to the line printer 5 that has become an alternative, first transfer the data to the data bus 8, and then transfer the data to the eP
Data transfer is carried out by sending the control signal a from Lll to the signal line 13. That is, data to be sent to the line printer 5 is stored in the read-only memory 32 from the data bus 8. Here, in the case of a code in which data is added, the code corresponding to the line printer 5 is input data to the register 33, and the data is transferred to the line printer 5 via the data bus 8tl at the timing of the control a signal on the signal llA13. Transfer to.

一方、データが未定義コードの場合には、予じめ設定し
であるコード、例えば、スペースコード全レジスタ33
に入力する。
On the other hand, if the data is an undefined code, a preset code, for example, the space code all registers 33
Enter.

また、データバス8よりデータをリードオンリメモリ3
1に格納し、そこで、入力されたデータが予じめ設定し
である未定義コードでおるかどうかをチェックする。そ
のため、リードオンリメモリ31は予じめ設定した未定
義コードが入力した場合に、″″1″1″信号ように構
成されている。
Also, read-only memory 3 reads data from data bus 8.
1, and then it is checked whether the input data is a preset undefined code. Therefore, the read-only memory 31 is configured to generate a "1" signal when a preset undefined code is input.

リードオンリメモリ31でチェックの結果、未定義コー
ドであれば、オアケー)35を介してフリップフロップ
34のD端子に11”信号を入力する。信号線13上の
制御信号のタイミングで、前述したようにデータ転送を
行なうとともに、D端子に入力さnている信号をフリッ
プフロップ34に記憶する。
As a result of the check in the read-only memory 31, if it is an undefined code, the 11'' signal is input to the D terminal of the flip-flop 34 via the 35. At the same time, the signal input to the D terminal is stored in the flip-flop 34.

伺(ロ)かのデータ転送の間、フリップフロッグ34の
出力が、オアゲート35を介して再びクリップフロップ
34のD端子に入っているので、フリップフロップ34
の内容は保持逼れる。
During the data transfer, the output of the flip-flop 34 enters the D terminal of the clip-flop 34 again via the OR gate 35, so the flip-flop 34
The contents of the file will be retained.

データ転送が終了した時点で、クリップフロップ34に
記憶されている信号は、信号線15からアンドゲート7
に入り、信号l1lIil16の制御信号のタイミング
でデータバス8に乗り、CPU1に報告される。七扛に
より、未定義コードの有無がCPU1に知らさ扛ること
になる。
When the data transfer is completed, the signal stored in the clip-flop 34 is transferred from the signal line 15 to the AND gate 7.
The data enters the data bus 8 at the timing of the control signal l1lIil16, and is reported to the CPU 1. Through this process, the CPU 1 is informed of the presence or absence of undefined code.

CPUIは、この報@を受は出力装置に異常があること
を知ると、予じめ決ったデータをデータバス8を通して
送信し、出力装置5に出力を行なわせる。そ扛にエリ、
使用者は異常があつ次こと、すなわち、未定義コードが
あったことを知ることができる。
Upon receiving this report and knowing that there is an abnormality in the output device, the CPUI transmits predetermined data through the data bus 8 and causes the output device 5 to perform output. Elly,
The user can know when an abnormality occurs, that is, when there is an undefined code.

なお、上述した例では、出力装置がラインプリンタ、タ
イプライタの場合についてji52明したが、それに限
定されるものではなく、種々の出力装置が使用できる。
In the above example, the output device is a line printer or a typewriter, but the present invention is not limited thereto, and various output devices can be used.

また、出力装置の数は2個に限定されないことは百うま
でもない。
Furthermore, it goes without saying that the number of output devices is not limited to two.

以上述べたように、本発明に工れば、故障した出力装置
に送るべきデータが代替装置に送らnた時、未′iEa
コードがあっても制御装置でこれを検出し、計算機に報
告することができるの−cz it算機は出力装置に送
出したデータに未定義コードがめったことを知ることが
でき、さらに、その結果を、計算機から出力装置に所定
のメツセージを出力させることにより、使用者に知らせ
ることができる。
As described above, if the present invention is implemented, when data to be sent to a failed output device is sent to an alternative device, the
Even if there is a code, the control unit can detect it and report it to the computer.The computer can know that undefined codes are rare in the data sent to the output device, and can also report the result to the computer. can be notified to the user by having the computer output a predetermined message to the output device.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の制御方式t−実視する#を算機システ
ムの一例の構成図、第2図は第1−の制御装置の具体的
構成の一実施例を示す図である。 1・・・CPU、2.3・・・制御装置、4・・・タイ
プライタ、5・・・ラインプリンタ、31・・・リード
オンリメ105
FIG. 1 is a configuration diagram of an example of a computer system using the control method t-# of the present invention, and FIG. 2 is a diagram showing an example of the specific configuration of the control device of the first embodiment. 1... CPU, 2.3... Control device, 4... Typewriter, 5... Line printer, 31... Read-only mail 105

Claims (1)

【特許請求の範囲】[Claims] 1、  IffJI機からのデータを出力すると共に、
制御#c11に工って制御を受けてなる出力装置に於い
て、上記ti)!機から送出されて来るデータが上記出
力装置にとって未定義なコードであるか否かを上記制御
装置で検出し、未定義コードを検出した時、上記耐簾徐
に報告し、さらに、上記計算機よシ上記出力装置に異常
のあることを世用者に知らせるべき出力を行なうように
したことt%黴とする出力装置の制御方式。
1. Output the data from the IfJI machine and
In the output device controlled by control #c11, the above ti)! The control device detects whether the data sent from the computer is an undefined code for the output device, and when an undefined code is detected, it is reported to the computer. A control method for an output device that outputs an output that should notify a user that there is an abnormality in the output device.
JP4263582A 1982-03-19 1982-03-19 Controlling system of output device Pending JPS58161021A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4263582A JPS58161021A (en) 1982-03-19 1982-03-19 Controlling system of output device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4263582A JPS58161021A (en) 1982-03-19 1982-03-19 Controlling system of output device

Publications (1)

Publication Number Publication Date
JPS58161021A true JPS58161021A (en) 1983-09-24

Family

ID=12641463

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4263582A Pending JPS58161021A (en) 1982-03-19 1982-03-19 Controlling system of output device

Country Status (1)

Country Link
JP (1) JPS58161021A (en)

Similar Documents

Publication Publication Date Title
KR19980086839A (en) Communication design for image systems including printers with information processing options
JP2013197677A (en) Image processing device, image formation device, abnormality management processing method, and abnormality management processing program
JPS58161021A (en) Controlling system of output device
JPS61121128A (en) Print control system
JPH02289374A (en) Printer
JPS61103297A (en) Controller for electronic copying machine
JPH0535616A (en) Data transfer system
JP3134256B2 (en) Printer bidirectional communication method
JPH0863407A (en) Information transfer controller
JP2827331B2 (en) Bus control device
JP2892821B2 (en) Data transfer device
JPH06348435A (en) Network printer
JPH0615884A (en) Printer
JP2825464B2 (en) Communication device
JP3293337B2 (en) Printer device
JPH10119389A (en) Signal processing circuit and printer with the same
JPS5998244A (en) Printer
JPH01242282A (en) Printer control apparatus
JP2001117726A (en) Bidirectional communication method
JPH037177B2 (en)
JPH0652075A (en) Communication emulator device
JPS63184826A (en) Printing device incorporating microprogram
JPH09190388A (en) Data transfer device, interface device and data transfer method
JPH06119276A (en) Information processing system
JPS61123555A (en) Printer-controlling system