JPS58116341U - 周波数逓倍回路 - Google Patents

周波数逓倍回路

Info

Publication number
JPS58116341U
JPS58116341U JP1448182U JP1448182U JPS58116341U JP S58116341 U JPS58116341 U JP S58116341U JP 1448182 U JP1448182 U JP 1448182U JP 1448182 U JP1448182 U JP 1448182U JP S58116341 U JPS58116341 U JP S58116341U
Authority
JP
Japan
Prior art keywords
voltage
pulse
frequency
output
multiplier circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1448182U
Other languages
English (en)
Inventor
下井 弘
鷹見 重徳
Original Assignee
三菱電機株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 三菱電機株式会社 filed Critical 三菱電機株式会社
Priority to JP1448182U priority Critical patent/JPS58116341U/ja
Publication of JPS58116341U publication Critical patent/JPS58116341U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【図面の簡単な説明】
□第i図は周波数逓倍回路の入出力を示す波形図、第2
図は従来の回路を示すブロック図、第3図は第2図の回
路の各部の波形を示すブロック図、第4図はこの考案の
一実施例令示すブロッ?図である。 1・・・フリップフローツブ、2・・・デユーティ比較
器、3・・・vCO14・・・カウンタ、11・・・割
算回路、12・・・MDAC0

Claims (1)

    【実用新案登録請求の範囲】
  1. 周波数逓倍比nの値を外部から制御できる周波数逓倍回
    路において、数値nを入力しl/nに比例する数値を出
    力するディジタル割算回路と、このディジタル割算回路
    の出力をアナログ電圧に変換するマルチプライングディ
    ジタルアナログコンバータと、周波数逓倍すべきパルス
    信号を入力してこの入力信号によりパルス発振が起動さ
    れそのパルス繰返し周波数が外部からの入力直流電圧に
    よって制御される電圧制御発振器と、この電圧制御1発
    振器の出力パルスをn個計数してパルスを出力するカウ
    ンタと、このカウンタの上記出力パルスによりセットさ
    れ上記周波数逓倍すべきパルス信号によりリセットされ
    るフリップフロップと、こ゛ のフリップフロップのセ
    ット期間の電圧の直流平均値と上記マルチプライングデ
    ィジタルアナログコンバータの出力電圧との偏差を零と
    する方向に上記電圧制御発振器を制御するネガティブフ
    ィードバシクループとを備えたことを特徴とする周波数
    逓倍回路。    。
JP1448182U 1982-02-03 1982-02-03 周波数逓倍回路 Pending JPS58116341U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1448182U JPS58116341U (ja) 1982-02-03 1982-02-03 周波数逓倍回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1448182U JPS58116341U (ja) 1982-02-03 1982-02-03 周波数逓倍回路

Publications (1)

Publication Number Publication Date
JPS58116341U true JPS58116341U (ja) 1983-08-09

Family

ID=30026948

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1448182U Pending JPS58116341U (ja) 1982-02-03 1982-02-03 周波数逓倍回路

Country Status (1)

Country Link
JP (1) JPS58116341U (ja)

Similar Documents

Publication Publication Date Title
US4695742A (en) Charge balance voltage-to-frequency converter utilizing CMOS circuitry
JPS58116341U (ja) 周波数逓倍回路
JPS6052754U (ja) 周波数変調信号発生装置
EP0128068A1 (en) Charge balance voltage-to-frequency converter utilizing CMOS circuitry
JPS6387952U (ja)
JPS5876212U (ja) 信号発生器
JPS5840941U (ja) アナログ−デジタル変換器
JPS6450374U (ja)
JPH0170427U (ja)
JPS6454271A (en) Frequency voltage converter
JPS5832371U (ja) 周波数カウンタ装置
JPS5933335U (ja) パルスレ−ダ送信機
JPS6372938U (ja)
JPS5888446U (ja) パルスレ−ダ送信機
JPS6387951U (ja)
JPS56147518A (en) Analog-to-digital converter
JPS586446U (ja) 周波数発生装置
JPS59109297U (ja) 制動制御回路
JPS5971179U (ja) 周波数−電圧変換装置
JPS5843039U (ja) パルスレ−ダ送信機
JPS5811333U (ja) 二重積分型a/d変換回路
JPS62209925A (ja) D/aコンバ−タ
JPS5834437U (ja) パルス発生回路
JPS58121433U (ja) のこぎり波発生器
JPH05122933A (ja) スイツチングレギユレータの発振回路