JPH1187530A - Semiconductor device and its manufacture - Google Patents

Semiconductor device and its manufacture

Info

Publication number
JPH1187530A
JPH1187530A JP9238303A JP23830397A JPH1187530A JP H1187530 A JPH1187530 A JP H1187530A JP 9238303 A JP9238303 A JP 9238303A JP 23830397 A JP23830397 A JP 23830397A JP H1187530 A JPH1187530 A JP H1187530A
Authority
JP
Japan
Prior art keywords
epitaxial layer
layer
semiconductor substrate
mos
semiconductor device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP9238303A
Other languages
Japanese (ja)
Inventor
Hiroyuki Hiyakunou
寛之 百濃
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP9238303A priority Critical patent/JPH1187530A/en
Publication of JPH1187530A publication Critical patent/JPH1187530A/en
Pending legal-status Critical Current

Links

Abstract

PROBLEM TO BE SOLVED: To reduce the parasitic capacitance of a built-in MOS-type capacitor of a semiconductor device, whose epitaxial layer is formed in the upper layer part of a semiconductor substrate, and whose substrate resistance is low, and whose latch-up strength is satisfactory. SOLUTION: A P-type epitaxial layer 12 whose conductivity type is the same as the conductivity type of a semiconductor layer 11 is formed in the upper layer part of the semiconductor substrate 11. The thickness of the part of the epitaxial layer 12 in a MOS-type capacitor 19 forming a region is thicker than the thicknesses of the parts of the epitaxial layer 12 in the forming regions of MOS transistors 15a and 15b. With this arrangement, the junction capacitance between the N<+> -type diffused layer 22 and the semiconductor substrate 11 (epitaxial layer 12) can be reduced.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】この発明は、半導体装置に係
わり、特にMOS型キャパシタとMOS型トランジスタ
とを有する半導体集積回路装置に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a semiconductor device, and more particularly to a semiconductor integrated circuit device having a MOS capacitor and a MOS transistor.

【0002】[0002]

【従来の技術】近年、半導体装置の著しい微細化に伴
い、ラッチアップ耐量が低下するものであるが、これを
防止するためエピタキシャル層が上層部分に形成された
基板抵抗の低い半導体基板が用いられている。
2. Description of the Related Art In recent years, with the remarkable miniaturization of semiconductor devices, the latch-up resistance has been reduced. To prevent this, a semiconductor substrate having an epitaxial layer formed in an upper layer and having a low substrate resistance has been used. ing.

【0003】図8は、従来のMOS型キャパシタを有す
る半導体装置の構造を示す断面図である。図において、
1はP+型のシリコン単結晶等から成る半導体基板(以
下、基板1と称す)、2は基板1の上層部分に形成され
たP型エピタキシャル層、3は素子間を分離するフィー
ルド絶縁膜、4はエピタキシャル層2に形成されたN+
型の拡散層、5は拡散層4内に形成され、拡散層4の電
極取り出し層となるN++型拡散層、6は拡散層4表面に
形成された絶縁膜、7は絶縁膜6上に形成された導電
膜、8は拡散層4、絶縁膜6、および導電膜7によって
下部電極、誘電体膜および上部電極を構成するMOS型
キャパシタ、9は導電膜7側壁に形成された絶縁膜サイ
ドウォールである。
FIG. 8 is a sectional view showing a structure of a conventional semiconductor device having a MOS capacitor. In the figure,
Reference numeral 1 denotes a semiconductor substrate (hereinafter, referred to as a substrate 1) made of a P + type silicon single crystal or the like, 2 denotes a P-type epitaxial layer formed in an upper layer portion of the substrate 1, 3 denotes a field insulating film for separating elements, 4 denotes N + formed on the epitaxial layer 2
Diffusion layer 5 is formed in the diffusion layer 4, an N ++ type diffusion layer serving as an electrode extraction layer of the diffusion layer 4, 6 is an insulating film formed on the surface of the diffusion layer 4, and 7 is on the insulating film 6. Is a MOS type capacitor constituting a lower electrode, a dielectric film and an upper electrode by the diffusion layer 4, the insulating film 6 and the conductive film 7, and 9 is an insulating film formed on the side wall of the conductive film 7. It is a side wall.

【0004】上記の様なMOS型キャパシタは、通常M
OS型トランジスタ等、他の素子と共に同一基板1上に
配設されて半導体装置を構成する。また、一般に導電膜
7の形成はMOS型トランジスタのゲート電極(図示せ
ず)と同時に、絶縁膜6の形成はゲート絶縁膜(図示せ
ず)と同時に、N++型拡散層5の形成はソースドレイン
領域(図示せず)と同時に形成するものである。
[0004] The MOS type capacitor as described above usually has M
A semiconductor device is constituted by being arranged on the same substrate 1 together with other elements such as an OS type transistor. In general, the conductive film 7 is formed simultaneously with the gate electrode (not shown) of the MOS transistor, the insulating film 6 is formed simultaneously with the gate insulating film (not shown), and the N ++ type diffusion layer 5 is formed simultaneously. It is formed simultaneously with the source / drain region (not shown).

【0005】[0005]

【発明が解決しようとする課題】従来の半導体装置は上
記の様に構成されているため、製造工程における熱処理
によって、基板1内の不純物であるボロンが基板1表面
に向かって拡散し、拡散層4と基板1(エピタキシャル
層2)との接合部付近のボロン濃度が高くなる。このた
め、接合容量が大きくなり、図9の等価回路図で示す様
に、MOS型キャパシタ8以外に大きな寄生容量となる
接合容量10がMOS型キャパシタ8と並列に挿入され
ることになる。この様な寄生容量の増大により、消費電
力の増大や特性の変化による信頼性の劣化を招くという
問題点があった。
Since the conventional semiconductor device is constructed as described above, boron as an impurity in the substrate 1 is diffused toward the surface of the substrate 1 by the heat treatment in the manufacturing process, and a diffusion layer is formed. 4 and the substrate 1 (epitaxial layer 2) have a higher boron concentration near the junction. For this reason, the junction capacitance increases, and as shown in the equivalent circuit diagram of FIG. 9, a junction capacitance 10 which becomes a large parasitic capacitance other than the MOS capacitor 8 is inserted in parallel with the MOS capacitor 8. Due to such an increase in the parasitic capacitance, there is a problem that the reliability is deteriorated due to an increase in power consumption and a change in characteristics.

【0006】この発明は上記の様な問題点を解消するた
めになされたもので、ラッチアップ耐性が良好で、かつ
寄生容量の低減されたMOS型キャパシタを有する半導
体装置の構造、およびそれに適する製造方法を提供する
ことを目的とする。
SUMMARY OF THE INVENTION The present invention has been made to solve the above problems, and has a structure of a semiconductor device having a MOS type capacitor having good latch-up resistance and a reduced parasitic capacitance, and manufacturing suitable for the structure. The aim is to provide a method.

【0007】[0007]

【課題を解決するための手段】この発明の請求項1に係
わる半導体装置は、半導体基板上に、拡散層、該拡散層
表面に形成された絶縁膜、および該絶縁膜上に形成され
た導電膜で構成されるMOS型キャパシタと、MOS型
トランジスタとを有する装置構成であって、上記半導体
基板が、上層部分に該半導体基板と同導電型のエピタキ
シャル層を有し、上記MOS型キャパシタ形成領域にお
ける上記エピタキシャル層を、上記MOS型トランジス
タ形成領域におけるものより厚く形成したものである。
According to a first aspect of the present invention, there is provided a semiconductor device comprising: a diffusion layer on a semiconductor substrate; an insulating film formed on the surface of the diffusion layer; and a conductive layer formed on the insulating film. A device configuration having a MOS capacitor formed of a film and a MOS transistor, wherein the semiconductor substrate has an epitaxial layer of the same conductivity type as the semiconductor substrate in an upper layer portion, and the MOS capacitor formation region Wherein the epitaxial layer is formed thicker than that in the MOS transistor formation region.

【0008】この発明の請求項2に係わる半導体装置
は、半導体基板上に、拡散層、該拡散層表面に形成され
た絶縁膜、および該絶縁膜上に形成された導電膜で構成
されるMOS型キャパシタと、MOS型トランジスタと
を有する装置構成であって、上記半導体基板が、上層部
分に該半導体基板と同導電型のエピタキシャル層を有
し、上記MOS型キャパシタの拡散層下層の上記エピタ
キシャル層内に埋め込み酸化膜を形成したものである。
According to a second aspect of the present invention, there is provided a semiconductor device comprising: a MOS transistor comprising a diffusion layer, an insulating film formed on a surface of the diffusion layer, and a conductive film formed on the insulating film. Wherein the semiconductor substrate has an epitaxial layer of the same conductivity type as the semiconductor substrate in an upper layer portion, and the epitaxial layer below a diffusion layer of the MOS capacitor. A buried oxide film is formed therein.

【0009】この発明の請求項3に係わる半導体装置
は、請求項2記載の半導体装置において埋め込み酸化膜
を拡散層下層で該拡散層と接して形成したものである。
According to a third aspect of the present invention, in the semiconductor device according to the second aspect, a buried oxide film is formed below the diffusion layer and in contact with the diffusion layer.

【0010】この発明の請求項4に係わる半導体装置
は、請求項2または3記載の半導体装置において、埋め
込み酸化膜を、MOS型キャパシタを構成する拡散層と
半導体基板との接合部における逆バイアス時の空乏層幅
より厚く形成したものである。
According to a fourth aspect of the present invention, there is provided the semiconductor device according to the second or third aspect, wherein the buried oxide film is formed when a reverse bias is applied at a junction between the diffusion layer forming the MOS capacitor and the semiconductor substrate. Is formed thicker than the width of the depletion layer.

【0011】この発明の請求項5に係わる半導体装置
は、半導体基板上に、拡散層、該拡散層表面に形成され
た絶縁膜、および該絶縁膜上に形成された導電膜で構成
されるMOS型キャパシタと、MOS型トランジスタと
を有する装置構成であって、上記半導体基板が、上層部
分に該半導体基板と逆導電型のエピタキシャル層を有す
るものである。
According to a fifth aspect of the present invention, there is provided a semiconductor device comprising: a MOS transistor comprising a diffusion layer on a semiconductor substrate, an insulating film formed on the surface of the diffusion layer, and a conductive film formed on the insulating film. A semiconductor device having a type capacitor and a MOS transistor, wherein the semiconductor substrate has an epitaxial layer of an opposite conductivity type to the semiconductor substrate in an upper layer portion.

【0012】この発明の請求項6に係わる半導体装置の
製造方法は、上層部分が同導電型のエピタキシャル層で
構成された半導体基板に、上記エピタキシャル層を選択
的に所定領域にさらに成長させて厚く形成し、その後、
MOS型キャパシタを上記エピタキシャル層が厚く成長
した上記所定領域に形成し、MOS型トランジスタを上
記エピタキシャル層の薄い領域に形成するものである。
According to a sixth aspect of the present invention, in the method of manufacturing a semiconductor device, the epitaxial layer is selectively further grown in a predetermined region on a semiconductor substrate having an upper layer composed of an epitaxial layer of the same conductivity type. Form, then
A MOS capacitor is formed in the predetermined region where the epitaxial layer is grown thick, and a MOS transistor is formed in a thin region of the epitaxial layer.

【0013】この発明の請求項7に係わる半導体装置の
製造方法は、上層部分が同導電型のエピタキシャル層で
構成された半導体基板に、選択的にエッチングを施し
て、上記エピタキシャル層の所定領域を所定の厚さだけ
除去して薄くした後、MOS型トランジスタを上記エピ
タキシャル層の薄い上記所定領域に形成し、MOS型キ
ャパシタを上記エピタキシャル層の厚い領域に形成する
ものである。
According to a seventh aspect of the present invention, in a method of manufacturing a semiconductor device, a semiconductor substrate having an upper layer portion formed of an epitaxial layer of the same conductivity type is selectively etched to define a predetermined region of the epitaxial layer. After removing by a predetermined thickness to reduce the thickness, a MOS transistor is formed in the predetermined region where the epitaxial layer is thin, and a MOS capacitor is formed in a region where the epitaxial layer is thick.

【0014】この発明の請求項8に係わる半導体装置の
製造方法は、上層部分が同導電型のエピタキシャル層で
構成された半導体基板に、酸素イオンを注入した後熱処
理によって埋め込み酸化膜を形成するものである。
According to a eighth aspect of the present invention, there is provided a method of manufacturing a semiconductor device, wherein a buried oxide film is formed by heat treatment after injecting oxygen ions into a semiconductor substrate whose upper layer is formed of an epitaxial layer of the same conductivity type. It is.

【0015】この発明の請求項9に係わる半導体装置の
製造方法は、請求項8記載の半導体装置の製造方法にお
いて、酸素イオンの注入を、MOS型キャパシタを構成
する拡散層形成のためのイオン注入と同一マスクを用い
て行うものである。
According to a ninth aspect of the present invention, in the method of manufacturing a semiconductor device according to the eighth aspect, oxygen ions are implanted by ion implantation for forming a diffusion layer forming a MOS capacitor. And using the same mask.

【0016】[0016]

【発明の実施の形態】BEST MODE FOR CARRYING OUT THE INVENTION

実施の形態1.以下、この発明の実施の形態1を図につ
いて説明する。図1はこの発明の実施の形態1による半
導体装置の構造を示す断面図である。図において、11
はP+型のシリコン単結晶等から成る半導体基板(以
下、基板11と称す)、12は基板11の上層部分に形
成された基板11と同導電型のP型エピタキシャル層、
13は素子間を分離するフィールド絶縁膜、14a、1
4bはエピタキシャル層2内に形成されたN型ウエル領
域およびP型ウエル領域、15a、15bはN型ウエル
領域14aおよびP型ウエル領域14bにそれぞれ形成
されたP型MOSトランジスタおよびN型MOSトラン
ジスタであり、ゲート絶縁膜16a、16b、ゲート電
極17a、17bおよびソースドレイン領域18a、1
8bでそれぞれ構成される。また、19はMOS型キャ
パシタであり、絶縁膜としての誘電体膜20、導電膜と
しての上部電極21およびN+型拡散層22で構成さ
れ、22aはN+型拡散層22内に形成され、N+型拡散
層22の電極取り出し層となるN++型拡散層、23a、
23b、23cはMOS型トランジスタ15a、15b
のゲート電極17a、17bおよびMOS型キャパシタ
19の上部電極21の側壁にそれぞれ形成された絶縁膜
サイドウォールである。
Embodiment 1 FIG. Hereinafter, a first embodiment of the present invention will be described with reference to the drawings. FIG. 1 is a sectional view showing a structure of a semiconductor device according to a first embodiment of the present invention. In the figure, 11
Denotes a semiconductor substrate (hereinafter, referred to as a substrate 11) made of P + -type silicon single crystal or the like, 12 denotes a P-type epitaxial layer of the same conductivity type as the substrate 11 formed in an upper layer portion of the substrate 11,
13 is a field insulating film for separating the elements, 14a, 1
4b is an N-type well region and a P-type well region formed in the epitaxial layer 2, and 15a and 15b are P-type MOS transistors and N-type MOS transistors formed in the N-type well region 14a and the P-type well region 14b, respectively. The gate insulating films 16a, 16b, the gate electrodes 17a, 17b, and the source / drain regions 18a,
8b. Reference numeral 19 denotes a MOS-type capacitor, which includes a dielectric film 20 as an insulating film, an upper electrode 21 as a conductive film, and an N + -type diffusion layer 22, and 22 a is formed in the N + -type diffusion layer 22. An N ++ type diffusion layer 23a serving as an electrode take-out layer of the N + type diffusion layer 22;
23b and 23c are MOS transistors 15a and 15b
Are formed on the side walls of the gate electrodes 17a, 17b and the upper electrode 21 of the MOS capacitor 19, respectively.

【0017】図に示すように、基板11は、上層部分が
基板11と同導電型であるP型のエピタキシャル層12
で構成される。このエピタキシャル層12は膜厚を比較
的厚く形成した領域と薄く形成した領域とを有し、厚く
形成した領域にMOS型キャパシタ19が、薄く形成し
た領域にMOS型トランジスタ15a、15bが形成さ
れる。
As shown in the figure, a substrate 11 has a P-type epitaxial layer 12 whose upper layer has the same conductivity type as the substrate 11.
It consists of. The epitaxial layer 12 has a relatively thick region and a thin region, and the MOS capacitor 19 is formed in the thick region, and the MOS transistors 15a and 15b are formed in the thin region. .

【0018】この様に構成される半導体装置の製造方法
を図2に基づいて以下に示す。まず、図2(a)に示す
ように、上層にP型のエピタキシャル層12が約2.5
μm形成されたP+型の基板11上に、図2(b)に示
すように、酸化膜24を形成した後パターニングし、こ
の酸化膜24をマスクとして選択的に所定領域のエピタ
キシャル層12をさらに成長させ、その領域のエピタキ
シャル層12を約5.0μmの厚さに成長させる。次
に、図2(c)に示すように、酸化膜24を除去する。
この後、フィールド絶縁膜13を形成し、上記エピタキ
シャル層12の厚い領域にMOS型キャパシタ19を、
エピタキシャル層12の薄い領域にMOS型トランジス
タ15a、15bを形成する。このMOS型キャパシタ
19とMOS型トランジスタ15a、15bの形成は、
まず、MOS型トランジスタ15a、15bを形成する
領域にウエル領域14a、14bをそれぞれ形成し、酸
化膜から成るゲート絶縁膜16a、16bおよび誘電体
膜20を同時形成する。次に、レジストマスクを用いた
イオン注入により、N+型拡散層22を形成した後、例
えばポリシリコン膜から成るゲート電極17a、17b
および上部電極21を同時形成する。この後、ゲート電
極17a、17bおよび上部電極21の側壁に絶縁膜サ
イドウォール23a、23b、23cを形成し、イオン
注入により、ソースドレイン領域18a、18bおよび
++型拡散層22aを同時形成し(図1参照)、所定の
処理を施して半導体装置を完成する。
A method of manufacturing the semiconductor device having the above structure will be described below with reference to FIG. First, as shown in FIG. 2A, an upper P-type epitaxial layer
As shown in FIG. 2B, an oxide film 24 is formed on the P + type substrate 11 having a thickness of μm and then patterned, and the epitaxial film 12 in a predetermined region is selectively formed using the oxide film 24 as a mask. Further growth is performed, and the epitaxial layer 12 in that region is grown to a thickness of about 5.0 μm. Next, as shown in FIG. 2C, the oxide film 24 is removed.
Thereafter, a field insulating film 13 is formed, and a MOS capacitor 19 is formed in a thick region of the epitaxial layer 12.
MOS transistors 15a and 15b are formed in a thin region of the epitaxial layer 12. The formation of the MOS capacitor 19 and the MOS transistors 15a and 15b
First, well regions 14a and 14b are formed in regions where MOS transistors 15a and 15b are to be formed, respectively, and gate insulating films 16a and 16b made of an oxide film and a dielectric film 20 are simultaneously formed. Next, after the N + type diffusion layer 22 is formed by ion implantation using a resist mask, the gate electrodes 17 a and 17 b made of, for example, a polysilicon film are formed.
And the upper electrode 21 are simultaneously formed. Thereafter, insulating film side walls 23a, 23b and 23c are formed on the side walls of the gate electrodes 17a and 17b and the upper electrode 21, and the source / drain regions 18a and 18b and the N ++ type diffusion layer 22a are simultaneously formed by ion implantation. (See FIG. 1), a predetermined process is performed to complete the semiconductor device.

【0019】この実施の形態では、MOS型キャパシタ
19形成領域のエピタキシャル層12を厚く形成するた
め、N+型拡散層22と基板11(エピタキシャル層1
2)との接合部がP+型の基板11と離間する距離が大
きくなる。このため、製造工程における熱処理によって
基板11から拡散されるボロン等の不純物が上記接合部
付近まで到達することが防止できる。このため、N+
拡散層22と基板11(エピタキシャル層12)との接
合部付近の不純物濃度を低減でき、接合容量が低減でき
る。これにより、寄生容量が低減できて信頼性の高いM
OS型キャパシタ19が得られる。また、MOS型トラ
ンジスタ15a、15bの形成領域のエピタキシャル層
12は薄く形成するため、基板11抵抗が増大すること
なく、良好なラッチアップ耐性を保持できる。この様
に、MOS型キャパシタ19の寄生容量が低減でき、か
つラッチアップ耐性の良好な半導体装置が得られる。
In this embodiment, the N + -type diffusion layer 22 and the substrate 11 (epitaxial layer 1)
The distance at which the junction with 2) separates from the P + type substrate 11 increases. For this reason, impurities such as boron diffused from the substrate 11 by the heat treatment in the manufacturing process can be prevented from reaching the vicinity of the junction. For this reason, the impurity concentration near the junction between the N + type diffusion layer 22 and the substrate 11 (epitaxial layer 12) can be reduced, and the junction capacitance can be reduced. As a result, the parasitic capacitance can be reduced and a highly reliable M
An OS-type capacitor 19 is obtained. Further, since the epitaxial layer 12 in the formation region of the MOS transistors 15a and 15b is formed thin, good latch-up resistance can be maintained without increasing the resistance of the substrate 11. As described above, a parasitic capacitance of the MOS capacitor 19 can be reduced, and a semiconductor device having good latch-up resistance can be obtained.

【0020】実施の形態2.上記実施の形態1では、基
板11上に形成されているエピタキシャル層12を、さ
らに所定領域のみ選択的に成長させたが、逆に、基板1
1上に厚めのエピタキシャル層12を形成しておいて選
択的にエッチングして薄くしても良く、その製造方法を
図3に示す。まず、図3(a)に示すように、上層にP
型のエピタキシャル層12が約5.0μm形成されたP
+型の基板11上に、図3(b)に示すように、ホトレ
ジスト膜25を形成した後パターニングし、このホトレ
ジスト膜25をマスクとして選択的に所定領域のエピタ
キシャル層12をエッチング除去して、その領域のエピ
タキシャル層12を約2.5μmの厚さにする。次に、
図3(c)に示すように、ホトレジスト膜25を除去す
る。この後、上記実施の形態1と、同様に上記エピタキ
シャル層12の厚い領域にMOS型キャパシタ19を、
エピタキシャル層12の薄い領域にMOS型トランジス
タ15a、15bを形成する。この実施の形態において
も、MOS型キャパシタ19の寄生容量が低減でき、か
つラッチアップ耐性の良好な半導体装置が得られる。
Embodiment 2 In the first embodiment, the epitaxial layer 12 formed on the substrate 11 is further selectively grown only in a predetermined region.
A thick epitaxial layer 12 may be formed on the substrate 1 and then selectively etched to reduce the thickness. FIG. 3 shows a manufacturing method thereof. First, as shown in FIG.
P having a thickness of about 5.0 μm
As shown in FIG. 3B, a photoresist film 25 is formed on the + -type substrate 11 and then patterned, and the epitaxial layer 12 in a predetermined region is selectively removed by etching using the photoresist film 25 as a mask. The thickness of the epitaxial layer 12 in that region is about 2.5 μm. next,
As shown in FIG. 3C, the photoresist film 25 is removed. Thereafter, similarly to the first embodiment, a MOS capacitor 19 is placed in a thick region of the epitaxial layer 12.
MOS transistors 15a and 15b are formed in a thin region of the epitaxial layer 12. Also in this embodiment, a semiconductor device which can reduce the parasitic capacitance of MOS type capacitor 19 and has good latch-up resistance can be obtained.

【0021】実施の形態3.次に、この発明の実施の形
態3を図について説明する。図4はこの発明の実施の形
態3による半導体装置の構造を示す断面図である。図に
示すように、基板11と同導電型であるP型のエピタキ
シャル層12が均一な厚さに形成され、MOS型キャパ
シタ19形成領域において、N+型拡散層22下層のエ
ピタキシャル層12内に埋め込み酸化膜26が形成され
る。なお、この場合、MOS型トランジスタ15a、1
5b形成領域は、MOS型キャパシタ19形成領域とエ
ピタキシャル層12の厚さが同じであるため、図示を省
略する。
Embodiment 3 Next, a third embodiment of the present invention will be described with reference to the drawings. FIG. 4 is a sectional view showing a structure of a semiconductor device according to a third embodiment of the present invention. As shown in the figure, a P-type epitaxial layer 12 of the same conductivity type as the substrate 11 is formed with a uniform thickness, and in the region where the MOS-type capacitor 19 is formed, the P-type epitaxial layer 12 is formed in the epitaxial layer 12 below the N + -type diffusion layer 22. A buried oxide film 26 is formed. In this case, the MOS transistors 15a, 1
Since the thickness of the epitaxial layer 12 is the same as that of the MOS capacitor 19, the illustration of the 5b formation region is omitted.

【0022】この様に構成される半導体装置の製造方法
を図5に基づいて以下に示す。まず、実施の形態1と同
様に、上層にP型のエピタキシャル層12が約2.5μ
m形成されたP+型の基板11を用い、フィールド絶縁
膜13を形成し、MOS型トランジスタ15a、15b
形成領域にウエル領域14a、14bを形成する。次
に、酸化膜から成るゲート絶縁膜16a、16bおよび
誘電体膜20を同時形成する。次に、図5に示すよう
に、レジストマスク27を用いたイオン注入により、埋
め込み酸化膜26形成のための酸素イオン26aを注入
し、続いて、同一レジストマスク27を用いてN+型拡
散層22形成のためのイオン注入を行い、不純物注入領
域22bを形成する。注入された酸素イオン26aは後
工程の熱処理によって基板11中のシリコンと結合し、
埋め込み酸化膜26に変成される。また、不純物注入領
域22bは拡散によってN+型拡散層22に変成され
る。このとき、埋め込み酸化膜26が、N+型拡散層2
2下層のエピタキシャル層12内に位置するように、注
入時のエネルギーを設定する。その後、上記実施の形態
1と同様に、ゲート電極17a、17bおよび上部電極
21を同時形成した後、絶縁膜サイドウォール23a、
23b、23cを形成し、その後、イオン注入によりソ
ースドレイン領域18a、18bおよびN++型拡散層2
2aを同時形成する(図4参照)。
A method of manufacturing a semiconductor device having such a configuration will be described below with reference to FIG. First, as in the first embodiment, a P-type epitaxial layer 12 is
The field insulating film 13 is formed using the P + -type substrate 11 formed with the MOS transistors 15a and 15b.
Well regions 14a and 14b are formed in the formation region. Next, the gate insulating films 16a and 16b made of an oxide film and the dielectric film 20 are simultaneously formed. Next, as shown in FIG. 5, oxygen ions 26a for forming the buried oxide film 26 are implanted by ion implantation using a resist mask 27, and subsequently, an N + -type diffusion layer is formed using the same resist mask 27. An impurity implantation region 22b is formed by performing ion implantation for forming 22. The implanted oxygen ions 26a are combined with silicon in the substrate 11 by a heat treatment in a later step,
The buried oxide film 26 is transformed. Further, the impurity implantation region 22b is transformed into the N + type diffusion layer 22 by diffusion. At this time, the buried oxide film 26 becomes the N + type diffusion layer 2.
The energy at the time of implantation is set so as to be located in the two lower epitaxial layers 12. Thereafter, as in the first embodiment, after the gate electrodes 17a and 17b and the upper electrode 21 are simultaneously formed, the insulating film side walls 23a and
23b and 23c are formed, and then the source / drain regions 18a and 18b and the N ++ type diffusion layer 2 are formed by ion implantation.
2a is simultaneously formed (see FIG. 4).

【0023】この実施の形態では、N+型拡散層22下
層のエピタキシャル層12内に埋め込み酸化膜26が形
成されているため、製造工程における熱処理によって基
板11から拡散されるボロン等の不純物が、埋め込み酸
化膜26によって偏析して吸収され、N+型拡散層22
と基板11(エピタキシャル層12)との接合部付近ま
で到達しない。このため、上記接合部付近の不純物濃度
を低減でき、接合容量が低減できる。これにより、寄生
容量が低減できて信頼性の高いMOS型キャパシタ19
が得られる。また、基板11抵抗を増大させないため、
良好なラッチアップ耐性を保持できるまた、埋め込み酸
化膜26形成のための酸素イオン26a注入は、N+
拡散層22形成のためのイオン注入と同一レジストマス
ク27を用いるため、上記の様な、MOS型キャパシタ
19の寄生容量が低減でき、かつラッチアップ耐性の良
好な半導体装置が容易に製造できる。
In this embodiment, since the buried oxide film 26 is formed in the epitaxial layer 12 below the N + type diffusion layer 22, impurities such as boron diffused from the substrate 11 by the heat treatment in the manufacturing process are reduced. The N + type diffusion layer 22 is segregated and absorbed by the buried oxide film 26.
Does not reach the vicinity of the junction between the substrate and the substrate 11 (epitaxial layer 12). Therefore, the impurity concentration near the junction can be reduced, and the junction capacitance can be reduced. Thereby, the parasitic capacitance can be reduced and the highly reliable MOS capacitor 19
Is obtained. Also, in order not to increase the resistance of the substrate 11,
Good latch-up resistance can be maintained. Further, since the implantation of oxygen ions 26a for forming the buried oxide film 26 uses the same resist mask 27 as the ion implantation for forming the N + -type diffusion layer 22, The parasitic capacitance of the MOS capacitor 19 can be reduced, and a semiconductor device having good latch-up resistance can be easily manufactured.

【0024】実施の形態4.上記実施の形態3で形成し
た埋め込み酸化膜26は、N+型拡散層22と接してそ
の下層に形成しても良い。図6はこの発明の実施の形態
4による半導体装置の構造を示す断面図であり、図に示
すように、埋め込み酸化膜26bが、N+型拡散層22
と接してその下層のエピタキシャル層12内に形成され
る。この埋め込み酸化膜26bの形成は、例えばデザイ
ンルールが0.5μmのデバイスの場合、N+型拡散層
22と基板11(エピタキシャル層12)との接合部の
深さは0.9μm程度に形成されるため、酸素イオン2
6aを330〜350KeV程度の注入エネルギーで注
入して行う。
Embodiment 4 The buried oxide film 26 formed in the third embodiment may be formed below and in contact with the N + type diffusion layer 22. Figure 6 is a sectional view showing a structure of a semiconductor device according to a fourth embodiment of the invention, as shown in FIG., The buried oxide film 26b is, N + -type diffusion layer 22
And is formed in the epitaxial layer 12 thereunder. In the case of a device having a design rule of 0.5 μm, the depth of the junction between the N + type diffusion layer 22 and the substrate 11 (epitaxial layer 12) is formed to about 0.9 μm. Therefore, oxygen ion 2
6a is implanted at an implantation energy of about 330 to 350 KeV.

【0025】この実施の形態では、埋め込み酸化膜26
bが、N+型拡散層22と接してその下層に形成される
ため、N+型拡散層22下面と基板11(エピタキシャ
ル層12)とは接することなく、接合容量は、N+型拡
散層22側面と基板11(エピタキシャル層12)との
接合容量のみで構成されるため、接合容量が大きく低減
できる。これにより、MOS型キャパシタ19の寄生容
量がさらに低減でき、かつラッチアップ耐性の良好な半
導体装置が容易に製造できる。
In this embodiment, the buried oxide film 26
b is to be formed on the lower layer in contact with the N + -type diffusion layer 22, without contacting the N + -type diffusion layer 22 lower surface and the substrate 11 (epitaxial layer 12), junction capacitance, N + -type diffusion layer Since only the junction capacitance between the side surface 22 and the substrate 11 (epitaxial layer 12) is used, the junction capacitance can be greatly reduced. Thereby, the parasitic capacitance of the MOS capacitor 19 can be further reduced, and a semiconductor device having good latch-up resistance can be easily manufactured.

【0026】なお、上記実施の形態4および5におい
て、埋め込み酸化膜26、26bは、それ自身の形成に
よる寄生容量の影響を低減するために、N+型拡散層2
2と基板11(エピタキシャル層12)との接合部にお
ける逆バイアス時の空乏層幅より厚く形成するのが望ま
しい。
In the fourth and fifth embodiments, the buried oxide films 26 and 26b are formed on the N + type diffusion layer 2 in order to reduce the influence of the parasitic capacitance due to the formation of the buried oxide films 26 and 26b.
It is desirable to form the depletion layer at a junction between the substrate 2 and the substrate 11 (epitaxial layer 12) thicker than the depletion layer width at the time of reverse bias.

【0027】実施の形態5.上記実施の形態1〜4は、
基板11は、上層部分が基板11と同導電型であるP型
のエピタキシャル層12で構成されたもの用いたが、こ
れに限るものではなく、図7に示すように、N+型の基
板11aの上層部分に基板11aと逆導電型のP型エピ
タキシャル層12aを形成したものを用いても良い。こ
の実施の形態では、基板11aからの不純物の拡散によ
る悪影響がないため、N+型拡散層22と基板11a
(エピタキシャル層12a)との接合容量が増大するこ
ともない。このため、MOS型キャパシタ19の寄生容
量が低減でき、信頼性の高い、半導体装置が得られる。
Embodiment 5 FIG. In the first to fourth embodiments,
Substrate 11, although the upper part used those composed of the epitaxial layer 12 P-type as the substrate 11 and the same conductivity type, not limited to this, as shown in FIG. 7, N + -type substrate 11a May be used in which a P-type epitaxial layer 12a of the opposite conductivity type to the substrate 11a is formed in the upper layer portion. In this embodiment, since there is no adverse effect due to diffusion of impurities from the substrate 11a, the N + type diffusion layer 22 and the substrate 11a
The junction capacitance with the (epitaxial layer 12a) does not increase. Therefore, the parasitic capacitance of the MOS capacitor 19 can be reduced, and a highly reliable semiconductor device can be obtained.

【0028】[0028]

【発明の効果】以上のようにこの発明によると、半導体
基板が、上層部分に該半導体基板と同導電型のエピタキ
シャル層を有し、MOS型キャパシタ形成領域における
上記エピタキシャル層を、MOS型トランジスタ形成領
域におけるものより厚く形成したため、MOS型キャパ
シタの寄生容量が低減でき、かつラッチアップ耐性の良
好な信頼性の高い半導体装置が提供できる。
As described above, according to the present invention, a semiconductor substrate has an epitaxial layer of the same conductivity type as that of the semiconductor substrate in an upper layer portion, and the epitaxial layer in a MOS capacitor forming region is formed by forming a MOS transistor. Since it is formed thicker than that in the region, the parasitic capacitance of the MOS capacitor can be reduced, and a highly reliable semiconductor device having good latch-up resistance can be provided.

【0029】またこの発明によると、半導体基板が、上
層部分に該半導体基板と同導電型のエピタキシャル層を
有し、MOS型キャパシタの拡散層下層の上記エピタキ
シャル層内に埋め込み酸化膜を形成したため、MOS型
キャパシタの寄生容量が低減でき、かつラッチアップ耐
性の良好な信頼性の高い半導体装置が提供できる。
According to the invention, the semiconductor substrate has an epitaxial layer of the same conductivity type as that of the semiconductor substrate in an upper layer portion, and a buried oxide film is formed in the epitaxial layer below the diffusion layer of the MOS capacitor. It is possible to provide a highly reliable semiconductor device that can reduce the parasitic capacitance of the MOS capacitor and has good latch-up resistance.

【0030】またこの発明によると、埋め込み酸化膜を
拡散層下層で該拡散層と接して形成したため、MOS型
キャパシタの寄生容量がさらに低減でき、かつラッチア
ップ耐性の良好な信頼性の高い半導体装置が提供でき
る。
According to the present invention, since the buried oxide film is formed below the diffusion layer and in contact with the diffusion layer, the parasitic capacitance of the MOS capacitor can be further reduced, and the highly reliable semiconductor device having good latch-up resistance is provided. Can be provided.

【0031】またこの発明によると、埋め込み酸化膜
を、MOS型キャパシタを構成する拡散層と半導体基板
との接合部における逆バイアス時の空乏層幅より厚く形
成したため、埋め込み酸化膜自身による寄生容量の影響
を低減でき、上記のようなMOS型キャパシタの寄生容
量が低減でき、かつラッチアップ耐性の良好な信頼性の
高い半導体装置が確実に提供できる。
Further, according to the present invention, the buried oxide film is formed to be thicker than the depletion layer width at the time of reverse bias at the junction between the diffusion layer constituting the MOS type capacitor and the semiconductor substrate. The influence can be reduced, the parasitic capacitance of the MOS capacitor as described above can be reduced, and a highly reliable semiconductor device with good latch-up resistance can be reliably provided.

【0032】またこの発明によると、半導体基板が、上
層部分に該半導体基板と逆導電型のエピタキシャル層を
有するため、半導体基板からの不純物の拡散による悪影
響がなく、MOS型キャパシタの寄生容量が低減でき信
頼性の高い半導体装置が提供できる。
According to the present invention, since the semiconductor substrate has an epitaxial layer of a conductivity type opposite to that of the semiconductor substrate in an upper layer portion, there is no adverse effect due to diffusion of impurities from the semiconductor substrate, and the parasitic capacitance of the MOS capacitor is reduced. A highly reliable semiconductor device can be provided.

【0033】またこの発明によると、上層部分が同導電
型のエピタキシャル層で構成された半導体基板に、上記
エピタキシャル層を選択的に所定領域にさらに成長させ
て厚く形成し、その後、MOS型キャパシタを上記エピ
タキシャル層が厚く成長した上記所定領域に形成し、M
OS型トランジスタを上記エピタキシャル層の薄い領域
に形成するため、MOS型キャパシタの寄生容量が低減
でき、かつラッチアップ耐性の良好な信頼性の高い半導
体装置の製造方法が提供できる。
Further, according to the present invention, the epitaxial layer is selectively grown further in a predetermined region on a semiconductor substrate having an upper layer composed of an epitaxial layer of the same conductivity type to form a thicker layer. The epitaxial layer is formed in the predetermined region where it has grown thick, and M
Since the OS-type transistor is formed in a thin region of the epitaxial layer, a method for manufacturing a highly reliable semiconductor device with reduced parasitic capacitance of a MOS-type capacitor and good latch-up resistance can be provided.

【0034】またこの発明によると、上層部分が同導電
型のエピタキシャル層で構成された半導体基板に、選択
的にエッチングを施して、上記エピタキシャル層の所定
領域を所定の厚さだけ除去して薄くした後、MOS型ト
ランジスタを上記エピタキシャル層の薄い上記所定領域
に形成し、MOS型キャパシタを上記エピタキシャル層
の厚い領域に形成するため、MOS型キャパシタの寄生
容量が低減でき、かつラッチアップ耐性の良好な信頼性
の高い半導体装置の製造方法が提供できる。
Further, according to the present invention, a semiconductor substrate whose upper layer portion is formed of an epitaxial layer of the same conductivity type is selectively etched to remove a predetermined region of the epitaxial layer by a predetermined thickness to reduce the thickness. After that, since the MOS transistor is formed in the predetermined region where the epitaxial layer is thin and the MOS capacitor is formed in the region where the epitaxial layer is thick, the parasitic capacitance of the MOS capacitor can be reduced and the latch-up resistance is good. A highly reliable semiconductor device manufacturing method can be provided.

【0035】またこの発明によると、上層部分が同導電
型のエピタキシャル層で構成された半導体基板に、酸素
イオンを注入した後熱処理によって埋め込み酸化膜を形
成するため、MOS型キャパシタの寄生容量が低減で
き、かつラッチアップ耐性の良好な信頼性の高い半導体
装置の製造方法が提供できる。
According to the present invention, the buried oxide film is formed by heat treatment after oxygen ions are implanted into the semiconductor substrate whose upper layer is formed of the same conductivity type epitaxial layer, thereby reducing the parasitic capacitance of the MOS capacitor. And a method for manufacturing a highly reliable semiconductor device with good latch-up resistance.

【0036】またこの発明によると、酸素イオンの注入
を、MOS型キャパシタを構成する拡散層形成のための
イオン注入と同一マスクを用いて行うため、MOS型キ
ャパシタの寄生容量が低減でき、かつラッチアップ耐性
の良好な信頼性の高い半導体装置が容易に製造できる製
造方法が提供できる。
Further, according to the present invention, the implantation of oxygen ions is performed using the same mask as the ion implantation for forming the diffusion layer forming the MOS type capacitor. It is possible to provide a manufacturing method capable of easily manufacturing a highly reliable semiconductor device having good up resistance.

【図面の簡単な説明】[Brief description of the drawings]

【図1】 この発明の実施の形態1による半導体装置の
構造を示す断面図である。
FIG. 1 is a sectional view showing a structure of a semiconductor device according to a first embodiment of the present invention;

【図2】 この発明の実施の形態1による半導体装置の
製造方法を示す断面図である。
FIG. 2 is a sectional view illustrating the method for manufacturing the semiconductor device according to the first embodiment of the present invention;

【図3】 この発明の実施の形態2による半導体装置の
製造方法を示す断面図である。
FIG. 3 is a sectional view illustrating a method of manufacturing a semiconductor device according to a second embodiment of the present invention;

【図4】 この発明の実施の形態3による半導体装置の
構造を示す断面図である。
FIG. 4 is a sectional view showing a structure of a semiconductor device according to a third embodiment of the present invention;

【図5】 この発明の実施の形態3による半導体装置の
製造方法を示す断面図である。
FIG. 5 is a sectional view illustrating a method of manufacturing a semiconductor device according to a third embodiment of the present invention;

【図6】 この発明の実施の形態4による半導体装置の
構造を示す断面図である。
FIG. 6 is a sectional view showing a structure of a semiconductor device according to a fourth embodiment of the present invention;

【図7】 この発明の実施の形態5による半導体装置の
構造を示す断面図である。
FIG. 7 is a sectional view showing a structure of a semiconductor device according to a fifth embodiment of the present invention;

【図8】 従来のMOS型キャパシタを有する半導体装
置の構造を示す断面図である。
FIG. 8 is a cross-sectional view showing a structure of a conventional semiconductor device having a MOS capacitor.

【図9】 従来のMOS型キャパシタを有する半導体装
置の等価回路図である。
FIG. 9 is an equivalent circuit diagram of a conventional semiconductor device having a MOS capacitor.

【符号の説明】[Explanation of symbols]

11,11a 半導体基板、12,12a エピタキシ
ャル層、15a,15b MOS型トランジスタ、19
MOS型キャパシタ、20 絶縁膜としての誘電体
膜、21 導電膜としての上部電極、22 N+型拡散
層、26,26b 埋め込み酸化膜、26a 酸素イオ
ン、27 レジストマスク。
11, 11a semiconductor substrate, 12, 12a epitaxial layer, 15a, 15b MOS transistor, 19
MOS type capacitor, 20 dielectric film as insulating film, 21 upper electrode as conductive film, 22 N + type diffusion layer, 26, 26b buried oxide film, 26a oxygen ion, 27 resist mask.

Claims (9)

【特許請求の範囲】[Claims] 【請求項1】 半導体基板上に、拡散層、該拡散層表面
に形成された絶縁膜、および該絶縁膜上に形成された導
電膜で構成されるMOS型キャパシタと、MOS型トラ
ンジスタとを有する半導体装置において、上記半導体基
板が、上層部分に該半導体基板と同導電型のエピタキシ
ャル層を有し、上記MOS型キャパシタ形成領域におけ
る上記エピタキシャル層を、上記MOS型トランジスタ
形成領域におけるものより厚く形成したことを特徴とす
る半導体装置。
1. A MOS type capacitor comprising a diffusion layer, an insulating film formed on the surface of the diffusion layer, a conductive film formed on the insulating film, and a MOS transistor on a semiconductor substrate. In the semiconductor device, the semiconductor substrate has an epitaxial layer of the same conductivity type as the semiconductor substrate in an upper layer portion, and the epitaxial layer in the MOS capacitor formation region is formed thicker than that in the MOS transistor formation region. A semiconductor device characterized by the above-mentioned.
【請求項2】 半導体基板上に、拡散層、該拡散層表面
に形成された絶縁膜、および該絶縁膜上に形成された導
電膜で構成されるMOS型キャパシタと、MOS型トラ
ンジスタとを有する半導体装置において、上記半導体基
板が、上層部分に該半導体基板と同導電型のエピタキシ
ャル層を有し、上記MOS型キャパシタの拡散層下層の
上記エピタキシャル層内に埋め込み酸化膜を形成したこ
とを特徴とする半導体装置。
2. A MOS type capacitor comprising a diffusion layer, an insulating film formed on the surface of the diffusion layer, a conductive film formed on the insulating film, and a MOS transistor on a semiconductor substrate. In the semiconductor device, the semiconductor substrate has an epitaxial layer of the same conductivity type as the semiconductor substrate in an upper layer portion, and a buried oxide film is formed in the epitaxial layer below the diffusion layer of the MOS capacitor. Semiconductor device.
【請求項3】 埋め込み酸化膜を拡散層下層で該拡散層
と接して形成したことを特徴とする請求項2記載の半導
体装置。
3. The semiconductor device according to claim 2, wherein the buried oxide film is formed below the diffusion layer and in contact with the diffusion layer.
【請求項4】 埋め込み酸化膜を、MOS型キャパシタ
を構成する拡散層と半導体基板との接合部における逆バ
イアス時の空乏層幅より厚く形成したことを特徴とする
請求項2または3記載の半導体装置。
4. The semiconductor according to claim 2, wherein the buried oxide film is formed thicker than a depletion layer width at the time of reverse bias at a junction between the diffusion layer forming the MOS capacitor and the semiconductor substrate. apparatus.
【請求項5】 半導体基板上に、拡散層、該拡散層表面
に形成された絶縁膜、および該絶縁膜上に形成された導
電膜で構成されるMOS型キャパシタと、MOS型トラ
ンジスタとを有する半導体装置において、上記半導体基
板が、上層部分に該半導体基板と逆導電型のエピタキシ
ャル層を有することを特徴とする半導体装置。
5. A MOS type transistor including a diffusion layer, an insulating film formed on the surface of the diffusion layer, and a conductive film formed on the insulating film, and a MOS transistor on a semiconductor substrate. 2. A semiconductor device according to claim 1, wherein the semiconductor substrate has an epitaxial layer of a conductivity type opposite to that of the semiconductor substrate in an upper layer portion.
【請求項6】 上層部分が同導電型のエピタキシャル層
で構成された半導体基板に、上記エピタキシャル層を選
択的に所定領域にさらに成長させて厚く形成し、その
後、MOS型キャパシタを上記エピタキシャル層が厚く
成長した上記所定領域に形成し、MOS型トランジスタ
を上記エピタキシャル層の薄い領域に形成することを特
徴とする請求項1記載の半導体装置の製造方法。
6. An epitaxial layer is selectively grown further in a predetermined region on a semiconductor substrate having an upper layer composed of an epitaxial layer of the same conductivity type to form a thicker layer. 2. The method of manufacturing a semiconductor device according to claim 1, wherein said MOS transistor is formed in said thin region of said epitaxial layer.
【請求項7】 上層部分が同導電型のエピタキシャル層
で構成された半導体基板に、選択的にエッチングを施し
て、上記エピタキシャル層の所定領域を所定の厚さだけ
除去して薄くした後、MOS型トランジスタを上記エピ
タキシャル層の薄い上記所定領域に形成し、MOS型キ
ャパシタを上記エピタキシャル層の厚い領域に形成する
ことを特徴とする請求項1記載の半導体装置の製造方
法。
7. A semiconductor substrate whose upper layer portion is formed of an epitaxial layer of the same conductivity type is selectively etched to remove a predetermined region of the epitaxial layer by a predetermined thickness to reduce the thickness thereof. 2. The method according to claim 1, wherein a type transistor is formed in the predetermined region where the epitaxial layer is thin, and a MOS type capacitor is formed in a region where the epitaxial layer is thick.
【請求項8】 上層部分が同導電型のエピタキシャル層
で構成された半導体基板に、酸素イオンを注入した後熱
処理によって埋め込み酸化膜を形成することを特徴とす
る請求項2〜4のいずれかに記載の半導体装置の製造方
法。
8. A buried oxide film is formed by heat treatment after injecting oxygen ions into a semiconductor substrate whose upper layer portion is constituted by an epitaxial layer of the same conductivity type. The manufacturing method of the semiconductor device described in the above.
【請求項9】 酸素イオンの注入を、MOS型キャパシ
タを構成する拡散層形成のためのイオン注入と同一マス
クを用いて行うことを特徴とする請求項8記載の半導体
装置の製造方法。
9. The method of manufacturing a semiconductor device according to claim 8, wherein the implantation of oxygen ions is performed using the same mask as the implantation of ions for forming a diffusion layer forming the MOS capacitor.
JP9238303A 1997-09-03 1997-09-03 Semiconductor device and its manufacture Pending JPH1187530A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP9238303A JPH1187530A (en) 1997-09-03 1997-09-03 Semiconductor device and its manufacture

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP9238303A JPH1187530A (en) 1997-09-03 1997-09-03 Semiconductor device and its manufacture

Publications (1)

Publication Number Publication Date
JPH1187530A true JPH1187530A (en) 1999-03-30

Family

ID=17028208

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9238303A Pending JPH1187530A (en) 1997-09-03 1997-09-03 Semiconductor device and its manufacture

Country Status (1)

Country Link
JP (1) JPH1187530A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005079159A (en) * 2003-08-28 2005-03-24 Matsushita Electric Ind Co Ltd Semiconductor device and its manufacturing method
JP2012186281A (en) * 2011-03-04 2012-09-27 Fujitsu Semiconductor Ltd Semiconductor device and method of manufacturing the same

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005079159A (en) * 2003-08-28 2005-03-24 Matsushita Electric Ind Co Ltd Semiconductor device and its manufacturing method
JP2012186281A (en) * 2011-03-04 2012-09-27 Fujitsu Semiconductor Ltd Semiconductor device and method of manufacturing the same
US8916431B2 (en) 2011-03-04 2014-12-23 Fujitsu Semiconductor Limited Semiconductor device having epitaxial semiconductor layer above impurity layer

Similar Documents

Publication Publication Date Title
US6518623B1 (en) Semiconductor device having a buried-channel MOS structure
US4422885A (en) Polysilicon-doped-first CMOS process
JP2000196103A (en) Soi element and its manufacture
JPH1074921A (en) Semiconductor device and manufacturing method thereof
JP2000196090A (en) Double-gate soi device and manufacture thereof
JPS6038866A (en) Method of producing metal-oxidized film-semiconductor integrated circuit
JPH1084045A (en) Semiconductor integrated circuit device and its manufacturing method
US20010000074A1 (en) Thin film transistor and method of manufacturing the same
JPH07142565A (en) Semiconductor device and manufacture thereof
JPH05865B2 (en)
KR100252559B1 (en) Semiconductor device and manufacturing method
JP2005039057A (en) Semiconductor device and its manufacturing method
JPH01130542A (en) Semiconductor device having interelement isolation region and manufacture thereof
JPH1187530A (en) Semiconductor device and its manufacture
JP3312683B2 (en) MOS type semiconductor device and manufacturing method thereof
JP2001274383A (en) Semiconductor device and manufacturing method
JPH0794721A (en) Semiconductor device and manufacture thereof
JP3411370B2 (en) Semiconductor device manufacturing method and semiconductor device
JPS6251248A (en) Manufacture of semiconductor device
JPS5940563A (en) Manufacture of semiconductor device
KR100434715B1 (en) Semiconductor device with trench isolation layer for surrounding bottom of junction region and manufacturing method thereof
JPS61292371A (en) Semiconductor device
KR0137554B1 (en) Mosfet fabrication method
KR100321778B1 (en) SOI transistor with low junction capacitance and method for fabricating the same
KR100291517B1 (en) SIO structure semiconductor integrated circuit and its manufacturing method