JPH11509703A - 多数の媒体独立インターフェイス及び混合媒体接続を有する拡張可能な集積回路マルチポート中継装置コントローラ - Google Patents

多数の媒体独立インターフェイス及び混合媒体接続を有する拡張可能な集積回路マルチポート中継装置コントローラ

Info

Publication number
JPH11509703A
JPH11509703A JP9506805A JP50680597A JPH11509703A JP H11509703 A JPH11509703 A JP H11509703A JP 9506805 A JP9506805 A JP 9506805A JP 50680597 A JP50680597 A JP 50680597A JP H11509703 A JPH11509703 A JP H11509703A
Authority
JP
Japan
Prior art keywords
media
interface
integrated circuit
mii
relay device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP9506805A
Other languages
English (en)
Other versions
JP3485932B2 (ja
Inventor
チャン チー リュー
ミン チャン スー
ユン ユー リー
Original Assignee
マクロニクス アメリカ インコーポレイテッド
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by マクロニクス アメリカ インコーポレイテッド filed Critical マクロニクス アメリカ インコーポレイテッド
Publication of JPH11509703A publication Critical patent/JPH11509703A/ja
Application granted granted Critical
Publication of JP3485932B2 publication Critical patent/JP3485932B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/20Repeater circuits; Relay circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B3/00Line transmission systems
    • H04B3/02Details
    • H04B3/36Repeater circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/44Star or tree networks

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Small-Scale Networks (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Communication Control (AREA)
  • Information Transfer Systems (AREA)

Abstract

(57)【要約】 100BASE−T合致の集積回路型マルチポート中継装置(10,20)は、1つ以上の媒体独立インターフェイス(MII{MII-A1,MII-B1,MII-C1,MII-A2,MII-B2,MII-C2})と、複数の物理的インターフェイス(18-0,18-7,28-8,28-15)とを備えている。これは、中継装置(10,20)を、これもMII(MII-A1,MII-B1,MII-C1,MII-A2,MII-B2,MII-C2)規格に合致する1つ以上の外部媒体アクセスコントローラデバイスへ容易に接続できるようにする。マルチポート中継装置(10,20)は、MII(MII-A1,MII-B1,MII-C1,MII-A2,MII-B2,MII-C2)の状態、構成及び制御マネージメントファンクションを複数の物理的ポート(18-0,18-7,28-8,28-15)の間で共用する。それ故、システムの各物理的トランシーバ(11-0,11-7,21-8,21-15)ではなくて各マルチポート中継装置(10,20)ごとに1つのMII物理的アドレスが必要とされるだけである。中継装置チップ(10,20)の媒体独立インターフェイス(MII-A1,MII-B1,MII-C1,MII-A2,MII-B2,MII-C2)は、多数のピン及びロジックを共用し、従って、多数の媒体独立インターフェイス(MII-A1,MII-B1,MII-C1,MII-A2,MII-B2,MII-C2)を伴う本発明の中継装置チップに必要とされるI/Oピンの全数は、複数の媒体独立インターフェイスを有する同様のデバイスよりも著しく減少される。中継装置(10,20)の使用は、MIIマネージメントバス(10)を使用して種々の異なる種類の物理的通信媒体をポートごとに取り扱うようにチップを構成することができる。

Description

【発明の詳細な説明】 多数の媒体独立インターフェイス及び混合媒体接続を有する 拡張可能な集積回路マルチポート中継装置コントローラ発明の分野 本発明は、ローカルエリアネットワークのコンピュータに係り、特に、出現し つつある100メガヘルツイーサネット規格を含む標準的なイーサネット型ネッ トワークに使用するための集積回路マルチポート中継装置に係る。先行技術の説明 ハブ又はワイヤリングコンセントレータとも称するマルチポート中継装置は、 ローカルエリアネットワークにおいて広く使用されている。これらの装置は、ネ ットワークプロトコルの物理的レイヤにおいて多数のネットワークセグメントを 相互接続することができる。従って、イーサネット型ネットワークにおいては、 単一の中継装置に接続された全ての装置がローカルエリアネットワークの物理的 レイヤに対して同じ衝突検出ドメイン内に入る。例えば、「拡張可能な中継装置 (EXPANDABLE REPEATER)」と題する米国特許第5,265,123号を参照され たい。 100メガビット/秒のデータ送信のための出現しつつある標準的な衝突検出 付きキャリア感知マルチアクセス(CSMA/CD)プロトコルは、100BA SE−Tとして知られている。この規格は、インスティテュート・オブ・エレク トリカル・アンド・エレクトロニック・エンジニアにより規格802.3uとし て定義されている。 100BASE−T規格は、媒体アクセスコントローラMACと物理的トラン シーバインターフェイスPHYとの間の媒体独立インターフェイスMIIを規定 している。媒体独立インターフェイスは、媒体アクセスコントローラを組み込む 装置が物理的媒体の特定形式とは独立したインターフェイスを有し、これに物理 的トランシーバが取り付けられるように設計されている。媒体独立インターフェ イスが望まれる理由は、100BASE−T規格が種々の異なる形式の通信媒体 をサポートするからである。従って、物理的なトランシーバは、物理的インター フェイスを媒体独立のインターフェイスに変換する。媒体アクセスコントローラ を支持する装置は、MSCレベルからの信号を媒体独立インターフェイスへ変換 する。媒体アクセス制御機能に対して共通のインターフェイスを設けることによ り、製造者は、彼等の装置を一緒に容易に機能させることができる。 100BASE−T規格は、OSI基準モデル物理的レイヤにおいて調和サブ レイヤ及び媒体独立インターフェイスを定義している。媒体アクセスコントロー ラは、装置のデータリンクレイヤに見られ、媒体独立インターフェイス(MAC −MII)を駆動する。物理的レイヤにおいて、相補的な媒体独立インターフェ イス(PHY−MII)が物理的レイヤの媒体従属回路に接続される。この回路 は、物理的媒体取付回路及び物理的コード化サブレイヤロジックに接続される。 物理的コード化サブレイヤロジックは、媒体独立インターフェイスを駆動する。 100BASE−T規格内には、多数の物理的媒体が規定されている。100 BASE−FT規格は、2本の光ファイバに対する100メガビット/秒のCS MA/CD LANの物理的レイヤ仕様である。100BASE−T4仕様は、 4対のカテゴリIII、IV及びV、UTPワイヤに対する100メガビット/ 秒のCSMA/CD LANを規定する。100BASE−TX規格は、2対の カテゴリV、UTP又はSTPワイヤに対する100メガビットCSMA/CD LANの物理的レイヤ仕様である。 又、100BASE−T規格は、100メガビット/秒の基本帯域ネットワー クに対する中継ファンクションを規定する。中継装置は、2つの媒体従属の物理 的インターフェイスを相互接続する物理的レイヤにおいて基本帯域中継ユニット を備えている。従って、この規格によれば、中継ユニットは、その中継ユニット のポートに対し媒体従属インターフェイスの物理的媒体取付回路及び物理的コー ド化サブレイヤに接続される。これらの中継装置は、通常は、一体的なトランシ ーバチップ、例えば、カリフォルニア州、サニーベールのアドバンスド・マイク ロ・デバイス社を通して入手できるAm78965又はAm78966と称する AMDトランシーバチップに接続されるように設計される。これらのチップは、 中継ファンクションが実行される中継装置の基本帯域ユニットに物理的レイヤ信 号を与える。 この規格に規定された媒体独立インターフェイスは、各媒体独立インターフェ イスごとにマネージメントインターフェイス及び物理的アドレスを備えている。 このマネージメントインターフェイスは、一度に1つの物理的インターフェイス の制御を与えると共に、物理的レイヤデバイスと、媒体独立インターフェイスに 接続されたステーションとの間に制御及び状態情報を転送する。制御情報は、媒 体独立インターフェイスの一部分としても規定されるマネージメントデータクロ ックに対して同期してステーションにより駆動される。規格に規定されたマネー ジメントインターフェイスは、物理的インターフェイスを制御すると共に物理的 インターフェイスに関する状態情報を収集する目的で、マネージメントエンティ ティ及びマネージされる物理的インターフェイスを接続する2線シリアルインタ ーフェイスを構成する。マネージメントインターフェイスは、物理的トランシー バデバイスのためのマネージメントレジスタセットを備え、これは、8つの付加 的な位置が指定された1組の8つの制御、状態及び構成レジスタと、売り主特有 のファンクションに割り当てられた16のレジスタとを含む。 上記規格は、更に、マネージメントインターフェイスバスを経て供給されるべ きマネージメントフレームにおける5つのビットより成る物理的インターフェイ スのための物理的アドレスも指定する。従って、媒体独立インターフェイスに指 定される5ビットの物理的アドレスは、32の物理的トランシーバポートの単一 マネージメントバスにおいてポート数についての制約を課する。 従って、上記規格は、物理的インターフェイスと、単一の物理的インターフェ イスにマップする媒体独立インターフェイスとを有し、32の物理的インターフ ェイスの間に共用のマネージメントインターフェイスを伴う中継装置を意図する が、上記規格は、媒体アクセスコントローラを中継装置に容易に相互接続するこ とを規定するものではない。従って、公知技術及び施行された規格によれば、中 継装置に接続されるネットワークマネージメントデバイスは、物理的レイヤイン ターフェイスを経て中継装置に接続されねばならない。又、他の形式のネットワ ーク中間システム又は端末ステーションも、物理的インターフェイスを経なけれ ば中継装置に接続できない。 それ故、上記規格は、マルチポート中継装置のための中継ファンクションを規 定するが、その中継ファンクションは、用途が限定され、商業的な設定における 融通性のある実施を許すものではない。従って、出現しつつある100BASE −T規格に使用するための融通性のある中継装置構造を提供することが所望され る。発明の要旨 本発明は、1つ以上の媒体独立インターフェイスと、複数の物理的インターフ ェイスとを備えた集積回路マルチポート中継装置を提供する。これは、MII規 格も実施する外部媒体アクセスコントローラデバイスへの中継装置の接続を容易 にする。マルチポート中継装置は、MIIを使用するMACレイヤデバイスには 1つの物理的トランシーバのように見える。しかしながら、本発明の集積型マル チポート中継装置は、単一のMIIインターフェイスを多数の物理的トランシー バ間に共用する。 MIIインターフェイスの規格は、物理的インターフェイスの状態、構成及び 制御のマネージメントを与えるが、本発明によるマルチポート中継装置は、この 状態、構成及び制御マネージメントファンクションを複数の物理的ポートの間で 共用する。それ故、システムの各物理的トランシーバではなく、各マルチポート 中継装置ごとに、1つのMII物理的アドレスが必要とされるだけである。これ は、単一のマネージメントバス上でマネージすることのできるポートの数を著し く拡張する。 更に、本発明は、マルチポート中継装置に2つ以上の媒体独立インターフェイ スを使用できるようにする。媒体独立インターフェイスの各々は、中継装置上の 全ての物理的ポートにアクセスする。これは、多数の異なる媒体アクセス制御レ ベルデバイスを単一の中継装置に容易に接続できるようにする。 本発明によれば、多数のMIIが1組のロジックゲートを共用し、そしてI/ Oピンの幾つかを単一のマルチポート中継装置において共用する。これは、必要 なI/Oピンの本数を著しく減少する。ピンを共用しないと、3つの標準的MI Iが50本のピンを必要とする(3組の制御/状態/ピン及び2つのマネージメ ントピン)。本発明の1つの実施形態によれば、3つのMIIに対して35本の ピンしか必要とされない。各MIIに関連した制御ロジックを共用して、全実施 コストを低減することができる。 本発明により実施される100BASE−T中継装置は、MAC−MIIを有 する多数のデバイスを、中継装置チップ上で実施される多数のPHY−MIIを 経て集積型マルチポート中継装置に取り付けることができる。例えば、ブリッジ デバイスを中継装置に接続し、異なるローカルエリアネットワーク媒体に接続で きるようにする。ブリッジが他のMIIインターフェイスに接続されるのと同時 にネットワークアクティビティに関する統計学的情報を収集するためにネットワ ークマネージメントデバイスを中継装置に接続することができる。 チップ上の媒体独立インターフェイスを経てアクセスできる幾つかのポート特 有のレジスタをマネージメントインターフェイスに設けることにより、本発明の ユーザは、種々の異なる種類の物理的通信媒体をポートごとに取り扱うようにマ ルチポート中継装置チップを構成することができる。従って、本発明によるマル チポート中継装置は、マネージメントインターフェイスを用いて指定される媒体 従属特性を満足するように各ポートごとに物理的レイヤ回路を適応させるための 回路を備えている。本発明の別の特徴による集積回路中継装置は、複数の媒体従 属インターフェイスのためのインターフェイス制御及び状態レジスタを含むイン ターフェイス制御ロジックを備えている。インターフェイス制御ロジックは、種 々の形式の通信媒体に対し複数の媒体従属インターフェイスにおける物理的レイ ヤ受信及び送信ファンクションをマネージする。マネージメントインターフェイ スが設けられ、インターフェイス制御ロジックに接続される。このマネージメン トインターフェイスは、マネージメントインターフェイスに受け取られたマネー ジメントフレームにおける中継装置アドレスに応答して、インターフェイス制御 及び状態レジスタへの読み取り及び書き込みアクセスを与える。本発明の1つの 特徴による制御及び状態レジスタは、複数の媒体従属インターフェイスの共用属 性を指定する第1組のレジスタと、複数の媒体独立インターフェイスの個々の属 性を指定する第2組のレジスタとを備えている。 本発明の1つの実施形態における100BASE−Tマルチポート中継装置は TX(2対の非シールド型媒体)媒体又はFX(光ファイバ)媒体のいずれかに 接続される。1つの中継装置内の異なる媒体を同時に接続するのが望ましい。付 加的なFX接続が非常に有用である。ファイバ媒体は、ワイヤ媒体よりも非常に 長い距離にわたって延び得るからである。例えば、6つのポートがTXに接続さ れそして2つのポートがFXに接続された8ポート100BASE−T中継装置 を実施することができる。集積型マルチポート中継装置は、中継装置のユーザが TX及びFX媒体を1つの中継装置上で混合できるという特徴を備えている。別 のシステムは、T4(4対の非シールドワイヤ)媒体もサポートできる。 TX及びFX媒体のための物理的レイヤ回路の媒体従属特性は、若干異なる。 特に、TX媒体接続は、送信ファンクションにスクランブラーをそして受信ファ ンクションにデスクランブラーを必要とする。FX媒体接続は、スクランブラー /デスクランブラーファンクションを必要としない。本発明の集積型マルチポー ト中継装置は、各ポートにスクランブラー/デスクランブラーファンクションを 備えている。これは、各ポートをTX媒体に対して使用できるようにする。媒体 形式レジスタも実施される。このレジスタの巾は、中継装置におけるポート数に 等しい。各ビットの値は、スクランブラー/デスクランブラーファンクションが ポートに対してバイパスされるか否かを決定する。それらがバイパスされる場合 には、ポートがFXトランシーバに接続される。さもなくば、TXトランシーバ に使用される。従って、マネージメントインターフェイスを通して媒体形式レジ スタへ書き込むことにより、中継装置のユーザは、それが適応される媒体の形式 をポートごとに決定することができる。 本発明の更に別の特徴によれば、単一のマルチポート中継装置に拡張ポートが 設けられ、これは、複数の媒体独立インターフェイスも含む。これは、種々のハ ードウェア構成で高速100メガビット/秒のイーサネット型中継ファンクショ ンに使用することのできる非常に融通性のあるデバイスを構成する。拡張ポート を使用すると、本発明により個別の中継装置アドレスが各々与えられる多数のマ ルチポート中継装置を単一のマネージメントバスにおいてカスケード接続するこ とができる。中継装置アドレスは、個々の物理的インターフェイスに通常指定さ れる媒体独立のインターフェイス規格の5ビットの物理的アドレスを用いて指定 することができる。本発明による多数のカスケード接続のマルチポート中継装置 に対して独特にセットされた5ビットの中継装置アドレスを使用すると、32個 のマルチポート中継装置をカスケード接続することにより非常に多数の物理的ポ ートを単一のマネージメントエンティティで制御することができる。中継装置当 たり8個の物理的ポートが存在する場合には、共用されたマネージメントインタ ーフェイスにより、256個の物理的ポートをマネージすることができる。中継 装置当たり多数のポートがある状態では、本発明のこの特徴により非常に多数の 物理的インターフェイスをマネージすることができる。 本発明の拡張ポートは、少なくとも2つの独特の特性を含む。特に、本発明の マルチポート中継装置のコア状態マシンにおける拡張ポート制御ロジックは、デ バイスの他のポートに転送されるデータのレートの2倍のクロック速度で動作す る。拡張ポートにおけるこの高速のクロックは、2つのカスケード接続された中 継装置チップ間の裁定時間を約半分に減少する。従って、伝播時間により限定さ れるイーサネットのいわゆる衝突検出ドメインは、中継装置の境界を横切って拡 張される。拡張ポートを中継装置の物理的ポートよりも高いレートで動作させる ことにより、単一のドメイン内に非常に多数のデバイスが許される。 更に、本発明の拡張ポートは、ドメイン内の衝突に関する情報だけでなく、拡 張ポートを通る各中継装置のポートにおける質低下した信号受信に関する情報も 交換する。100BASE−T規格においては、衝突情報の交換だけでは、全て の個々の中継装置を一緒に作用させるのに充分でない。むしろ、規格により規定 されたキャリア完全性監視状態マシンは、質低下した信号がいずれか1つのポー トにより受信された場合には全てのポートにジャムシーケンスを送信することを 必要とする。従って、強制ジャムシーケンスが本発明による拡張ポートを通して 通信され、中継装置をカスケード接続することができる。 従って、本発明は、高速のローカルエリアネットワークに使用するための非常 に融通性のある中継装置チップを提供する。この中継装置は、拡張することがで き、複数の媒体独立インターフェイスに接続して、パワフルなネットワークアー キテクチャーを得ることができる。 本発明の他の特徴及び効果は、添付図面を参照した以下の詳細な説明及び請求 の範囲から明らかとなろう。図面の簡単な説明 図1は、本発明のマルチポート中継装置を組み込んだシステムのブロック図で ある。 図2は、本発明による集積回路マルチポート中継装置の機能的ブロック図であ る。 図3は、コア状態マシンの動作を示す状態図である。 図4は、図2のマルチポート中継装置の媒体従属ポートの機能的ブロック図で ある。 図5は、図2のマルチポート中継装置の拡張ポートを示す機能的ブロック図で ある。 図6は、図2のマルチポート中継装置の媒体独立インターフェイスブロックの 機能的ブロック図である。 図7は、図2のマルチポート中継装置のマネージメントポート及び内部レジス タの機能的ブロック図である。 図8は、図2のマルチポート中継装置のレジスタアクセスロジックの機能的ブ ロック図である。 図9は、本発明による2つのカスケード接続されたマルチポート中継装置のシ ステムブロック図である。好ましい実施形態の詳細な説明 以下、添付図面を参照して本発明の好ましい実施形態を詳細に説明する。図1 は、本発明によるマルチポート中継装置を使用するための状況を示す。図2ない し8は、好ましい実施形態によるマルチポート中継装置のアーキテクチャーを示 す。図9は、本発明の1つの実施形態によるマルチポート中継装置の拡張ポート に使用するための裁定ロジックを示す。 図1に示すように、本発明は、8つの100BASE−TX又は100BAS E−FXポート18−0ないし18−7をサポートするマルチポート中継装置X RC10を提供する。マルチポート中継装置10には、3つの媒体独立インター フェイスMII−A1ないしMII−C1が接続される。バス13により示され たように、媒体独立インターフェイスMII−A1ないしMII−C1は、マル チポート中継装置10における全ピン数を減少するためにバス13に幾つかの共 用信号を含む。更に、マルチポート中継装置10は、拡張ポート14を備え、 これは、裁定ロジック15を経て隣接するマルチポート中継装置20の同様の拡 張ポート16に接続される。又、マルチポート中継装置20は、複数のポート2 8−8ないし28−15も含む。チップ20には、3つの媒体独立インターフェ イスMII−A2ないしMII−C2が含まれる。 ポート18−0ないし18−7及び28−8ないし28−15の各々は、対応 するポートデバイス11−0ないし11−7及び21−8ないし21−15に接 続される。これらポートデバイス11−0ないし11−7及び21−8ないし2 1−15は、上記のアドバンスト・マイクロ・デバイスの回路のようなトランシ ーバ集積回路より成る。これらの回路は、100BASE−TX又は100BA SE−FXのいずれかの通信媒体に接続される。ポート18−0ないし18−7 及び28−8ないし28−15は、それらが接続されるトランシーバチップにマ ッチングするように設計され、そしてトランシーバが接続される特定の媒体とは 独立している。媒体独立ファンクションは、以下に述べるように、マルチポート 中継装置チップ10及び20の内部で実行される。 従って、本発明によるマルチポート中継装置コントローラXRCは、IEEE 802.3uの100BASE−X中継ファンクションを実施するコスト効率の 良い単一チップデバイスを形成する。各XRC10、20は、8つの100BA SE−TX又は100BASE−FXポート、3つのMIIポート及び1つの拡 張ポートをサポートする。特定の実施の要求に適するようにこのアーキテクチャ ーに付加的なマネージメントファンクションを追加することができる。 多数のMIIポート、例えば、MII−A1ないしMII−C1を単一のマル チポート中継装置、例えば、10に接続することができる。従って、図1に示す ように、マルチポート中継装置10は、2つのネットワーク中間システム、即ち ブリッジ30及びブリッジ31に接続される。ブリッジ30は、マルチポート中 継装置を、ブロック32で示す他の形式のネットワーク物理的デバイスに接続す ることができる。このブロックは、10メガビットイーサネット又は別の100 メガビットイーサネットに接続することができる。或いは又、ブリッジ30は、 特定の実施に適するように、トークンリング又はFDDIネットワークに接続す るように適応することもできる。同様に、中継装置10に接続されたブリッジ 31は、FDDIインターフェイス34のようなこの技術で知られた種々の他の 形式のネットワークに接続することができる。最後に、媒体独立インターフェイ スMII−B1に接続されるのは、マネージメントプロセッサ33である。この プロセッサは、図示されたようにそれ自身の媒体アクセス制御ファンクションを 含み、そしてネットワーク性能の監視、統計学的情報の収集、ネットワークにお けるデバイスの構成、及び他の所望のプロセスのようなネットワークマネージメ ントファンクションに使用することができる。 又、図1に示すように、第2の中継装置20も、3つの媒体独立インターフェ イスを有している。この例では、媒体独立インターフェイスMII−A2は、ブ リッジ35に接続され、端末ステーション36は、媒体独立インターフェイスM II−B2に接続され、そして別のブリッジ37が媒体独立インターフェイスM II−C2に接続される。ブリッジ35及び37は、ボックス39及び40で示 された物理的ネットワーク媒体に接続される。明らかなように、図1に示すシス テムは、100メガビットの802.3u規格を用いたコンピュータネットワー クの実施において実質的な融通性をもたらす。 図2は、図1のマルチポート中継装置10の機能的ブロック図である。図2に 示すシステムは、単一の集積回路において実施される。これは、クロック発生器 と、バススイッチ102と、コア状態マシン103と、標準的100BASE− X中継装置コア104とを含むコアブロック100を備えている。コアブロック 100に接続されているのは、参照番号106−0ないし106−7で図示され たポート0ないし7のための媒体従属ポート回路PORTXnである。又、コア ブロック100に接続されているのは、参照番号109−Aないし109−Cで 各々示されたインターフェイスA、B及びCのための媒体独立インターフェイス ブロックMIIPXiである。アライメントロジック110が含まれ、これは、 3つの媒体独立インターフェイス109Aないし109Cのための共用出力を与 える。又、拡張ポートファンクションブロック111もチップに組み込まれる。 媒体独立インターフェイス制御ロジック112は、内部レジスタ108及び他の インターフェイスサービスをアクセスするのに使用される。更に、種々のファン クション113がチップに設けられる。 拡張ポート制御ロジック111及びコア状態マシン103は、25メガヘルツ のローカル記号クロックLSCLKで動作する物理的ポート及び媒体独立インタ ーフェイスの入力及び出力データ経路の2倍の速度である50メガヘルツTCL Kで動作する。50メガヘルツクロックは、ローカル記号クロックLSCLKと 入念に同期される。ローカル記号クロックより速いクロックレートで拡張ポート 111を横切って制御信号及びデータを送信することにより、多数の中継装置コ ントローラ間の通信時間が著しく短縮される。これは、規格に基づく衝突検出又 はジャムシーケンスプログラムによって制限される単一の衝突検出ドメイン内で より多くの中継装置コントローラをカスケード接続できるようにする。 図2に示すブロックの周囲の矢印は、チップ上のピンに対応する。図2の破線 115で表されたデータバスシステムは、コア状態マシン100のバススイッチ 回路102の制御のもとでチップの部品間にデータをルート指定する。更に、コ アロジックブロック100は、図2に概略的に示すように、チップの他のファン クションユニットの各々に接続される。 チップにおけるピンの定義は、次の通りである。 前端インターフェイス(Am78965及びAm78966又はMC6883 6の98ピン) 媒体独立インターフェイス(35ピン) 拡張ポート(18ピン) レジスタアクセスピン(13ピン) LEDピン(9ピン) その他のピン(7ピン) マルチポート中継装置の基本的な動作は、複数のポート106−0ないし10 6−7、拡張ポート111、及び3つの媒体独立インターフェイス109−Aな いし109−Cの間に流れるデータ流をルート指定するコア状態マシン103に より制御される。コア状態マシンは、主として、各ポート、拡張ポート 及び媒体独立インターフェイスの「コピー」、「静寂」及び「衝突」状態を判断 する。コア状態マシン内には、アクティビティがないことを指示する1つの状態 と、1つのそして1つのポートのみがデータを受信することを指示する別の状態 と、2つ以上のポートが同時にアクティビティを有することを指示する更に別の 状態とを含む3つの主たる状態が存在する。これら3つの状態指示と、どのポー トが受信し又はどのポートが衝突するかに基づき、中継装置のコア状態マシンは 、標準的な中継装置ファンクションを実行する。又、コア状態マシンは、バスス イッチ制御信号と、デバイス上のポートに対してデータ出力経路をイネーブルす るためのFIFO及びバッファデータイネーブル信号とを発生する。又、状態マ シンは、これら信号の広がりをマネージするためのTCLK及びLSCLKのク ロックツリーを構成するのにも使用される。 基本的プロセスのコア状態マシンは、次のルールを実行する。 1.1つのポートのみが受信する場合には、受信ポートのデータを他のアイド ルポート、MII及び拡張ポートにコピーする。受信ポートのピンTDATは、 受信中に静寂状態に保持される。全てのデータがコピーされ、そして全てのポー ト、拡張ポート及び媒体独立インターフェイスコントローラから確認が受け取ら れた後に、全てのポートは、静寂状態に戻される。 2.2つ以上のポートが同時にアクティブである場合には、受信ポートを含む 各ポートへジャムパターンが中継される。ジャムパターンは、規格に規定されて いない。4−3のようなジャムパターンを使用することができ、但し、4は01 010に対応し、そして3は10101に対応する。 従って、コア状態マシンは、次の4種類の信号を発生する。 1.ポート、拡張ポート及び3つの媒体独立インターフェイスの各々に1つづ つのコピー信号(copy0・・・7、copyep、copyma、copy mb、copymc)。これは、各ポートのデータハンドラーに、FIFOバッ ファからのデータをTDAT出力へ中継することを通知する。 2.これも、ポート、拡張ポート及び媒体独立インターフェイスの各々に1つ づつの静寂信号(quiet0・・・7、quietep、quietma、q uietmb、quietmc)。これは、データハンドラーに、TDAT出 力へアイドル信号を送信することを通知する。 3.ジャム信号をTDAT出力に送ることをデータハンドラーに通知するため の衝突信号(comcol)。 4.データ出力経路をイネーブルするための、ポートのFIFO並びに拡張ポ ート及びMIIインターフェイスのバッファに対するFIFO及びバッファデー タイネーブル信号(foen0・・・7、boenep、boenma、boe nmb、boenmc)。 図3は、コア状態マシンの基本的構造を示す。状態マシンは、ライン149に 示されたチップの入力のリセット信号に応答してスタート状態150に入る。時 間切れの後に、状態マシンは、アイドル状態151へ移行する。アイドル状態に おいて、全てのポートは、静寂信号(quiet(ALL)=1)を受け取り、 全てのポートは、低コピー信号(copy(ALL)=0)を有し、検出される 衝突は存在せず(comcol=0)、そして全てのポートのバッファのFIF Oに対するバッファ出力イネーブルがゼロにセットされる(foen(ALL) =0)。アイドル状態においてアクティビティが1つのポートのみで検出された 場合は、状態がライン152を経てCPASSIGN状態153へと移行する。 この状態において、受信ポートの出力イネーブル信号は、高にセットされ(fo en(N)=1)、そしてデータは、デバイスの内部データ経路へ転送される。 他の全てのポートにおけるコピー、衝突検出及び出力イネーブル信号は、依然低 である(copy(ALL)=0;comcol=0;foen(ALLexc eptN)=0)。全てのポートの静寂信号は高のままである(quite(A LL)=0)。短い周期の後に、状態マシンは、送信及び静寂TXn QUIE T状態154へ移行し、ここでは、受信ポートを除く全てのポートに対するコピ ー信号が高にセットされ、衝突信号が低に保持され、静寂信号は、受信ポートに おいてのみ高である(copy(ALLexceptN)=1;comcol= 0;quiet(N)=1;quiet(ALLexceptN)=0)。デー タを中継する全てのポートがデータの送信を終了した後に、状態マシンは、ライ ン155を経てアイドル状態151へ戻る。 アイドル状態151において、衝突が検出された場合には、状態マシンは、ラ イン156を経てジャム状態157へ移行する。ジャム状態において、衝突信号 がアサートされ、全てのポートのコピー信号及び静寂信号が低にセットされ、そ して全てのポートの出力イネーブル信号が高にセットされる(comcol=1 ;copy(ALL)=0;quiet(ALL)=0;foen(ALL)= 1)。いずれの到来ポートにもアクティビティが検出されないと、状態マシンは ライン158を経てアイドル状態に戻る。TXn QUIET状態154におい て、2つ以上の到来ポートにアクティビティが検出された場合には、衝突が検出 され、状態マシンは、ライン159を経てジャム状態157へ移行する。又、ジ ャム状態において、データが1つのポートのみを経て受け取られる状態への変化 が生じた場合には、状態マシンは、ライン160を経て静寂TXn QUIET 状態154へ移行する。これは、たとえパケットの第1部分がジャム信号により マスクされていても、1つのポートのデータをパケットの終りまで中継させる。 全ての受信ファンクションは、25メガヘルツの受信クロックで作用する。そ れ故、強制ジャム信号並びにアイソレート及びキャリア存在信号のような全ての 制御信号は、受信クロックと同期される。コアファンクションは、待ち時間を減 少するために50メガヘルツのクロックを必要とする。受信状態マシンからのア クティビティは、中継装置のコア状態マシンによっても使用される50メガヘル ツのクロックによりサンプリングされる。エラスティックバッファの深さは、受 信クロックと送信クロックとの間の差に依存する。定義によれば、それらは、1 00パーツ・パー・ミリオン以上相違してはならない。パケット長さは、150 0バイトである。従って、受信ポートファンクションにおける4レベルのエラス ティックバッファで充分である。 中継装置のコア内部データ経路は、5ビット巾である。8つの物理的入力ポー トと、3つのMII入力ポートと、1つの拡張入力ポートがある。3つのMII ポートの4ビットデータは、内部データ経路を経て転送される前に5ビットデー タに変換される。対応的に、8つの物理的出力ポート、3つのMII出力ポート 及び1つの拡張出力ポートがある。物理的バススイッチは、異なるデータ経路を マルチプレクス及びデマルチプレクスする多数のバス及びマルチプレクサより成 る。例えば、ポート5のみがアクティビティを有する場合には、ポート5からの データがポート0ないし4及び6ないし7の出力、MIIポートA、B及びCの 出力、並びに拡張ポート出力へ駆動される。アイドルパターン(11111)は ポート5の出力へ駆動される。これは、規格に基づく基本的な中継ファンクショ ンである。2つ以上のポートがアクティビティを有する場合には、衝突が指示さ れる。このような場合には、衝突が停止されるまで全てのポートにジャムパター ンが送られる。アクティビティが全くない場合には、アイドル信号が全てのポー トに送られる。 中継装置への入力データを受け取るMIIポートは、対応するイネーブル信号 TXEN−A、TXEN−B及びTXEN−Cを有している。これら3つの信号 は、互いにオアされ、そして中継装置のコア状態マシンにより1つのアクティビ ティとして処理される。MIIアクティビティは、次の2つの領域において物理 的ポートから到来するアクティビティとは異なる。(1)送信イネーブル信号は TXCLKと既に同期されている。(2)これらの入力は、キャリア完全性監視 により定質化されない。MIIインターフェイスからマルチポート中継装置によ り受信される送信データも、送信クロックと同期され、従って、このインターフ ェイスにはエラスティックバッファが必要とされない。3つのデータ送信データ 入力は、4ビット/5ビットエンコーダの入力において1つの4ビットデータ経 路へマルチプレクスされ、この場合に、マルチプレクサは、送信イネーブル信号 により制御される。2つ以上の送信イネーブル信号がアサートされた場合には、 衝突が発生し、そしてジャム信号が全てのポートにアサートされる。 3つのMIIポートは、特に出力側において多数のピンを共用する。従って、 3つのMIIポート全部が、受信データバスRXD3:0と、受信クロックRX CLKと、受信エラー信号RXERと、衝突信号COIとを共用する。各MII ポートは、個々のCRS及びRXDV信号を有する。MIIが送信していると仮 定すれば、RXDV−A信号は、中継装置からのループバックデータのためにア サートされない。CRS信号は、送信イネーブル信号のループバックとなる。デ ータ経路のループバックは、送信データから中継装置コアへの4ビット/5ビッ トエンコーダへ至り、5ビット/4ビットエンコーダを経て受信データバスRX D〔3:0〕へ至る。媒体独立インターフェイスの受信クロックは、パケ ットが物理的ポートから到来するかMIIポートから到来するか又は拡張ポート から到来するかに係わりなく、実際には、送信クロックのコピーである。 中継装置のコア内で、100BASE−T規格に規定されたキャリア完全性監 視状態マシンが実行される。この状態マシンは、質低下した信号がいずれか1つ のポートに受信された場合にマルチポート中継装置の全てのポートにジャムシー ケンスが送信されるようにする。中継装置が本発明によりカスケード接続される ときには、質低下した信号に関するこの情報をそれらのカスケード接続された中 継装置へ伝播する必要がある。それ故、拡張ポートは、衝突検出だけでなく、質 低下した信号の検出も、拡張ポートを横切って隣接デバイスへ通信する。2つの ピンJAMI及びJAMOは、このファンクションを与えるのに使用される。マ ルチポート中継装置がその8つのポート間に衝突を感知するか、又はそのポート のいずれかが質低下した信号を受信した場合には、JAMO信号がアサートされ る。JAMI信号は、ジャムシーケンスが他のマルチポート中継装置により送信 される場合に別のマルチポート中継装置又は外部裁定ロジックによりアサートさ れる。他のマルチポート中継装置からのジャムシーケンスは、衝突又は質低下し た信号の検出の結果である。 図4は、デバイスの物理的レイヤポートの各々に対して媒体従属回路を構成す るPORTXブロック106の機能図である。図4は、ライン200の受信デー タ及びライン201の送信データを示している。コア状態マシンからの制御信号 (copyx/quietx/comcol/foenx/onlytxx/m empx)は、ライン202を経てデータハンドラーブロック203に受け取ら れる。ポートデータは、データハンドラーブロック203を通り、ライン204 を経てバススイッチ102へ供給され、そしてバススイッチ102からのデータ は、ライン205を経てデータハンドラー203へ供給される。データハンドラ ー203から出て行くデータは、ライン206を経てスクランブルロジック20 7へ供給される。スクランブルロジック207から、データはライン201を経 て出力される。受信データ経路200から到来するデータは、デスクランブラー ロジック208を経、ライン109を経てFIFO(8ニブルの深さ)及びFI FO状態マシンブロック210へ供給される。このブロックは、 FIFOデータをライン211を経てデータハンドラーブロック203へ供給し 、該ブロックはデータをライン204を経てバススイッチまで転送する。データ ハンドラーは、制御信号をライン212を経てFIFO及びFIFO状態マシン 210へ供給する。更に、FIFO状態マシンは、制御信号をライン213を経 てエラスティックバッファのオーバー及びアンダーフロー検出器215へ供給す る。更に、各ポートは、ジャム検出器226、リンク検出器227、アイソレー ション検出器228及びパーティション検出器229を含む標準ロジックファン クション225を有している。これらのブロックは、802.3u規格に規定さ れた標準的ファンクションを実行する。これらのブロックは、アクティビティ制 御信号をライン230を経てデスクランブラー回路へ供給すると共に、受信アク ティビティ報告信号をデスクランブラー回路208からライン231を経て供給 する。又、状態信号は、ライン235を経て媒体独立インターフェイスマネージ メントロジック112へ供給される。 又、図4には、ライン236上のスクランブラー/デスクランブラーイネーブ ル信号も示されている。この信号は、以下に詳細に述べるように、内部レジスタ 108から受け取られる。スクランブラーがディスエイブルされると、データは 非スクランブル状態で通過する。スクランブラーがイネーブルされると、802 .3u規格に規定されたようにランダム番号がデータと組み合わされる。 PORTXブロックは、ポートに対するアクティビティLEDコントローラ2 37を備え、これは、ACTLED出力信号をライン238に供給する。 図4のPORTXブロックは、パケット受信、パケット送信、衝突検出、及び ジャム発生を実行し、そしてリンクアップ、アイソレーション、ジャマー及びパ ーティション検出器を構成する。更に、異なる/J/K/フォーマットの取り扱 いが各ポート内に与えられる。 パケット受信プロセスは、次のように動作する。デスクランブラー208及び スクランブラー207がイネーブルされるが、受信データがアイドル状態である 場合には、デスクランブラーのロジックがスクランブラーのランダム番号に同期 しようと試みる。デスクランブラーのランダム番号発生器がスクランブラーに同 期しそしてシーケンスがロックされたときには、RDATライン200の到来デ ータがデスクランブラーによりスクランブル解除され、そしてそのスクランブル 解除されたデータがFIFO210に直接供給される。 RDATにアクティビティが存在するときは、デスクランブラーが連続する2 つの0ビットをトレースするよう試みる。この状態が真である場合には、デスク ランブラーは、キャリアオンフラグ(carryx)をライン240を経てコア 状態マシン100、データ取り扱い状態マシン203及びFIFO状態マシン2 10へ送信する。FIFO状態マシン210は、現在FIFO書き込みポインタ を記憶し、そしてFIFO読み取りポインタを書き込みポインタより1ビットだ け前進させ、例えば、書き込みポインタが00010000に等しい場合に、読 み取りポインタは、00100000へシフトされる。又、書き込みポインタが 10000000に等しい場合には、読み取りポインタは、00000001に シフトされる。 読み取りポインタは、データ取り扱い状態マシンからライン212を経て送ら れるポート「ポインタ移動イネーブル」信号がアクティブになるまで進まない。 デスクランブラーは、到来するパケットに対して/J/K/シーケンスが使用で きるかどうかを確認するまで、受信データにおいて到来データを監視し続ける。 いずれにせよ、受信データにおいて/J/又は/K/が失われた場合は、エラー 信号(prxerrx)がデスクランブラーによりセットされ、そしてこの状態 がライン240を経てコア状態マシン及びデータ取り扱い状態マシンに同時に送 られる。更に、中継装置は、ジャムパターンを発生する。エラー信号が低くそし て/J/K/パターンが首尾良く検出された場合には、データ取り扱い状態マシ ンは、FIFOのデータ経路を選択し、そして送信処理のために内部バスのライ ン204を経てデータを送る。その間に、ライン212のポインタ移動イネーブ ル信号がFIFO状態マシン210へ送られ、FIFO読み取りポインタのロッ クを次のイネーブルデータ処理のために解除する。1つの実施形態においては、 レベル当たり6つのビットを有する8レベルFIFOが使用される。5つのレベ ルは、5ビットデータを記憶するのに使用され、そしてその残りは、状態を記憶 する。キャリアがオフであることがライン240の信号(carryx)で指示 された場合には、状態ビットがオンになる。状態ビットは、コア状態マシンへ送 られ、FIFOの全てのデータが取り除かれたことをコア状態マシンに通知する と共に、コア状態マシンがアイドル状態に復帰できるようにする。 スクランブラー及びデスクランブラーがディスエイブルされた場合には、到来 するデータが、デスクランブラーのファンクションを無視して、FIFOに直接 供給される。デスクランブラーは、スクランブラーがイネーブルされるかどうか に係わりなく到来するパケットの/J/K/シーケンスを監視する。 エラスティックバッファ及びオーバーフロー検出器215は、FIFO読み取 りポインタ及びFIFO書き込みポインタが同じ値を有する場合にアンダー/オ ーバーフローフラグをセットする。このフラグは、STATPIN出力ピンに送 られる。又、これは、媒体独立インターフェイスマネージメントブロックにも送 られて、内部レジスタに記憶される。 パケット送信プロセスは、受信ポートからのDTOUTバス205からデータ を得ることを含む。データ取り扱い状態マシンは、ライン202のコア状態マシ ンから受け取ったコマンドに基づいてポート出力選択信号を発生し、そしてスク ランブラーバス206の前に送信データにおいてデータレディにする。バス20 6のデータは、更に送信処理するためにスクランブラーブロックへ送られる。ス クランブラー207がイネーブルされた場合には、バス206のデータが、デス クランブラー208に発生されたランダム数に加算された後に、出力バス201 に送られる。スクランブラーがディスエイブルされた場合には、バス206のデ ータは、出力バス201へ直接送信される。首尾良く送られると、この状態(d tsndx)がライン241を経てコア状態マシン100へ報告される。 又、衝突検出及び強制ジャム信号ファンクションは、図4に示すように各ポー トに組み込まれる。マルチポート中継装置は、2つの状態においてジャムパター ンを発生する。その第1は、衝突の検出であり、即ち2つ以上のポートがデータ を同時に受信することであり、そして第2は、強制ジャムである。衝突は、デー タを受信する2つのポートがストリームデリミッタ/J/K/検出を首尾良くス タートしたかどうかに関わりなく、2つ以上のポートがデータを受信するときに 生じる。強制ジャムは、ポートの到来パケットが/J/パターンを欠くか/K/ パターンを欠くか又はその両方を欠くときに発生される。これら2つの状態のい ずれかが生じた場合には、データ取り扱い状態マシン203が、ジャムパターン を強制するようにライン242の制御信号(ojkenx)をセットする。 ブロック225のリンク、アイソレーション、ジャバ及びパーティション検出 器は、IEEE規格802.3uに規定されたこれらの標準的なファンクション を指令する。これらのブロックは、デスクランブラー回路208により行われる キャリア検出ファンクションを定質化するのに使用される。本発明の好ましい実 施形態は、データハンドラー203が/J/K/パターンのシフトバージョンを 検出できるようにする。データハンドラーが設定されるところのシフトバージョ ンのいずれかが受け取られた場合には、パケットは、あたかも適切に受信された かのように処理される。従って、これらの状態では、強制ジャムファンクション は発生されない。 図5は、図2のシステムに使用される拡張ポートの機能ブロック図である。こ の拡張ポートは、拡張ポート受信ブロック300と、送信経路データ選択ブロッ ク301と、拡張ポートのためのバッファ及びデータハンドラー状態マシン30 2とを備えている。 拡張ポート受信ブロックは、図4に示す物理的媒体従属ポートのデスクランブ ラー208と同様である。しかしながら、デスクランブラーは存在しない。ED ATバス303から到来するデータは、拡張ポート受信ブロックへ供給される。 このデータは、送信クロックTCLKの立上り縁でラッチされる。ラッチされた データは、ライン304を経てバッファ及びデータハンドラー状態マシン302 に送られる。 拡張ポートデータハンドラー及びバッファ302は、物理的媒体従属ポートの データハンドラー状態マシン203と同様である。状態マシンに加えて、このモ ジュールには3つのレベルのバッファが配置されている。出力及び入力の両方が 送信クロックを使用するので、FIFOは不要である。又、このモジュールは、 ライン305に出力データ経路EDATOを形成する。内部バススイッチからの データは、ライン306を経てデータハンドラー状態マシン302に受け取られ る。データは、データハンドラー状態マシン302からライン307を経て内部 バススイッチへ、ライン315の/J/K/デリミッタ信号(ojkenep) と共に供給される。データハンドラー状態マシン302は、ライン308に制御 信号を発生し、これは、経路選択ロジック301により選択される出力データ経 路を制御する。このブロック301は、ライン310で指示されたコア状態マシ ン信号(copyep/quietep/comcol/cboenep/me mep)の制御のもとで動作する。又、拡張ポート受信ブロックは、受信エラー 及びキャリア状態情報をライン311を経、ライン317(edtxnd)及び 318(eprxerr/scarry)を経てコア状態マシンへ供給する。 図6は、図2の3つのMII109−Aないし109−Cの各々に対する媒体 独立インターフェイスの構造を示す。3つのMIIの各々は、媒体独立転送ブロ ック350と、バッファ及びデータハンドラー状態マシンブロック351とを備 えている。媒体独立送信ブロック350は、ライン352を経て送信データTX Dを受け取ると共に、ライン353を経て送信エラーTXER及び送信イネーブ ルTXENを受け取る。これらファンクションブロックは、物理的ポートの場合 と同様であるが、ライン352を経て送られる送信データは、5ビットではなく 4ビットである。図6に示すように、媒体独立インターフェイスポートブロック 350においては、TXD4ビットバスの到来データがTXCLKの立上り縁で ラッチされる。ラッチされたデータは、5ビットデータに変換され、そして前段 部を5ビットフォーマットに変換する。インターフェイスブロック350は、5 ビットデータをライン355を経てバッファ及びデータハンドラー状態マシン3 51へ供給する。バッファ及びデータハンドラー状態マシン351は、拡張ポー トの場合と同様であるが、出力データ経路を与えない。むしろ、このデータハン ドラー状態マシン351は、ライン358の制御状態マシンからの制御信号(c opymc/quietmc/comcol/cboeumc/onlymc) に基づきライン357に制御信号POSELのみを出力し、そしてその制御信号 をアライメントファンクションブロック360へ供給する。又、キャリア状態信 号は、ライン366(mcalive)及び367(mcdtsdn)を経てコ ア状態マシン100へ供給され、データのアクティビティ及び首尾良い送信を各 々指示する。バッファ及びデータハンドラー状態マシン351からのデータ は、PDTOUT信号ライン359を経てバススイッチ102へ、ライン365 上のデータ整列のための/J/K/制御信号(ojkenmc)と共に供給され る。 アライメントブロック360は、バススイッチ102からのデータをライン3 61を経て5ビットフォーマットで受信する。同じポートにおける受信及び送信 は、衝突状態を除いて、相互に排他的である。送出される準備のできたデータは 5ビットデータ出力バス361に得られ、アライメントブロック360において 25メガヘルツのクロックによりラッチされる。到来する5ビットデータは充分 に整列されていないので、アライメントブロックは、5ビットデータを整列した 後に5ビット/4ビット変換を行い、媒体独立インターフェイス共用出力バスR XD〔3:0〕に送出する。又、アライメントブロック360は、充分に整列さ れた5ビットデータを4ビットデータのための前段部フォーマットに変換する。 次いで、4ビットデータは、25メガヘルツのクロックの立下り縁で全ての媒体 独立インターフェイスに共用される受信データ出力に送信される。 又、アライメントブロック360は、3つのMIIインターフェイスの各々に 対し有効な受信信号RXDVA、RXDVB及びRXDVCを発生する。 媒体独立インターフェイスポート350のデータハンドラー状態マシン351 の別のファンクションは、データを送出する前に物理的ポートにおいて全てのキ ャリアが得られるよう確保する。従って、データハンドラー状態マシンは、バッ ファへロードされる入力データのニブルをカウントした後に、全てのポートにキ ャリアが得られることを確保するためにチェックを行う。 ブロック360においては、5ビット/4ビット変換が実行される。従って、 TXENAのような信号が高であるときは、到来バスTXDAのデータが最初に 4ビットコードから5ビットコードへ変換される。次いで、前段部が5ビットコ ードにおいて/J/及び/K/フォーマットに変換される。このデータは、次い で、例えばバス355を経てバッファへ送られる。 アライメントブロックにおいて、受信データバスRXD3−0及び受信データ 有効信号RXDVAないしRXDVCは、3つの媒体独立インターフェイス10 9−A、109−B及び109−Cの各々に対してコピー信号が存在すると きだけアサートされる。この場合に、POSELMAないしPOSELMC信号 (ライン57参照)が全てアサートされ、データ有効信号が発生され、そしてデ ータがRXDバスに送信される準備ができる。 アライメントブロックは、通常の5ビットパケットの/J/K/及び前段部を 変換する。又、アライメントブロックは、通常の5ビットパケットの終りにおい て/T/R/セグメントを除去する。従って、これは、RXDポートに送出され ない。パケットの終りに/T/R/セグメントをもたずに到来する5ビットパケ ットの場合には、「早期終了パケット」が検出される。この早期終了パケットが 検出されると、受信エラー信号RXERがアライメントブロックによりアサート される。又、RXER信号は、TXERA、TXERB又はTXERCのいずれ かがアサートされたときにもアサートされる。アライメントブロックによりRX ER信号がアサートされる第3の可能性は、アライメントブロックにより無効コ ードが検出されるときである。この無効コードは、100BASE−T規格に規 定されている。 更に、TXERA、TXERB、TXERCがアサートされるか、又は無効の 5ビットコードがアライメントブロックにより検出されたときには、RXDバス のデータが強制的に全てゼロにされる。 図7は、図2の媒体独立マネージメントブロック108におけるマネージメン トポート及び内部レジスタを示す。このブロックは、802.3u規格に規定さ れたMII読み取り/書き込み状態マシン400を備えている。又、基本及び拡 張レジスタファイル401(以下に述べるレジスタを含む)も備えている。標準 プロトコルに応答して、基本及び拡張レジスタ401を読み取り及び書き込むた めに制御信号がライン402に供給される。中継装置の物理的アドレスは、レジ スタセット401からライン403を経て状態マシン400へ供給される。 基本及び拡張レジスタ401は、工業規格に規定されたあらゆる状態を記憶す る。本発明によれば、このブロックをアクセスする方法は、2つある。その第1 は、規格に規定された媒体独立インターフェイスからの読み取り/書き込み制御 信号であって、ライン404及び405のMDC及びMDIO信号と、ライン4 10のR−W信号とを使用することである。もう1つの方法は、ライン406 及び407のレジスタアクセスピン各々REGCLK及びREGLCHと、図示 されて上記で述べた他のレジスタアクセスピンからの読み取り及び書き込み信号 を使用することである。ライン408のリセット信号及びライン409のポート アクティビティ信号は、レジスタセット401に状態レジスタを維持するために 物理的ポート及び制御状態マシンにおいて発生される。 全てのレジスタは、MIIのMDC及びMDIOを通してアクセスすることが できる。マルチポート中継装置は、多数のPHYデバイスに接続されるが、80 2.3u規格の基本的なレジスタに対して全て同一に構成される。各中継装置は PHYADDR〔4−0〕ピンにより定義された1つのPHYアドレスのみを有 する。多数の中継装置が同じMDIOバスにある場合には、その各々が異なるP HYアドレスを有していなければならない。又、他のPHYデバイス(例えば、 T4トランシーバ)は、各デバイスのPHYアドレスが別々である限り、同じマ ネージメントインターフェイスで管理することができる。 以下に述べる「ポート制御」レジスタは、媒体型レジスタとして特徴付けるこ とができる。これは、インターフェイスが100BASE−FXサービスを提供 すべきか100BASE−TXサービスを提供すべきか指定する。 レジスタをアクセスする別の方法は、レジスタアクセスピン経て行うものであ る。レジスタ17(スクランブラーイネーブル及びポートイネーブル)、レジス タ18(リンク状態、パーティション状態)、レジスタ19(エラスティックバ ッファ状態及びジャバ状態)、レジスタ20(アイソレーション状態)、レジス タ21(アイソレーションディスエイブル及びパーティションディスエイブル) も、各々、SCRAMEN、PORTEN、LINKGD、PART、EBOU FLO、JAB、ISO、及びPARDISピンを経て読み取ることができる。 レジスタ17及びレジスタ21は、各々、SCRAMEN、PORTEN、IS ODIS及びPARDISを経て書き込むこともできる。例外は、MDC及びM DIOを通してのみアクセスできるレジスタ16(ポートリセットレジスタ)で ある。レジスタアクセスピンは、ハードウェアのみの構成及び状態表示設計に適 した簡単な読み取り/書き込みプロトコルを容易にする。 以下のテーブルは、本発明の1つの実施形態による拡張レジスタを規定するも のである。このテーブルにおいて、「R/W」は、読み取り/書き込みを意味し そして「RO」は読み取りのみを意味する。 ポートリセットレジスタ(レジスタ16)(R/W) ポート制御レジスタ(レジスタ17)(R/W) リンク及びパーティション状態レジスタ(レジスタ18)(RO) EBオーバー/アンダーフロー及びジャバ状態レジスタ(レジスタ19)(R O) アイソレーション状態レジスタ(レジスタ20)(RO) パーティションディスエイブルレジスタ(レジスタ21)(R/W) ブロック400及び401において、多数のファンクションが実行される。先 ず、レジスタセットのレジスタ23及び24は、外界からのデータが内部レジス タに書き込まれる前にそのデータを一時的に記憶するためにバッファとして使用 される。入力データは、REGCKの立上り縁で準備され、そして全ての入力デ ータは、そのクロックの立上り縁でバッファに書き込まれる。レジスタファイル 401のロジックは、REGLCHIの立上り縁でバッファから内部レジスタ1 7及び21へデータを書き込む。又、レジスタ17及び21は、2つの異なる経 路を経てアクセスできるので、データ経路の選択も含まれる。MDIO経路を 通るレジスタアクセスピンに優先順位が指定される。R/W信号が低であるとき には、競合状態を防止するために媒体独立インターフェイスのファンクションが ディスエイブルされる。 上記のスクランブラー/デスクランブラーイネーブルファンクション、レジス タのための読み取り/書き込みイネーブル信号の発生、及びアドレスデコーダを 実行するために、レジスタファイル401には組合せロジックも含まれる。媒体 独立インターフェイスMDIO及びMDC経路の動作は、規格に詳細に規定され ている。 図8は、レジスタアクセスロジックの機能的ブロック図である。図示されたよ うに、制御ロジック及びデータ経路ブロック600は、状態出力選択ポインタブ ロック601に接続される。この選択ポインタブロック601は、レジスタへの アクセスに対し適切なデータ経路を選択するためのイネーブル信号を与えるリン グカウンタとして実施される。ライン602の読み取り/書き込み信号が低であ るときには、リングカウンタがディスエイブルされる。制御ロジック及びデータ 経路ブロック600は、状態出力選択ポインタブロック601のためのリセット 及びクロック信号を発生する。一方、レジスタアクセスピン603ないし607 (上記した)へ適切な出力データを与えるためのデータ経路を形成する。更に、 制御ロジック及びデータ経路ブロック600は、図6に示すレジスタブロックか らライン608を経て状態データを受け取る。状態出力選択ポインタブロック6 01により発生されるイネーブル信号(16ビットレジスタの各ビットごとに1 つづつ)は、ライン611を経て制御ロジック及びデータ経路ブロック600へ 供給される。又、制御ロジックは、ライン610を経て状態出力選択ポインタロ ジック601へリセット及びクロック信号を発生する。 本発明の1つの実施形態による拡張ポートは、ある外部裁定ロジックを必要と する。この裁定ロジックが図9に示されている。従って、図9に示すように、第 1のマルチポート中継装置800と、第2のマルチポート中継装置801とがあ る。裁定ロジックを実施するために、プログラム可能なアレーロジックデバイス 802が使用される。 このプログラム可能なアレーロジックデバイス802への入力は、マルチポー ト中継装置800からのライン803のANYACT1信号及びライン804の JAMO出力信号と、マルチポート中継装置801からのライン805のANY ACT2及びライン806のJAMO信号を含む。ロジックデバイスは、ライン 807のJAM1信号と、中継装置800のライン808及び中継装置801の ライン809のEDATEN信号と、中継装置800のライン810及び中継装 置801のライン811の外部キャリア感知信号EXTCRSを発生する。2つ の中継装置間のデータ経路は、EDATバス812を経て接続される。バス81 2は、記号境界において整列されない5ビット巾のデータ経路である。一方の中 継装置の内部に何らかのアクティビティが存在する場合には、ライン803又は 805のANYACT1信号が発生される。中継装置がポート又は媒体独立イン ターフェイスのいずれかにジャム信号を送信している場合には、ライン804又 は806にJAMO信号がアサートされる。JAMO信号がアサートされる間に バス812が3状態になる。マルチポート中継装置は、裁定ロジック802から のライン807のジャム入力信号に応答して全てのポートにJAMIシーケンス を送信する。JAMI信号が裁定ロジック802によりオフにされるや否や、マ ルチポート中継装置は、ジャム動作を停止する。ライン810及び811の外部 キャリア感知信号は、そのシーケンスにおける次のマルチポート中継装置のアク ティビティの存在を指示する。裁定ロジック802の全ての制御信号及びデータ は、50メガヘルツクロックと同期される。PAL方程式(図示された信号名を 参照)は、次の通りである。 EXTCRS1=ANYACT2; EXTCRS2=ANYACT1; JAM1=(ANYACT1*ANYACT2)+JAMO1+JAMO2; EDATEN1=ANYACT1&!ANYACT2; EDATEN2=!ANYACT1&ANYACT2; 従って、単一の集積回路で実施するのに適した非常に融通性のある有用なマル チポート中継装置が提供された。この回路は、1つ以上の媒体独立インターフェ イスと組み合わされた複数の物理的ポートを与える。更に、チップのための拡張 ポートが設けられる。これは、ネットワークシステム、特に、100メガビット CSMA/CD型プロトコルを伴う100BASE−T規格に基づいて動作する ネットワークのための非常に融通性の高いアーキテクチャーを構成できる。 本発明の好ましい実施形態の上記の説明は、単に本発明を例示するものに過ぎ ない。本発明は、上記の実施形態に限定されるものではなく、請求の範囲内で種 々の変更がなされ得ることが当業者に容易に明らかとなる。
───────────────────────────────────────────────────── フロントページの続き (72)発明者 リー ユン ユー 台湾 タイチュン タイチュン ハーバー ロード #82−1 セク3 【要約の続き】 伴う本発明の中継装置チップに必要とされるI/Oピン の全数は、複数の媒体独立インターフェイスを有する同 様のデバイスよりも著しく減少される。中継装置(10,2 0)の使用は、MIIマネージメントバス(10)を使用して 種々の異なる種類の物理的通信媒体をポートごとに取り 扱うようにチップを構成することができる。

Claims (1)

  1. 【特許請求の範囲】 1.各通信媒体に接続するための複数の媒体従属インターフェイスと、 上記複数の媒体従属インターフェイスに接続され、上記複数の媒体従属インタ ーフェイスに対して物理的レイヤ中継ファンクションを実行する中継回路と、 上記中継回路に接続され、上記複数の媒体従属インターフェイスをそれに対 応するデータリンクレイヤ媒体アクセスコントローラに接続するための媒体独立 インターフェイスと、 を備えたことを特徴とする集積回路中継装置。 2.上記複数の媒体従属インターフェイスに対するインターフェイス制御及び状 態レジスタを含み、種々の形式の通信媒体に対し上記複数の媒体従属インターフ ェイスにおいて物理的レイヤ受信及び送信ファンクションをマネージするインタ ーフェイス制御ロジックと、 上記インターフェイス制御ロジックに接続されたマネージメントインターフ ェイスであって、このマネージメントインターフェイスに受け取られる中継装置 アドレスに応答して、上記複数の媒体従属インターフェイスに対するインターフ ェイス制御及び状態レジスタへの読み取り及び書き込みアクセスを与えるマネー ジメントインターフェイスと、 を更に備えた請求項1に記載の集積回路中継装置。 3.上記インターフェイス制御及び状態レジスタは、 上記複数の媒体従属インターフェイスの共用属性を指定する第1組のレジス タと、 上記複数の媒体従属インターフェイスの個々の属性を指定する第2組のレジ スタとを備えた請求項2に記載の集積回路中継装置。 4.上記マネージメントインターフェイスは、上記中継装置アドレスに応答して 上記インターフェイス制御及び状態レジスタを読み取り及び書き込むためのシリ アルポートを備えている請求項2に記載の集積回路中継装置。 5.上記インターフェイス制御及び状態レジスタの選択されたデータへのアクセ スを与える複数の状態ピンを含む請求項4に記載の集積回路中継装置。 6.上記インターフェイス制御及び状態レジスタは、上記複数の媒体従属インタ ーフェイスの各々に対して複数の形式の通信媒体の1つを指示する媒体形式レジ スタを備え、そして上記インターフェイス制御ロジックは、上記媒体形式レジス タに応答して上記複数の媒体従属インターフェイスをその指示された形式に適応 させる回路を備えた請求項2に記載の集積回路中継装置。 7.上記中継装置の回路に接続され、上記複数の媒体従属インターフェイスを付 加的なデータリンクレイヤ媒体アクセスコントローラに接続するための少なくと も1つの付加的な媒体独立インターフェイスを備えた請求項1に記載の集積回路 中継装置。 8.上記媒体独立インターフェイスは、受信したデータをそれに対応するデータ リンクレイヤ媒体アクセスコントローラへ供給する集積回路上の1組の受信デー タ出力ピンを備え、そして上記付加的な媒体独立インターフェイスは、上記1組 の受信データ出力ピンを上記媒体独立インターフェイスと共用し、受信データを 付加的なデータリンクレイヤ媒体アクセスコントローラデータへ供給する請求項 7に記載の集積回路中継装置。 9.別の集積回路中継装置への物理的レイヤインターフェイスを与える拡張ポー トを含む請求項1に記載の集積回路中継装置。 10.データは、第1クロックレートで上記媒体従属インターフェイスに送信され 、そしてデータは、第1クロックレートより速い第2クロックレートで拡張ポー トを経て送信される請求項9に記載の集積回路中継装置。 11.上記第2クロックレートは、第1クロックレートの周波数の2倍である請求 項10に記載の集積回路中継装置。 12.別の集積回路中継装置への物理的レイヤインターフェイスを形成する拡張ポ ートを備え、この拡張ポートは、 集積回路中継装置内の衝突を指示する信号を伝播するロジックであって、複 数の媒体従属インターフェイスの1つにおける受信エラーの集積回路中継装置内 の検出を拡張ポートを経て他の集積回路中継装置へ指示するためのロジックを含 む請求項1に記載の集積回路中継装置。 13.上記複数の媒体従属インターフェイス及び媒体独立インターフェイスは10 0BASE−T工業規格に合致する請求項1に記載の集積回路中継装置。 14.各々の100BASE−T合致の通信媒体に接続するための複数の媒体従属 インターフェイスと、 上記複数の媒体従属インターフェイスに対するインターフェイス制御及び状 態レジスタを含み、種々の形式の通信媒体に対し上記複数の媒体従属インターフ ェイスにおいて物理的レイヤ受信及び送信ファンクションをマネージするインタ ーフェイス制御ロジックと、 上記複数の媒体従属インターフェイスに接続され、その複数の媒体従属イン ターフェイスに対する物理的レイヤ中継ファンクションを実行する中継回路と、 上記中継回路に接続され、上記複数の媒体従属インターフェイスをそれに対 応する100BASE−T合致のデータリンクレイヤ媒体アクセスコントローラ に接続するための媒体独立インターフェイスと、 上記インターフェイス制御ロジックに接続されたマネージメントインターフ ェイスであって、このマネージメントインターフェイスに受け取られる中継装置 アドレスに応答して、上記複数の媒体従属インターフェイスに対するインターフ ェイス制御及び状態レジスタへの読み取り及び書き込みアクセスを与えるマネー ジメントインターフェイスと、 を備えたことを特徴とする集積回路中継装置。 15.上記インターフェイス制御及び状態レジスタは、上記複数の媒体従属インタ ーフェイスの各々に対して複数の形式の通信媒体の1つを指示する媒体形式レジ スタを備え、そして上記インターフェイス制御ロジックは、上記媒体形式レジス タに応答して上記複数の媒体従属インターフェイスをその指示された形式に適応 させる回路を備えた請求項14に記載の集積回路中継装置。 16.上記複数の媒体従属インターフェイスにに接続され、上記インターフェイス 制御ロジックを上記媒体独立インターフェイスと共用する少なくとも1つの付加 的な媒体独立インターフェイスを備えた請求項14に記載の集積回路中継装置。 17.上記媒体独立インターフェイスは、受信したデータを外部デバイスに供給す る集積回路上の1組の受信データ出力ピンを備え、そして上記付加的な媒体独立 インターフェイスは、上記1組の受信データ出力ピンを上記媒体独立インタ ーフェイスと共用する請求項16に記載の集積回路中継装置。 18.上記インターフェイス制御及び状態レジスタは、 上記複数の媒体従属インターフェイスの共用属性を指定する第1組のレジス タと、 上記複数の媒体従属インターフェイスの個々の属性を指定する第2組のレジ スタとを備えた請求項14に記載の集積回路中継装置。 19.上記マネージメントインターフェイスは、上記中継装置アドレスに応答して 上記インターフェイス制御及び状態レジスタを読み取り及び書き込むためのシリ アルポートを備えている請求項18に記載の集積回路中継装置。 20.上記インターフェイス制御及び状態レジスタの選択されたデータへのアクセ スを与える複数の状態ピンを含む請求項19に記載の集積回路中継装置。 21.別の集積回路中継装置への物理的レイヤインターフェイスを与える拡張ポー トを含む請求項14に記載の集積回路中継装置。 22.データは、第1クロックレートで上記媒体従属インターフェイスに送信され 、そしてデータは、第1クロックレートより速い第2クロックレートで拡張ポー トを経て送信される請求項21に記載の集積回路中継装置。 23.上記第2クロックレートは、第1クロックレートの周波数の2倍である請求 項22に記載の集積回路中継装置。 24.別の集積回路中継装置への物理的レイヤインターフェイスを形成する拡張ポ ートを備え、この拡張ポートは、 集積回路中継装置内の衝突を指示する信号を伝播するロジックであって、複 数の媒体独立インターフェイスの1つにおける受信エラーの集積回路中継装置内 の検出を拡張ポートを経て他の集積回路中継装置へ指示するためのロジックを含 む請求項14に記載の集積回路中継装置。 25.各々の100BASE−T合致の通信媒体に接続するための複数の媒体従属 インターフェイスと、 上記複数の媒体従属インターフェイスの各々に対し100BASE−T合致 の通信媒体の形式の予め指定された組の1つを指定する媒体形式レジスタを含み 、指定の形式の通信媒体に対し上記複数の媒体従属インターフェイスにおい て物理的レイヤ受信及び送信ファンクションをマネージするインターフェイス制 御ロジックと、 上記複数の媒体従属インターフェイスに接続され、その複数の媒体従属イン ターフェイスに対する物理的レイヤ中継ファンクションを実行する中継回路と、 上記インターフェイス制御ロジックに接続され、上記複数の媒体従属インタ ーフェイスに対する種々の形式の通信媒体を指定するために上記媒体形式レジス タへのアクセスを与えるマネージメントインターフェイスと、 を備えたことを特徴とする集積回路中継装置。 26.上記マネージメントインターフェイスは、そのマネージメントインターフェ イスに受け取られた中継装置アドレスに応答して上記媒体形式レジスタにアクセ スする請求項25に記載の集積回路中継装置。 27.上記マネージメントインターフェイスは、上記中継装置アドレスに応答して 上記媒体形式レジスタに書き込むためのシリアルポートを含む請求項26に記載 の集積回路中継装置。 28.上記中継回路に接続され、上記複数の媒体従属インターフェイスをそれに対 応するデータリンクレイヤ媒体アクセスコントローラに接続するための媒体独立 インターフェイスを備えた請求項25に記載の集積回路中継装置。 29.上記インターフェイス制御ロジックは、上記媒体形式レジスタに応答して、 複数の媒体従属インターフェイスを指定の形式に適応させる回路を備えた請求項 25に記載の集積回路中継装置。 30.各通信媒体に接続するための複数の媒体従属インターフェイスと、 上記複数の媒体従属インターフェイスに接続され、上記複数の媒体従属イン ターフェイスに対する物理的レイヤ中継ファンクションであって、受信エラーの 検出及び衝突の検出を含むファンクションを実行する中継回路と、 上記中継回路に接続され、別の集積回路中継装置への物理的レイヤインター フェイスを与える拡張ポートであって、衝突の検出及び受信エラーの検出を他の 集積回路中継装置へ通信するためのロジックを含む拡張ポートと、 を備えたことを特徴とする集積回路中継装置。 31.上記拡張ポートは、データを受信又は送信するために媒体従属インターフェ イスのクロックレートより速いクロックレートで動作する請求項30に記載の集 積回路中継装置。 32.データを送信及び受信するための拡張ポートのクロックレートは、データを 受信及び送信するための複数の媒体従属インターフェイスのクロックレートの2 倍である請求項31に記載の集積回路中継装置。 33.上記中継回路に接続され、上記複数の媒体従属インターフェイスをそれに対 応するデータリンクレイヤ媒体アクセスコントローラに接続するための媒体独立 インターフェイスを更に備えた請求項30に記載の集積回路中継装置。 34.上記複数の媒体従属インターフェイスは、100BASE−T工業規格に合 致する請求項30に記載の集積回路中継装置。
JP50680597A 1995-07-18 1996-07-17 多数の媒体独立インターフェイス及び混合媒体接続を有する拡張可能な集積回路マルチポート中継装置コントローラ Expired - Lifetime JP3485932B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US08/503,648 1995-07-18
US08/503,648 US5754540A (en) 1995-07-18 1995-07-18 Expandable integrated circuit multiport repeater controller with multiple media independent interfaces and mixed media connections
PCT/US1996/011785 WO1997004547A1 (en) 1995-07-18 1996-07-17 Expandable integrated circuit multiport repeater controller with multiple media independent interfaces and mixed media connections

Publications (2)

Publication Number Publication Date
JPH11509703A true JPH11509703A (ja) 1999-08-24
JP3485932B2 JP3485932B2 (ja) 2004-01-13

Family

ID=24002939

Family Applications (1)

Application Number Title Priority Date Filing Date
JP50680597A Expired - Lifetime JP3485932B2 (ja) 1995-07-18 1996-07-17 多数の媒体独立インターフェイス及び混合媒体接続を有する拡張可能な集積回路マルチポート中継装置コントローラ

Country Status (5)

Country Link
US (1) US5754540A (ja)
EP (1) EP0861536B1 (ja)
JP (1) JP3485932B2 (ja)
DE (1) DE69636547T2 (ja)
WO (1) WO1997004547A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001168917A (ja) * 1999-10-01 2001-06-22 Stmicroelectronics Inc 付加的なポートを有する集積回路

Families Citing this family (100)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6108726A (en) * 1996-09-13 2000-08-22 Advanced Micro Devices. Inc. Reducing the pin count within a switching element through the use of a multiplexer
US6704296B1 (en) * 1996-09-16 2004-03-09 Advanced Micro Devices, Inc. Optimized MII for 802.3u (100 BASE-T) fast ethernet PHYs
US5978853A (en) * 1996-09-16 1999-11-02 Advanced Micro Devices, Inc. Address administration for 100BASE-T PHY devices
FR2753589B1 (fr) * 1996-09-17 1998-10-09 Alcatel Espace Relais pour systeme de radiocommunications
US5898678A (en) * 1996-09-25 1999-04-27 Seeq Technology, Inc. Method and apparatus for using synthetic preamable signals to awaken repeater
US5946462A (en) * 1996-10-08 1999-08-31 Advanced Micro Devices, Inc. Station management circuit
USRE39501E1 (en) * 1996-10-31 2007-03-06 Nvidia Corporation Multiple network protocol encoder/decoder and data processor
US6034963A (en) * 1996-10-31 2000-03-07 Iready Corporation Multiple network protocol encoder/decoder and data processor
US5974122A (en) 1997-01-27 1999-10-26 Ameritech Corporation Method and telecommunication system for transmitting a facsimile message
US6178483B1 (en) * 1997-02-14 2001-01-23 Advanced Micro Devices, Inc. Method and apparatus for prefetching data read by PCI host
WO1998037676A1 (en) * 1997-02-21 1998-08-27 Telefonaktiebolaget Lm Ericsson Model for the layer 1 iso-osi protocol intended to handle a set of common hardware resources
US6154464A (en) * 1997-05-09 2000-11-28 Level One Communications, Inc. Physical layer device having a media independent interface for connecting to either media access control entitices or other physical layer devices
US6052738A (en) * 1997-06-30 2000-04-18 Sun Microsystems, Inc. Method and apparatus in a packet routing switch for controlling access at different data rates to a shared memory
US6118760A (en) * 1997-06-30 2000-09-12 Sun Microsystems, Inc. Management of entries in a network element forwarding memory
US6014380A (en) * 1997-06-30 2000-01-11 Sun Microsystems, Inc. Mechanism for packet field replacement in a multi-layer distributed network element
US6016310A (en) 1997-06-30 2000-01-18 Sun Microsystems, Inc. Trunking support in a high performance network device
US5938736A (en) * 1997-06-30 1999-08-17 Sun Microsystems, Inc. Search engine architecture for a high performance multi-layer switch element
US6081512A (en) 1997-06-30 2000-06-27 Sun Microsystems, Inc. Spanning tree support in a high performance network device
US6044418A (en) 1997-06-30 2000-03-28 Sun Microsystems, Inc. Method and apparatus for dynamically resizing queues utilizing programmable partition pointers
US6094435A (en) 1997-06-30 2000-07-25 Sun Microsystems, Inc. System and method for a quality of service in a multi-layer network element
US6044087A (en) * 1997-06-30 2000-03-28 Sun Microsystems, Inc. Interface for a highly integrated ethernet network element
US5920566A (en) * 1997-06-30 1999-07-06 Sun Microsystems, Inc. Routing in a multi-layer distributed network element
US6246680B1 (en) 1997-06-30 2001-06-12 Sun Microsystems, Inc. Highly integrated multi-layer switch element architecture
US6081522A (en) 1997-06-30 2000-06-27 Sun Microsystems, Inc. System and method for a multi-layer network element
US6128666A (en) * 1997-06-30 2000-10-03 Sun Microsystems, Inc. Distributed VLAN mechanism for packet field replacement in a multi-layered switched network element using a control field/signal for indicating modification of a packet with a database search engine
US6088356A (en) 1997-06-30 2000-07-11 Sun Microsystems, Inc. System and method for a multi-layer network element
US6119196A (en) 1997-06-30 2000-09-12 Sun Microsystems, Inc. System having multiple arbitrating levels for arbitrating access to a shared memory by network ports operating at different data rates
US6049528A (en) 1997-06-30 2000-04-11 Sun Microsystems, Inc. Trunking ethernet-compatible networks
US5991303A (en) 1997-07-28 1999-11-23 Conexant Systems, Inc. Multi-rate switching physical device for a mixed communication rate ethernet repeater
US5949818A (en) * 1997-08-27 1999-09-07 Winbond Electronics Corp. Expandable ethernet network repeater unit
GB9719316D0 (en) * 1997-09-12 1997-11-12 Power X Limited Priority selection means for data transmission apparatus
US6243411B1 (en) * 1997-10-08 2001-06-05 Winbond Electronics Corp. Infinitely expandable Ethernet network repeater unit
US6222852B1 (en) 1997-10-10 2001-04-24 Nortel Networks Limited Method and apparatus for transmitting dual speed ethernet information (10BASE-T and 100BASE-TX) across a physical layer device service interface
US6141352A (en) * 1997-10-10 2000-10-31 Nortel Networks Limited Method and apparatus for transmitting 10BASE-T signals across a 100BASE-X physical layer device service interface
US6055267A (en) * 1997-10-17 2000-04-25 Winbond Electronics Corp. Expandable ethernet network repeater unit
US6097738A (en) * 1997-11-10 2000-08-01 Cypress Semiconductor Corp. Multi-speed retainer
US6222854B1 (en) * 1998-03-19 2001-04-24 Hewlett-Packard Company Link monitor state machine
US6556589B2 (en) * 1998-04-17 2003-04-29 Advanced Micro Devices, Inc. Network transceiver for steering network data to selected paths based on determined link speeds
US6483849B1 (en) * 1998-04-17 2002-11-19 Advanced Micro Devices, Inc. Network transceiver having a LED interface operable in parallel and serial modes
US6618392B1 (en) * 1998-04-17 2003-09-09 Advanced Micro Devices, Inc. Network transceiver using signal detect input to control modes of operation
US6430695B1 (en) * 1998-04-17 2002-08-06 Advanced Micro Devices, Inc. Network transceiver having circuitry for referencing transmit data to a selected input clock
US6269104B1 (en) * 1998-04-21 2001-07-31 Hewlett- Packard Company Link control state machine for controlling a media access controller, a serial physical layer device and a media independent interface physical layer device
US5953345A (en) 1998-06-02 1999-09-14 Cisco Technology, Inc. Reduced pin-count 10Base-T MAC to transceiver interface
US6385208B1 (en) * 1998-06-02 2002-05-07 Cisco Technology, Inc. Serial media independent interface
US7031333B1 (en) * 1998-06-02 2006-04-18 Cisco Technology, Inc. Reduced pin count media independent interface
US6490281B1 (en) * 1998-06-04 2002-12-03 International Business Machines Corporation Apparatus including a scalable multiprotocol communications adapter using modular components and a method for transmitting data frames via scalable multiprotocol communication adapters
US6891849B1 (en) * 1998-06-12 2005-05-10 Phoenix Contact Gmbh & Co. Fieldbus components, communication system and process for the transmission of data over a high speed transmission medium
US6373848B1 (en) * 1998-07-28 2002-04-16 International Business Machines Corporation Architecture for a multi-port adapter with a single media access control (MAC)
US6408347B1 (en) 1998-12-10 2002-06-18 Cisco Technology, Inc. Integrated multi-function adapters using standard interfaces through single a access point
US6563818B1 (en) * 1999-05-20 2003-05-13 Advanced Micro Devices, Inc. Weighted round robin cell architecture
US7697507B2 (en) * 1999-05-27 2010-04-13 Infineon Technologies Ag Ethernet transport over a telephone line
AU7060300A (en) 1999-08-16 2001-03-13 Iready Corporation Internet jack
US6714558B1 (en) * 1999-08-31 2004-03-30 3Com Corporation System for implementing network protocols between devices on a printed circuit board
US6594329B1 (en) * 1999-11-01 2003-07-15 Intel Corporation Elastic buffer
US6980563B2 (en) * 2000-04-13 2005-12-27 International Business Machines Corporation Method and system for fast ethernet serial port multiplexing to reduce I/O pin count
US6920132B1 (en) 2000-05-30 2005-07-19 Marvell International Ltd. Reduced pin gigabit media independent interface
US7274705B2 (en) * 2000-10-03 2007-09-25 Broadcom Corporation Method and apparatus for reducing clock speed and power consumption
US7039717B2 (en) * 2000-11-10 2006-05-02 Nvidia Corporation Internet modem streaming socket method
US6934261B1 (en) * 2000-11-17 2005-08-23 Advanced Micro Devices, Inc. Method to select dynamically between MACs of network device depending on network topology
US7379475B2 (en) * 2002-01-25 2008-05-27 Nvidia Corporation Communications processor
US8218555B2 (en) * 2001-04-24 2012-07-10 Nvidia Corporation Gigabit ethernet adapter
US20030061341A1 (en) * 2001-09-26 2003-03-27 Infineon Technologies North America Corp. Media cross conversion interface
US7072349B2 (en) * 2001-10-02 2006-07-04 Stmicroelectronics, Inc. Ethernet device and method for extending ethernet FIFO buffer
JP2003216343A (ja) * 2002-01-22 2003-07-31 Mitsubishi Electric Corp マイクロコンピュータシステムおよびそのデータアクセス方法
US7535913B2 (en) * 2002-03-06 2009-05-19 Nvidia Corporation Gigabit ethernet adapter supporting the iSCSI and IPSEC protocols
KR20050010951A (ko) 2002-06-21 2005-01-28 위데피, 인코포레이티드 무선 근거리 네트워크 중계기
US8885688B2 (en) 2002-10-01 2014-11-11 Qualcomm Incorporated Control message management in physical layer repeater
WO2004062305A1 (en) * 2002-12-16 2004-07-22 Widefi, Inc. Improved wireless network repeater
CN100574119C (zh) 2002-10-11 2009-12-23 高通股份有限公司 操作无线局域网中转发器的方法
MXPA05003929A (es) * 2002-10-15 2005-06-17 Widefi Inc Repetidor de red de area local inalambrica con control automatico de ganancia para extender la cobertura de la red.
US8111645B2 (en) * 2002-11-15 2012-02-07 Qualcomm Incorporated Wireless local area network repeater with detection
US8078100B2 (en) 2002-10-15 2011-12-13 Qualcomm Incorporated Physical layer repeater with discrete time filter for all-digital detection and delay generation
US20060117367A1 (en) * 2002-10-22 2006-06-01 Lyle James D Integrated addressing scheme for use in a system having a tree structure
US7230935B2 (en) * 2002-10-24 2007-06-12 Widefi, Inc. Physical layer repeater with selective use of higher layer functions based on network operating conditions
US7219333B2 (en) * 2002-11-22 2007-05-15 Texas Instruments Incorporated Maintaining coherent synchronization between data streams on detection of overflow
US7676194B2 (en) 2003-08-22 2010-03-09 Rappaport Theodore S Broadband repeater with security for ultrawideband technologies
JP2007536762A (ja) * 2003-12-08 2007-12-13 シリコン イメージ,インコーポレイテッド ツリー構造を有するシステムにおいて用いる統合型アドレス指定方式
US8176545B1 (en) 2003-12-19 2012-05-08 Nvidia Corporation Integrated policy checking system and method
US8549170B2 (en) * 2003-12-19 2013-10-01 Nvidia Corporation Retransmission system and method for a transport offload engine
US8065439B1 (en) 2003-12-19 2011-11-22 Nvidia Corporation System and method for using metadata in the context of a transport offload engine
US7899913B2 (en) * 2003-12-19 2011-03-01 Nvidia Corporation Connection management system and method for a transport offload engine
US7624198B1 (en) 2003-12-19 2009-11-24 Nvidia Corporation Sequence tagging system and method for transport offload engine data lists
US7260631B1 (en) 2003-12-19 2007-08-21 Nvidia Corporation System and method for receiving iSCSI protocol data units
US7249306B2 (en) * 2004-02-20 2007-07-24 Nvidia Corporation System and method for generating 128-bit cyclic redundancy check values with 32-bit granularity
US7206872B2 (en) * 2004-02-20 2007-04-17 Nvidia Corporation System and method for insertion of markers into a data stream
US8027642B2 (en) 2004-04-06 2011-09-27 Qualcomm Incorporated Transmission canceller for wireless local area network
US7698413B1 (en) 2004-04-12 2010-04-13 Nvidia Corporation Method and apparatus for accessing and maintaining socket control information for high speed network connections
JP4960223B2 (ja) 2004-05-13 2012-06-27 クゥアルコム・インコーポレイテッド 検出およびメディア・アクセス制御を行う非周波数変換型リピータ
WO2005122428A2 (en) * 2004-06-03 2005-12-22 Widefi, Inc. Frequency translating repeater with low cost high performance local oscillator architecture
US7143218B1 (en) 2004-08-27 2006-11-28 Xilinx, Inc. Network media access controller embedded in a programmable logic device-address filter
US7484022B1 (en) 2004-08-27 2009-01-27 Xilinx, Inc. Network media access controller embedded in a programmable logic device—host interface
US7957379B2 (en) * 2004-10-19 2011-06-07 Nvidia Corporation System and method for processing RX packets in high speed network applications using an RX FIFO buffer
US8059727B2 (en) 2005-01-28 2011-11-15 Qualcomm Incorporated Physical layer repeater configuration for increasing MIMO performance
DE102005025582B4 (de) * 2005-06-01 2011-08-18 Phoenix Contact GmbH & Co. KG, 32825 Vorrichtung und Verfahren zur kombinierten Übertragung von Ein-/Ausgabedaten in Automatisierungs-Bussystemen
CN101385256A (zh) * 2006-01-26 2009-03-11 高通股份有限公司 基于网络操作条件选择性地使用高层功能的物理层中继器
US8204074B2 (en) 2006-06-07 2012-06-19 Broadcom Corporation Flexible MAC/PHY association
RU2444159C2 (ru) 2006-09-21 2012-02-27 Квэлкомм Инкорпорейтед Способ и устройство для подавления колебаний между повторителями
WO2008057290A1 (en) 2006-10-26 2008-05-15 Qualcomm Incorporated Repeater techniques for multiple input multiple output utilizing beam formers
TWI466519B (zh) * 2010-11-29 2014-12-21 Realtek Semiconductor Corp 網路裝置及網路連線方法
CN103152259B (zh) * 2013-02-20 2014-06-11 浪潮电子信息产业股份有限公司 一种中继器芯片的设计方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4825435A (en) * 1985-11-08 1989-04-25 Digital Equipment Corp. Multiport repeater
US5265123A (en) * 1990-02-15 1993-11-23 Advanced Micro Devices, Inc. Expandable repeater
US5557633A (en) * 1990-02-15 1996-09-17 Advanced Micro Devices, Inc. Integrated multi-port repeater having shared resources
DE69221338T2 (de) * 1991-01-18 1998-03-19 Nat Semiconductor Corp Steuervorrichtung für Wiederholerschnittstelle
US5541957A (en) * 1994-06-15 1996-07-30 National Semiconductor Corporation Apparatus for transmitting and/or receiving data at different data transfer rates especially in applications such as dual-rate ethernet local-area networks

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001168917A (ja) * 1999-10-01 2001-06-22 Stmicroelectronics Inc 付加的なポートを有する集積回路

Also Published As

Publication number Publication date
EP0861536A4 (en) 2002-10-16
DE69636547D1 (de) 2006-10-26
EP0861536A1 (en) 1998-09-02
DE69636547T2 (de) 2007-09-06
EP0861536B1 (en) 2006-09-13
WO1997004547A1 (en) 1997-02-06
JP3485932B2 (ja) 2004-01-13
US5754540A (en) 1998-05-19

Similar Documents

Publication Publication Date Title
JPH11509703A (ja) 多数の媒体独立インターフェイス及び混合媒体接続を有する拡張可能な集積回路マルチポート中継装置コントローラ
US5321819A (en) Interface for coupling a host device having a network interface to a computer network having a predetermined communications medium and a predetermined communications physical layer
US5305317A (en) Local area network adaptive circuit for multiple network types
US5649100A (en) Network backplane interface having a network management section for managing and configuring networks on the backplane based upon attributes established in a parameter table
KR100245903B1 (ko) 리피터 인터페이스 제어장치
EP1443723B1 (en) Method of communication for a media independent interface for a highly integrated ethernet network element
US5483535A (en) Communications network interface, and adapter and method therefor
US5299193A (en) Signal interface for coupling a network front end circuit to a network adapter circuit
US6169729B1 (en) 200 Mbps PHY/MAC apparatus and method
US6701406B1 (en) PCI and MII compatible home phoneline networking alliance (HPNA) interface device
JPH05506553A (ja) 多チャネルバックプレーンバスシステムアーキテクチャ
US20040165534A1 (en) Operations, administration and maintenance (OAM) systems and methods for packet switched data networks
US7701861B1 (en) Physical layer and physical layer diagnostic system with reversed loopback test
US7328270B1 (en) Communication protocol processor having multiple microprocessor cores connected in series and dynamically reprogrammed during operation via instructions transmitted along the same data paths used to convey communication data
JPS59500160A (ja) 局部調停機能を有する改良された多点デ−タ通信システム
JP4072583B2 (ja) 共有媒体アクセス制御回路を有する統合マルチポートスイッチ
US5459714A (en) Enhanced port activity monitor for an integrated multiport repeater
US5754549A (en) Inexpensive two-way communications switch
US6229817B1 (en) System and method for programming late collision slot time
EP0925669A1 (en) Optimized mii for 802.3u (100 base-t) fast ethernet phys
US6507591B1 (en) Handshaking between repeater and physical layer device in a variable rate network transceiver
EP0963080B1 (en) Network transceiver having media independent interface
US20020159400A1 (en) Two-wire ethernet system for digital subscriber line communications
US6115391A (en) Method and apparatus for integrating multiple repeaters into a single collision domain
JP3646792B2 (ja) 通信装置

Legal Events

Date Code Title Description
R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081024

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091024

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091024

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101024

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101024

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111024

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121024

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121024

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131024

Year of fee payment: 10

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

EXPY Cancellation because of completion of term