JPH113946A - Semiconductor device and manufacture thereof - Google Patents

Semiconductor device and manufacture thereof

Info

Publication number
JPH113946A
JPH113946A JP9259692A JP25969297A JPH113946A JP H113946 A JPH113946 A JP H113946A JP 9259692 A JP9259692 A JP 9259692A JP 25969297 A JP25969297 A JP 25969297A JP H113946 A JPH113946 A JP H113946A
Authority
JP
Japan
Prior art keywords
layer
forming
region
lightly doped
type
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP9259692A
Other languages
Japanese (ja)
Inventor
Takaomi Masuda
崇臣 増田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Citizen Watch Co Ltd
Original Assignee
Citizen Watch Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Citizen Watch Co Ltd filed Critical Citizen Watch Co Ltd
Priority to JP9259692A priority Critical patent/JPH113946A/en
Publication of JPH113946A publication Critical patent/JPH113946A/en
Pending legal-status Critical Current

Links

Abstract

PROBLEM TO BE SOLVED: To reduce the number of processes for manufacturing a semiconductor device and the number of photomasks for manufacturing the device, by a method wherein an ion-implanted layer constituting a lightly doped layer provided in a drain diffused layer and an ion-implanted layer constituting a field stopper layer in an element isolation region are made equal to each other. SOLUTION: A lightly doped layer 15 is provided in the end part, which opposes to a gate electrode 5, of a source diffused layer 7 and a field relaxation oxide film 41 is provided on the upper part of the layer 15. A drain diffused layer 11 is provided in the other end, on which a field oxide film 39 is aligned with the gate electrode 5, of the film 41. In an element isolation region, the film 39 is provided on a semiconductor substrate 1, and a field stopper layer 19 is provided under the lower part of the film 39. An ion-implanted layer constituting the layer 15 provided under the lower part of the film 41 is provided as the layer 19 in the element isolation region. The impurity concentrations in the surfaces of these of the ion-implanted layer constituting the layer 15 and an ion-implanted layer constituting the layer 19 are 1×17<17> cm<-3> , for example, and the impurity concentration in the surface of a well is 1×10<16> cm<-3> , for example.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は異なる電源電圧で駆
動する高耐圧トランジスタと低耐圧トランジスタとを同
一半導体基板に形成する半導体装置およびその製造方法
に関する。
The present invention relates to a semiconductor device in which a high breakdown voltage transistor and a low breakdown voltage transistor driven by different power supply voltages are formed on the same semiconductor substrate, and a method of manufacturing the same.

【0002】[0002]

【従来の技術】異なる電源電圧で駆動する高耐圧トラン
ジスタと低耐圧トランジスタとを同一半導体基板に形成
する半導体装置の従来技術の構造を、図2の断面図を用
いて説明する。
2. Description of the Related Art A prior art structure of a semiconductor device in which a high breakdown voltage transistor and a low breakdown voltage transistor driven by different power supply voltages are formed on the same semiconductor substrate will be described with reference to a sectional view of FIG.

【0003】図2は異なる電源電圧で駆動する高耐圧ト
ランジスタと低耐圧トランジスタとを同一半導体基板に
形成する半導体装置の従来技術における構造を示すもの
である。また図2はNチャネル型とPチャネル型のトラ
ンジスタを有する相補型トランジスタである。半導体基
板1にP型ウェル21とN型ウェル23を設ける。P型
ウェル21を設けた領域は、Nチャネル型の高耐圧トラ
ンジスタ27および低耐圧トランジスタ29を有する。
N型ウェル23を設けた領域は、Pチャネル型の高耐圧
トランジスタ27および低耐圧トランジスタ29を有す
る。
FIG. 2 shows a conventional structure of a semiconductor device in which a high breakdown voltage transistor and a low breakdown voltage transistor driven by different power supply voltages are formed on the same semiconductor substrate. FIG. 2 shows a complementary transistor including N-channel and P-channel transistors. A P-type well and an N-type well are provided in a semiconductor substrate. The region where the P-type well 21 is provided has an N-channel type high breakdown voltage transistor 27 and a low breakdown voltage transistor 29.
The region where the N-type well 23 is provided has a P-channel type high breakdown voltage transistor 27 and a low breakdown voltage transistor 29.

【0004】低耐圧トランジスタ29の構造を以下に簡
単に説明する。半導体基板1の上部にゲート絶縁膜3を
設け、ゲート絶縁膜3の上部にゲート電極5を設ける。
ゲート電極5の端部にソース拡散層7を設け、ソース拡
散層7とソース電極9は電気的に接続されている。さら
に、ゲート電極5のソース拡散層7と対向する端部にド
レイン拡散層11を設け、ドレイン拡散層11とドレイ
ン電極13は電気的に接続されている。
[0004] The structure of the low breakdown voltage transistor 29 will be briefly described below. The gate insulating film 3 is provided on the semiconductor substrate 1, and the gate electrode 5 is provided on the gate insulating film 3.
A source diffusion layer 7 is provided at an end of the gate electrode 5, and the source diffusion layer 7 and the source electrode 9 are electrically connected. Further, a drain diffusion layer 11 is provided at an end of the gate electrode 5 facing the source diffusion layer 7, and the drain diffusion layer 11 and the drain electrode 13 are electrically connected.

【0005】高耐圧トランジスタ27の構造を以下に簡
単に説明する。半導体基板1の上部にゲート絶縁膜3を
設け、ゲート絶縁膜3の上部にゲート電極5を設ける。
ゲート電極5の端部にソース拡散層7を設け、ソース拡
散層7とソース電極9は電気的に接続されている。さら
に、ゲート電極5のソース拡散層7と対向する端部にド
レイン拡散層11を設け、ドレイン拡散層11とドレイ
ン電極13は電気的に接続されている。さらにドレイン
拡散層11の不純物濃度より低不純物濃度の不純物拡散
層からなるライトドープ層15をドレイン拡散層11に
設け、ゲート電極5とライトドープ層15の間に電界緩
和酸化膜41を設ける。
The structure of the high voltage transistor 27 will be briefly described below. The gate insulating film 3 is provided on the semiconductor substrate 1, and the gate electrode 5 is provided on the gate insulating film 3.
A source diffusion layer 7 is provided at an end of the gate electrode 5, and the source diffusion layer 7 and the source electrode 9 are electrically connected. Further, a drain diffusion layer 11 is provided at an end of the gate electrode 5 facing the source diffusion layer 7, and the drain diffusion layer 11 and the drain electrode 13 are electrically connected. Further, a lightly doped layer 15 composed of an impurity diffusion layer having a lower impurity concentration than that of the drain diffusion layer 11 is provided on the drain diffusion layer 11, and an electric field relaxation oxide film 41 is provided between the gate electrode 5 and the lightly doped layer 15.

【0006】素子分離領域にはフィールド酸化膜39を
設け、フィールド酸化膜39の下部にはフィールドスト
ッパ層19を設ける。
A field oxide film 39 is provided in the element isolation region, and a field stopper layer 19 is provided below the field oxide film 39.

【0007】一般にMOSトランジスタの耐圧は主に高
濃度の不純物拡散層からなるドレイン拡散層と半導体基
板のPN接合に生じる空乏層の伸びで決まり、特に、ゲ
ート電極からの電界の影響が大きい半導体基板の表面近
傍において、空乏層はより伸びにくくなる。耐圧向上の
ためには、PN接合に生じる空乏層を伸びやすくしてや
ればよく、一般にPN接合における不純物濃度が低いほ
ど空乏層は伸びやすくなるので、ドレイン拡散層より低
濃度で同導電型の不純物拡散層をドレイン拡散層と半導
体基板の間に形成することがよく行われる。
In general, the breakdown voltage of a MOS transistor is determined mainly by the extension of a depletion layer formed at a PN junction between a drain diffusion layer composed of a high-concentration impurity diffusion layer and a semiconductor substrate. In particular, a semiconductor substrate greatly affected by an electric field from a gate electrode. In the vicinity of the surface, the depletion layer becomes more difficult to extend. In order to improve the breakdown voltage, the depletion layer formed at the PN junction may be easily extended. In general, the lower the impurity concentration at the PN junction, the more easily the depletion layer is extended. It is common practice to form a layer between the drain diffusion layer and the semiconductor substrate.

【0008】図2に示した高耐圧トランジスタでは、ド
レイン拡散層11を囲むように、ドレイン拡散層11よ
り低濃度で同導電型の不純物拡散層からなるライトドー
プ層15を設けることにより、PN接合における不純物
濃度が低下し、空乏層が伸びやすくなっている。
In the high breakdown voltage transistor shown in FIG. 2, a lightly doped layer 15 made of an impurity diffusion layer of the same conductivity type with a lower concentration than the drain diffusion layer 11 is provided so as to surround the drain diffusion layer 11, so that the PN junction is improved. , The impurity concentration is reduced, and the depletion layer is easily extended.

【0009】一方、配線の電圧により素子分離領域の半
導体基板表面が反転し、素子間にリーク電流が発生する
のを防ぐために、フィールドストッパ層19を設け、半
導体基板表面の不純物濃度を高くする必要がある。
On the other hand, in order to prevent the surface of the semiconductor substrate in the element isolation region from being inverted due to the voltage of the wiring and causing a leak current between the elements, a field stopper layer 19 must be provided to increase the impurity concentration on the surface of the semiconductor substrate. There is.

【0010】つぎに、図2に示した異なる電源電圧で駆
動する高耐圧トランジスタ27と低耐圧トランジスタ2
9とを同一半導体基板1に形成する半導体装置を製造す
る従来技術を、図面を用いて説明する。図3から図13
は、従来技術における半導体装置の製造方法を工程順に
示す断面図である。
Next, the high voltage transistor 27 and the low voltage transistor 2 driven by different power supply voltages shown in FIG.
A conventional technique for manufacturing a semiconductor device in which the semiconductor device 9 is formed on the same semiconductor substrate 1 will be described with reference to the drawings. 3 to 13
3A to 3C are cross-sectional views illustrating a method of manufacturing a semiconductor device in the related art in the order of steps.

【0011】はじめに、図3に示すように、半導体基板
1の表面に酸化雰囲気中で酸化処理を行い、膜厚0.5
μm程度の酸化シリコン膜17を形成する。つぎに、ホ
トレジスト(図示せず)を回転塗布法によって酸化シリ
コン膜17の上部全面に形成する。つぎに所定のホトマ
スクを用いて露光処理と、現像処理を行い、N型ウェル
を形成する領域が開口するようにホトレジストをパター
ニングする。引き続いて、ホトレジストをエッチングマ
スクとして使用して、ホトレジスト開口内の酸化シリコ
ン膜17を完全に除去する。その後、ホトレジストを除
去する。
First, as shown in FIG. 3, the surface of the semiconductor substrate 1 is oxidized in an oxidizing atmosphere to form a film having a thickness of 0.5.
A silicon oxide film 17 of about μm is formed. Next, a photoresist (not shown) is formed on the entire upper surface of the silicon oxide film 17 by a spin coating method. Next, an exposure process and a development process are performed using a predetermined photomask, and the photoresist is patterned so that a region for forming an N-type well is opened. Subsequently, using the photoresist as an etching mask, the silicon oxide film 17 in the photoresist opening is completely removed. After that, the photoresist is removed.

【0012】つぎに、図4に示すように、酸化シリコン
膜17をイオン注入阻止膜として用いて、N型不純物3
1をイオン注入する。その後、酸化シリコン膜17を完
全に除去する。
Next, as shown in FIG. 4, the silicon oxide film 17 is used as an ion
1 is ion-implanted. After that, the silicon oxide film 17 is completely removed.

【0013】つぎに、図5に示すように、ホトレジスト
25を回転塗布法によって半導体基板1の上部全面に形
成する。つぎに所定のホトマスクを用いて露光処理と、
現像処理を行い、P型ウェルを形成する領域が開口する
ようにホトレジスト25をパターニングする。引き続
き、ホトレジスト25をイオン注入阻止膜として使用し
て、P型不純物35をイオン注入する。その後、ホトレ
ジスト25を除去する。
Next, as shown in FIG. 5, a photoresist 25 is formed on the entire upper surface of the semiconductor substrate 1 by a spin coating method. Next, an exposure process using a predetermined photomask,
A development process is performed, and the photoresist 25 is patterned so that a region for forming a P-type well is opened. Subsequently, ions of the P-type impurity 35 are implanted by using the photoresist 25 as an ion implantation blocking film. After that, the photoresist 25 is removed.

【0014】つぎに、図6に示すように、熱処理を行う
ことによりN型不純物31とP型不純物35を半導体基
板1中に深く拡散させ、N型ウェル23とP型ウェル2
1を形成する。
Next, as shown in FIG. 6, an N-type impurity 31 and a P-type impurity 35 are diffused deeply into the semiconductor substrate 1 by performing a heat treatment, so that an N-type well 23 and a P-type well 2 are formed.
Form one.

【0015】つぎに、図7に示すように、ホトレジスト
25を回転塗布法によって半導体基板1の上部全面に形
成する。つぎに所定のホトマスクを用いて露光処理と、
現像処理を行い、N型のライトドープ層を形成する領域
が開口するようにホトレジスト25をパターニングす
る。
Next, as shown in FIG. 7, a photoresist 25 is formed on the entire upper surface of the semiconductor substrate 1 by a spin coating method. Next, an exposure process using a predetermined photomask,
A developing process is performed, and the photoresist 25 is patterned so that a region for forming the N-type lightly doped layer is opened.

【0016】引き続き、ホトレジスト25をイオン注入
阻止膜として使用して、N型不純物31をイオン注入す
る。その後、ホトレジスト25を除去する。
Subsequently, the N-type impurity 31 is ion-implanted using the photoresist 25 as an ion-implantation preventing film. After that, the photoresist 25 is removed.

【0017】つぎに、図8に示すように、ホトレジスト
25を回転塗布法によって半導体基板1の上部全面に形
成する。つぎに所定のホトマスクを用いて露光処理と、
現像処理を行い、P型のライトドープ層を形成する領域
が開口するようにホトレジスト25をパターニングす
る。
Next, as shown in FIG. 8, a photoresist 25 is formed on the entire upper surface of the semiconductor substrate 1 by a spin coating method. Next, an exposure process using a predetermined photomask,
A development process is performed, and the photoresist 25 is patterned so that a region where a P-type lightly doped layer is formed is opened.

【0018】引き続き、ホトレジスト25をイオン注入
阻止膜として用いて、P型不純物35をイオン注入す
る。その後、ホトレジスト25を除去する。
Subsequently, P-type impurities 35 are ion-implanted using the photoresist 25 as an ion-implantation preventing film. After that, the photoresist 25 is removed.

【0019】つぎに、図9に示すように、窒素雰囲気中
での熱処理を加えることによって、N型不純物31とP
型不純物35を拡散させ、N型およびP型のライトドー
プ拡散層15を形成する。引き続き、窒化シリコン膜3
7を半導体基板1の上部全面に被膜形成する。さらに、
ホトレジスト25を回転塗布法によって、窒化シリコン
膜37の上部全面に形成する。
Next, as shown in FIG. 9, heat treatment in a nitrogen atmosphere is performed to
The n-type and P-type lightly doped diffusion layers 15 are formed by diffusing the type impurities 35. Subsequently, the silicon nitride film 3
7 is formed on the entire upper surface of the semiconductor substrate 1. further,
A photoresist 25 is formed on the entire upper surface of the silicon nitride film 37 by a spin coating method.

【0020】引き続き、所定のホトマスクを用いて露光
処理と、現像処理を行い、素子分離領域と、高耐圧トラ
ンジスタを形成する領域において、電界緩和酸化膜を形
成する領域が開口するようにホトレジスト25をパター
ニングする。さらに、パターニングしたホトレジスト2
5をエッチングマスクとして使用し、ホトレジスト開口
内の窒化シリコン膜37を完全に除去するまでエッチン
グする。その後、ホトレジストを除去する。
Subsequently, an exposure process and a development process are performed using a predetermined photomask, and a photoresist 25 is formed so that a region for forming an electric field relaxation oxide film is opened in an element isolation region and a region for forming a high breakdown voltage transistor. Perform patterning. Further, a patterned photoresist 2
5 is used as an etching mask until the silicon nitride film 37 in the photoresist opening is completely removed. After that, the photoresist is removed.

【0021】つぎに、図10に示すように、ホトレジス
ト25を回転塗布法によって、半導体基板1の上部全面
に形成する。その後、所定のホトマスクを用いて露光処
理と現像処理を行い、N型のフィールドストッパ層を形
成する領域が開口するようにホトレジストをパターニン
グする。
Next, as shown in FIG. 10, a photoresist 25 is formed on the entire upper surface of the semiconductor substrate 1 by a spin coating method. After that, an exposure process and a development process are performed using a predetermined photomask, and the photoresist is patterned so that a region for forming an N-type field stopper layer is opened.

【0022】引き続き、ホトレジスト25と窒化シリコ
ン膜37をイオン注入阻止膜として用いて、N型不純物
31をイオン注入する。その後、ホトレジスト25を除
去する。
Subsequently, the N-type impurity 31 is ion-implanted using the photoresist 25 and the silicon nitride film 37 as an ion-implantation preventing film. After that, the photoresist 25 is removed.

【0023】つぎに、図11に示すように、ホトレジス
ト25を回転塗布法によって、半導体基板1の上部全面
に形成する。その後、所定のホトマスクを使用して露光
処理と現像処理を行い、P型のフィールドストッパ層を
形成する領域が開口するようにホトレジストをパターニ
ングする。
Next, as shown in FIG. 11, a photoresist 25 is formed on the entire upper surface of the semiconductor substrate 1 by a spin coating method. After that, an exposure process and a development process are performed using a predetermined photomask, and the photoresist is patterned so that a region for forming a P-type field stopper layer is opened.

【0024】引き続き、ホトレジスト25と窒化シリコ
ン膜37をイオン注入阻止膜として用いて、P型不純物
35をイオン注入する。その後、ホトレジスト25を除
去する。
Subsequently, ions of the P-type impurity 35 are implanted using the photoresist 25 and the silicon nitride film 37 as an ion implantation blocking film. After that, the photoresist 25 is removed.

【0025】つぎに、図12に示すように、酸化処理を
行うことで、窒化シリコン膜37が存在しない領域を選
択的に酸化し、フィールド酸化膜39と電界緩和酸化膜
41を形成する。その後、窒化シリコン膜37を除去す
る。
Next, as shown in FIG. 12, by performing an oxidation process, a region where the silicon nitride film 37 is not present is selectively oxidized, and a field oxide film 39 and an electric field relaxation oxide film 41 are formed. After that, the silicon nitride film 37 is removed.

【0026】つぎに、酸化処理を行うことで、ゲート酸
化膜(図示せず)を形成する。その後、ゲート電極材料
であるポリシリコンを半導体基板1の上部全面に形成す
る。その後、ホトレジスト(図示せず)を回転塗布法に
より、ポリシリコンの上部全面に形成する。引き続き、
所定のホトマスクを用いて、露光処理と、現像処理を行
い、ホトレジストをゲート電極となる領域以外が開口す
るようにパターニングする。
Next, a gate oxide film (not shown) is formed by performing an oxidation process. Thereafter, polysilicon, which is a gate electrode material, is formed on the entire upper surface of the semiconductor substrate 1. Thereafter, a photoresist (not shown) is formed on the entire upper surface of the polysilicon by a spin coating method. Continued
Exposure processing and development processing are performed using a predetermined photomask, and the photoresist is patterned so that openings are formed in regions other than the region serving as the gate electrode.

【0027】つぎに、ホトレジストをエッチングマスク
として使用し、ホトレジスト開口内のポリシリコンを完
全に除去するまでエッチングし、ゲート電極(図示せ
ず)を形成する。その後、ホトレジストを除去する。
Next, using a photoresist as an etching mask, etching is performed until the polysilicon in the photoresist opening is completely removed, thereby forming a gate electrode (not shown). After that, the photoresist is removed.

【0028】つぎに、図13に示すように、ホトレジス
ト25を回転塗布法により、半導体基板1の上部全面に
形成する。引き続き、ドレイン拡散層とソース拡散層を
形成するために、所定のホトマスクを用いて、露光処理
と、現像処理を行い、ホトレジスト25を、Nチャネル
型の低耐圧トランジスタと高耐圧トランジスタとを形成
する領域が開口するようにパターニングする。
Next, as shown in FIG. 13, a photoresist 25 is formed on the entire upper surface of the semiconductor substrate 1 by a spin coating method. Subsequently, in order to form a drain diffusion layer and a source diffusion layer, an exposure process and a development process are performed using a predetermined photomask, and the photoresist 25 is formed into an N-channel type low breakdown voltage transistor and a high breakdown voltage transistor. Pattern so that the region is opened.

【0029】引き続き、ホトレジスト25をイオン注入
阻止膜として使用し、ゲート電極3とフィールド酸化膜
39と電界緩和酸化膜41とに整合するP型ウェル21
に、N型不純物をイオン注入する。その後、ホトレジス
ト25を除去する。
Subsequently, the photoresist 25 is used as an ion implantation blocking film, and the P-type well 21 which matches the gate electrode 3, the field oxide film 39 and the electric field relaxation oxide film 41 is used.
Then, an N-type impurity is ion-implanted. After that, the photoresist 25 is removed.

【0030】つぎに、ホトレジスト(図示せず)を回転
塗布法により、半導体基板1の上部全面に形成する。引
き続き、ドレイン拡散層とソース拡散層を形成するため
に、所定のホトマスクを用いて、露光処理と、現像処理
を行い、ホトレジストを、Pチャネルの低耐圧トランジ
スタと高耐圧トランジスタとを形成する領域が開口する
ようにパターニングする。
Next, a photoresist (not shown) is formed on the entire upper surface of the semiconductor substrate 1 by a spin coating method. Subsequently, in order to form a drain diffusion layer and a source diffusion layer, an exposure process and a development process are performed using a predetermined photomask, and a photoresist is formed in a region where a P-channel low breakdown voltage transistor and a high breakdown voltage transistor are to be formed. Pattern so as to open.

【0031】引き続き、ホトレジストをイオン注入阻止
膜として用い、ゲート電極3とフィールド酸化膜39と
電界緩和酸化膜41に整合するN型ウェル23に、P型
不純物をイオン注入する。その後、ホトレジストを除去
する。
Subsequently, a P-type impurity is ion-implanted into the N-type well 23 corresponding to the gate electrode 3, the field oxide film 39 and the electric field relaxation oxide film 41 by using a photoresist as an ion implantation preventing film. After that, the photoresist is removed.

【0032】つぎに、図2に示すように、絶縁膜43を
半導体基板1の上部全面に被膜形成する。その後、窒素
雰囲気中での熱処理を加えることで、ドレイン拡散層1
1とソース拡散層7にイオン注入した不純物を電気的に
活性化させる。この窒素雰囲気中の熱処理は、絶縁膜4
3の表面平坦化も兼ねる。
Next, as shown in FIG. 2, an insulating film 43 is formed on the entire upper surface of the semiconductor substrate 1. Thereafter, a heat treatment is performed in a nitrogen atmosphere, so that the drain diffusion layer 1 is formed.
1 and the impurity implanted into the source diffusion layer 7 are electrically activated. This heat treatment in a nitrogen atmosphere is performed by the insulating film 4.
3 also serves as the surface flattening.

【0033】つぎに、ホトレジスト(図示せず)を回転
塗布法により、半導体基板1の上部全面に形成する。引
き続き、所定のホトマスクを用いて、露光処理と、現像
処理を行い、ホトレジスト(図示せず)をコンタクトホ
ールが開口するようにパターニングする。
Next, a photoresist (not shown) is formed on the entire upper surface of the semiconductor substrate 1 by a spin coating method. Subsequently, an exposure process and a development process are performed using a predetermined photomask, and a photoresist (not shown) is patterned so that a contact hole is opened.

【0034】引き続き、ホトレジスト開口内の絶縁膜4
3を完全に除去するまでエッチングし、コンタクトホー
ルを形成する。その後、ホトレジストを除去する。続い
て、半導体基板1の上部全面にドレイン電極13とソー
ス電極9を形成するための金属電極材料を被膜形成す
る。
Subsequently, the insulating film 4 in the photoresist opening
Etching is performed until 3 is completely removed to form a contact hole. After that, the photoresist is removed. Subsequently, a film of a metal electrode material for forming the drain electrode 13 and the source electrode 9 is formed on the entire upper surface of the semiconductor substrate 1.

【0035】つぎに、ホトレジスト(図示せず)を回転
塗布法により、半導体基板1の上部全面に形成する。引
き続き、所定のホトマスクを用いて、露光処理と、現像
処理を行い、ホトレジスト(図示せず)をドレイン電極
13とソース電極9となる領域以外が開口するようにパ
ターニングする。
Next, a photoresist (not shown) is formed on the entire upper surface of the semiconductor substrate 1 by a spin coating method. Subsequently, an exposure process and a development process are performed using a predetermined photomask, and a photoresist (not shown) is patterned so as to open an area other than a region where the drain electrode 13 and the source electrode 9 are formed.

【0036】引き続き、ホトレジスト開口内の金属電極
材料を完全に除去するまでエッチングし、ドレイン電極
13とソース電極9を形成する。その後、ホトレジスト
を除去する。
Subsequently, the drain electrode 13 and the source electrode 9 are formed by etching until the metal electrode material in the photoresist opening is completely removed. After that, the photoresist is removed.

【0037】このようにして、図2に示すような従来の
技術における、異なる電源電圧で駆動する高耐圧トラン
ジスタ27と低耐圧トランジスタ29とが同一半導体基
板1に混在する半導体装置を形成することができる。
In this way, it is possible to form a semiconductor device in which the high breakdown voltage transistor 27 and the low breakdown voltage transistor 29 driven by different power supply voltages are mixed on the same semiconductor substrate 1 in the conventional technique as shown in FIG. it can.

【0038】[0038]

【発明が解決しようとする課題】高耐圧トランジスタ2
7の耐圧を確保するために、ライトドープ層15を設け
る必要がある。一方、素子分離領域の半導体基板表面が
反転しリーク電流が発生しないように、素子分離領域に
は、フィールドストッパ層19を設ける必要がある。ラ
イトドープ層15とフィールドストッパ層19は、さき
に説明したような別々の役割を持たせているため、それ
ぞれに最適な表面不純物濃度は異なり、素子製造工程に
おいて、別々のホトレジストのパターニングおよびイオ
ン注入工程で形成される。
SUMMARY OF THE INVENTION High breakdown voltage transistor 2
In order to secure the withstand voltage of 7, the lightly doped layer 15 needs to be provided. On the other hand, it is necessary to provide a field stopper layer 19 in the element isolation region so that the surface of the semiconductor substrate in the element isolation region is not inverted and a leak current does not occur. Since the lightly doped layer 15 and the field stopper layer 19 have different roles as described above, the optimum surface impurity concentrations are different from each other. In the device manufacturing process, different photoresist patterning and ion implantation are performed. It is formed in a process.

【0039】このために、高耐圧トランジスタと低耐圧
トランジスタとを同一半導体基板に形成する半導体装置
の製造工程は、低耐圧トランジスタのみ、または高耐圧
トランジスタのみを製造する場合に比らべて、工程数、
およびホトマスク数が増加するという問題点がある。
For this reason, the manufacturing process of the semiconductor device in which the high breakdown voltage transistor and the low breakdown voltage transistor are formed on the same semiconductor substrate is more complicated than the case where only the low breakdown voltage transistor or only the high breakdown voltage transistor is manufactured. number,
And the number of photomasks increases.

【0040】〔発明の目的〕本発明の目的は、上記課題
を解決して、異なる電源電圧で駆動する高耐圧トランジ
スタと低耐圧トランジスタを同一半導体基板に形成する
半導体装置およびその製造方法において、工程数、ホト
マスク数を低減させることが可能な半導体装置およびそ
の製造方法を提供することである。
[Object of the Invention] An object of the present invention is to solve the above-mentioned problems, and to provide a semiconductor device and a method for manufacturing the same in which a high breakdown voltage transistor and a low breakdown voltage transistor driven by different power supply voltages are formed on the same semiconductor substrate. An object of the present invention is to provide a semiconductor device capable of reducing the number and the number of photomasks and a method for manufacturing the same.

【0041】[0041]

【課題を解決するための手段】上記目的を達成するため
に、本発明の半導体装置およびその製造方法は、下記記
載の構造および製造方法を採用する。
In order to achieve the above object, a semiconductor device and a method of manufacturing the same according to the present invention employ the following structure and manufacturing method.

【0042】本発明の半導体装置は、異なる電源電圧に
よって駆動する高耐圧トランジスタと低耐圧トランジス
タとを同一半導体基板上に形成した半導体装置におい
て、高耐圧トランジスタは、半導体基板上に設けたゲー
ト絶縁膜と、ゲート絶縁膜の上部に設けたゲート電極
と、ゲート電極の端部に設けたソース拡散層と、ソース
拡散層に接続されたソース電極と、ゲート電極のソース
拡散層と対向する端部に設けるドレイン拡散層と、ドレ
イン拡散層に接続されたドレイン電極と、ドレイン拡散
層の不純物濃度より低不純物濃度の不純物拡散層からな
るドレイン拡散層に設けたライトドープ層と、ゲート電
極とライトドープ層の間に設ける電界緩和酸化膜とを備
え、低耐圧トランジスタは、半導体基板上に設けたゲー
ト絶縁膜と、このゲート絶縁膜の上部に設けたゲート電
極と、ゲート電極の一端に設けたソース拡散層と、ソー
ス拡散層に接続されたソース電極と、ゲート電極のソー
ス拡散層と対向する端部に設けるドレイン拡散層と、ド
レイン拡散層に接続されたドレイン電極とを備え、ライ
トドープ層と、素子分離領域におけるフィールドストッ
パ層とを構成するイオン注入層が同一であることを特徴
とする。
In the semiconductor device of the present invention, a high breakdown voltage transistor and a low breakdown voltage transistor driven by different power supply voltages are formed on the same semiconductor substrate, and the high breakdown voltage transistor is a gate insulating film provided on the semiconductor substrate. A gate electrode provided on the gate insulating film, a source diffusion layer provided at an end of the gate electrode, a source electrode connected to the source diffusion layer, and an end of the gate electrode facing the source diffusion layer. A drain diffusion layer provided; a drain electrode connected to the drain diffusion layer; a lightly doped layer provided in the drain diffusion layer comprising an impurity diffusion layer having an impurity concentration lower than that of the drain diffusion layer; a gate electrode and a lightly doped layer An electric field relaxation oxide film provided between the gate insulating film and the gate insulating film provided on the semiconductor substrate. A gate electrode provided above the insulating film; a source diffusion layer provided at one end of the gate electrode; a source electrode connected to the source diffusion layer; and a drain diffusion layer provided at an end of the gate electrode facing the source diffusion layer. And a drain electrode connected to the drain diffusion layer, wherein a lightly doped layer and a field stopper layer in an element isolation region are the same ion-implanted layer.

【0043】本発明の半導体装置は、異なる電源電圧に
よって駆動する高耐圧トランジスタと低耐圧トランジス
タとを同一半導体基板上に形成した半導体装置におい
て、高耐圧トランジスタは、半導体基板上に設けたゲー
ト絶縁膜と、ゲート絶縁膜の上部に設けたゲート電極
と、ゲート電極の端部に設けたソース拡散層と、ソース
拡散層に接続されたソース電極と、ゲート電極のソース
拡散層と対向する端部に設けるドレイン拡散層と、ドレ
イン拡散層に接続されたドレイン電極と、ドレイン拡散
層およびソース拡散層の不純物濃度より低不純物濃度の
不純物拡散層からなるドレイン拡散層およびソース拡散
層に設けたライトドープ層と、ゲート電極とライトドー
プ層の間に設ける電界緩和酸化膜とを備え、低耐圧トラ
ンジスタは、半導体基板上に設けたゲート絶縁膜と、こ
のゲート絶縁膜の上部に設けたゲート電極と、ゲート電
極の端部に設けたソース拡散層と、ソース拡散層に接続
されたソース電極と、ゲート電極のソース拡散層と対向
する端部に設けるドレイン拡散層と、ドレイン拡散層に
接続されたドレイン電極とを備え、ライトドープ層と、
素子分離領域におけるフィールドストッパ層とを構成す
るイオン注入層が同一であることを特徴とする。
In the semiconductor device of the present invention, a high breakdown voltage transistor and a low breakdown voltage transistor driven by different power supply voltages are formed on the same semiconductor substrate, and the high breakdown voltage transistor is a gate insulating film provided on the semiconductor substrate. A gate electrode provided on the gate insulating film, a source diffusion layer provided at an end of the gate electrode, a source electrode connected to the source diffusion layer, and an end of the gate electrode facing the source diffusion layer. A drain diffusion layer provided; a drain electrode connected to the drain diffusion layer; and a lightly doped layer provided on the drain diffusion layer and the source diffusion layer comprising an impurity diffusion layer having an impurity concentration lower than that of the drain diffusion layer and the source diffusion layer. And an electric field relaxation oxide film provided between the gate electrode and the lightly doped layer. A gate insulating film provided thereon, a gate electrode provided on the gate insulating film, a source diffusion layer provided at an end of the gate electrode, a source electrode connected to the source diffusion layer, and a source of the gate electrode. A drain diffusion layer provided at an end opposite to the diffusion layer, including a drain electrode connected to the drain diffusion layer, a lightly doped layer,
The ion implantation layer constituting the field stopper layer in the element isolation region is the same.

【0044】本発明の半導体装置の製造方法は、半導体
基板にP型の不純物原子を選択的にイオン注入してP型
ウェルを形成する工程と、N型の不純物原子を選択的に
イオン注入してN型ウェルを形成する工程と、Nチャネ
ル領域のライトドープ層とPチャネル領域のフィールド
ストッパ層を形成する領域が開口するようにホトレジス
トをパターニングし、ホトレジストをイオン注入阻止膜
としてライトドープ層およびフィールドストッパ層を形
成する領域にN型の不純物原子をイオン注入し、熱処理
を行うことにより、導電型がN型のライトドープ層とフ
ィールドストッパ層を同時に形成する工程と、Pチャネ
ル領域のライトドープ層とNチャネル領域のフィールド
ストッパ層を形成する領域が開口するようにホトレジス
トをパターニングし、ホトレジストをイオン注入阻止膜
としてライトドープ層およびフィールドストッパ層を形
成する領域にP型の不純物原子をイオン注入し、導電型
がP型のライトドープ層とフィールドストッパ層を同時
に形成する工程と、窒化シリコン膜を全面に形成し、ホ
トエッチング処理を行うことにより素子分離領域と高耐
圧トランジスタにおいてゲート電極のドレイン拡散層側
に設けるゲート絶縁膜より厚い酸化シリコン膜からなる
電界緩和酸化膜を形成する領域の窒化シリコン膜を開口
する工程と、酸化雰囲気中で酸化処理を行うことによっ
て窒化シリコン膜開口内の表面に酸化シリコン膜を形成
する工程と、窒化シリコン膜をエッチングして除去する
工程と、ゲート電極材料を全面に形成し、ホトエッチン
グ処理を行うことによりゲート電極をパターニングする
工程と、ライトドープ層と同導電型の不純物原子を選択
的にイオン注入し、高耐圧トランジスタおよび低耐圧ト
ランジスタのドレイン拡散層とソース拡散層を形成する
工程と、絶縁膜を全面に形成し、ホトエッチング処理を
行うことによりコンタクトホールを形成する工程と、ド
レイン電極およびソース電極材料を全面に形成しホトエ
ッチング処理を行うことによりドレイン電極とソース電
極をパターニングする工程と、を有することを特徴とす
る。
In the method of manufacturing a semiconductor device according to the present invention, a P-type impurity is selectively implanted into a semiconductor substrate to form a P-type well, and an N-type impurity is implanted selectively. Forming an N-type well by patterning a photoresist so that a region for forming a lightly doped layer in an N-channel region and a field stopper layer in a P-channel region are opened; and using the photoresist as an ion implantation preventing film, N-type impurity atoms are ion-implanted into a region where a field stopper layer is to be formed, and heat treatment is performed to simultaneously form a light-doped layer having an N-type conductivity and a field stopper layer; The photoresist so that the region and the region for forming the field stopper layer of the N channel region are opened. A step of ion-implanting P-type impurity atoms into a region where a light-doped layer and a field stopper layer are to be formed using a photoresist as an ion-implantation preventing film, and simultaneously forming a light-doped layer and a field stopper layer of P-type conductivity; By forming a silicon nitride film on the entire surface and performing photoetching, an electric field relaxation oxide film made of a silicon oxide film thicker than a gate insulating film provided on the drain diffusion layer side of the gate electrode in the element isolation region and the high breakdown voltage transistor is formed. A step of opening the silicon nitride film in the region, a step of forming a silicon oxide film on the surface in the silicon nitride film opening by performing an oxidation treatment in an oxidizing atmosphere, and a step of etching and removing the silicon nitride film; A gate electrode material is formed on the entire surface, and photo-etching is performed. Patterning, selectively ion-implanting impurity atoms of the same conductivity type as the lightly doped layer to form drain diffusion layers and source diffusion layers of high-voltage transistors and low-voltage transistors, and forming an insulating film over the entire surface And forming a contact hole by performing a photoetching process, and patterning the drain electrode and the source electrode by performing a photoetching process by forming a drain electrode and a source electrode material on the entire surface. Features.

【0045】本発明の半導体装置の製造方法は、半導体
基板にP型の不純物原子を選択的にイオン注入してP型
ウェルを形成する工程と、N型の不純物原子を選択的に
イオン注入してN型ウェルを形成する工程と、Nチャネ
ル領域のライトドープ層とPチャネル領域のフィールド
ストッパ層を形成する領域が開口するようにホトレジス
トをパターニングし、ホトレジストをイオン注入阻止膜
としてライトドープ層およびフィールドストッパ層を形
成する領域にN型の不純物原子をイオン注入し、熱処理
を行うことにより、導電型がN型のライトドープ層とフ
ィールドストッパ層を同時に形成する工程と、Pチャネ
ル領域のライトドープ層とNチャネル領域のフィールド
ストッパ層を形成する領域が開口するようにホトレジス
トをパターニングし、ホトレジストをイオン注入阻止膜
としてライトドープ層およびフィールドストッパ層を形
成する領域にP型の不純物原子をイオン注入し、導電型
がP型のライトドープ層とフィールドストッパ層を同時
に形成する工程と、窒化シリコン膜を全面に形成し、ホ
トエッチング処理を行うことにより素子分離領域と高耐
圧トランジスタにおいてゲート電極のドレイン拡散層側
とソース拡散層側に設けるゲート絶縁膜より厚い酸化シ
リコン膜からなる電界緩和酸化膜を形成する領域の窒化
シリコン膜を開口する工程と、酸化雰囲気中で酸化処理
を行うことによって窒化シリコン膜開口内の表面に酸化
シリコン膜を形成する工程と、窒化シリコン膜をエッチ
ングして除去する工程と、ゲート電極材料を全面に形成
し、ホトエッチング処理を行うことによりゲート電極を
パターニングする工程と、ライトドープ層と同導電型の
不純物原子を選択的にイオン注入し、高耐圧トランジス
タおよび低耐圧トランジスタのドレイン拡散層とソース
拡散層を形成する工程と、絶縁膜を全面に形成し、ホト
エッチング処理を行うことによりコンタクトホールを形
成する工程と、ドレイン電極およびソース電極材料を全
面に形成しホトエッチング処理を行うことによりドレイ
ン電極とソース電極をパターニングする工程と、を有す
ることを特徴とする。
According to the method of manufacturing a semiconductor device of the present invention, a P-type impurity is selectively implanted into a semiconductor substrate to form a P-type well, and an N-type impurity is implanted selectively. Forming an N-type well by patterning a photoresist so that a region for forming a lightly doped layer in an N-channel region and a field stopper layer in a P-channel region are opened; and using the photoresist as an ion implantation preventing film, N-type impurity atoms are ion-implanted into a region where a field stopper layer is to be formed, and heat treatment is performed to simultaneously form a light-doped layer having an N-type conductivity and a field stopper layer; The photoresist so that the region and the region for forming the field stopper layer of the N channel region are opened. A step of ion-implanting P-type impurity atoms into a region where a light-doped layer and a field stopper layer are to be formed using a photoresist as an ion-implantation preventing film, and simultaneously forming a light-doped layer and a field stopper layer of P-type conductivity; A silicon nitride film is formed on the entire surface and photoetching is performed to reduce the electric field composed of a silicon oxide film thicker than the gate insulating film provided on the drain diffusion layer side and the source diffusion layer side of the gate electrode in the element isolation region and the high breakdown voltage transistor. A step of opening the silicon nitride film in a region where the oxide film is to be formed, a step of forming a silicon oxide film on the surface inside the silicon nitride film opening by performing an oxidation treatment in an oxidizing atmosphere, and a step of etching the silicon nitride film. Removing and forming a gate electrode material over the entire surface and performing photoetching A step of patterning the gate electrode, a step of selectively ion-implanting impurity atoms of the same conductivity type as that of the lightly doped layer, and a step of forming a drain diffusion layer and a source diffusion layer of the high breakdown voltage transistor and the low breakdown voltage transistor; Forming a contact hole by performing a photo-etching process, and a process of patterning the drain electrode and the source electrode by performing a photo-etching process by forming a drain electrode and a source electrode material on the entire surface, It is characterized by having.

【0046】本発明の半導体装置の製造方法は、導電型
がN型の半導体基板にP型の不純物原子を選択的にイオ
ン注入してP型ウェルを形成する工程と、Nチャネル領
域のライトドープ層とPチャネル領域のフィールドスト
ッパ層を形成する領域が開口するようにホトレジストを
パターニングし、ホトレジストをイオン注入阻止膜とし
てライトドープ層およびフィールドストッパ層を形成す
る領域にN型の不純物原子をイオン注入し、熱処理を行
うことにより、導電型がN型のライトドープ層とフィー
ルドストッパ層を同時に形成する工程と、Pチャネル領
域のライトドープ層とNチャネル領域のフィールドスト
ッパ層を形成する領域が開口するようにホトレジストを
パターニングし、ホトレジストをイオン注入阻止膜とし
てライトドープ層およびフィールドストッパ層を形成す
る領域にP型の不純物原子をイオン注入し、導電型がP
型のライトドープ層とフィールドストッパ層を同時に形
成する工程と、窒化シリコン膜を全面に形成し、ホトエ
ッチング処理を行うことにより素子分離領域と高耐圧ト
ランジスタにおいてゲート電極のドレイン拡散層側に設
けるゲート絶縁膜より厚い酸化シリコン膜からなる電界
緩和酸化膜を形成する領域の窒化シリコン膜を開口する
工程と、酸化雰囲気中で酸化処理を行うことによって窒
化シリコン膜開口内の表面に酸化シリコン膜を形成する
工程と、窒化シリコン膜をエッチングして除去する工程
と、ゲート電極材料を全面に形成し、ホトエッチング処
理を行うことによりゲート電極をパターニングする工程
と、ライトドープ層と同導電型の不純物原子を選択的に
イオン注入し、高耐圧トランジスタおよび低耐圧トラン
ジスタのドレイン拡散層とソース拡散層を形成する工程
と、絶縁膜を全面に形成し、ホトエッチング処理を行う
ことによりコンタクトホールを形成する工程と、ドレイ
ン電極およびソース電極材料を全面に形成しホトエッチ
ング処理を行うことによりドレイン電極とソース電極を
パターニングする工程と、を有することを特徴とする。
According to the method of manufacturing a semiconductor device of the present invention, a P-type well is formed by selectively ion-implanting P-type impurity atoms into a N-type semiconductor substrate; The photoresist is patterned so that the layer and the region where the field stopper layer of the P channel region is formed are opened, and N-type impurity atoms are ion-implanted into the region where the lightly doped layer and the field stopper layer are formed using the photoresist as an ion implantation blocking film. Then, by performing a heat treatment, a step of simultaneously forming a lightly doped layer of N-type conductivity and a field stopper layer, and a region for forming a lightly doped layer of a P channel region and a field stopper layer of an N channel region are opened. Pattern the photoresist as described above, and use the photoresist as a light doping layer as an ion implantation blocking film. The P-type impurity atoms are ion-implanted into a region for forming a field stop layer and conductivity type is P
Forming a light-doped layer and a field stopper layer of a mold at the same time, and forming a silicon nitride film on the entire surface and performing photo-etching to provide an element isolation region and a gate provided on the drain diffusion layer side of a gate electrode in a high breakdown voltage transistor. Forming a silicon oxide film in a region where an electric field relaxation oxide film made of a silicon oxide film thicker than an insulating film is formed, and forming a silicon oxide film on a surface in the silicon nitride film opening by performing an oxidation process in an oxidizing atmosphere Performing a step of etching and removing the silicon nitride film; a step of forming a gate electrode material on the entire surface and patterning the gate electrode by performing a photoetching process; and a step of forming impurity atoms having the same conductivity type as the lightly doped layer. Is selectively implanted, and the drains of the high-voltage transistor and the low-voltage transistor are drained. Forming a diffusion layer and a source diffusion layer, forming an insulating film on the entire surface and performing a photoetching process to form a contact hole, and forming a drain electrode and a source electrode material on the entire surface and performing a photoetching process. Performing a patterning of the drain electrode and the source electrode by performing.

【0047】本発明の半導体装置の製造方法は、導電型
がN型の半導体基板にP型の不純物原子を選択的にイオ
ン注入してP型ウェルを形成する工程と、Nチャネル領
域のライトドープ層とPチャネル領域のフィールドスト
ッパ層を形成する領域が開口するようにホトレジストを
パターニングし、ホトレジストをイオン注入阻止膜とし
てライトドープ層およびフィールドストッパ層を形成す
る領域にN型の不純物原子をイオン注入し、熱処理を行
うことにより、導電型がN型のライトドープ層とフィー
ルドストッパ層を同時に形成する工程と、Pチャネル領
域のライトドープ層とNチャネル領域のフィールドスト
ッパ層を形成する領域が開口するようにホトレジストを
パターニングし、ホトレジストをイオン注入阻止膜とし
てライトドープ層およびフィールドストッパ層を形成す
る領域にP型の不純物原子をイオン注入し、導電型がP
型のライトドープ層とフィールドストッパ層を同時に形
成する工程と、窒化シリコン膜を全面に形成し、ホトエ
ッチング処理を行うことにより素子分離領域と高耐圧ト
ランジスタにおいてゲート電極のドレイン拡散層側とソ
ース拡散層側に設けるゲート絶縁膜より厚い酸化シリコ
ン膜からなる電界緩和酸化膜を形成する領域の窒化シリ
コン膜を開口する工程と、酸化雰囲気中で酸化処理を行
うことによって窒化シリコン膜開口内の表面に酸化シリ
コン膜を形成する工程と、窒化シリコン膜をエッチング
して除去する工程と、ゲート電極材料を全面に形成し、
ホトエッチング処理を行うことによりゲート電極をパタ
ーニングする工程と、ライトドープ層と同導電型の不純
物原子を選択的にイオン注入し、高耐圧トランジスタお
よび低耐圧トランジスタのドレイン拡散層とソース拡散
層を形成する工程と、絶縁膜を全面に形成し、ホトエッ
チング処理を行うことによりコンタクトホールを形成す
る工程と、ドレイン電極およびソース電極材料を全面に
形成しホトエッチング処理を行うことによりドレイン電
極とソース電極をパターニングする工程と、を有するこ
とを特徴とする。
According to the method of manufacturing a semiconductor device of the present invention, a P-type well is formed by selectively ion-implanting P-type impurity atoms into a N-type semiconductor substrate; The photoresist is patterned so that the layer and the region where the field stopper layer of the P channel region is formed are opened, and N-type impurity atoms are ion-implanted into the region where the lightly doped layer and the field stopper layer are formed using the photoresist as an ion implantation blocking film. Then, by performing a heat treatment, a step of simultaneously forming a lightly doped layer of N-type conductivity and a field stopper layer, and a region for forming a lightly doped layer of a P channel region and a field stopper layer of an N channel region are opened. Pattern the photoresist as described above, and use the photoresist as a light doping layer as an ion implantation blocking film. The P-type impurity atoms are ion-implanted into a region for forming a field stop layer and conductivity type is P
Forming a light-doped layer and a field stopper layer of the mold at the same time, forming a silicon nitride film on the entire surface, and performing photo-etching to separate the source electrode from the drain diffusion layer side of the gate electrode in the element isolation region and the high breakdown voltage transistor. A step of opening the silicon nitride film in a region where an electric field relaxation oxide film made of a silicon oxide film thicker than the gate insulating film provided on the layer side is formed, and performing an oxidation process in an oxidizing atmosphere to form a surface inside the silicon nitride film opening. Forming a silicon oxide film, etching and removing the silicon nitride film, and forming a gate electrode material on the entire surface;
A step of patterning the gate electrode by photoetching, and selectively ion-implanting impurity atoms of the same conductivity type as the lightly doped layer to form a drain diffusion layer and a source diffusion layer of the high-breakdown-voltage transistor and the low-breakdown-voltage transistor Forming a contact hole by forming an insulating film on the entire surface and performing a photoetching process; and forming a drain electrode and a source electrode by forming a drain electrode and a source electrode material on the entire surface and performing a photoetching process. And a step of patterning.

【0048】本発明の半導体装置の製造方法は、導電型
がP型の半導体基板にN型の不純物原子を選択的にイオ
ン注入してN型ウェルを形成する工程と、Nチャネル領
域のライトドープ層とPチャネル領域のフィールドスト
ッパ層を形成する領域が開口するようにホトレジストを
パターニングし、ホトレジストをイオン注入阻止膜とし
てライトドープ層およびフィールドストッパ層を形成す
る領域にN型の不純物原子をイオン注入し、熱処理を行
うことにより、導電型がN型のライトドープ層とフィー
ルドストッパ層を同時に形成する工程と、Pチャネル領
域のライトドープ層とNチャネル領域のフィールドスト
ッパ層を形成する領域が開口するようにホトレジストを
パターニングし、ホトレジストをイオン注入阻止膜とし
てライトドープ層およびフィールドストッパ層を形成す
る領域にP型の不純物原子をイオン注入し、導電型がP
型のライトドープ層とフィールドストッパ層を同時に形
成する工程と、窒化シリコン膜を全面に形成し、ホトエ
ッチング処理を行うことにより素子分離領域と高耐圧ト
ランジスタにおいてゲート電極のドレイン拡散層側に設
けるゲート絶縁膜より厚い酸化シリコン膜からなる電界
緩和酸化膜を形成する領域の窒化シリコン膜を開口する
工程と、酸化雰囲気中で酸化処理を行うことによって窒
化シリコン膜開口内の表面に酸化シリコン膜を形成する
工程と、窒化シリコン膜をエッチングして除去する工程
と、ゲート電極材料を全面に形成し、ホトエッチング処
理を行うことによりゲート電極をパターニングする工程
と、ライトドープ層と同導電型の不純物原子を選択的に
イオン注入し、高耐圧トランジスタおよび低耐圧トラン
ジスタのドレイン拡散層とソース拡散層を形成する工程
と、絶縁膜を全面に形成し、ホトエッチング処理を行う
ことによりコンタクトホールを形成する工程と、ドレイ
ン電極およびソース電極材料を全面に形成しホトエッチ
ング処理を行うことによりドレイン電極とソース電極を
パターニングする工程と、を有することを特徴とする。
The method of manufacturing a semiconductor device according to the present invention includes the steps of selectively ion-implanting N-type impurity atoms into a P-type semiconductor substrate to form an N-type well; The photoresist is patterned so that the layer and the region where the field stopper layer of the P channel region is formed are opened, and N-type impurity atoms are ion-implanted into the region where the lightly doped layer and the field stopper layer are formed using the photoresist as an ion implantation blocking film. Then, by performing a heat treatment, a step of simultaneously forming a lightly doped layer of N-type conductivity and a field stopper layer, and a region for forming a lightly doped layer of a P channel region and a field stopper layer of an N channel region are opened. Pattern the photoresist as described above, and use the photoresist as a light doping layer as an ion implantation blocking film. The P-type impurity atoms are ion-implanted into a region for forming a field stop layer and conductivity type is P
Forming a light-doped layer and a field stopper layer of a mold at the same time, and forming a silicon nitride film on the entire surface and performing photo-etching to provide an element isolation region and a gate provided on the drain diffusion layer side of a gate electrode in a high breakdown voltage transistor. Forming a silicon oxide film in a region where an electric field relaxation oxide film made of a silicon oxide film thicker than an insulating film is formed, and forming a silicon oxide film on a surface in the silicon nitride film opening by performing an oxidation process in an oxidizing atmosphere Performing a step of etching and removing the silicon nitride film; a step of forming a gate electrode material on the entire surface and patterning the gate electrode by performing a photoetching process; and a step of forming impurity atoms having the same conductivity type as the lightly doped layer. Is selectively implanted, and the drains of the high-voltage transistor and the low-voltage transistor are drained. Forming a diffusion layer and a source diffusion layer, forming an insulating film on the entire surface and performing a photoetching process to form a contact hole, and forming a drain electrode and a source electrode material on the entire surface and performing a photoetching process. Performing a patterning of the drain electrode and the source electrode by performing.

【0049】本発明の半導体装置の製造方法は、導電型
がP型の半導体基板にN型の不純物原子を選択的にイオ
ン注入してN型ウェルを形成する工程と、Nチャネル領
域のライトドープ層とPチャネル領域のフィールドスト
ッパ層を形成する領域が開口するようにホトレジストを
パターニングし、ホトレジストをイオン注入阻止膜とし
てライトドープ層およびフィールドストッパ層を形成す
る領域にN型の不純物原子をイオン注入し、熱処理を行
うことにより、導電型がN型のライトドープ層とフィー
ルドストッパ層を同時に形成する工程と、Pチャネル領
域のライトドープ層とNチャネル領域のフィールドスト
ッパ層を形成する領域が開口するようにホトレジストを
パターニングし、ホトレジストをイオン注入阻止膜とし
てライトドープ層およびフィールドストッパ層を形成す
る領域にP型の不純物原子をイオン注入し、導電型がP
型のライトドープ層とフィールドストッパ層を同時に形
成する工程と、窒化シリコン膜を全面に形成し、ホトエ
ッチング処理を行うことにより素子分離領域と高耐圧ト
ランジスタにおいてゲート電極のドレイン拡散層側とソ
ース拡散層側に設けるゲート絶縁膜より厚い酸化シリコ
ン膜からなる電界緩和酸化膜を形成する領域の窒化シリ
コン膜を開口する工程と、酸化雰囲気中で酸化処理を行
うことによって窒化シリコン膜開口内の表面に酸化シリ
コン膜を形成する工程と、窒化シリコン膜をエッチング
して除去する工程と、ゲート電極材料を全面に形成し、
ホトエッチング処理を行うことによりゲート電極をパタ
ーニングする工程と、ライトドープ層と同導電型の不純
物原子を選択的にイオン注入し、高耐圧トランジスタお
よび低耐圧トランジスタのドレイン拡散層とソース拡散
層を形成する工程と、絶縁膜を全面に形成し、ホトエッ
チング処理を行うことによりコンタクトホールを形成す
る工程と、ドレイン電極およびソース電極材料を全面に
形成しホトエッチング処理を行うことによりドレイン電
極とソース電極をパターニングする工程と、を有するこ
とを特徴とする。
The method of manufacturing a semiconductor device according to the present invention comprises the steps of selectively implanting N-type impurity atoms into a P-type semiconductor substrate to form an N-type well; The photoresist is patterned so that the layer and the region where the field stopper layer of the P channel region is formed are opened, and N-type impurity atoms are ion-implanted into the region where the lightly doped layer and the field stopper layer are formed using the photoresist as an ion implantation blocking film. Then, by performing a heat treatment, a step of simultaneously forming a lightly doped layer of N-type conductivity and a field stopper layer, and a region for forming a lightly doped layer of a P channel region and a field stopper layer of an N channel region are opened. Pattern the photoresist as described above, and use the photoresist as a light doping layer as an ion implantation blocking film. The P-type impurity atoms are ion-implanted into a region for forming a field stop layer and conductivity type is P
Forming a light-doped layer and a field stopper layer of the mold at the same time, forming a silicon nitride film on the entire surface, and performing photo-etching to separate the source electrode from the drain diffusion layer side of the gate electrode in the element isolation region and the high breakdown voltage transistor. A step of opening the silicon nitride film in a region where an electric field relaxation oxide film made of a silicon oxide film thicker than the gate insulating film provided on the layer side is formed, and performing an oxidation process in an oxidizing atmosphere to form a surface inside the silicon nitride film opening. Forming a silicon oxide film, etching and removing the silicon nitride film, and forming a gate electrode material on the entire surface;
A step of patterning the gate electrode by photoetching, and selectively ion-implanting impurity atoms of the same conductivity type as the lightly doped layer to form a drain diffusion layer and a source diffusion layer of the high-breakdown-voltage transistor and the low-breakdown-voltage transistor Forming a contact hole by forming an insulating film on the entire surface and performing a photoetching process; and forming a drain electrode and a source electrode by forming a drain electrode and a source electrode material on the entire surface and performing a photoetching process. And a step of patterning.

【0050】本発明の半導体装置の製造方法は、半導体
基板にP型の不純物原子を選択的にイオン注入してP型
ウェルを形成する工程と、N型の不純物原子を選択的に
イオン注入してN型ウェルを形成する工程と、Nチャネ
ル領域のライトドープ層とPチャネル領域のフィールド
ストッパ層を形成する領域が開口するようにホトレジス
トをパターニングし、ホトレジストをイオン注入阻止膜
としてライトドープ層およびフィールドストッパ層を形
成する領域にN型の不純物原子をイオン注入し、導電型
がN型のライトドープ層とフィールドストッパ層を同時
に形成する工程と、Pチャネル領域のライトドープ層と
Nチャネル領域のフィールドストッパ層を形成する領域
が開口するようにホトレジストをパターニングし、ホト
レジストをイオン注入阻止膜としてライトドープ層およ
びフィールドストッパ層を形成する領域にP型の不純物
原子をイオン注入し、導電型がP型のライトドープ層と
フィールドストッパ層を同時に形成する工程と、窒化シ
リコン膜を全面に形成し、ホトエッチング処理を行うこ
とにより素子分離領域と高耐圧トランジスタにおいてゲ
ート電極のドレイン拡散層側に設けるゲート絶縁膜より
厚い酸化シリコン膜からなる電界緩和酸化膜を形成する
領域の窒化シリコン膜を開口する工程と、酸化雰囲気中
で酸化処理を行うことによって窒化シリコン膜開口内の
表面に酸化シリコン膜を形成する工程と、窒化シリコン
膜をエッチングして除去する工程と、ゲート電極材料を
全面に形成し、ホトエッチング処理を行うことによりゲ
ート電極をパターニングする工程と、ライトドープ層と
同導電型の不純物原子を選択的にイオン注入し、高耐圧
トランジスタおよび低耐圧トランジスタのドレイン拡散
層とソース拡散層を形成する工程と、絶縁膜を全面に形
成し、ホトエッチング処理を行うことによりコンタクト
ホールを形成する工程と、ドレイン電極およびソース電
極材料を全面に形成しホトエッチング処理を行うことに
よりドレイン電極とソース電極をパターニングする工程
と、を有することを特徴とする。
According to the method of manufacturing a semiconductor device of the present invention, a P-type impurity is selectively implanted into a semiconductor substrate to form a P-type well, and an N-type impurity is implanted selectively. Forming an N-type well by patterning a photoresist so that a region for forming a lightly doped layer in an N-channel region and a field stopper layer in a P-channel region are opened; and using the photoresist as an ion implantation preventing film, A step of ion-implanting N-type impurity atoms into a region where a field stopper layer is to be formed, and simultaneously forming a lightly doped layer of N-type conductivity and a field stopper layer; Pattern the photoresist so that the area where the field stopper layer is formed is opened, and ionize the photoresist A step of ion-implanting P-type impurity atoms into a region where a light-doped layer and a field stopper layer are formed as a blocking layer and simultaneously forming a P-type light-doped layer and a field stopper layer with a conductivity type; Silicon nitride in a region where an electric field relaxation oxide film made of a silicon oxide film thicker than a gate insulating film provided on a drain diffusion layer side of a gate electrode in a device isolation region and a high breakdown voltage transistor is formed by performing photo-etching processing over the entire surface. A step of opening the film, a step of forming a silicon oxide film on the surface inside the silicon nitride film opening by performing an oxidation treatment in an oxidizing atmosphere, a step of etching and removing the silicon nitride film, Patterning the gate electrode by forming it on the entire surface and performing photoetching; A step of selectively ion-implanting impurity atoms of the same conductivity type as the lightly doped layer to form a drain diffusion layer and a source diffusion layer of a high-voltage transistor and a low-voltage transistor; To form a contact hole, and a step of patterning the drain electrode and the source electrode by forming a material of the drain electrode and the source electrode on the entire surface and performing a photo-etching process.

【0051】本発明の半導体装置の製造方法は、半導体
基板にP型の不純物原子を選択的にイオン注入してP型
ウェルを形成する工程と、N型の不純物原子を選択的に
イオン注入してN型ウェルを形成する工程と、Nチャネ
ル領域のライトドープ層とPチャネル領域のフィールド
ストッパ層を形成する領域が開口するようにホトレジス
トをパターニングし、ホトレジストをイオン注入阻止膜
としてライトドープ層およびフィールドストッパ層を形
成する領域にN型の不純物原子をイオン注入し、導電型
がN型のライトドープ層とフィールドストッパ層を同時
に形成する工程と、Pチャネル領域のライトドープ層と
Nチャネル領域のフィールドストッパ層を形成する領域
が開口するようにホトレジストをパターニングし、ホト
レジストをイオン注入阻止膜としてライトドープ層およ
びフィールドストッパ層を形成する領域にP型の不純物
原子をイオン注入し、導電型がP型のライトドープ層と
フィールドストッパ層を同時に形成する工程と、窒化シ
リコン膜を全面に形成し、ホトエッチング処理を行うこ
とにより素子分離領域と高耐圧トランジスタにおいてゲ
ート電極のドレイン拡散層側とソース拡散層側に設ける
ゲート絶縁膜より厚い酸化シリコン膜からなる電界緩和
酸化膜を形成する領域の窒化シリコン膜を開口する工程
と、酸化雰囲気中で酸化処理を行うことによって窒化シ
リコン膜開口内の表面に酸化シリコン膜を形成する工程
と、窒化シリコン膜をエッチングして除去する工程と、
ゲート電極材料を全面に形成し、ホトエッチング処理を
行うことによりゲート電極をパターニングする工程と、
ライトドープ層と同導電型の不純物原子を選択的にイオ
ン注入し、高耐圧トランジスタおよび低耐圧トランジス
タのドレイン拡散層とソース拡散層を形成する工程と、
絶縁膜を全面に形成し、ホトエッチング処理を行うこと
によりコンタクトホールを形成する工程と、ドレイン電
極およびソース電極材料を全面に形成しホトエッチング
処理を行うことによりドレイン電極とソース電極をパタ
ーニングする工程と、を有することを特徴とする。
According to the method of manufacturing a semiconductor device of the present invention, a P-type well is formed by selectively implanting P-type impurity atoms into a semiconductor substrate, and an N-type impurity atom is selectively implanted into a semiconductor substrate. Forming an N-type well by patterning a photoresist so that a region for forming a lightly doped layer in an N-channel region and a field stopper layer in a P-channel region are opened; and using the photoresist as an ion implantation preventing film, A step of ion-implanting N-type impurity atoms into a region where a field stopper layer is to be formed, and simultaneously forming a lightly doped layer of N-type conductivity and a field stopper layer; Pattern the photoresist so that the area where the field stopper layer is formed is opened, and ionize the photoresist A step of ion-implanting P-type impurity atoms into a region where a light-doped layer and a field stopper layer are formed as a blocking layer and simultaneously forming a P-type light-doped layer and a field stopper layer with a conductivity type; Formed over the entire surface and photoetched to form an electric field relaxation oxide film consisting of a silicon oxide film thicker than the gate insulating film provided on the drain diffusion layer side and the source diffusion layer side of the gate electrode in the element isolation region and high breakdown voltage transistor Forming a silicon oxide film on the surface in the silicon nitride film opening by performing an oxidizing process in an oxidizing atmosphere, and removing the silicon nitride film by etching. ,
Forming a gate electrode material on the entire surface and patterning the gate electrode by performing a photoetching process;
Selectively ion-implanting impurity atoms of the same conductivity type as the lightly doped layer to form a drain diffusion layer and a source diffusion layer of the high breakdown voltage transistor and the low breakdown voltage transistor;
A step of forming a contact hole by forming an insulating film on the entire surface and performing photoetching processing; and a step of forming a drain electrode and a source electrode material on the entire surface and patterning the drain electrode and source electrode by performing photoetching processing And the following.

【0052】本発明の半導体装置の製造方法は、導電型
がN型の半導体基板にP型の不純物原子を選択的にイオ
ン注入してP型ウェルを形成する工程と、Nチャネル領
域のライトドープ層とPチャネル領域のフィールドスト
ッパ層を形成する領域が開口するようにホトレジストを
パターニングし、ホトレジストをイオン注入阻止膜とし
てライトドープ層およびフィールドストッパ層を形成す
る領域にN型の不純物原子をイオン注入し、導電型がN
型のライトドープ層とフィールドストッパ層を同時に形
成する工程と、Pチャネル領域のライトドープ層とNチ
ャネル領域のフィールドストッパ層を形成する領域が開
口するようにホトレジストをパターニングし、ホトレジ
ストをイオン注入阻止膜としてライトドープ層およびフ
ィールドストッパ層を形成する領域にP型の不純物原子
をイオン注入し、導電型がP型のライトドープ層とフィ
ールドストッパ層を同時に形成する工程と、窒化シリコ
ン膜を全面に形成し、ホトエッチング処理を行うことに
より素子分離領域と高耐圧トランジスタにおいてゲート
電極のドレイン拡散層側に設けるゲート絶縁膜より厚い
酸化シリコン膜からなる電界緩和酸化膜を形成する領域
の窒化シリコン膜を開口する工程と、酸化雰囲気中で酸
化処理を行うことによって窒化シリコン膜開口内の表面
に酸化シリコン膜を形成する工程と、窒化シリコン膜を
エッチングして除去する工程と、ゲート電極材料を全面
に形成し、ホトエッチング処理を行うことによりゲート
電極をパターニングする工程と、ライトドープ層と同導
電型の不純物原子を選択的にイオン注入し、高耐圧トラ
ンジスタおよび低耐圧トランジスタのドレイン拡散層と
ソース拡散層を形成する工程と、絶縁膜を全面に形成
し、ホトエッチング処理を行うことによりコンタクトホ
ールを形成する工程と、ドレイン電極およびソース電極
材料を全面に形成しホトエッチング処理を行うことによ
りドレイン電極とソース電極をパターニングする工程
と、を有することを特徴とする。
The method of manufacturing a semiconductor device according to the present invention includes the steps of selectively ion-implanting P-type impurity atoms into a N-type semiconductor substrate to form a P-type well; The photoresist is patterned so that the layer and the region where the field stopper layer of the P channel region is formed are opened, and N-type impurity atoms are ion-implanted into the region where the lightly doped layer and the field stopper layer are formed using the photoresist as an ion implantation blocking film. And the conductivity type is N
Forming a light-doped layer and a field stopper layer of the mold at the same time; patterning the photoresist so that the regions for forming the light-doped layer in the P-channel region and the field stopper layer in the N-channel region are opened; A step of ion-implanting P-type impurity atoms into a region where a light-doped layer and a field stopper layer are formed as a film, and simultaneously forming a P-type light-doped layer and a field stopper layer with a conductivity type; The silicon nitride film in the region for forming the field relaxation oxide film made of a silicon oxide film thicker than the gate insulating film provided on the drain diffusion layer side of the gate electrode in the element isolation region and the high breakdown voltage transistor is formed by performing the photo-etching process. Opening process and performing oxidation treatment in an oxidizing atmosphere Therefore, a step of forming a silicon oxide film on the surface in the opening of the silicon nitride film, a step of etching and removing the silicon nitride film, and forming a gate electrode material over the entire surface and patterning the gate electrode by performing a photoetching process Forming a drain diffusion layer and a source diffusion layer of a high breakdown voltage transistor and a low breakdown voltage transistor by selectively ion-implanting impurity atoms of the same conductivity type as the lightly doped layer, and forming an insulating film over the entire surface. Forming a contact hole by performing a photo-etching process, and patterning a drain electrode and a source electrode by performing a photo-etching process by forming a drain electrode and a source electrode material on the entire surface. And

【0053】本発明の半導体装置の製造方法は、導電型
がN型の半導体基板にP型の不純物原子を選択的にイオ
ン注入してP型ウェルを形成する工程と、Nチャネル領
域のライトドープ層とPチャネル領域のフィールドスト
ッパ層を形成する領域が開口するようにホトレジストを
パターニングし、ホトレジストをイオン注入阻止膜とし
てライトドープ層およびフィールドストッパ層を形成す
る領域にN型の不純物原子をイオン注入し、導電型がN
型のライトドープ層とフィールドストッパ層を同時に形
成する工程と、Pチャネル領域のライトドープ層とNチ
ャネル領域のフィールドストッパ層を形成する領域が開
口するようにホトレジストをパターニングし、ホトレジ
ストをイオン注入阻止膜としてライトドープ層およびフ
ィールドストッパ層を形成する領域にP型の不純物原子
をイオン注入し、導電型がP型のライトドープ層とフィ
ールドストッパ層を同時に形成する工程と、窒化シリコ
ン膜を全面に形成し、ホトエッチング処理を行うことに
より素子分離領域と高耐圧トランジスタにおいてゲート
電極のドレイン拡散層側とソース拡散層側に設けるゲー
ト絶縁膜より厚い酸化シリコン膜からなる電界緩和酸化
膜を形成する領域の窒化シリコン膜を開口する工程と、
酸化雰囲気中で酸化処理を行うことによって窒化シリコ
ン膜開口内の表面に酸化シリコン膜を形成する工程と、
窒化シリコン膜をエッチングして除去する工程と、ゲー
ト電極材料を全面に形成し、ホトエッチング処理を行う
ことによりゲート電極をパターニングする工程と、ライ
トドープ層と同導電型の不純物原子を選択的にイオン注
入し、高耐圧トランジスタおよび低耐圧トランジスタの
ドレイン拡散層とソース拡散層を形成する工程と、絶縁
膜を全面に形成し、ホトエッチング処理を行うことによ
りコンタクトホールを形成する工程と、ドレイン電極お
よびソース電極材料を全面に形成しホトエッチング処理
を行うことによりドレイン電極とソース電極をパターニ
ングする工程と、を有することを特徴とする。
The method of manufacturing a semiconductor device according to the present invention comprises the steps of selectively implanting P-type impurity atoms into a N-type semiconductor substrate to form a P-type well; The photoresist is patterned so that the layer and the region where the field stopper layer of the P channel region is formed are opened, and N-type impurity atoms are ion-implanted into the region where the lightly doped layer and the field stopper layer are formed using the photoresist as an ion implantation blocking film. And the conductivity type is N
Forming a light-doped layer and a field stopper layer of the mold at the same time; patterning the photoresist so that the regions for forming the light-doped layer in the P-channel region and the field stopper layer in the N-channel region are opened; A step of ion-implanting P-type impurity atoms into a region where a light-doped layer and a field stopper layer are formed as a film, and simultaneously forming a P-type light-doped layer and a field stopper layer with a conductivity type; Forming and photo-etching the element isolation region and a region for forming an electric field relaxation oxide film made of a silicon oxide film thicker than a gate insulating film provided on the drain diffusion layer side and the source diffusion layer side of the gate electrode in the high breakdown voltage transistor Opening a silicon nitride film of
Forming a silicon oxide film on the surface inside the silicon nitride film opening by performing an oxidation treatment in an oxidizing atmosphere;
A step of etching and removing the silicon nitride film, a step of forming a gate electrode material on the entire surface and patterning the gate electrode by performing a photoetching process, and selectively removing impurity atoms of the same conductivity type as the lightly doped layer. A step of forming a drain diffusion layer and a source diffusion layer of a high breakdown voltage transistor and a low breakdown voltage transistor by ion implantation, a step of forming a contact hole by forming an insulating film over the entire surface and performing a photoetching process, and a step of forming a drain electrode. And a step of patterning the drain electrode and the source electrode by forming a source electrode material on the entire surface and performing a photoetching process.

【0054】本発明の半導体装置の製造方法は、導電型
がP型の半導体基板にN型の不純物原子を選択的にイオ
ン注入してN型ウェルを形成する工程と、Nチャネル領
域のライトドープ層とPチャネル領域のフィールドスト
ッパ層を形成する領域が開口するようにホトレジストを
パターニングし、ホトレジストをイオン注入阻止膜とし
てライトドープ層およびフィールドストッパ層を形成す
る領域にN型の不純物原子をイオン注入し、導電型がN
型のライトドープ層とフィールドストッパ層を同時に形
成する工程と、Pチャネル領域のライトドープ層とNチ
ャネル領域のフィールドストッパ層を形成する領域が開
口するようにホトレジストをパターニングし、ホトレジ
ストをイオン注入阻止膜としてライトドープ層およびフ
ィールドストッパ層を形成する領域にP型の不純物原子
をイオン注入し、導電型がP型のライトドープ層とフィ
ールドストッパ層を同時に形成する工程と、窒化シリコ
ン膜を全面に形成し、ホトエッチング処理を行うことに
より素子分離領域と高耐圧トランジスタにおいてゲート
電極のドレイン拡散層側に設けるゲート絶縁膜より厚い
酸化シリコン膜からなる電界緩和酸化膜を形成する領域
の窒化シリコン膜を開口する工程と、酸化雰囲気中で酸
化処理を行うことによって窒化シリコン膜開口内の表面
に酸化シリコン膜を形成する工程と、窒化シリコン膜を
エッチングして除去する工程と、ゲート電極材料を全面
に形成し、ホトエッチング処理を行うことによりゲート
電極をパターニングする工程と、ライトドープ層と同導
電型の不純物原子を選択的にイオン注入し、高耐圧トラ
ンジスタおよび低耐圧トランジスタのドレイン拡散層と
ソース拡散層を形成する工程と、絶縁膜を全面に形成
し、ホトエッチング処理を行うことによりコンタクトホ
ールを形成する工程と、ドレイン電極およびソース電極
材料を全面に形成しホトエッチング処理を行うことによ
りドレイン電極とソース電極をパターニングする工程
と、を有することを特徴とする。
The method of manufacturing a semiconductor device according to the present invention comprises the steps of selectively implanting N-type impurity atoms into a P-type semiconductor substrate to form an N-type well; The photoresist is patterned so that the layer and the region where the field stopper layer of the P channel region is formed are opened, and N-type impurity atoms are ion-implanted into the region where the lightly doped layer and the field stopper layer are formed using the photoresist as an ion implantation blocking film. And the conductivity type is N
Forming a light-doped layer and a field stopper layer of the mold at the same time; patterning the photoresist so that the regions for forming the light-doped layer in the P-channel region and the field stopper layer in the N-channel region are opened; A step of ion-implanting P-type impurity atoms into a region where a light-doped layer and a field stopper layer are formed as a film, and simultaneously forming a P-type light-doped layer and a field stopper layer with a conductivity type; The silicon nitride film in the region for forming the field relaxation oxide film made of a silicon oxide film thicker than the gate insulating film provided on the drain diffusion layer side of the gate electrode in the element isolation region and the high breakdown voltage transistor is formed by performing the photo-etching process. Opening process and performing oxidation treatment in an oxidizing atmosphere Therefore, a step of forming a silicon oxide film on the surface in the opening of the silicon nitride film, a step of etching and removing the silicon nitride film, and forming a gate electrode material over the entire surface and patterning the gate electrode by performing a photoetching process Forming a drain diffusion layer and a source diffusion layer of a high breakdown voltage transistor and a low breakdown voltage transistor by selectively ion-implanting impurity atoms of the same conductivity type as the lightly doped layer, and forming an insulating film over the entire surface. Forming a contact hole by performing a photo-etching process, and patterning a drain electrode and a source electrode by performing a photo-etching process by forming a drain electrode and a source electrode material on the entire surface. And

【0055】本発明の半導体装置の製造方法は、導電型
がP型の半導体基板にN型の不純物原子を選択的にイオ
ン注入してN型ウェルを形成する工程と、Nチャネル領
域のライトドープ層とPチャネル領域のフィールドスト
ッパ層を形成する領域が開口するようにホトレジストを
パターニングし、ホトレジストをイオン注入阻止膜とし
てライトドープ層およびフィールドストッパ層を形成す
る領域にN型の不純物原子をイオン注入し、導電型がN
型のライトドープ層とフィールドストッパ層を同時に形
成する工程と、Pチャネル領域のライトドープ層とNチ
ャネル領域のフィールドストッパ層を形成する領域が開
口するようにホトレジストをパターニングし、ホトレジ
ストをイオン注入阻止膜としてライトドープ層およびフ
ィールドストッパ層を形成する領域にP型の不純物原子
をイオン注入し、導電型がP型のライトドープ層とフィ
ールドストッパ層を同時に形成する工程と、窒化シリコ
ン膜を全面に形成し、ホトエッチング処理を行うことに
より素子分離領域と高耐圧トランジスタにおいてゲート
電極のドレイン拡散層側とソース拡散層側に設けるゲー
ト絶縁膜より厚い酸化シリコン膜からなる電界緩和酸化
膜を形成する領域の窒化シリコン膜を開口する工程と、
酸化雰囲気中で酸化処理を行うことによって窒化シリコ
ン膜開口内の表面に酸化シリコン膜を形成する工程と、
窒化シリコン膜をエッチングして除去する工程と、ゲー
ト電極材料を全面に形成し、ホトエッチング処理を行う
ことによりゲート電極をパターニングする工程と、ライ
トドープ層と同導電型の不純物原子を選択的にイオン注
入し、高耐圧トランジスタおよび低耐圧トランジスタの
ドレイン拡散層とソース拡散層を形成する工程と、絶縁
膜を全面に形成し、ホトエッチング処理を行うことによ
りコンタクトホールを形成する工程と、ドレイン電極お
よびソース電極材料を全面に形成しホトエッチング処理
を行うことによりドレイン電極とソース電極をパターニ
ングする工程と、を有することを特徴とする。
The method of manufacturing a semiconductor device according to the present invention includes the steps of selectively ion-implanting N-type impurity atoms into a P-type semiconductor substrate to form an N-type well; The photoresist is patterned so that the layer and the region where the field stopper layer of the P channel region is formed are opened, and N-type impurity atoms are ion-implanted into the region where the lightly doped layer and the field stopper layer are formed using the photoresist as an ion implantation blocking film. And the conductivity type is N
Forming a light-doped layer and a field stopper layer of the mold at the same time; patterning the photoresist so that the regions for forming the light-doped layer in the P-channel region and the field stopper layer in the N-channel region are opened; A step of ion-implanting P-type impurity atoms into a region where a light-doped layer and a field stopper layer are formed as a film, and simultaneously forming a P-type light-doped layer and a field stopper layer with a conductivity type; Forming and photo-etching the element isolation region and a region for forming an electric field relaxation oxide film made of a silicon oxide film thicker than a gate insulating film provided on the drain diffusion layer side and the source diffusion layer side of the gate electrode in the high breakdown voltage transistor Opening a silicon nitride film of
Forming a silicon oxide film on the surface inside the silicon nitride film opening by performing an oxidation treatment in an oxidizing atmosphere;
A step of etching and removing the silicon nitride film, a step of forming a gate electrode material on the entire surface and patterning the gate electrode by performing a photoetching process, and selectively removing impurity atoms of the same conductivity type as the lightly doped layer. A step of forming a drain diffusion layer and a source diffusion layer of a high breakdown voltage transistor and a low breakdown voltage transistor by ion implantation, a step of forming a contact hole by forming an insulating film over the entire surface and performing a photoetching process, and a step of forming a drain electrode. And a step of patterning the drain electrode and the source electrode by forming a source electrode material on the entire surface and performing a photoetching process.

【0056】本発明の半導体装置の製造方法は、半導体
基板にP型の不純物原子を選択的にイオン注入してP型
ウェルを形成する工程と、N型の不純物原子を選択的に
イオン注入してN型ウェルを形成する工程と、Nチャネ
ル領域のライトドープ層とPチャネル領域のフィールド
ストッパ層を形成する領域が開口するようにホトレジス
トをパターニングし、ホトレジストをイオン注入阻止膜
としてライトドープ層およびフィールドストッパ層を形
成する領域にN型の不純物原子をイオン注入し、熱処理
を行うことにより、導電型がN型のライトドープ層とフ
ィールドストッパ層を同時に形成する工程と、Pチャネ
ル領域のライトドープ層とNチャネル領域のフィールド
ストッパ層を形成する領域が開口するようにホトレジス
トをパターニングし、ホトレジストをイオン注入阻止膜
としてライトドープ層およびフィールドストッパ層を形
成する領域にP型の不純物原子をイオン注入し、熱処理
を行うことにより、導電型がP型のライトドープ層とフ
ィールドストッパ層を同時に形成する工程と、窒化シリ
コン膜を全面に形成し、ホトエッチング処理を行うこと
により素子分離領域と高耐圧トランジスタにおいてゲー
ト電極のドレイン拡散層側に設けるゲート絶縁膜より厚
い酸化シリコン膜からなる電界緩和酸化膜を形成する領
域の窒化シリコン膜を開口する工程と、酸化雰囲気中で
酸化処理を行うことによって窒化シリコン膜開口内の表
面に酸化シリコン膜を形成する工程と、窒化シリコン膜
をエッチングして除去する工程と、ゲート電極材料を全
面に形成し、ホトエッチング処理を行うことによりゲー
ト電極をパターニングする工程と、ライトドープ層と同
導電型の不純物原子を選択的にイオン注入し、高耐圧ト
ランジスタおよび低耐圧トランジスタのドレイン拡散層
とソース拡散層を形成する工程と、絶縁膜を全面に形成
し、ホトエッチング処理を行うことによりコンタクトホ
ールを形成する工程と、ドレイン電極およびソース電極
材料を全面に形成しホトエッチング処理を行うことによ
りドレイン電極とソース電極をパターニングする工程
と、を有することを特徴とする。
According to the method of manufacturing a semiconductor device of the present invention, a P-type impurity is selectively implanted into a semiconductor substrate to form a P-type well, and an N-type impurity is implanted selectively. Forming an N-type well by patterning a photoresist so that a region for forming a lightly doped layer in an N-channel region and a field stopper layer in a P-channel region are opened; and using the photoresist as an ion implantation preventing film, N-type impurity atoms are ion-implanted into a region where a field stopper layer is to be formed, and heat treatment is performed to simultaneously form a light-doped layer having an N-type conductivity and a field stopper layer; The photoresist so that the region and the region for forming the field stopper layer of the N channel region are opened. P-type impurity atoms are ion-implanted into a region where a light dope layer and a field stopper layer are to be formed using a photoresist as an ion implantation blocking film, and heat treatment is performed to form a light-doped layer having a P-type conductivity and a field stopper layer. An electric field consisting of a silicon oxide film thicker than the gate insulating film provided on the drain diffusion layer side of the gate electrode in the element isolation region and the high-breakdown-voltage transistor by performing a simultaneously forming step and forming a silicon nitride film over the entire surface and performing photoetching processing. A step of opening the silicon nitride film in a region where the relaxed oxide film is to be formed, a step of forming a silicon oxide film on the surface in the opening of the silicon nitride film by performing oxidation treatment in an oxidizing atmosphere, and Process, and a gate electrode material is formed on the entire surface. Patterning the gate electrode by selectively implanting impurity atoms of the same conductivity type as the lightly doped layer to form a drain diffusion layer and a source diffusion layer of the high breakdown voltage transistor and the low breakdown voltage transistor; A step of forming a contact hole by forming an insulating film on the entire surface and performing photoetching processing; and a step of forming a drain electrode and a source electrode material on the entire surface and patterning the drain electrode and source electrode by performing photoetching processing And the following.

【0057】本発明の半導体装置の製造方法は、半導体
基板にP型の不純物原子を選択的にイオン注入してP型
ウェルを形成する工程と、N型の不純物原子を選択的に
イオン注入してN型ウェルを形成する工程と、Nチャネ
ル領域のライトドープ層とPチャネル領域のフィールド
ストッパ層を形成する領域が開口するようにホトレジス
トをパターニングし、ホトレジストをイオン注入阻止膜
としてライトドープ層およびフィールドストッパ層を形
成する領域にN型の不純物原子をイオン注入し、熱処理
を行うことにより、導電型がN型のライトドープ層とフ
ィールドストッパ層を同時に形成する工程と、Pチャネ
ル領域のライトドープ層とNチャネル領域のフィールド
ストッパ層を形成する領域が開口するようにホトレジス
トをパターニングし、ホトレジストをイオン注入阻止膜
としてライトドープ層およびフィールドストッパ層を形
成する領域にP型の不純物原子をイオン注入し、熱処理
を行うことにより、導電型がP型のライトドープ層とフ
ィールドストッパ層を同時に形成する工程と、窒化シリ
コン膜を全面に形成し、ホトエッチング処理を行うこと
により素子分離領域と高耐圧トランジスタにおいてゲー
ト電極のドレイン拡散層側とソース拡散層側に設けるゲ
ート絶縁膜より厚い酸化シリコン膜からなる電界緩和酸
化膜を形成する領域の窒化シリコン膜を開口する工程
と、酸化雰囲気中で酸化処理を行うことによって窒化シ
リコン膜開口内の表面に酸化シリコン膜を形成する工程
と、窒化シリコン膜をエッチングして除去する工程と、
ゲート電極材料を全面に形成し、ホトエッチング処理を
行うことによりゲート電極をパターニングする工程と、
ライトドープ層と同導電型の不純物原子を選択的にイオ
ン注入し、高耐圧トランジスタおよび低耐圧トランジス
タのドレイン拡散層とソース拡散層を形成する工程と、
絶縁膜を全面に形成し、ホトエッチング処理を行うこと
によりコンタクトホールを形成する工程と、ドレイン電
極およびソース電極材料を全面に形成しホトエッチング
処理を行うことによりドレイン電極とソース電極をパタ
ーニングする工程と、を有することを特徴とする。
According to the method of manufacturing a semiconductor device of the present invention, a P-type impurity atom is selectively implanted into a semiconductor substrate to form a P-type well, and an N-type impurity atom is selectively implanted. Forming an N-type well by patterning a photoresist so that a region for forming a lightly doped layer in an N-channel region and a field stopper layer in a P-channel region are opened; and using the photoresist as an ion implantation preventing film, N-type impurity atoms are ion-implanted into a region where a field stopper layer is to be formed, and heat treatment is performed to simultaneously form a light-doped layer having an N-type conductivity and a field stopper layer; The photoresist so that the region and the region for forming the field stopper layer of the N channel region are opened. P-type impurity atoms are ion-implanted into a region where a light dope layer and a field stopper layer are to be formed using a photoresist as an ion implantation blocking film, and heat treatment is performed to form a light-doped layer having a P-type conductivity and a field stopper layer. Simultaneous formation and formation of a silicon nitride film over the entire surface and photo-etching to form an oxide film thicker than the gate insulating film provided on the drain diffusion layer side and the source diffusion layer side of the gate electrode in the element isolation region and the high breakdown voltage transistor. A step of opening the silicon nitride film in a region where an electric field relaxation oxide film made of a silicon film is formed; a step of forming a silicon oxide film on the surface inside the silicon nitride film opening by performing an oxidation process in an oxidizing atmosphere; Removing the silicon film by etching;
Forming a gate electrode material on the entire surface and patterning the gate electrode by performing a photoetching process;
Selectively ion-implanting impurity atoms of the same conductivity type as the lightly doped layer to form a drain diffusion layer and a source diffusion layer of the high breakdown voltage transistor and the low breakdown voltage transistor;
A step of forming a contact hole by forming an insulating film on the entire surface and performing photoetching processing; and a step of forming a drain electrode and a source electrode material on the entire surface and patterning the drain electrode and source electrode by performing photoetching processing And the following.

【0058】本発明の半導体装置の製造方法は、導電型
がN型の半導体基板にP型の不純物原子を選択的にイオ
ン注入してP型ウェルを形成する工程と、Nチャネル領
域のライトドープ層とPチャネル領域のフィールドスト
ッパ層を形成する領域が開口するようにホトレジストを
パターニングし、ホトレジストをイオン注入阻止膜とし
てライトドープ層およびフィールドストッパ層を形成す
る領域にN型の不純物原子をイオン注入し、熱処理を行
うことにより、導電型がN型のライトドープ層とフィー
ルドストッパ層を同時に形成する工程と、Pチャネル領
域のライトドープ層とNチャネル領域のフィールドスト
ッパ層を形成する領域が開口するようにホトレジストを
パターニングし、ホトレジストをイオン注入阻止膜とし
てライトドープ層およびフィールドストッパ層を形成す
る領域にP型の不純物原子をイオン注入し、熱処理を行
うことにより、導電型がP型のライトドープ層とフィー
ルドストッパ層を同時に形成する工程と、窒化シリコン
膜を全面に形成し、ホトエッチング処理を行うことによ
り素子分離領域と高耐圧トランジスタにおいてゲート電
極のドレイン拡散層側に設けるゲート絶縁膜より厚い酸
化シリコン膜からなる電界緩和酸化膜を形成する領域の
窒化シリコン膜を開口する工程と、酸化雰囲気中で酸化
処理を行うことによって窒化シリコン膜開口内の表面に
酸化シリコン膜を形成する工程と、窒化シリコン膜をエ
ッチングして除去する工程と、ゲート電極材料を全面に
形成し、ホトエッチング処理を行うことによりゲート電
極をパターニングする工程と、ライトドープ層と同導電
型の不純物原子を選択的にイオン注入し、高耐圧トラン
ジスタおよび低耐圧トランジスタのドレイン拡散層とソ
ース拡散層を形成する工程と、絶縁膜を全面に形成し、
ホトエッチング処理を行うことによりコンタクトホール
を形成する工程と、ドレイン電極およびソース電極材料
を全面に形成しホトエッチング処理を行うことによりド
レイン電極とソース電極をパターニングする工程と、を
有することを特徴とする。
The method of manufacturing a semiconductor device according to the present invention includes the steps of selectively ion-implanting P-type impurity atoms into a N-type semiconductor substrate to form a P-type well; The photoresist is patterned so that the layer and the region where the field stopper layer of the P channel region is formed are opened, and N-type impurity atoms are ion-implanted into the region where the lightly doped layer and the field stopper layer are formed using the photoresist as an ion implantation blocking film. Then, by performing a heat treatment, a step of simultaneously forming a lightly doped layer of N-type conductivity and a field stopper layer, and a region for forming a lightly doped layer of a P channel region and a field stopper layer of an N channel region are opened. Pattern the photoresist as described above, and use the photoresist as a light doping layer as an ion implantation blocking film. Ion implantation of P-type impurity atoms into a region where a field stopper layer is to be formed and heat treatment to form a lightly doped layer having a P-type conductivity and a field stopper layer at the same time; And a silicon nitride film in a region where an electric field relaxation oxide film made of a silicon oxide film thicker than a gate insulating film provided on the drain diffusion layer side of the gate electrode in the element isolation region and the high breakdown voltage transistor by performing photoetching processing Forming a silicon oxide film on the surface inside the silicon nitride film opening by performing an oxidizing process in an oxidizing atmosphere; etching the silicon nitride film to remove the silicon nitride film; Patterning the gate electrode by photolithography and patterning the gate electrode. Doped layer and the same conductivity type impurity atoms are selectively ion-implanted, and forming a drain diffusion layer and the source diffusion layer of the high breakdown voltage transistors and low voltage transistors, the insulating film is formed on the entire surface,
Forming a contact hole by performing a photoetching process, and patterning a drain electrode and a source electrode by forming a drain electrode and a source electrode material on the entire surface and performing a photoetching process. I do.

【0059】本発明の半導体装置の製造方法は、導電型
がN型の半導体基板にP型の不純物原子を選択的にイオ
ン注入してP型ウェルを形成する工程と、Nチャネル領
域のライトドープ層とPチャネル領域のフィールドスト
ッパ層を形成する領域が開口するようにホトレジストを
パターニングし、ホトレジストをイオン注入阻止膜とし
てライトドープ層およびフィールドストッパ層を形成す
る領域にN型の不純物原子をイオン注入し、熱処理を行
うことにより、導電型がN型のライトドープ層とフィー
ルドストッパ層を同時に形成する工程と、Pチャネル領
域のライトドープ層とNチャネル領域のフィールドスト
ッパ層を形成する領域が開口するようにホトレジストを
パターニングし、ホトレジストをイオン注入阻止膜とし
てライトドープ層およびフィールドストッパ層を形成す
る領域にP型の不純物原子をイオン注入し、熱処理を行
うことにより、導電型がP型のライトドープ層とフィー
ルドストッパ層を同時に形成する工程と、窒化シリコン
膜を全面に形成し、ホトエッチング処理を行うことによ
り素子分離領域と高耐圧トランジスタにおいてゲート電
極のドレイン拡散層側とソース拡散層側に設けるゲート
絶縁膜より厚い酸化シリコン膜からなる電界緩和酸化膜
を形成する領域の窒化シリコン膜を開口する工程と、酸
化雰囲気中で酸化処理を行うことによって窒化シリコン
膜開口内の表面に酸化シリコン膜を形成する工程と、窒
化シリコン膜をエッチングして除去する工程と、ゲート
電極材料を全面に形成し、ホトエッチング処理を行うこ
とによりゲート電極をパターニングする工程と、ライト
ドープ層と同導電型の不純物原子を選択的にイオン注入
し、高耐圧トランジスタおよび低耐圧トランジスタのド
レイン拡散層とソース拡散層を形成する工程と、絶縁膜
を全面に形成し、ホトエッチング処理を行うことにより
コンタクトホールを形成する工程と、ドレイン電極およ
びソース電極材料を全面に形成しホトエッチング処理を
行うことによりドレイン電極とソース電極をパターニン
グする工程と、を有することを特徴とする。
According to the method of manufacturing a semiconductor device of the present invention, a P-type well is formed by selectively ion-implanting P-type impurity atoms into a N-type semiconductor substrate, and a lightly doped N-channel region is formed. The photoresist is patterned so that the layer and the region where the field stopper layer of the P channel region is formed are opened, and N-type impurity atoms are ion-implanted into the region where the lightly doped layer and the field stopper layer are formed using the photoresist as an ion implantation blocking film. Then, by performing a heat treatment, a step of simultaneously forming a lightly doped layer of N-type conductivity and a field stopper layer, and a region for forming a lightly doped layer of a P channel region and a field stopper layer of an N channel region are opened. Pattern the photoresist as described above, and use the photoresist as a light doping layer as an ion implantation blocking film. Ion implantation of P-type impurity atoms into a region where a field stopper layer is to be formed and heat treatment to form a lightly doped layer having a P-type conductivity and a field stopper layer at the same time; And an electric field relaxation oxide film made of a silicon oxide film thicker than a gate insulating film provided on the drain diffusion layer side and the source diffusion layer side of the gate electrode in the element isolation region and the high breakdown voltage transistor by performing photoetching processing. A step of opening the silicon nitride film in the region, a step of forming a silicon oxide film on the surface in the silicon nitride film opening by performing an oxidation treatment in an oxidizing atmosphere, and a step of etching and removing the silicon nitride film; Gate electrode material is formed on the entire surface and photo-etching is performed to pattern the gate electrode Forming a drain diffusion layer and a source diffusion layer of the high breakdown voltage transistor and the low breakdown voltage transistor by selectively ion-implanting impurity atoms of the same conductivity type as the lightly doped layer; and forming an insulating film over the entire surface. Forming a contact hole by performing a photo-etching process, and patterning a drain electrode and a source electrode by performing a photo-etching process by forming a drain electrode and a source electrode material on the entire surface. And

【0060】本発明の半導体装置の製造方法は、導電型
がP型の半導体基板にN型の不純物原子を選択的にイオ
ン注入してN型ウェルを形成する工程と、Nチャネル領
域のライトドープ層とPチャネル領域のフィールドスト
ッパ層を形成する領域が開口するようにホトレジストを
パターニングし、ホトレジストをイオン注入阻止膜とし
てライトドープ層およびフィールドストッパ層を形成す
る領域にN型の不純物原子をイオン注入し、熱処理を行
うことにより、導電型がN型のライトドープ層とフィー
ルドストッパ層を同時に形成する工程と、Pチャネル領
域のライトドープ層とNチャネル領域のフィールドスト
ッパ層を形成する領域が開口するようにホトレジストを
パターニングし、ホトレジストをイオン注入阻止膜とし
てライトドープ層およびフィールドストッパ層を形成す
る領域にP型の不純物原子をイオン注入し、熱処理を行
うことにより、導電型がP型のライトドープ層とフィー
ルドストッパ層を同時に形成する工程と、窒化シリコン
膜を全面に形成し、ホトエッチング処理を行うことによ
り素子分離領域と高耐圧トランジスタにおいてゲート電
極のドレイン拡散層側に設けるゲート絶縁膜より厚い酸
化シリコン膜からなる電界緩和酸化膜を形成する領域の
窒化シリコン膜を開口する工程と、酸化雰囲気中で酸化
処理を行うことによって窒化シリコン膜開口内の表面に
酸化シリコン膜を形成する工程と、窒化シリコン膜をエ
ッチングして除去する工程と、ゲート電極材料を全面に
形成し、ホトエッチング処理を行うことによりゲート電
極をパターニングする工程と、ライトドープ層と同導電
型の不純物原子を選択的にイオン注入し、高耐圧トラン
ジスタおよび低耐圧トランジスタのドレイン拡散層とソ
ース拡散層を形成する工程と、絶縁膜を全面に形成し、
ホトエッチング処理を行うことによりコンタクトホール
を形成する工程と、ドレイン電極およびソース電極材料
を全面に形成しホトエッチング処理を行うことによりド
レイン電極とソース電極をパターニングする工程と、を
有することを特徴とする。
The method of manufacturing a semiconductor device according to the present invention comprises the steps of selectively ion-implanting N-type impurity atoms into a P-type semiconductor substrate to form an N-type well; The photoresist is patterned so that the layer and the region where the field stopper layer of the P channel region is formed are opened, and N-type impurity atoms are ion-implanted into the region where the lightly doped layer and the field stopper layer are formed using the photoresist as an ion implantation blocking film. Then, by performing a heat treatment, a step of simultaneously forming a lightly doped layer of N-type conductivity and a field stopper layer, and a region for forming a lightly doped layer of a P channel region and a field stopper layer of an N channel region are opened. Pattern the photoresist as described above, and use the photoresist as a light doping layer as an ion implantation blocking film. Ion implantation of P-type impurity atoms into a region where a field stopper layer is to be formed and heat treatment to form a lightly doped layer having a P-type conductivity and a field stopper layer at the same time; And a silicon nitride film in a region where an electric field relaxation oxide film made of a silicon oxide film thicker than a gate insulating film provided on the drain diffusion layer side of the gate electrode in the element isolation region and the high breakdown voltage transistor by performing photoetching processing Forming a silicon oxide film on the surface inside the silicon nitride film opening by performing an oxidizing process in an oxidizing atmosphere; etching the silicon nitride film to remove the silicon nitride film; Patterning the gate electrode by photolithography and patterning the gate electrode. Doped layer and the same conductivity type impurity atoms are selectively ion-implanted, and forming a drain diffusion layer and the source diffusion layer of the high breakdown voltage transistors and low voltage transistors, the insulating film is formed on the entire surface,
Forming a contact hole by performing a photoetching process, and patterning a drain electrode and a source electrode by forming a drain electrode and a source electrode material on the entire surface and performing a photoetching process. I do.

【0061】本発明の半導体装置の製造方法は、導電型
がP型の半導体基板にN型の不純物原子を選択的にイオ
ン注入してN型ウェルを形成する工程と、Nチャネル領
域のライトドープ層とPチャネル領域のフィールドスト
ッパ層を形成する領域が開口するようにホトレジストを
パターニングし、ホトレジストをイオン注入阻止膜とし
てライトドープ層およびフィールドストッパ層を形成す
る領域にN型の不純物原子をイオン注入し、熱処理を行
うことにより、導電型がN型のライトドープ層とフィー
ルドストッパ層を同時に形成する工程と、Pチャネル領
域のライトドープ層とNチャネル領域のフィールドスト
ッパ層を形成する領域が開口するようにホトレジストを
パターニングし、ホトレジストをイオン注入阻止膜とし
てライトドープ層およびフィールドストッパ層を形成す
る領域にP型の不純物原子をイオン注入し、熱処理を行
うことにより、導電型がP型のライトドープ層とフィー
ルドストッパ層を同時に形成する工程と、窒化シリコン
膜を全面に形成し、ホトエッチング処理を行うことによ
り素子分離領域と高耐圧トランジスタにおいてゲート電
極のドレイン拡散層側とソース拡散層側に設けるゲート
絶縁膜より厚い酸化シリコン膜からなる電界緩和酸化膜
を形成する領域の窒化シリコン膜を開口する工程と、酸
化雰囲気中で酸化処理を行うことによって窒化シリコン
膜開口内の表面に酸化シリコン膜を形成する工程と、窒
化シリコン膜をエッチングして除去する工程と、ゲート
電極材料を全面に形成し、ホトエッチング処理を行うこ
とによりゲート電極をパターニングする工程と、ライト
ドープ層と同導電型の不純物原子を選択的にイオン注入
し、高耐圧トランジスタおよび低耐圧トランジスタのド
レイン拡散層とソース拡散層を形成する工程と、絶縁膜
を全面に形成し、ホトエッチング処理を行うことにより
コンタクトホールを形成する工程と、ドレイン電極およ
びソース電極材料を全面に形成しホトエッチング処理を
行うことによりドレイン電極とソース電極をパターニン
グする工程と、を有することを特徴とする。
The method of manufacturing a semiconductor device according to the present invention comprises the steps of selectively implanting N-type impurity atoms into a P-type semiconductor substrate to form an N-type well and forming a lightly doped N-channel region. The photoresist is patterned so that the layer and the region where the field stopper layer of the P channel region is formed are opened, and N-type impurity atoms are ion-implanted into the region where the lightly doped layer and the field stopper layer are formed using the photoresist as an ion implantation blocking film. Then, by performing a heat treatment, a step of simultaneously forming a lightly doped layer of N-type conductivity and a field stopper layer, and a region for forming a lightly doped layer of a P channel region and a field stopper layer of an N channel region are opened. Pattern the photoresist as described above, and use the photoresist as a light doping layer as an ion implantation blocking film. Ion implantation of P-type impurity atoms into a region where a field stopper layer is to be formed and heat treatment to form a lightly doped layer having a P-type conductivity and a field stopper layer at the same time; And an electric field relaxation oxide film made of a silicon oxide film thicker than a gate insulating film provided on the drain diffusion layer side and the source diffusion layer side of the gate electrode in the element isolation region and the high breakdown voltage transistor by performing photoetching processing. A step of opening the silicon nitride film in the region, a step of forming a silicon oxide film on the surface in the silicon nitride film opening by performing an oxidation treatment in an oxidizing atmosphere, and a step of etching and removing the silicon nitride film; Gate electrode material is formed on the entire surface and photo-etching is performed to pattern the gate electrode Forming a drain diffusion layer and a source diffusion layer of the high breakdown voltage transistor and the low breakdown voltage transistor by selectively ion-implanting impurity atoms of the same conductivity type as the lightly doped layer; and forming an insulating film over the entire surface. Forming a contact hole by performing a photo-etching process, and patterning a drain electrode and a source electrode by performing a photo-etching process by forming a drain electrode and a source electrode material on the entire surface. And

【0062】〔作用〕本発明の異なる電源電圧で駆動す
る高耐圧トランジスタと低耐圧トランジスタを同一半導
体基板に形成する半導体装置では、高耐圧トランジスタ
のライトドープ層と、素子分離領域におけるフィールド
ストッパ層とを同一のイオン注入層で形成する。
[Operation] In a semiconductor device according to the present invention in which a high breakdown voltage transistor and a low breakdown voltage transistor driven by different power supply voltages are formed on the same semiconductor substrate, a lightly doped layer of the high breakdown voltage transistor and a field stopper layer in an element isolation region are provided. Are formed in the same ion-implanted layer.

【0063】ライトドープ層とフィールドストッパ層と
を形成するイオン注入層が同一であるために、製造工程
における、ライトドープ層を形成するためのホトリソグ
ラフィー工程とイオン注入工程とにおいて、フィールド
ストッパ層も同時に形成することができる。これにより
本発明では、工程数にして4工程を削減し、ホトマスク
数にして2枚を減らすことができる。
Since the ion implantation layer forming the lightly doped layer and the field stopper layer are the same, the field stopper layer is also used in the photolithography step for forming the lightly doped layer and the ion implantation step in the manufacturing process. It can be formed simultaneously. Thus, in the present invention, the number of steps can be reduced by four, and the number of photomasks can be reduced by two.

【0064】さらに本発明においては、フィールドスト
ッパ層を構成するイオン注入層をライトドープ層を構成
するイオン注入層と同一にしたことで、素子分離領域の
反転電圧が下がり、リーク電流が増加することはない。
Further, in the present invention, by making the ion implantation layer constituting the field stopper layer the same as the ion implantation layer constituting the lightly doped layer, the inversion voltage of the element isolation region is reduced and the leakage current is increased. There is no.

【0065】[0065]

【発明の実施の形態】以下、図面を用いて本発明を実施
するための最適な実施の形態を説明する。はじめに図面
を用いて本発明の実施形態における半導体装置の構造を
説明する。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS The preferred embodiments for carrying out the present invention will be described below with reference to the drawings. First, the structure of a semiconductor device according to an embodiment of the present invention will be described with reference to the drawings.

【0066】〔半導体装置の構造:図1〕図1は、本発
明の実施形態における異なる電源電圧で駆動する高耐圧
トランジスタと低耐圧トランジスタを同一半導体基板に
形成した半導体装置を示す断面図である。また、図1は
Nチャネル型とPチャネル型のトランジスタを有する相
補型トランジスタである。
[Structure of Semiconductor Device: FIG. 1] FIG. 1 is a cross-sectional view showing a semiconductor device according to an embodiment of the present invention in which a high breakdown voltage transistor and a low breakdown voltage transistor driven by different power supply voltages are formed on the same semiconductor substrate. . FIG. 1 shows a complementary transistor including N-channel and P-channel transistors.

【0067】高耐圧トランジスタ27は、半導体基板1
上にゲート絶縁膜3を設ける。ゲート絶縁膜3として
は、膜厚80nm程度の酸化シリコン膜を用いる。ゲー
ト絶縁膜3の上部に膜厚450nm程度のポリシリコン
からなるゲート電極5を設け、ゲート電極5とフィール
ド酸化膜39の整合する一端にソース拡散層7を設け
る。ソース拡散層7に用いる不純物はNチャネル型の高
耐圧トランジスタ27であればリン原子、Pチャネル型
の高耐圧トランジスタ27であればボロン原子を用い
る。ソース拡散層7にはソース電極9が接続されてい
る。
The high breakdown voltage transistor 27 is connected to the semiconductor substrate 1
A gate insulating film 3 is provided thereon. As the gate insulating film 3, a silicon oxide film having a thickness of about 80 nm is used. A gate electrode 5 made of polysilicon having a thickness of about 450 nm is provided on the gate insulating film 3, and a source diffusion layer 7 is provided at one end where the gate electrode 5 and the field oxide film 39 match. As an impurity used for the source diffusion layer 7, a phosphorus atom is used for the N-channel type high breakdown voltage transistor 27, and a boron atom is used for the P-channel type high breakdown voltage transistor 27. A source electrode 9 is connected to the source diffusion layer 7.

【0068】ゲート電極5のソース拡散層7と対向する
端部にライトドープ層15を設け、ライトドープ層15
の上部に膜厚700nm程度の酸化シリコン膜からなる
電界緩和酸化膜41を設ける。この電界緩和酸化膜41
は、ゲート電極5の一部と重なるように設ける。ライト
ドープ層15に用いる不純物は、Nチャネル型の高耐圧
トランジスタであればリン原子を用い、Pチャネル型の
高耐圧トランジスタであればボロン原子を用いる。
A lightly doped layer 15 is provided at the end of the gate electrode 5 facing the source diffusion layer 7,
An electric field relaxation oxide film 41 made of a silicon oxide film having a thickness of about 700 nm is provided on the upper part of FIG. This electric field relaxation oxide film 41
Is provided so as to overlap a part of the gate electrode 5. As an impurity used for the lightly doped layer 15, a phosphorus atom is used for an N-channel high breakdown voltage transistor, and a boron atom is used for a P-channel high breakdown voltage transistor.

【0069】電界緩和酸化膜41のゲート電極5とフィ
ールド酸化膜39の整合する他端にドレイン拡散層11
を設け、ドレイン拡散層11にはドレイン電極13が接
続されている。ドレイン拡散層11に用いる不純物は、
Nチャネル型の高耐圧トランジスタであればリン原子を
用い、Pチャネル型の高耐圧トランジスタであればボロ
ン原子を用いる。
The drain diffusion layer 11 is provided on the other end where the gate electrode 5 of the electric field relaxation oxide film 41 and the field oxide film 39 match.
And a drain electrode 13 is connected to the drain diffusion layer 11. The impurities used for the drain diffusion layer 11 are as follows:
Phosphorus atoms are used for an N-channel high breakdown voltage transistor, and boron atoms are used for a P-channel high breakdown voltage transistor.

【0070】低耐圧トランジスタ29は、半導体基板1
の上部にゲート絶縁膜3を設ける。ゲート絶縁膜3とし
ては、膜厚80nm程度の酸化シリコン膜を用いる。ゲ
ート絶縁膜3の上部に膜厚450nm程度のポリシリコ
ンからなるゲート電極5を設け、ゲート電極5とフィー
ルド酸化膜39の整合する領域にソース拡散層7および
ドレイン拡散層11を設ける。
The low breakdown voltage transistor 29 is formed on the semiconductor substrate 1
The gate insulating film 3 is provided on the upper surface of the substrate. As the gate insulating film 3, a silicon oxide film having a thickness of about 80 nm is used. A gate electrode 5 made of polysilicon having a thickness of about 450 nm is provided on the gate insulating film 3, and a source diffusion layer 7 and a drain diffusion layer 11 are provided in a region where the gate electrode 5 and the field oxide film 39 match.

【0071】このソース拡散層7およびドレイン拡散層
11に用いる不純物はNチャネル型の低耐圧トランジス
タであればリン原子を用い、Pチャネル型の低耐圧トラ
ンジスタであればボロン原子を用いる。ソース拡散層7
およびドレイン拡散層11には、それぞれソース電極9
およびドレイン電極13が接続されている。
As an impurity used for the source diffusion layer 7 and the drain diffusion layer 11, a phosphorus atom is used for an N-channel type low breakdown voltage transistor, and a boron atom is used for a P-channel type low breakdown voltage transistor. Source diffusion layer 7
And the drain diffusion layer 11 has a source electrode 9
And the drain electrode 13 are connected.

【0072】つぎに、素子分離領域においては、半導体
基板1上に、膜厚700nm程度の酸化シリコン膜から
なるフィールド酸化膜39を設け、その下部にフィール
ドストッパ層19を設ける。層間絶縁膜としてはリンと
ボロンとを含む絶縁膜43を設ける。そしてこの絶縁膜
43には、ソース拡散層7とソース電極9、およびドレ
イン拡散層11とドレイン電極13とを接続するための
コンタクトホールを設けている。
Next, in the element isolation region, a field oxide film 39 made of a silicon oxide film having a thickness of about 700 nm is provided on the semiconductor substrate 1, and a field stopper layer 19 is provided thereunder. An insulating film 43 containing phosphorus and boron is provided as an interlayer insulating film. The insulating film 43 has contact holes for connecting the source diffusion layer 7 and the source electrode 9 and the drain diffusion layer 11 and the drain electrode 13.

【0073】本発明の半導体装置では、高耐圧トランジ
スタ27の電界緩和酸化膜41の下部に設けたライトド
ープ層15を構成するイオン注入層を、素子分離領域の
フィールドストッパ層19として設ける。このとき、ラ
イトドープ層とフィールドストッパ層とを構成するイオ
ン注入層の表面不純物濃度は約1×101 7 cm-3であ
る。また、ウェルの表面不純物濃度は約1×101 6 c
-3である。
In the semiconductor device of the present invention, the ion implantation layer constituting the lightly doped layer 15 provided below the electric field relaxation oxide film 41 of the high breakdown voltage transistor 27 is provided as the field stopper layer 19 in the element isolation region. At this time, the surface impurity concentration of the ion implantation layer constituting the lightly doped layer and the field stopper layer is about 1 × 10 17 cm −3 . The surface impurity concentration of the well is about 1 × 10 16 c
m -3 .

【0074】ライトドープ層15を構成するイオン注入
層を、フィールドストッパ層に用いることで、素子分離
領域における反転電圧が、電源電圧を下回ることはな
く、素子間のリーク電流が増加することはない。
By using the ion-implanted layer constituting the lightly doped layer 15 as the field stopper layer, the inversion voltage in the element isolation region does not fall below the power supply voltage, and the leakage current between the elements does not increase. .

【0075】〔半導体装置の製造方法の説明:図3から
図6、および図14から図20〕つぎに、図1に示す半
導体装置構造を形成するための製造方法を、図面を用い
て説明する。図3から図6、および図14から図20
は、本発明の実施形態における半導体装置の製造方法を
工程順に示す断面図である。
[Description of Manufacturing Method of Semiconductor Device: FIGS. 3 to 6 and FIGS. 14 to 20] Next, a manufacturing method for forming the semiconductor device structure shown in FIG. 1 will be described with reference to the drawings. . 3 to 6 and FIGS. 14 to 20
4A to 4C are cross-sectional views illustrating a method for manufacturing a semiconductor device according to an embodiment of the present invention in the order of steps.

【0076】まずはじめに図3に示すように、導電型が
N型またはP型の半導体基板1の表面に、加湿酸化雰囲
気中で、温度1000℃、時間100分間程度の熱処理
を行い、膜厚0.5μm程度の酸化シリコン膜17を形
成する。つぎに、ホトレジスト(図示せず)を回転塗布
法によって酸化シリコン膜17の上部全面に形成する。
つぎに所定のホトマスクを用いて露光処理と、現像処理
を行い、N型ウェルを形成する領域が開口するようにホ
トレジストをパターニングする。
First, as shown in FIG. 3, a heat treatment is performed on the surface of the N-type or P-type semiconductor substrate 1 at a temperature of 1000 ° C. for about 100 minutes in a humidified oxidizing atmosphere. A silicon oxide film 17 of about 0.5 μm is formed. Next, a photoresist (not shown) is formed on the entire upper surface of the silicon oxide film 17 by a spin coating method.
Next, an exposure process and a development process are performed using a predetermined photomask, and the photoresist is patterned so that a region for forming an N-type well is opened.

【0077】引き続いて、ホトレジストをエッチングマ
スクとして使用し、エッチング液にフッ酸(HF)を用
いて、ホトレジスト開口内の酸化シリコン膜17を完全
に除去する。その後、硫酸(H2 SO4 )を用いて、ホ
トレジストを除去する。
Subsequently, using the photoresist as an etching mask, the silicon oxide film 17 in the photoresist opening is completely removed by using hydrofluoric acid (HF) as an etching solution. Thereafter, the photoresist is removed using sulfuric acid (H2 SO4).

【0078】つぎに図4に示すように、酸化シリコン膜
17をイオン注入阻止膜として用いて、打ち込みエネル
ギー100KeV、打ち込みドーズ量6×1012cm-2
程度の条件でN型不純物31をイオン注入する。N型不
純物としてはリン原子を用いる。その後、フッ酸を用い
て、酸化シリコン膜17を完全に除去する。
Next, as shown in FIG. 4, the implantation energy is 100 KeV and the implantation dose is 6 × 10 12 cm −2 by using the silicon oxide film 17 as an ion implantation prevention film.
The N-type impurity 31 is ion-implanted under such a condition. A phosphorus atom is used as the N-type impurity. Thereafter, the silicon oxide film 17 is completely removed using hydrofluoric acid.

【0079】つぎに、図5に示すように、ホトレジスト
25を回転塗布法によって半導体基板1の上部全面に形
成する。つぎに所定のホトマスクを用いて露光処理と、
現像処理を行い、P型ウェルを形成する領域が開口する
ようにホトレジスト25をパターニングする。引き続
き、ホトレジスト25をイオン注入阻止膜として用い
て、打ち込みエネルギー60KeV、打ち込みドーズ量
1.5×1013cm-2程度の条件でP型不純物35をイ
オン注入する。P型不純物35としてはボロン原子を用
いる。その後、硫酸を用いて、ホトレジスト25を除去
する。
Next, as shown in FIG. 5, a photoresist 25 is formed on the entire upper surface of the semiconductor substrate 1 by a spin coating method. Next, an exposure process using a predetermined photomask,
A development process is performed, and the photoresist 25 is patterned so that a region for forming a P-type well is opened. Subsequently, the P-type impurity 35 is ion-implanted using the photoresist 25 as an ion implantation preventing film under the conditions of an implantation energy of 60 KeV and an implantation dose of about 1.5 × 10 13 cm −2 . As the P-type impurity 35, a boron atom is used. Thereafter, the photoresist 25 is removed using sulfuric acid.

【0080】つぎに、図6に示すように、酸素流量とし
て0.5sccm、窒素流量として8.5sccm、温
度1140℃、時間70時間程度の条件で熱処理を行う
ことによりN型不純物31とP型不純物35を半導体基
板1中に深く拡散させ、N型ウェル23とP型ウェル2
1を形成する。
Next, as shown in FIG. 6, heat treatment is performed under the conditions of an oxygen flow rate of 0.5 sccm, a nitrogen flow rate of 8.5 sccm, a temperature of 1140 ° C., and a time period of about 70 hours to form an N-type impurity 31 and a P-type impurity. The impurity 35 is diffused deeply into the semiconductor substrate 1 so that the N-type well 23 and the P-type well 2
Form one.

【0081】つぎに、図14に示すように、ホトレジス
ト25を回転塗布法によって半導体基板1の上部全面に
形成する。つぎに所定のホトマスクを用いて露光処理
と、現像処理を行い、N型のライトドープ層およびフィ
ールドストッパ層を形成する領域が開口するようにホト
レジスト25をパターニングする。
Next, as shown in FIG. 14, a photoresist 25 is formed on the entire upper surface of the semiconductor substrate 1 by a spin coating method. Next, an exposure process and a development process are performed using a predetermined photomask, and the photoresist 25 is patterned so that regions where the N-type lightly doped layer and the field stopper layer are formed are opened.

【0082】引き続き、ホトレジスト25をイオン注入
阻止膜として用いて、打ち込みエネルギー25KeV、
打ち込みドーズ量8×1012cm-2程度の条件でN型不
純物31をイオン注入する。N型不純物31としてはリ
ン原子を用いる。その後、硫酸を用いて、ホトレジスト
25を除去する。
Subsequently, using the photoresist 25 as an ion implantation preventing film, the implantation energy is 25 KeV,
An N-type impurity 31 is ion-implanted under the condition of a dose of about 8 × 10 12 cm −2 . As the N-type impurity 31, a phosphorus atom is used. Thereafter, the photoresist 25 is removed using sulfuric acid.

【0083】つぎに、図15に示すように、ホトレジス
ト25を回転塗布法によって半導体基板1の上部全面に
形成する。つぎに所定のホトマスクを用いて露光処理
と、現像処理を行い、P型のライトドープ層およびフィ
ールドストッパ層を形成する領域が開口するようにホト
レジスト25をパターニングする。
Next, as shown in FIG. 15, a photoresist 25 is formed on the entire upper surface of the semiconductor substrate 1 by a spin coating method. Next, an exposure process and a development process are performed using a predetermined photomask, and the photoresist 25 is patterned so that a region where a P-type lightly doped layer and a field stopper layer are formed is opened.

【0084】引き続き、ホトレジスト25をイオン注入
阻止膜として用いて、打ち込みエネルギー50KeV、
打ち込みドーズ量5×1013cm-2程度の条件でP型不
純物35をイオン注入する。P型不純物35としてはボ
ロン原子を用いる。その後、硫酸を用いて、ホトレジス
ト25を除去する。
Subsequently, using the photoresist 25 as an ion implantation preventing film, the implantation energy is 50 KeV,
P-type impurities 35 are ion-implanted under the conditions of an implantation dose of about 5 × 10 13 cm −2 . As the P-type impurity 35, a boron atom is used. Thereafter, the photoresist 25 is removed using sulfuric acid.

【0085】つぎに、図16に示すように、窒素雰囲気
中で、温度1100℃、時間15時間程度の熱処理を加
えることによって、N型不純物31とP型不純物35を
拡散させ、N型およびP型のライトドープ層15とフィ
ールドストッパ層19を形成する。
Next, as shown in FIG. 16, the N-type impurity 31 and the P-type impurity 35 are diffused by applying a heat treatment at a temperature of 1100 ° C. for a time period of about 15 hours in a nitrogen atmosphere, so that the N-type and P-type impurities 35 are diffused. The light-doped layer 15 and the field stopper layer 19 are formed.

【0086】引き続いて、反応ガスとしてジクロロシラ
ン(SiH2 Cl2 )とアンモニア(NH3 )とを用い
る化学的気相成長(CVD)法によって窒化シリコン膜
37を半導体基板1の上部全面に被膜形成する。さら
に、ホトレジスト25を回転塗布法によって、窒化シリ
コン膜37の上部全面に形成する。
Subsequently, a silicon nitride film 37 is formed on the entire upper surface of the semiconductor substrate 1 by a chemical vapor deposition (CVD) method using dichlorosilane (SiH2 Cl2) and ammonia (NH3) as a reaction gas. Further, a photoresist 25 is formed on the entire upper surface of the silicon nitride film 37 by a spin coating method.

【0087】引き続き、所定のホトマスクを用いて露光
処理と、現像処理を行い、素子分離領域および、高耐圧
トランジスタを形成する領域において、電界緩和酸化膜
を形成する領域が開口するようにホトレジスト25をパ
ターニングする。さらに、パターニングしたホトレジス
ト25をエッチングマスクとして使用して、エッチング
ガスに四フッ化炭素(CF4 )と酸素(O2 )の混合ガ
スを用いた反応性イオンエッチングによって、ホトレジ
スト開口内の窒化シリコン膜37を完全に除去するまで
エッチングする。その後、硫酸を用いて、ホトレジスト
を除去する。
Subsequently, an exposure process and a development process are performed using a predetermined photomask, and a photoresist 25 is formed so that a region for forming an electric field relaxation oxide film is opened in an element isolation region and a region for forming a high breakdown voltage transistor. Perform patterning. Further, using the patterned photoresist 25 as an etching mask, the silicon nitride film 37 in the photoresist opening is formed by reactive ion etching using a mixed gas of carbon tetrafluoride (CF4) and oxygen (O2) as an etching gas. Etch until completely removed. Thereafter, the photoresist is removed using sulfuric acid.

【0088】つぎに、図17に示すように、温度110
0℃の酸素雰囲気中にて3時間程度の酸化処理を行うこ
とで、窒化シリコン膜37が存在しない領域を選択的に
酸化し、フィールド酸化膜39と電界緩和酸化膜41を
形成する。その後、エッチング液にリン酸(H3 PO4
)を用いて、窒化シリコン膜37を除去する。
Next, as shown in FIG.
By performing an oxidation process in an oxygen atmosphere at 0 ° C. for about 3 hours, a region where the silicon nitride film 37 does not exist is selectively oxidized, and a field oxide film 39 and an electric field relaxation oxide film 41 are formed. Then, phosphoric acid (H3PO4
), The silicon nitride film 37 is removed.

【0089】つぎに、温度1000℃の酸素雰囲気中に
て2時間程度の熱処理を行うことにより、膜厚80nm
程度の酸化シリコン膜からなるゲート酸化膜(図示せ
ず)を形成する。その後、反応ガスとしてモノシラン
(SiH4 )を用いたCVD法によってゲート電極材料
であるポリシリコン(図示せず)を半導体基板1の上部
全面に形成する。
Next, a heat treatment is performed for about 2 hours in an oxygen atmosphere at a temperature of 1000 ° C., so that a film thickness of 80 nm
A gate oxide film (not shown) made of a silicon oxide film is formed. Thereafter, polysilicon (not shown) as a gate electrode material is formed on the entire upper surface of the semiconductor substrate 1 by a CVD method using monosilane (SiH4) as a reaction gas.

【0090】その後、ホトレジスト(図示せず)を回転
塗布法により、ポリシリコンの上部全面に形成する。引
き続き、所定のホトマスクを用いて、露光処理と、現像
処理を行い、ホトレジストをゲート電極となる領域以外
が開口するようにパターニングする。
Thereafter, a photoresist (not shown) is formed on the entire upper surface of the polysilicon by a spin coating method. Subsequently, using a predetermined photomask, an exposure process and a development process are performed, and the photoresist is patterned so as to open an area other than a region to be a gate electrode.

【0091】つぎに、ホトレジストをエッチングマスク
として使用し、反応ガスに六フッ化イオウ(SF6 )と
酸素(O2 )を用いた反応性イオンエッチングによっ
て、ホトレジスト開口内のポリシリコンを完全に除去す
るまでエッチングし、ゲート電極(図示せず)を形成す
る。その後、硫酸を用いてホトレジストを除去する。
Next, using the photoresist as an etching mask, reactive ion etching using sulfur hexafluoride (SF6) and oxygen (O2) as a reaction gas is performed until the polysilicon in the photoresist opening is completely removed. Etching is performed to form a gate electrode (not shown). Thereafter, the photoresist is removed using sulfuric acid.

【0092】つぎに、図18に示すように、ホトレジス
ト25を回転塗布法により、半導体基板1の上部全面に
形成する。引き続き、導電型がN型のドレイン拡散層と
ソース拡散層を形成するために、所定のホトマスクを用
いて、露光処理と、現像処理とを行い、ホトレジスト2
5を、Nチャネル型の低耐圧トランジスタと高耐圧トラ
ンジスタとを形成する領域が開口するようにパターニン
グする。
Next, as shown in FIG. 18, a photoresist 25 is formed on the entire upper surface of the semiconductor substrate 1 by a spin coating method. Subsequently, in order to form a drain diffusion layer and a source diffusion layer having N-type conductivity, an exposure process and a development process are performed using a predetermined photomask.
5 is patterned so as to open an area where an N-channel type low breakdown voltage transistor and a high breakdown voltage transistor are formed.

【0093】引き続いて、ホトレジスト25をイオン注
入阻止膜として用い、打ち込みエネルギー100Ke
V、打ち込みドーズ量5×1015cm-2程度のイオン注
入条件で、N型不純物であるリン原子を半導体基板1の
全面にイオン注入して、ゲート電極3とフィールド酸化
膜39と電界緩和酸化膜41に整合するP型ウェル21
に、導電型がN型のソース拡散層7とドレイン拡散層1
1を形成する。その後、ホトレジスト25を除去する。
Subsequently, the photoresist 25 is used as an ion implantation preventing film, and the implantation energy is 100 Ke.
Under the ion implantation conditions of V and an implantation dose of about 5 × 10 15 cm −2 , phosphorus atoms, which are N-type impurities, are ion-implanted into the entire surface of the semiconductor substrate 1, and the gate electrode 3, the field oxide film 39 and the electric field relaxation oxidation P-type well 21 matching film 41
The source diffusion layer 7 and the drain diffusion layer 1 having N-type conductivity
Form one. After that, the photoresist 25 is removed.

【0094】同様に、導電型がP型のドレイン拡散層と
ソース拡散層を形成するために、ホトレジスト(図示せ
ず)を回転塗布法により、半導体基板1の上部全面に形
成する。引き続き、所定のホトマスクを用いて、露光処
理と、現像処理を行い、ホトレジストを、Pチャネル型
の低耐圧トランジスタと高耐圧トランジスタとを形成す
る領域が開口するようにパターニングする。
Similarly, a photoresist (not shown) is formed on the entire upper surface of the semiconductor substrate 1 by a spin coating method in order to form a drain diffusion layer and a source diffusion layer of P-type conductivity. Subsequently, an exposure process and a development process are performed using a predetermined photomask, and the photoresist is patterned so that regions for forming the P-channel type low breakdown voltage transistor and the high breakdown voltage transistor are opened.

【0095】引き続き、ホトレジストをイオン注入阻止
膜として用いて、打ち込みエネルギー100KeV、打
ち込みドーズ量5×1015cm-2程度のイオン注入条件
で、P型不純物であるボロン原子を半導体基板1の全面
にイオン注入し、ゲート電極3とフィールド酸化膜39
と電界緩和酸化膜41に整合するN型ウェル23に、導
電型がP型のソース拡散層7とドレイン拡散層11を形
成する。その後、硫酸を用いてホトレジストを除去す
る。
Subsequently, using a photoresist as an ion implantation blocking film, boron atoms, which are P-type impurities, are deposited on the entire surface of the semiconductor substrate 1 under ion implantation conditions of implantation energy of 100 KeV and implantation dose of about 5 × 10 15 cm −2. The gate electrode 3 and the field oxide film 39 are implanted by ion implantation.
The source diffusion layer 7 and the drain diffusion layer 11 having the P-type conductivity are formed in the N-type well 23 which matches with the electric field relaxation oxide film 41. Thereafter, the photoresist is removed using sulfuric acid.

【0096】つぎに、図19に示すように、反応ガスと
してモノシラン(SiH4 )とフォスフィン(PH3 )
およびジボラン(B2 H6 )を用いるCVD法によっ
て、不純物としてリンとボロンを含む酸化シリコン膜か
らなる絶縁膜43を膜厚0.5μm程度で全面に被膜形
成する。その後、窒素雰囲気中で温度900℃、30分
間程度の熱処理を加える。このことによって、ドレイン
拡散層11とソース拡散層7にイオン注入した不純物を
電気的に活性化させる。この窒素雰囲気中の熱処理は、
絶縁膜43の表面平坦化も兼ねる。
Next, as shown in FIG. 19, monosilane (SiH4) and phosphine (PH3) are used as reaction gases.
Then, an insulating film 43 made of a silicon oxide film containing phosphorus and boron as impurities is formed on the entire surface to a thickness of about 0.5 μm by a CVD method using diborane (B2 H6). Thereafter, heat treatment is performed in a nitrogen atmosphere at a temperature of 900 ° C. for about 30 minutes. As a result, the impurities ion-implanted into the drain diffusion layer 11 and the source diffusion layer 7 are electrically activated. The heat treatment in this nitrogen atmosphere
The surface of the insulating film 43 is also flattened.

【0097】つぎに、ホトレジスト(図示せず)を回転
塗布法により、絶縁膜43の上部全面に形成する。引き
続き、所定のホトマスクを用いて、露光処理と、現像処
理を行い、ホトレジストをコンタクトホールが開口する
ようにパターニングする。
Next, a photoresist (not shown) is formed on the entire upper surface of the insulating film 43 by a spin coating method. Subsequently, an exposure process and a development process are performed using a predetermined photomask, and the photoresist is patterned so that the contact holes are opened.

【0098】引き続き、反応ガスに四フッ化炭素(CF
4 )と三フッ化メタン(CHF3 )とヘリウム(He)
を用いた反応性イオンエッチングによって、ホトレジス
ト開口内の絶縁膜43を完全に除去するまでエッチング
し、コンタクトホール(図示せず)を形成する。その
後、硫酸を用いてホトレジストを除去する。
Subsequently, carbon tetrafluoride (CF) was used as the reaction gas.
4), methane trifluoride (CHF3) and helium (He)
Is etched until the insulating film 43 in the photoresist opening is completely removed, thereby forming a contact hole (not shown). Thereafter, the photoresist is removed using sulfuric acid.

【0099】続いて図20に示すように、半導体基板1
の上部全面に、スパッタリング法によって、ドレイン電
極とソース電極を形成するための金属電極材料(図示せ
ず)を膜厚1μm程度で被膜形成する。金属電極材料と
してはアルミニウムを用いる。
Subsequently, as shown in FIG.
A metal electrode material (not shown) for forming a drain electrode and a source electrode is formed in a film thickness of about 1 μm on the entire upper surface of the substrate by sputtering. Aluminum is used as the metal electrode material.

【0100】つぎに、ホトレジスト(図示せず)を回転
塗布法により、金属電極材料(図示せず)の上部全面に
形成する。引き続き、所定のホトマスクを用いて、露光
処理と、現像処理を行い、ホトレジストをドレイン電極
とソース電極となる領域以外が開口するようにパターニ
ングする。
Next, a photoresist (not shown) is formed on the entire upper surface of the metal electrode material (not shown) by a spin coating method. Subsequently, an exposure process and a development process are performed using a predetermined photomask, and the photoresist is patterned so that openings are formed in regions other than the regions to be the drain electrode and the source electrode.

【0101】引き続き、ホトレジスト(図示せず)をエ
ッチングマスクとして使用して、反応ガスに三塩化ホウ
素(BCl3 )と塩素(Cl2 )を用いた反応性イオン
エッチングによって、ホトレジスト開口内の金属電極材
料を完全に除去するまでエッチングし、ドレイン電極1
3とソース電極9を形成する。その後、硝酸(H2 PO
4 )を用いてホトレジストを除去する。
Subsequently, using a photoresist (not shown) as an etching mask, the metal electrode material in the photoresist opening is removed by reactive ion etching using boron trichloride (BCl3) and chlorine (Cl2) as a reaction gas. Etch until completely removed, drain electrode 1
3 and a source electrode 9 are formed. Then, nitric acid (H2PO
4) Remove the photoresist using.

【0102】この結果、図1に示すように、高耐圧トラ
ンジスタ27に設けたライトドープ層15と素子分離領
域のフィールドストッパ層19とを構成するイオン注入
層は同一になるように形成される。
As a result, as shown in FIG. 1, the ion-implanted layer constituting the lightly doped layer 15 provided in the high breakdown voltage transistor 27 and the field stopper layer 19 in the element isolation region are formed to be the same.

【0103】本発明の実施形態で説明した製造方法を用
いれば、異なる電源電圧で駆動する高耐圧トランジスタ
と低耐圧トランジスタを同一半導体基板に形成した半導
体装置であって、高耐圧トランジスタ27のライトドー
プ層15と素子分離領域のフィールドストッパ層19と
を構成するイオン注入層は同一になるように形成され
る。この構造を有する半導体装置を用いれば、フィール
ドストッパ層19をライトドープ層15と同じ工程、同
じホトマスクで形成することができ、従来技術において
N型およびP型のフィールドストッパ層19を形成する
ために必要であった4つの工程、2枚のホトマスクをな
くすことができる。また、素子分離領域の反転電圧は電
源電圧を下回ることはなく、素子間のリーク電流が増加
することはない。
According to the manufacturing method described in the embodiment of the present invention, a high-voltage transistor and a low-voltage transistor driven by different power supply voltages are formed on the same semiconductor substrate. The ion implantation layers constituting the layer 15 and the field stopper layer 19 in the element isolation region are formed to be the same. If a semiconductor device having this structure is used, the field stopper layer 19 can be formed in the same step and with the same photomask as the lightly doped layer 15, so that the N-type and P-type field stopper layers 19 are formed in the prior art. The necessary four steps and two photomasks can be eliminated. Further, the inversion voltage of the element isolation region does not fall below the power supply voltage, and the leakage current between the elements does not increase.

【0104】なお以上説明した本発明の実施形態では、
ライトドープ層15とフィールドストッパ層19を拡散
させるために、窒素雰囲気中で、温度1100℃、15
時間程度の熱処理を行ったが、この熱処理を行わず、後
の工程のフィールド酸化膜と電界緩和酸化膜を形成する
ための熱処理で拡散を行った場合でも、本発明の実施形
態と同様な効果が得られる。
In the embodiment of the present invention described above,
In order to diffuse the light dope layer 15 and the field stopper layer 19, a temperature of 1100 ° C.
Even if the heat treatment is performed for about an hour, but the heat treatment is not performed, and the diffusion is performed by a heat treatment for forming a field oxide film and an electric field relaxation oxide film in a later step, the same effect as that of the embodiment of the present invention can be obtained. Is obtained.

【0105】なお以上説明した本発明の実施形態におい
ては、N型のライトドープ層15とフィールドストッパ
層19を形成するためのイオン注入工程と、P型のライ
トドープ層15とフィールドストッパ層19を形成する
ためのイオン注入工程が終了した後、ライトドープ層1
5とフィールドストッパ層19を拡散させるために、窒
素雰囲気中で、温度1100℃、15時間程度の熱処理
を行ったが、この熱処理を、N型のライトドープ層15
とフィールドストッパ層19を形成するためのイオン注
入工程の後だけに行った場合でも、本発明の実施形態と
同様な効果が得られる。
In the embodiment of the present invention described above, an ion implantation process for forming the N-type lightly doped layer 15 and the field stopper layer 19, and the P-type lightly doped layer 15 and the field stopper layer 19 After the ion implantation process for forming the light-doped layer 1
5 and a field stopper layer 19, a heat treatment was performed in a nitrogen atmosphere at a temperature of 1100 ° C. for about 15 hours.
The same effect as in the embodiment of the present invention can be obtained even when the ion implantation is performed only after the ion implantation step for forming the field stopper layer 19.

【0106】なお以上説明した本発明の実施形態におい
ては、N型のライトドープ層15とフィールドストッパ
層19を形成するためのイオン注入工程と、P型のライ
トドープ層15とフィールドストッパ層19を形成する
ためのイオン注入工程が終了した後、ライトドープ層1
5とフィールドストッパ層19を拡散させるために、窒
素雰囲気中で、温度1100℃、15時間程度の熱処理
を行ったが、N型のライトドープ層15とフィールドス
トッパ層19を形成するためのイオン注入工程の後に、
窒素雰囲気中で、温度1100℃、10時間程度の熱処
理を行い、さらにP型のライトドープ層15とフィール
ドストッパ層19を形成するためのイオン注入工程の後
に、窒素雰囲気中で、温度1000℃、10時間程度の
熱処理を行った場合でも、本発明の実施形態と同様な効
果が得られる。
In the embodiment of the present invention described above, the ion implantation process for forming the N-type lightly doped layer 15 and the field stopper layer 19, and the P-type lightly doped layer 15 and the field stopper layer 19 After the ion implantation process for forming the light-doped layer 1
A heat treatment was performed in a nitrogen atmosphere at a temperature of 1100 ° C. for about 15 hours in order to diffuse the N.sub.5 and the field stopper layer 19, but ion implantation for forming the N-type lightly doped layer 15 and the field stopper layer 19 was performed. After the process,
A heat treatment at a temperature of 1100 ° C. for about 10 hours is performed in a nitrogen atmosphere. Further, after an ion implantation process for forming a P-type lightly doped layer 15 and a field stopper layer 19, the heat treatment is performed at a temperature of 1000 ° C. in a nitrogen atmosphere. Even when the heat treatment is performed for about 10 hours, the same effect as the embodiment of the present invention can be obtained.

【0107】なお以上説明した本発明の実施形態では、
高耐圧トランジスタ27のゲート電極3の一端のみに電
界緩和酸化膜41とライトドープ層15を設けている
が、図21に示すように、高耐圧トランジスタ27のゲ
ート電極3の両端に電界緩和酸化膜41とライトドープ
層15を設けた場合でも、本発明の実施形態と同様な効
果が得られる。この構造の高耐圧トランジスタの用途と
しては、トランスミッションゲートがあげられる。ま
た、この構造の高耐圧トランジスタの製造方法は、図1
4と、図15と、図16とにおけるホトレジスト25
を、高耐圧トランジスタ27のゲート電極3の両端に電
界緩和酸化膜41とライトドープ層15を形成するよう
に、パターニングするだけでよい。
In the embodiment of the present invention described above,
The electric field relaxation oxide film 41 and the lightly doped layer 15 are provided only at one end of the gate electrode 3 of the high breakdown voltage transistor 27. As shown in FIG. Even when the light-doped layer 41 and the light-doped layer 15 are provided, the same effects as those of the embodiment of the present invention can be obtained. As an application of the high breakdown voltage transistor having this structure, there is a transmission gate. Also, a method of manufacturing a high breakdown voltage transistor having this structure is described in FIG.
4, FIG. 15 and FIG.
Need only be patterned so as to form the electric field relaxation oxide film 41 and the lightly doped layer 15 at both ends of the gate electrode 3 of the high breakdown voltage transistor 27.

【0108】さらに以上説明した本発明の実施形態で
は、低耐圧トランジスタと高耐圧トランジスタとを相補
型トランジスタにて説明したが、低耐圧トランジスタは
相補型トランジスタで形成し、高耐圧トランジスタはN
チャネル型トランジスタのみで形成した場合も、本発明
の実施形態と同様な効果が得られる。
In the embodiment of the present invention described above, the low breakdown voltage transistor and the high breakdown voltage transistor are described as complementary transistors. However, the low breakdown voltage transistor is formed of a complementary transistor, and the high breakdown voltage transistor is N-type.
The same effect as in the embodiment of the present invention can be obtained also when the transistor is formed only with the channel type transistor.

【0109】さらに以上説明した本発明の実施形態で
は、低耐圧トランジスタと高耐圧トランジスタとを相補
型トランジスタにて説明したが、低耐圧トランジスタは
相補型トランジスタで形成し、高耐圧トランジスタはP
チャネル型トランジスタのみで形成した場合も、本発明
の実施形態と同様な効果が得られる。
In the embodiment of the present invention described above, the low breakdown voltage transistor and the high breakdown voltage transistor are described as complementary transistors. However, the low breakdown voltage transistor is formed of a complementary transistor, and the high breakdown voltage transistor is
The same effect as in the embodiment of the present invention can be obtained also when the transistor is formed only with the channel type transistor.

【0110】さらに以上説明した本発明の実施形態で
は、低耐圧トランジスタと高耐圧トランジスタとを相補
型トランジスタにて説明したが、高耐圧トランジスタは
相補型トランジスタで形成し、低耐圧トランジスタはN
チャネル型トランジスタのみで形成した場合も、本発明
の実施形態と同様な効果が得られる。
In the embodiment of the present invention described above, the low breakdown voltage transistor and the high breakdown voltage transistor are described as complementary transistors. However, the high breakdown voltage transistor is formed of a complementary transistor, and the low breakdown voltage transistor is N-type.
The same effect as in the embodiment of the present invention can be obtained also when the transistor is formed only with the channel type transistor.

【0111】さらに以上説明した本発明の実施形態で
は、低耐圧トランジスタと高耐圧トランジスタとを相補
型トランジスタにて説明したが、高耐圧トランジスタは
相補型トランジスタで形成し、低耐圧トランジスタはP
チャネル型トランジスタのみで形成した場合も、本発明
の実施形態と同様な効果が得られる。
In the embodiment of the present invention described above, the low breakdown voltage transistor and the high breakdown voltage transistor are described as complementary transistors. However, the high breakdown voltage transistor is formed of a complementary transistor, and the low breakdown voltage transistor is
The same effect as in the embodiment of the present invention can be obtained also when the transistor is formed only with the channel type transistor.

【0112】[0112]

【発明の効果】以上の説明で明らかなように、本発明に
おける半導体装置およびその製造方法は、異なる電源電
圧で駆動する高耐圧トランジスタと低耐圧トランジスタ
を同一半導体基板に形成した半導体装置であって、高耐
圧トランジスタのライトドープ層と素子分離領域のフィ
ールドストッパ層とを構成するイオン注入層は、同一に
になるように形成されている。
As apparent from the above description, the semiconductor device and the method of manufacturing the same according to the present invention is a semiconductor device in which a high breakdown voltage transistor and a low breakdown voltage transistor driven by different power supply voltages are formed on the same semiconductor substrate. The ion implantation layers forming the lightly doped layer of the high breakdown voltage transistor and the field stopper layer of the element isolation region are formed to be the same.

【0113】この構造を有する本発明の半導体装置を用
いれば、同じ導電型のライトドープ層とフィールドスト
ッパ層を、同じ工程、同じホトマスクで形成することが
できるので、工程数、ホトマスク数を減らすことができ
る。このとき、素子分離領域の反転電圧は電源電圧を下
回ることはなく、リーク電流は増加しない。
When the semiconductor device of the present invention having this structure is used, the lightly doped layer and the field stopper layer of the same conductivity type can be formed in the same step and the same photomask, so that the number of steps and the number of photomasks can be reduced. Can be. At this time, the inversion voltage of the element isolation region does not fall below the power supply voltage, and the leakage current does not increase.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の実施の形態における半導体装置の構造
と製造方法とを示す断面図である。
FIG. 1 is a cross-sectional view illustrating a structure and a manufacturing method of a semiconductor device according to an embodiment of the present invention.

【図2】従来技術における半導体装置の構造と製造方法
とを示す断面図である。
FIG. 2 is a cross-sectional view showing a structure and a manufacturing method of a semiconductor device according to a conventional technique.

【図3】本発明の実施の形態と従来技術における半導体
装置の構造と製造方法とを示す断面図である。
FIG. 3 is a cross-sectional view illustrating a structure and a manufacturing method of a semiconductor device according to an embodiment of the present invention and a conventional technique.

【図4】本発明の実施の形態と従来技術における半導体
装置の構造と製造方法とを示す断面図である。
FIG. 4 is a cross-sectional view illustrating a structure and a manufacturing method of a semiconductor device according to an embodiment of the present invention and a conventional technique.

【図5】本発明の実施の形態と従来技術における半導体
装置の構造と製造方法とを示す断面図である。
FIG. 5 is a cross-sectional view showing a structure and a manufacturing method of a semiconductor device according to an embodiment of the present invention and a conventional technique.

【図6】本発明の実施の形態と従来技術における半導体
装置の構造と製造方法とを示す断面図である。
FIG. 6 is a cross-sectional view illustrating a structure and a manufacturing method of a semiconductor device according to an embodiment of the present invention and a conventional technique.

【図7】従来技術における半導体装置の構造と製造方法
とを示す断面図である。
FIG. 7 is a cross-sectional view showing a structure and a manufacturing method of a semiconductor device according to a conventional technique.

【図8】従来技術における半導体装置の構造と製造方法
とを示す断面図である。
FIG. 8 is a cross-sectional view illustrating a structure and a manufacturing method of a semiconductor device according to a conventional technique.

【図9】従来技術における半導体装置の構造と製造方法
とを示す断面図である。
FIG. 9 is a cross-sectional view showing a structure and a manufacturing method of a semiconductor device according to a conventional technique.

【図10】従来技術における半導体装置の構造と製造方
法とを示す断面図である。
FIG. 10 is a cross-sectional view illustrating a structure and a manufacturing method of a semiconductor device according to a conventional technique.

【図11】従来技術における半導体装置の構造と製造方
法とを示す断面図である。
FIG. 11 is a cross-sectional view illustrating a structure and a manufacturing method of a semiconductor device according to a conventional technique.

【図12】従来技術における半導体装置の構造と製造方
法とを示す断面図である。
FIG. 12 is a cross-sectional view illustrating a structure and a manufacturing method of a semiconductor device according to a conventional technique.

【図13】従来技術における半導体装置の構造と製造方
法とを示す断面図である。
FIG. 13 is a cross-sectional view showing a structure and a manufacturing method of a semiconductor device according to a conventional technique.

【図14】本発明の実施の形態における半導体装置の構
造と製造方法とを示す断面図である。
FIG. 14 is a cross-sectional view showing a structure and a manufacturing method of the semiconductor device according to the embodiment of the present invention;

【図15】本発明の実施の形態における半導体装置の構
造と製造方法とを示す断面図である。
FIG. 15 is a cross-sectional view showing a structure and a manufacturing method of the semiconductor device according to the embodiment of the present invention.

【図16】本発明の実施の形態における半導体装置の構
造と製造方法とを示す断面図である。
FIG. 16 is a cross-sectional view showing a structure and a manufacturing method of the semiconductor device according to the embodiment of the present invention.

【図17】本発明の実施の形態における半導体装置の構
造と製造方法とを示す断面図である。
FIG. 17 is a cross-sectional view showing a structure and a manufacturing method of the semiconductor device according to the embodiment of the present invention.

【図18】本発明の実施の形態における半導体装置の構
造と製造方法とを示す断面図である。
FIG. 18 is a cross-sectional view showing a structure and a manufacturing method of the semiconductor device according to the embodiment of the present invention.

【図19】本発明の実施の形態における半導体装置の構
造と製造方法とを示す断面図である。
FIG. 19 is a cross-sectional view showing a structure and a manufacturing method of the semiconductor device according to the embodiment of the present invention;

【図20】本発明の実施の形態における半導体装置の構
造と製造方法とを示す断面図である。
FIG. 20 is a cross-sectional view showing a structure and a manufacturing method of the semiconductor device according to the embodiment of the present invention;

【図21】本発明の実施の形態における半導体装置の構
造を示す断面図である。
FIG. 21 is a cross-sectional view illustrating a structure of a semiconductor device according to an embodiment of the present invention.

【符号の説明】[Explanation of symbols]

1 半導体基板 3 ゲート絶縁膜 5 ゲート電極 7 ソース拡散層 9 ソース電極 11 ドレイン拡散層 13 ドレイン電極 15 ライトドープ層 17 酸化シリコン膜 19 フィールドストッパ層 21 P型ウェル 23 N型ウェル 25 ホトレジスト 27 高耐圧トランジスタ 29 低耐圧トランジスタ 31 N型不純物 35 P型不純物 37 窒化シリコン膜 39 フィールド酸化膜 41 電界緩和酸化膜 43 絶縁膜 DESCRIPTION OF SYMBOLS 1 Semiconductor substrate 3 Gate insulating film 5 Gate electrode 7 Source diffusion layer 9 Source electrode 11 Drain diffusion layer 13 Drain electrode 15 Lightly doped layer 17 Silicon oxide film 19 Field stopper layer 21 P-type well 23 N-type well 25 Photoresist 27 High voltage transistor Reference Signs List 29 low breakdown voltage transistor 31 N-type impurity 35 P-type impurity 37 silicon nitride film 39 field oxide film 41 electric field relaxation oxide film 43 insulating film

Claims (20)

【特許請求の範囲】[Claims] 【請求項1】 異なる電源電圧によって駆動する高耐圧
トランジスタと低耐圧トランジスタとを同一半導体基板
上に形成した半導体装置であって、 高耐圧トランジスタは、半導体基板上に設けたゲート絶
縁膜と、ゲート絶縁膜の上部に設けたゲート電極と、ゲ
ート電極の端部に設けたソース拡散層と、ソース拡散層
に接続されたソース電極と、ゲート電極のソース拡散層
と対向する端部に設けるドレイン拡散層と、ドレイン拡
散層に接続されたドレイン電極と、ドレイン拡散層の不
純物濃度より低不純物濃度の不純物拡散層からなるドレ
イン拡散層に設けたライトドープ層と、ゲート電極とラ
イトドープ層の間に設ける電界緩和酸化膜とを備え、 低耐圧トランジスタは、半導体基板上に設けたゲート絶
縁膜と、このゲート絶縁膜の上部に設けたゲート電極
と、ゲート電極の一端に設けたソース拡散層と、ソース
拡散層に接続されたソース電極と、ゲート電極のソース
拡散層と対向する端部に設けるドレイン拡散層と、ドレ
イン拡散層に接続されたドレイン電極とを備え、 ライトドープ層と、素子分離領域におけるフィールドス
トッパ層とを構成するイオン注入層が同一であることを
特徴とする半導体装置。
1. A semiconductor device in which a high breakdown voltage transistor and a low breakdown voltage transistor driven by different power supply voltages are formed on the same semiconductor substrate, wherein the high breakdown voltage transistor includes a gate insulating film provided on the semiconductor substrate and a gate. A gate electrode provided above the insulating film; a source diffusion layer provided at an end of the gate electrode; a source electrode connected to the source diffusion layer; and a drain diffusion provided at an end of the gate electrode facing the source diffusion layer. Layer, a drain electrode connected to the drain diffusion layer, a lightly doped layer provided on the drain diffusion layer comprising an impurity diffusion layer having an impurity concentration lower than that of the drain diffusion layer, and a gate electrode and the lightly doped layer. The low voltage transistor includes a gate insulating film provided on a semiconductor substrate and an upper portion of the gate insulating film. A gate electrode, a source diffusion layer provided at one end of the gate electrode, a source electrode connected to the source diffusion layer, a drain diffusion layer provided at an end of the gate electrode facing the source diffusion layer, and a connection to the drain diffusion layer A semiconductor device, comprising: a drain electrode formed in a light-doped layer and a field stopper layer in an element isolation region.
【請求項2】 異なる電源電圧によって駆動する高耐圧
トランジスタと低耐圧トランジスタとを同一半導体基板
上に形成した半導体装置であって、 高耐圧トランジスタは、半導体基板上に設けたゲート絶
縁膜と、ゲート絶縁膜の上部に設けたゲート電極と、ゲ
ート電極の端部に設けたソース拡散層と、ソース拡散層
に接続されたソース電極と、ゲート電極のソース拡散層
と対向する端部に設けるドレイン拡散層と、ドレイン拡
散層に接続されたドレイン電極と、ドレイン拡散層およ
びソース拡散層の不純物濃度より低不純物濃度の不純物
拡散層からなるドレイン拡散層およびソース拡散層に設
けたライトドープ層と、ゲート電極とライトドープ層の
間に設ける電界緩和酸化膜とを備え、 低耐圧トランジスタは、半導体基板上に設けたゲート絶
縁膜と、このゲート絶縁膜の上部に設けたゲート電極
と、ゲート電極の端部に設けたソース拡散層と、ソース
拡散層に接続されたソース電極と、ゲート電極のソース
拡散層と対向する端部に設けるドレイン拡散層と、ドレ
イン拡散層に接続されたドレイン電極とを備え、 ライトドープ層と、素子分離領域におけるフィールドス
トッパ層とを構成するイオン注入層が同一であることを
特徴とする半導体装置。
2. A semiconductor device in which a high breakdown voltage transistor and a low breakdown voltage transistor driven by different power supply voltages are formed on the same semiconductor substrate, wherein the high breakdown voltage transistor includes a gate insulating film provided on the semiconductor substrate and a gate. A gate electrode provided above the insulating film; a source diffusion layer provided at an end of the gate electrode; a source electrode connected to the source diffusion layer; and a drain diffusion provided at an end of the gate electrode facing the source diffusion layer. A layer, a drain electrode connected to the drain diffusion layer, a lightly doped layer provided on the drain diffusion layer and the source diffusion layer comprising an impurity diffusion layer having an impurity concentration lower than that of the drain diffusion layer and the source diffusion layer, and a gate. An electric field relaxing oxide film provided between the electrode and the lightly doped layer is provided. A film, a gate electrode provided on the gate insulating film, a source diffusion layer provided at an end of the gate electrode, a source electrode connected to the source diffusion layer, and an end of the gate electrode facing the source diffusion layer. A semiconductor device, comprising: a drain diffusion layer provided in a portion; and a drain electrode connected to the drain diffusion layer, wherein an ion implantation layer constituting a lightly doped layer and a field stopper layer in an element isolation region is the same. apparatus.
【請求項3】 半導体基板にP型の不純物原子を選択的
にイオン注入してP型ウェルを形成する工程と、 N型の不純物原子を選択的にイオン注入してN型ウェル
を形成する工程と、 Nチャネル領域のライトドープ層とPチャネル領域のフ
ィールドストッパ層を形成する領域が開口するようにホ
トレジストをパターニングし、ホトレジストをイオン注
入阻止膜としてライトドープ層およびフィールドストッ
パ層を形成する領域にN型の不純物原子をイオン注入
し、熱処理を行うことにより、導電型がN型のライトド
ープ層とフィールドストッパ層を同時に形成する工程
と、 Pチャネル領域のライトドープ層とNチャネル領域のフ
ィールドストッパ層を形成する領域が開口するようにホ
トレジストをパターニングし、ホトレジストをイオン注
入阻止膜としてライトドープ層およびフィールドストッ
パ層を形成する領域にP型の不純物原子をイオン注入
し、導電型がP型のライトドープ層とフィールドストッ
パ層を同時に形成する工程と、 窒化シリコン膜を全面に形成し、ホトエッチング処理を
行うことにより素子分離領域と高耐圧トランジスタにお
いてゲート電極のドレイン拡散層側に設けるゲート絶縁
膜より厚い酸化シリコン膜からなる電界緩和酸化膜を形
成する領域の窒化シリコン膜を開口する工程と、 酸化雰囲気中で酸化処理を行うことによって窒化シリコ
ン膜開口内の表面に酸化シリコン膜を形成する工程と、 窒化シリコン膜をエッチングして除去する工程と、 ゲート電極材料を全面に形成し、ホトエッチング処理を
行うことによりゲート電極をパターニングする工程と、 ライトドープ層と同導電型の不純物原子を選択的にイオ
ン注入し、高耐圧トランジスタおよび低耐圧トランジス
タのドレイン拡散層とソース拡散層を形成する工程と、 絶縁膜を全面に形成し、ホトエッチング処理を行うこと
によりコンタクトホールを形成する工程と、 ドレイン電極およびソース電極材料を全面に形成しホト
エッチング処理を行うことによりドレイン電極とソース
電極をパターニングする工程と、 を有することを特徴とする半導体装置の製造方法。
3. A step of selectively implanting P-type impurity atoms into a semiconductor substrate to form a P-type well, and a step of selectively implanting N-type impurity atoms into an N-type well. Patterning the photoresist so that the regions for forming the lightly doped layer in the N-channel region and the field stopper layer in the P-channel region are opened, and using the photoresist as an ion implantation blocking film in the region for forming the lightly doped layer and the field stopper layer. A step of simultaneously forming a lightly doped layer of N-type conductivity and a field stopper layer by ion-implanting N-type impurity atoms and performing a heat treatment; a lightly doped layer of P-channel region and a field stopper of N-channel region Pattern the photoresist so that the area where the layer is to be formed is opened, and block the photoresist for ion implantation. A step of ion-implanting P-type impurity atoms into a region where a light-doped layer and a field stopper layer are formed as a stop film to simultaneously form a P-type light-doped layer and a field stopper layer; And a silicon nitride film in a region where an electric field relaxation oxide film made of a silicon oxide film thicker than a gate insulating film provided on the drain diffusion layer side of the gate electrode in the element isolation region and the high breakdown voltage transistor by performing photoetching processing Forming a silicon oxide film on the surface within the silicon nitride film opening by performing an oxidation process in an oxidizing atmosphere; etching the silicon nitride film to remove the silicon nitride film; A step of patterning the gate electrode by performing a photo-etching process, Forming a drain diffusion layer and a source diffusion layer of a high-voltage transistor and a low-voltage transistor by selectively ion-implanting impurity atoms of the same conductivity type as that of the light-doped layer; forming an insulating film on the entire surface; A step of forming a contact hole by performing, and a step of patterning the drain electrode and the source electrode by forming a drain electrode and a source electrode material on the entire surface and performing a photoetching process. Production method.
【請求項4】 半導体基板にP型の不純物原子を選択的
にイオン注入してP型ウェルを形成する工程と、 N型の不純物原子を選択的にイオン注入してN型ウェル
を形成する工程と、 Nチャネル領域のライトドープ層とPチャネル領域のフ
ィールドストッパ層を形成する領域が開口するようにホ
トレジストをパターニングし、ホトレジストをイオン注
入阻止膜としてライトドープ層およびフィールドストッ
パ層を形成する領域にN型の不純物原子をイオン注入
し、熱処理を行うことにより、導電型がN型のライトド
ープ層とフィールドストッパ層を同時に形成する工程
と、 Pチャネル領域のライトドープ層とNチャネル領域のフ
ィールドストッパ層を形成する領域が開口するようにホ
トレジストをパターニングし、ホトレジストをイオン注
入阻止膜としてライトドープ層およびフィールドストッ
パ層を形成する領域にP型の不純物原子をイオン注入
し、導電型がP型のライトドープ層とフィールドストッ
パ層を同時に形成する工程と、 窒化シリコン膜を全面に形成し、ホトエッチング処理を
行うことにより素子分離領域と高耐圧トランジスタにお
いてゲート電極のドレイン拡散層側とソース拡散層側に
設けるゲート絶縁膜より厚い酸化シリコン膜からなる電
界緩和酸化膜を形成する領域の窒化シリコン膜を開口す
る工程と、 酸化雰囲気中で酸化処理を行うことによって窒化シリコ
ン膜開口内の表面に酸化シリコン膜を形成する工程と、 窒化シリコン膜をエッチングして除去する工程と、 ゲート電極材料を全面に形成し、ホトエッチング処理を
行うことによりゲート電極をパターニングする工程と、 ライトドープ層と同導電型の不純物原子を選択的にイオ
ン注入し、高耐圧トランジスタおよび低耐圧トランジス
タのドレイン拡散層とソース拡散層を形成する工程と、 絶縁膜を全面に形成し、ホトエッチング処理を行うこと
によりコンタクトホールを形成する工程と、 ドレイン電極およびソース電極材料を全面に形成しホト
エッチング処理を行うことによりドレイン電極とソース
電極をパターニングする工程と、 を有することを特徴とする半導体装置の製造方法。
4. A step of selectively implanting P-type impurity atoms into a semiconductor substrate to form a P-type well, and a step of selectively implanting N-type impurity atoms into an N-type well. Patterning the photoresist so that the regions for forming the lightly doped layer in the N-channel region and the field stopper layer in the P-channel region are opened, and using the photoresist as an ion implantation blocking film in the region for forming the lightly doped layer and the field stopper layer. A step of simultaneously forming a lightly doped layer of N-type conductivity and a field stopper layer by ion-implanting N-type impurity atoms and performing a heat treatment; a lightly doped layer of P-channel region and a field stopper of N-channel region Pattern the photoresist so that the area where the layer is to be formed is opened, and block the photoresist for ion implantation. A step of ion-implanting P-type impurity atoms into a region where a light-doped layer and a field stopper layer are formed as a stop film to simultaneously form a P-type light-doped layer and a field stopper layer; And an electric field relaxation oxide film made of a silicon oxide film thicker than a gate insulating film provided on the drain diffusion layer side and the source diffusion layer side of the gate electrode in the element isolation region and the high breakdown voltage transistor by performing photoetching processing. A step of opening the silicon nitride film in the region, a step of forming a silicon oxide film on the surface inside the silicon nitride film opening by performing an oxidation treatment in an oxidizing atmosphere, and a step of etching and removing the silicon nitride film; A gate electrode material is formed on the entire surface and the gate electrode is patterned by photoetching. Forming a drain diffusion layer and a source diffusion layer of a high breakdown voltage transistor and a low breakdown voltage transistor by selectively ion-implanting impurity atoms of the same conductivity type as a lightly doped layer; and forming an insulating film over the entire surface. Forming a contact hole by performing a photo-etching process; and patterning a drain electrode and a source electrode by performing a photo-etching process by forming a drain electrode and a source electrode material on the entire surface. A method for manufacturing a semiconductor device.
【請求項5】 導電型がN型の半導体基板にP型の不純
物原子を選択的にイオン注入してP型ウェルを形成する
工程と、 Nチャネル領域のライトドープ層とPチャネル領域のフ
ィールドストッパ層を形成する領域が開口するようにホ
トレジストをパターニングし、ホトレジストをイオン注
入阻止膜としてライトドープ層およびフィールドストッ
パ層を形成する領域にN型の不純物原子をイオン注入
し、熱処理を行うことにより、導電型がN型のライトド
ープ層とフィールドストッパ層を同時に形成する工程
と、 Pチャネル領域のライトドープ層とNチャネル領域のフ
ィールドストッパ層を形成する領域が開口するようにホ
トレジストをパターニングし、ホトレジストをイオン注
入阻止膜としてライトドープ層およびフィールドストッ
パ層を形成する領域にP型の不純物原子をイオン注入
し、導電型がP型のライトドープ層とフィールドストッ
パ層を同時に形成する工程と、 窒化シリコン膜を全面に形成し、ホトエッチング処理を
行うことにより素子分離領域と高耐圧トランジスタにお
いてゲート電極のドレイン拡散層側に設けるゲート絶縁
膜より厚い酸化シリコン膜からなる電界緩和酸化膜を形
成する領域の窒化シリコン膜を開口する工程と、 酸化雰囲気中で酸化処理を行うことによって窒化シリコ
ン膜開口内の表面に酸化シリコン膜を形成する工程と、 窒化シリコン膜をエッチングして除去する工程と、 ゲート電極材料を全面に形成し、ホトエッチング処理を
行うことによりゲート電極をパターニングする工程と、 ライトドープ層と同導電型の不純物原子を選択的にイオ
ン注入し、高耐圧トランジスタおよび低耐圧トランジス
タのドレイン拡散層とソース拡散層を形成する工程と、 絶縁膜を全面に形成し、ホトエッチング処理を行うこと
によりコンタクトホールを形成する工程と、 ドレイン電極およびソース電極材料を全面に形成しホト
エッチング処理を行うことによりドレイン電極とソース
電極をパターニングする工程と、 を有することを特徴とする半導体装置の製造方法。
5. A step of selectively implanting P-type impurity atoms into a N-type semiconductor substrate to form a P-type well, a lightly doped layer in an N-channel region and a field stopper in a P-channel region. Patterning the photoresist so that the region where the layer is formed is opened, ion-implanting N-type impurity atoms into the region where the light dope layer and the field stopper layer are formed using the photoresist as an ion implantation blocking film, and performing heat treatment, Forming a lightly doped layer of N-type conductivity and a field stopper layer at the same time; patterning the photoresist so that a region for forming the lightly doped layer of the P channel region and the field stopper layer of the N channel region is opened; Light-doped layer and field stopper layer Ion-implanting P-type impurity atoms into a region to be formed, and simultaneously forming a lightly doped layer and a field stopper layer of P-type conductivity; and forming a silicon nitride film over the entire surface and performing photoetching. A step of opening a silicon nitride film in a region for forming an electric field relaxation oxide film made of a silicon oxide film thicker than a gate insulating film provided on a side of a drain diffusion layer of a gate electrode in an isolation region and a high breakdown voltage transistor; Forming a silicon oxide film on the surface in the opening of the silicon nitride film, etching the silicon nitride film, and removing the silicon nitride film. Patterning the electrode and selectively implanting impurity atoms of the same conductivity type as the lightly doped layer Forming a drain diffusion layer and a source diffusion layer of the high breakdown voltage transistor and the low breakdown voltage transistor; forming an insulating film over the entire surface; and performing a photoetching process to form a contact hole; Patterning a drain electrode and a source electrode by forming an electrode material on the entire surface and performing a photoetching process.
【請求項6】 導電型がN型の半導体基板にP型の不純
物原子を選択的にイオン注入してP型ウェルを形成する
工程と、 Nチャネル領域のライトドープ層とPチャネル領域のフ
ィールドストッパ層を形成する領域が開口するようにホ
トレジストをパターニングし、ホトレジストをイオン注
入阻止膜としてライトドープ層およびフィールドストッ
パ層を形成する領域にN型の不純物原子をイオン注入
し、熱処理を行うことにより、導電型がN型のライトド
ープ層とフィールドストッパ層を同時に形成する工程
と、 Pチャネル領域のライトドープ層とNチャネル領域のフ
ィールドストッパ層を形成する領域が開口するようにホ
トレジストをパターニングし、ホトレジストをイオン注
入阻止膜としてライトドープ層およびフィールドストッ
パ層を形成する領域にP型の不純物原子をイオン注入
し、導電型がP型のライトドープ層とフィールドストッ
パ層を同時に形成する工程と、 窒化シリコン膜を全面に形成し、ホトエッチング処理を
行うことにより素子分離領域と高耐圧トランジスタにお
いてゲート電極のドレイン拡散層側とソース拡散層側に
設けるゲート絶縁膜より厚い酸化シリコン膜からなる電
界緩和酸化膜を形成する領域の窒化シリコン膜を開口す
る工程と、 酸化雰囲気中で酸化処理を行うことによって窒化シリコ
ン膜開口内の表面に酸化シリコン膜を形成する工程と、 窒化シリコン膜をエッチングして除去する工程と、 ゲート電極材料を全面に形成し、ホトエッチング処理を
行うことによりゲート電極をパターニングする工程と、 ライトドープ層と同導電型の不純物原子を選択的にイオ
ン注入し、高耐圧トランジスタおよび低耐圧トランジス
タのドレイン拡散層とソース拡散層を形成する工程と、 絶縁膜を全面に形成し、ホトエッチング処理を行うこと
によりコンタクトホールを形成する工程と、 ドレイン電極およびソース電極材料を全面に形成しホト
エッチング処理を行うことによりドレイン電極とソース
電極をパターニングする工程と、 を有することを特徴とする半導体装置の製造方法。
6. A step of selectively implanting P-type impurity atoms into a N-type semiconductor substrate to form a P-type well, a lightly doped layer in an N-channel region and a field stopper in a P-channel region. Patterning the photoresist so that the region where the layer is formed is opened, ion-implanting N-type impurity atoms into the region where the light dope layer and the field stopper layer are formed using the photoresist as an ion implantation blocking film, and performing heat treatment, Forming a lightly doped layer of N-type conductivity and a field stopper layer at the same time; patterning the photoresist so that a region for forming the lightly doped layer of the P channel region and the field stopper layer of the N channel region is opened; Light-doped layer and field stopper layer Ion-implanting P-type impurity atoms into a region to be formed, and simultaneously forming a lightly doped layer and a field stopper layer of P-type conductivity; and forming a silicon nitride film over the entire surface and performing photoetching. Opening the silicon nitride film in a region where an electric field relaxation oxide film made of a silicon oxide film thicker than the gate insulating film provided on the drain diffusion layer side and the source diffusion layer side of the gate electrode in the isolation region and the high breakdown voltage transistor is formed; A step of forming a silicon oxide film on the surface inside the silicon nitride film opening by performing an oxidation treatment in an atmosphere; a step of etching and removing the silicon nitride film; Performing a gate electrode patterning process and selecting impurity atoms of the same conductivity type as the lightly doped layer. Selectively implanting ions to form a drain diffusion layer and a source diffusion layer of the high breakdown voltage transistor and the low breakdown voltage transistor; and forming a contact hole by forming an insulating film over the entire surface and performing photoetching. Patterning the drain electrode and the source electrode by forming a drain electrode and a source electrode material on the entire surface and performing a photoetching process.
【請求項7】 導電型がP型の半導体基板にN型の不純
物原子を選択的にイオン注入してN型ウェルを形成する
工程と、 Nチャネル領域のライトドープ層とPチャネル領域のフ
ィールドストッパ層を形成する領域が開口するようにホ
トレジストをパターニングし、ホトレジストをイオン注
入阻止膜としてライトドープ層およびフィールドストッ
パ層を形成する領域にN型の不純物原子をイオン注入
し、熱処理を行うことにより、導電型がN型のライトド
ープ層とフィールドストッパ層を同時に形成する工程
と、 Pチャネル領域のライトドープ層とNチャネル領域のフ
ィールドストッパ層を形成する領域が開口するようにホ
トレジストをパターニングし、ホトレジストをイオン注
入阻止膜としてライトドープ層およびフィールドストッ
パ層を形成する領域にP型の不純物原子をイオン注入
し、導電型がP型のライトドープ層とフィールドストッ
パ層を同時に形成する工程と、 窒化シリコン膜を全面に形成し、ホトエッチング処理を
行うことにより素子分離領域と高耐圧トランジスタにお
いてゲート電極のドレイン拡散層側に設けるゲート絶縁
膜より厚い酸化シリコン膜からなる電界緩和酸化膜を形
成する領域の窒化シリコン膜を開口する工程と、 酸化雰囲気中で酸化処理を行うことによって窒化シリコ
ン膜開口内の表面に酸化シリコン膜を形成する工程と、 窒化シリコン膜をエッチングして除去する工程と、 ゲート電極材料を全面に形成し、ホトエッチング処理を
行うことによりゲート電極をパターニングする工程と、 ライトドープ層と同導電型の不純物原子を選択的にイオ
ン注入し、高耐圧トランジスタおよび低耐圧トランジス
タのドレイン拡散層とソース拡散層を形成する工程と、 絶縁膜を全面に形成し、ホトエッチング処理を行うこと
によりコンタクトホールを形成する工程と、 ドレイン電極およびソース電極材料を全面に形成しホト
エッチング処理を行うことによりドレイン電極とソース
電極をパターニングする工程と、 を有することを特徴とする半導体装置の製造方法。
7. A step of selectively ion-implanting N-type impurity atoms into a P-type semiconductor substrate to form an N-type well, a lightly doped layer in an N-channel region and a field stopper in a P-channel region. Patterning the photoresist so that the region where the layer is formed is opened, ion-implanting N-type impurity atoms into the region where the light dope layer and the field stopper layer are formed using the photoresist as an ion implantation blocking film, and performing heat treatment, Forming a lightly doped layer of N-type conductivity and a field stopper layer at the same time; patterning the photoresist so that a region for forming the lightly doped layer of the P channel region and the field stopper layer of the N channel region is opened; Light-doped layer and field stopper layer Ion-implanting P-type impurity atoms into a region to be formed, and simultaneously forming a lightly doped layer and a field stopper layer of P-type conductivity; and forming a silicon nitride film over the entire surface and performing photoetching. A step of opening a silicon nitride film in a region for forming an electric field relaxation oxide film made of a silicon oxide film thicker than a gate insulating film provided on a side of a drain diffusion layer of a gate electrode in an isolation region and a high breakdown voltage transistor; Forming a silicon oxide film on the surface in the opening of the silicon nitride film, etching the silicon nitride film, and removing the silicon nitride film. Patterning the electrode and selectively implanting impurity atoms of the same conductivity type as the lightly doped layer Forming a drain diffusion layer and a source diffusion layer of the high breakdown voltage transistor and the low breakdown voltage transistor; forming an insulating film over the entire surface; and performing a photoetching process to form a contact hole; Patterning a drain electrode and a source electrode by forming an electrode material on the entire surface and performing a photoetching process.
【請求項8】 導電型がP型の半導体基板にN型の不純
物原子を選択的にイオン注入してN型ウェルを形成する
工程と、Nチャネル領域のライトドープ層とPチャネル
領域のフィールドストッパ層を形成する領域が開口する
ようにホトレジストをパターニングし、ホトレジストを
イオン注入阻止膜としてライトドープ層およびフィール
ドストッパ層を形成する領域にN型の不純物原子をイオ
ン注入し、熱処理を行うことにより、導電型がN型のラ
イトドープ層とフィールドストッパ層を同時に形成する
工程と、 Pチャネル領域のライトドープ層とNチャネル領域のフ
ィールドストッパ層を形成する領域が開口するようにホ
トレジストをパターニングし、ホトレジストをイオン注
入阻止膜としてライトドープ層およびフィールドストッ
パ層を形成する領域にP型の不純物原子をイオン注入
し、導電型がP型のライトドープ層とフィールドストッ
パ層を同時に形成する工程と、 窒化シリコン膜を全面に形成し、ホトエッチング処理を
行うことにより素子分離領域と高耐圧トランジスタにお
いてゲート電極のドレイン拡散層側とソース拡散層側に
設けるゲート絶縁膜より厚い酸化シリコン膜からなる電
界緩和酸化膜を形成する領域の窒化シリコン膜を開口す
る工程と、 酸化雰囲気中で酸化処理を行うことによって窒化シリコ
ン膜開口内の表面に酸化シリコン膜を形成する工程と、 窒化シリコン膜をエッチングして除去する工程と、 ゲート電極材料を全面に形成し、ホトエッチング処理を
行うことによりゲート電極をパターニングする工程と、 ライトドープ層と同導電型の不純物原子を選択的にイオ
ン注入し、高耐圧トランジスタおよび低耐圧トランジス
タのドレイン拡散層とソース拡散層を形成する工程と、 絶縁膜を全面に形成し、ホトエッチング処理を行うこと
によりコンタクトホールを形成する工程と、 ドレイン電極およびソース電極材料を全面に形成しホト
エッチング処理を行うことによりドレイン電極とソース
電極をパターニングする工程と、 を有することを特徴とする半導体装置の製造方法。
8. A step of selectively implanting N-type impurity atoms into a P-type semiconductor substrate to form an N-type well, a lightly doped layer in an N-channel region and a field stopper in a P-channel region. Patterning the photoresist so that the region where the layer is formed is opened, ion-implanting N-type impurity atoms into the region where the light dope layer and the field stopper layer are formed using the photoresist as an ion implantation blocking film, and performing heat treatment, Forming a lightly doped layer of N-type conductivity and a field stopper layer at the same time; patterning the photoresist so that a region for forming the lightly doped layer of the P channel region and the field stopper layer of the N channel region is opened; Light-doped layer and field stopper layer Ion-implanting P-type impurity atoms into a region to be formed, and simultaneously forming a lightly doped layer and a field stopper layer of P-type conductivity; and forming a silicon nitride film over the entire surface and performing photoetching. Opening the silicon nitride film in a region where an electric field relaxation oxide film made of a silicon oxide film thicker than the gate insulating film provided on the drain diffusion layer side and the source diffusion layer side of the gate electrode in the isolation region and the high breakdown voltage transistor is formed; A step of forming a silicon oxide film on the surface inside the silicon nitride film opening by performing an oxidation treatment in an atmosphere; a step of etching and removing the silicon nitride film; Performing a gate electrode patterning process and selecting impurity atoms of the same conductivity type as the lightly doped layer. Forming a drain diffusion layer and a source diffusion layer of the high breakdown voltage transistor and the low breakdown voltage transistor by ion implantation, forming an insulating film over the entire surface, and performing a photoetching process to form a contact hole; Forming a drain electrode and a source electrode material on the entire surface and patterning the drain electrode and the source electrode by performing a photoetching process.
【請求項9】 半導体基板にP型の不純物原子を選択的
にイオン注入してP型ウェルを形成する工程と、 N型の不純物原子を選択的にイオン注入してN型ウェル
を形成する工程と、 Nチャネル領域のライトドープ層とPチャネル領域のフ
ィールドストッパ層を形成する領域が開口するようにホ
トレジストをパターニングし、ホトレジストをイオン注
入阻止膜としてライトドープ層およびフィールドストッ
パ層を形成する領域にN型の不純物原子をイオン注入
し、導電型がN型のライトドープ層とフィールドストッ
パ層を同時に形成する工程と、 Pチャネル領域のライトドープ層とNチャネル領域のフ
ィールドストッパ層を形成する領域が開口するようにホ
トレジストをパターニングし、ホトレジストをイオン注
入阻止膜としてライトドープ層およびフィールドストッ
パ層を形成する領域にP型の不純物原子をイオン注入
し、導電型がP型のライトドープ層とフィールドストッ
パ層を同時に形成する工程と、 窒化シリコン膜を全面に形成し、ホトエッチング処理を
行うことにより素子分離領域と高耐圧トランジスタにお
いてゲート電極のドレイン拡散層側に設けるゲート絶縁
膜より厚い酸化シリコン膜からなる電界緩和酸化膜を形
成する領域の窒化シリコン膜を開口する工程と、 酸化雰囲気中で酸化処理を行うことによって窒化シリコ
ン膜開口内の表面に酸化シリコン膜を形成する工程と、 窒化シリコン膜をエッチングして除去する工程と、 ゲート電極材料を全面に形成し、ホトエッチング処理を
行うことによりゲート電極をパターニングする工程と、 ライトドープ層と同導電型の不純物原子を選択的にイオ
ン注入し、高耐圧トランジスタおよび低耐圧トランジス
タのドレイン拡散層とソース拡散層を形成する工程と、 絶縁膜を全面に形成し、ホトエッチング処理を行うこと
によりコンタクトホールを形成する工程と、 ドレイン電極およびソース電極材料を全面に形成しホト
エッチング処理を行うことによりドレイン電極とソース
電極をパターニングする工程と、 を有することを特徴とする半導体装置の製造方法。
9. A step of selectively implanting P-type impurity atoms into a semiconductor substrate to form a P-type well, and a step of selectively implanting N-type impurity atoms to form an N-type well. Patterning the photoresist so that the regions for forming the lightly doped layer in the N-channel region and the field stopper layer in the P-channel region are opened, and using the photoresist as an ion implantation blocking film in the region for forming the lightly doped layer and the field stopper layer. A step of ion-implanting N-type impurity atoms to simultaneously form a lightly doped layer of N-type conductivity and a field stopper layer, and a region for forming a lightly doped layer of a P channel region and a field stopper layer of an N channel region. Pattern the photoresist so as to open it, and use the photoresist as a light doping layer as an ion implantation blocking film. Ion implantation of P-type impurity atoms into a region where a field stopper layer is to be formed, and simultaneously forming a lightly doped layer of P-type conductivity and a field stopper layer; and forming a silicon nitride film on the entire surface and photoetching. Opening a silicon nitride film in a region where an electric field relaxation oxide film made of a silicon oxide film thicker than a gate insulating film provided on the drain diffusion layer side of the gate electrode in the element isolation region and the high breakdown voltage transistor by performing the processing; A step of forming a silicon oxide film on the surface inside the silicon nitride film opening by performing an oxidation treatment in an oxidizing atmosphere, a step of etching and removing the silicon nitride film, and a step of forming a gate electrode material over the entire surface and photoetching Patterning the gate electrode by performing the process, and the same conductivity type as the lightly doped layer Steps of selectively implanting impurity atoms to form a drain diffusion layer and a source diffusion layer of a high breakdown voltage transistor and a low breakdown voltage transistor, and forming a contact hole by forming an insulating film over the entire surface and performing a photoetching process And a step of patterning the drain electrode and the source electrode by forming a material of the drain electrode and the source electrode over the entire surface and performing a photoetching process.
【請求項10】 半導体基板にP型の不純物原子を選択
的にイオン注入してP型ウェルを形成する工程と、 N型の不純物原子を選択的にイオン注入してN型ウェル
を形成する工程と、 Nチャネル領域のライトドープ層とPチャネル領域のフ
ィールドストッパ層を形成する領域が開口するようにホ
トレジストをパターニングし、ホトレジストをイオン注
入阻止膜としてライトドープ層およびフィールドストッ
パ層を形成する領域にN型の不純物原子をイオン注入
し、導電型がN型のライトドープ層とフィールドストッ
パ層を同時に形成する工程と、 Pチャネル領域のライトドープ層とNチャネル領域のフ
ィールドストッパ層を形成する領域が開口するようにホ
トレジストをパターニングし、ホトレジストをイオン注
入阻止膜としてライトドープ層およびフィールドストッ
パ層を形成する領域にP型の不純物原子をイオン注入
し、導電型がP型のライトドープ層とフィールドストッ
パ層を同時に形成する工程と、 窒化シリコン膜を全面に形成し、ホトエッチング処理を
行うことにより素子分離領域と高耐圧トランジスタにお
いてゲート電極のドレイン拡散層側とソース拡散層側に
設けるゲート絶縁膜より厚い酸化シリコン膜からなる電
界緩和酸化膜を形成する領域の窒化シリコン膜を開口す
る工程と、 酸化雰囲気中で酸化処理を行うことによって窒化シリコ
ン膜開口内の表面に酸化シリコン膜を形成する工程と、 窒化シリコン膜をエッチングして除去する工程と、 ゲート電極材料を全面に形成し、ホトエッチング処理を
行うことによりゲート電極をパターニングする工程と、 ライトドープ層と同導電型の不純物原子を選択的にイオ
ン注入し、高耐圧トランジスタおよび低耐圧トランジス
タのドレイン拡散層とソース拡散層を形成する工程と、 絶縁膜を全面に形成し、ホトエッチング処理を行うこと
によりコンタクトホールを形成する工程と、 ドレイン電極およびソース電極材料を全面に形成しホト
エッチング処理を行うことによりドレイン電極とソース
電極をパターニングする工程と、 を有することを特徴とする半導体装置の製造方法。
10. A step of selectively implanting P-type impurity atoms into a semiconductor substrate to form a P-type well, and a step of selectively implanting N-type impurity atoms to form an N-type well. Patterning the photoresist so that the region for forming the lightly doped layer in the N-channel region and the region for forming the field stopper layer in the P-channel region are opened; A step of ion-implanting N-type impurity atoms to simultaneously form a lightly doped layer of N-type conductivity and a field stopper layer, and a region for forming a lightly doped layer of a P channel region and a field stopper layer of an N channel region. Photoresist is patterned so as to open, and the photoresist is lightly doped as ion implantation stop film. Ion-implanting P-type impurity atoms into a region where a layer and a field stopper layer are to be formed to simultaneously form a lightly doped layer having a P-type conductivity and a field stopper layer; forming a silicon nitride film over the entire surface; By performing an etching process, a silicon nitride film in a region where an electric field relaxation oxide film made of a silicon oxide film thicker than a gate insulating film provided on a drain diffusion layer side and a source diffusion layer side of a gate electrode in an element isolation region and a high breakdown voltage transistor is formed. Forming a silicon oxide film on the surface within the silicon nitride film opening by performing an oxidation process in an oxidizing atmosphere; etching the silicon nitride film to remove the silicon nitride film; Patterning the gate electrode by photolithography and forming Forming a drain diffusion layer and a source diffusion layer of a high-breakdown-voltage transistor and a low-breakdown-voltage transistor by selectively ion-implanting impurity atoms of the same conductivity type as that of the conductive layer; Forming a drain hole and a source electrode material on the entire surface and patterning the drain electrode and the source electrode by performing a photoetching process. Manufacturing method.
【請求項11】 導電型がN型の半導体基板にP型の不
純物原子を選択的にイオン注入してP型ウェルを形成す
る工程と、 Nチャネル領域のライトドープ層とPチャネル領域のフ
ィールドストッパ層を形成する領域が開口するようにホ
トレジストをパターニングし、ホトレジストをイオン注
入阻止膜としてライトドープ層およびフィールドストッ
パ層を形成する領域にN型の不純物原子をイオン注入
し、導電型がN型のライトドープ層とフィールドストッ
パ層を同時に形成する工程と、 Pチャネル領域のライトドープ層とNチャネル領域のフ
ィールドストッパ層を形成する領域が開口するようにホ
トレジストをパターニングし、ホトレジストをイオン注
入阻止膜としてライトドープ層およびフィールドストッ
パ層を形成する領域にP型の不純物原子をイオン注入
し、導電型がP型のライトドープ層とフィールドストッ
パ層を同時に形成する工程と、 窒化シリコン膜を全面に形成し、ホトエッチング処理を
行うことにより素子分離領域と高耐圧トランジスタにお
いてゲート電極のドレイン拡散層側に設けるゲート絶縁
膜より厚い酸化シリコン膜からなる電界緩和酸化膜を形
成する領域の窒化シリコン膜を開口する工程と、 酸化雰囲気中で酸化処理を行うことによって窒化シリコ
ン膜開口内の表面に酸化シリコン膜を形成する工程と、 窒化シリコン膜をエッチングして除去する工程と、 ゲート電極材料を全面に形成し、ホトエッチング処理を
行うことによりゲート電極をパターニングする工程と、 ライトドープ層と同導電型の不純物原子を選択的にイオ
ン注入し、高耐圧トランジスタおよび低耐圧トランジス
タのドレイン拡散層とソース拡散層を形成する工程と、 絶縁膜を全面に形成し、ホトエッチング処理を行うこと
によりコンタクトホールを形成する工程と、 ドレイン電極およびソース電極材料を全面に形成しホト
エッチング処理を行うことによりドレイン電極とソース
電極をパターニングする工程と、 を有することを特徴とする半導体装置の製造方法。
11. A step of selectively implanting P-type impurity atoms into a N-type semiconductor substrate to form a P-type well, a lightly doped layer in an N-channel region and a field stopper in a P-channel region. The photoresist is patterned so that the region where the layer is formed is opened, and N-type impurity atoms are ion-implanted into the region where the light dope layer and the field stopper layer are to be formed using the photoresist as an ion implantation blocking film, and the conductivity type is N-type. A step of simultaneously forming a lightly doped layer and a field stopper layer; and a step of patterning a photoresist so as to open a region for forming a lightly doped layer in a P channel region and a field stopper layer in an N channel region, and using the photoresist as an ion implantation blocking film. P-type impurities are formed in the regions where the light dope layer and the field stopper layer are formed. A step of simultaneously implanting atoms to form a lightly doped layer of P-type conductivity and a field stopper layer, and a step of forming a silicon nitride film over the entire surface and performing photo-etching to form an element isolation region and a high breakdown voltage transistor. A step of opening a silicon nitride film in a region for forming an electric field relaxation oxide film made of a silicon oxide film thicker than a gate insulating film provided on a drain diffusion layer side of a gate electrode; A step of forming a silicon oxide film on the surface in the opening, a step of etching and removing the silicon nitride film, a step of forming a gate electrode material over the entire surface, and patterning the gate electrode by performing photoetching processing; High-voltage transistors with selective ion implantation of impurity atoms of the same conductivity type as the lightly doped layer Forming a drain diffusion layer and a source diffusion layer of a low-breakdown-voltage transistor, forming an insulating film over the entire surface and forming a contact hole by performing photoetching, and applying a drain electrode and a source electrode material over the entire surface. Forming a drain electrode and a source electrode by performing a photoetching process, and a method of manufacturing the semiconductor device.
【請求項12】 導電型がN型の半導体基板にP型の不
純物原子を選択的にイオン注入してP型ウェルを形成す
る工程と、 Nチャネル領域のライトドープ層とPチャネル領域のフ
ィールドストッパ層を形成する領域が開口するようにホ
トレジストをパターニングし、ホトレジストをイオン注
入阻止膜としてライトドープ層およびフィールドストッ
パ層を形成する領域にN型の不純物原子をイオン注入
し、導電型がN型のライトドープ層とフィールドストッ
パ層を同時に形成する工程と、 Pチャネル領域のライトドープ層とNチャネル領域のフ
ィールドストッパ層を形成する領域が開口するようにホ
トレジストをパターニングし、ホトレジストをイオン注
入阻止膜としてライトドープ層およびフィールドストッ
パ層を形成する領域にP型の不純物原子をイオン注入
し、導電型がP型のライトドープ層とフィールドストッ
パ層を同時に形成する工程と、 窒化シリコン膜を全面に形成し、ホトエッチング処理を
行うことにより素子分離領域と高耐圧トランジスタにお
いてゲート電極のドレイン拡散層側とソース拡散層側に
設けるゲート絶縁膜より厚い酸化シリコン膜からなる電
界緩和酸化膜を形成する領域の窒化シリコン膜を開口す
る工程と、 酸化雰囲気中で酸化処理を行うことによって窒化シリコ
ン膜開口内の表面に酸化シリコン膜を形成する工程と、 窒化シリコン膜をエッチングして除去する工程と、 ゲート電極材料を全面に形成し、ホトエッチング処理を
行うことによりゲート電極をパターニングする工程と、 ライトドープ層と同導電型の不純物原子を選択的にイオ
ン注入し、高耐圧トランジスタおよび低耐圧トランジス
タのドレイン拡散層とソース拡散層を形成する工程と、 絶縁膜を全面に形成し、ホトエッチング処理を行うこと
によりコンタクトホールを形成する工程と、 ドレイン電極およびソース電極材料を全面に形成しホト
エッチング処理を行うことによりドレイン電極とソース
電極をパターニングする工程と、 を有することを特徴とする半導体装置の製造方法。
12. A step of selectively implanting P-type impurity atoms into a N-type semiconductor substrate to form a P-type well, a lightly doped layer in an N-channel region and a field stopper in a P-channel region. The photoresist is patterned so that the region where the layer is formed is opened, and N-type impurity atoms are ion-implanted into the region where the light dope layer and the field stopper layer are to be formed using the photoresist as an ion implantation blocking film, and the conductivity type is N-type. A step of simultaneously forming a lightly doped layer and a field stopper layer; and a step of patterning a photoresist so as to open a region for forming a lightly doped layer in a P channel region and a field stopper layer in an N channel region, and using the photoresist as an ion implantation blocking film. P-type impurities are formed in the regions where the light dope layer and the field stopper layer are formed. A step of simultaneously implanting atoms to form a lightly doped layer of P-type conductivity and a field stopper layer, and a step of forming a silicon nitride film over the entire surface and performing photo-etching to form an element isolation region and a high breakdown voltage transistor. A step of opening a silicon nitride film in a region where an electric field relaxation oxide film made of a silicon oxide film thicker than a gate insulating film provided on the drain diffusion layer side and the source diffusion layer side of the gate electrode is formed; Forming a silicon oxide film on the surface inside the silicon nitride film opening, etching the silicon nitride film and removing the silicon nitride film, forming a gate electrode material on the entire surface, and performing photoetching to form the gate electrode. Patterning, and selectively ion-implanting impurity atoms of the same conductivity type as the lightly doped layer, Forming a drain diffusion layer and a source diffusion layer of a high-voltage transistor and a low-voltage transistor, forming an insulating film over the entire surface and forming a contact hole by performing a photoetching process, and forming a drain electrode and a source electrode material. Forming a drain electrode and a source electrode by performing photoetching on the entire surface and performing a photoetching process.
【請求項13】 導電型がP型の半導体基板にN型の不
純物原子を選択的にイオン注入してN型ウェルを形成す
る工程と、 Nチャネル領域のライトドープ層とPチャネル領域のフ
ィールドストッパ層を形成する領域が開口するようにホ
トレジストをパターニングし、ホトレジストをイオン注
入阻止膜としてライトドープ層およびフィールドストッ
パ層を形成する領域にN型の不純物原子をイオン注入
し、導電型がN型のライトドープ層とフィールドストッ
パ層を同時に形成する工程と、 Pチャネル領域のライトドープ層とNチャネル領域のフ
ィールドストッパ層を形成する領域が開口するようにホ
トレジストをパターニングし、ホトレジストをイオン注
入阻止膜としてライトドープ層およびフィールドストッ
パ層を形成する領域にP型の不純物原子をイオン注入
し、導電型がP型のライトドープ層とフィールドストッ
パ層を同時に形成する工程と、 窒化シリコン膜を全面に形成し、ホトエッチング処理を
行うことにより素子分離領域と高耐圧トランジスタにお
いてゲート電極のドレイン拡散層側に設けるゲート絶縁
膜より厚い酸化シリコン膜からなる電界緩和酸化膜を形
成する領域の窒化シリコン膜を開口する工程と、 酸化雰囲気中で酸化処理を行うことによって窒化シリコ
ン膜開口内の表面に酸化シリコン膜を形成する工程と、 窒化シリコン膜をエッチングして除去する工程と、 ゲート電極材料を全面に形成し、ホトエッチング処理を
行うことによりゲート電極をパターニングする工程と、 ライトドープ層と同導電型の不純物原子を選択的にイオ
ン注入し、高耐圧トランジスタおよび低耐圧トランジス
タのドレイン拡散層とソース拡散層を形成する工程と、 絶縁膜を全面に形成し、ホトエッチング処理を行うこと
によりコンタクトホールを形成する工程と、 ドレイン電極およびソース電極材料を全面に形成しホト
エッチング処理を行うことによりドレイン電極とソース
電極をパターニングする工程と、 を有することを特徴とする半導体装置の製造方法。
13. A step of selectively ion-implanting N-type impurity atoms into a P-type semiconductor substrate to form an N-type well, a lightly doped layer in an N-channel region and a field stopper in a P-channel region. The photoresist is patterned so that the region where the layer is formed is opened, and N-type impurity atoms are ion-implanted into the region where the light dope layer and the field stopper layer are to be formed using the photoresist as an ion implantation blocking film, and the conductivity type is N-type. Forming a lightly doped layer and a field stopper layer at the same time; patterning a photoresist so that a region for forming a lightly doped layer in a P channel region and a field stopper layer in an N channel region is opened; P-type impurities are formed in the regions where the light dope layer and the field stopper layer are formed. A step of simultaneously implanting atoms to form a lightly doped layer of P-type conductivity and a field stopper layer, and a step of forming a silicon nitride film over the entire surface and performing photo-etching to form an element isolation region and a high breakdown voltage transistor. A step of opening a silicon nitride film in a region for forming an electric field relaxation oxide film made of a silicon oxide film thicker than a gate insulating film provided on a drain diffusion layer side of a gate electrode; A step of forming a silicon oxide film on the surface in the opening, a step of etching and removing the silicon nitride film, a step of forming a gate electrode material over the entire surface, and patterning the gate electrode by performing photoetching processing; High-voltage transistors with selective ion implantation of impurity atoms of the same conductivity type as the lightly doped layer Forming a drain diffusion layer and a source diffusion layer of a low-breakdown-voltage transistor, forming an insulating film over the entire surface and forming a contact hole by performing photoetching, and applying a drain electrode and a source electrode material over the entire surface. Forming a drain electrode and a source electrode by performing a photoetching process, and a method of manufacturing the semiconductor device.
【請求項14】 導電型がP型の半導体基板にN型の不
純物原子を選択的にイオン注入してN型ウェルを形成す
る工程と、 Nチャネル領域のライトドープ層とPチャネル領域のフ
ィールドストッパ層を形成する領域が開口するようにホ
トレジストをパターニングし、ホトレジストをイオン注
入阻止膜としてライトドープ層およびフィールドストッ
パ層を形成する領域にN型の不純物原子をイオン注入
し、導電型がN型のライトドープ層とフィールドストッ
パ層を同時に形成する工程と、 Pチャネル領域のライトドープ層とNチャネル領域のフ
ィールドストッパ層を形成する領域が開口するようにホ
トレジストをパターニングし、ホトレジストをイオン注
入阻止膜としてライトドープ層およびフィールドストッ
パ層を形成する領域にP型の不純物原子をイオン注入
し、導電型がP型のライトドープ層とフィールドストッ
パ層を同時に形成する工程と、 窒化シリコン膜を全面に形成し、ホトエッチング処理を
行うことにより素子分離領域と高耐圧トランジスタにお
いてゲート電極のドレイン拡散層側とソース拡散層側に
設けるゲート絶縁膜より厚い酸化シリコン膜からなる電
界緩和酸化膜を形成する領域の窒化シリコン膜を開口す
る工程と、 酸化雰囲気中で酸化処理を行うことによって窒化シリコ
ン膜開口内の表面に酸化シリコン膜を形成する工程と、 窒化シリコン膜をエッチングして除去する工程と、 ゲート電極材料を全面に形成し、ホトエッチング処理を
行うことによりゲート電極をパターニングする工程と、 ライトドープ層と同導電型の不純物原子を選択的にイオ
ン注入し、高耐圧トランジスタおよび低耐圧トランジス
タのドレイン拡散層とソース拡散層を形成する工程と、 絶縁膜を全面に形成し、ホトエッチング処理を行うこと
によりコンタクトホールを形成する工程と、 ドレイン電極およびソース電極材料を全面に形成しホト
エッチング処理を行うことによりドレイン電極とソース
電極をパターニングする工程と、 を有することを特徴とする半導体装置の製造方法。
14. A step of selectively ion-implanting N-type impurity atoms into a P-type semiconductor substrate to form an N-type well, a lightly doped layer in an N-channel region and a field stopper in a P-channel region. The photoresist is patterned so that the region where the layer is formed is opened, and N-type impurity atoms are ion-implanted into the region where the light dope layer and the field stopper layer are to be formed using the photoresist as an ion implantation blocking film, and the conductivity type is N-type. A step of simultaneously forming a lightly doped layer and a field stopper layer; and a step of patterning a photoresist so as to open a region for forming a lightly doped layer in a P channel region and a field stopper layer in an N channel region, and using the photoresist as an ion implantation blocking film. P-type impurities are formed in the regions where the light dope layer and the field stopper layer are formed. A step of simultaneously implanting atoms to form a lightly doped layer of P-type conductivity and a field stopper layer, and a step of forming a silicon nitride film over the entire surface and performing photo-etching to form an element isolation region and a high breakdown voltage transistor. A step of opening a silicon nitride film in a region where an electric field relaxation oxide film made of a silicon oxide film thicker than a gate insulating film provided on the drain diffusion layer side and the source diffusion layer side of the gate electrode, and performing an oxidation treatment in an oxidizing atmosphere Forming a silicon oxide film on the surface inside the silicon nitride film opening, etching the silicon nitride film and removing the silicon nitride film, forming a gate electrode material on the entire surface, and performing photoetching to form the gate electrode. Patterning, and selectively ion-implanting impurity atoms of the same conductivity type as the lightly doped layer, Forming a drain diffusion layer and a source diffusion layer of a high-voltage transistor and a low-voltage transistor, forming an insulating film over the entire surface and forming a contact hole by performing a photoetching process, and forming a drain electrode and a source electrode material. Forming a drain electrode and a source electrode by performing photoetching on the entire surface and performing a photoetching process.
【請求項15】 半導体基板にP型の不純物原子を選択
的にイオン注入してP型ウェルを形成する工程と、 N型の不純物原子を選択的にイオン注入してN型ウェル
を形成する工程と、 Nチャネル領域のライトドープ層とPチャネル領域のフ
ィールドストッパ層を形成する領域が開口するようにホ
トレジストをパターニングし、ホトレジストをイオン注
入阻止膜としてライトドープ層およびフィールドストッ
パ層を形成する領域にN型の不純物原子をイオン注入
し、熱処理を行うことにより、導電型がN型のライトド
ープ層とフィールドストッパ層を同時に形成する工程
と、 Pチャネル領域のライトドープ層とNチャネル領域のフ
ィールドストッパ層を形成する領域が開口するようにホ
トレジストをパターニングし、ホトレジストをイオン注
入阻止膜としてライトドープ層およびフィールドストッ
パ層を形成する領域にP型の不純物原子をイオン注入
し、熱処理を行うことにより、導電型がP型のライトド
ープ層とフィールドストッパ層を同時に形成する工程
と、 窒化シリコン膜を全面に形成し、ホトエッチング処理を
行うことにより素子分離領域と高耐圧トランジスタにお
いてゲート電極のドレイン拡散層側に設けるゲート絶縁
膜より厚い酸化シリコン膜からなる電界緩和酸化膜を形
成する領域の窒化シリコン膜を開口する工程と、 酸化雰囲気中で酸化処理を行うことによって窒化シリコ
ン膜開口内の表面に酸化シリコン膜を形成する工程と、 窒化シリコン膜をエッチングして除去する工程と、 ゲート電極材料を全面に形成し、ホトエッチング処理を
行うことによりゲート電極をパターニングする工程と、 ライトドープ層と同導電型の不純物原子を選択的にイオ
ン注入し、高耐圧トランジスタおよび低耐圧トランジス
タのドレイン拡散層とソース拡散層を形成する工程と、 絶縁膜を全面に形成し、ホトエッチング処理を行うこと
によりコンタクトホールを形成する工程と、 ドレイン電極およびソース電極材料を全面に形成しホト
エッチング処理を行うことによりドレイン電極とソース
電極をパターニングする工程と、 を有することを特徴とする半導体装置の製造方法。
15. A step of selectively implanting P-type impurity atoms into a semiconductor substrate to form a P-type well, and a step of selectively implanting N-type impurity atoms into an N-type well. Patterning the photoresist so that the regions for forming the lightly doped layer in the N-channel region and the field stopper layer in the P-channel region are opened, and using the photoresist as an ion implantation blocking film in the region for forming the lightly doped layer and the field stopper layer. A step of simultaneously forming a lightly doped layer of N-type conductivity and a field stopper layer by ion-implanting N-type impurity atoms and performing a heat treatment; a lightly doped layer of P-channel region and a field stopper of N-channel region Pattern the photoresist so that the area where the layer is formed is opened, and ion-implant the photoresist Ion-implanting P-type impurity atoms into a region where a light-doped layer and a field stopper layer are formed as a blocking film, and performing heat treatment to simultaneously form a P-type light-doped layer and a field stopper layer with a conductivity type; A silicon nitride film is formed on the entire surface, and a photoetching process is performed to form an electric field relaxation oxide film made of a silicon oxide film thicker than a gate insulating film provided on a drain diffusion layer side of a gate electrode in an element isolation region and a high breakdown voltage transistor. Forming a silicon oxide film on the surface within the silicon nitride film opening by performing an oxidation process in an oxidizing atmosphere; and etching and removing the silicon nitride film. A gate electrode material is formed on the entire surface, and the gate electrode is formed by photoetching. Patterning; selectively ion-implanting impurity atoms of the same conductivity type as the lightly doped layer to form drain diffusion layers and source diffusion layers of high-voltage transistors and low-voltage transistors; and forming an insulating film over the entire surface Forming a contact hole by performing a photo-etching process; and patterning a drain electrode and a source electrode by performing a photo-etching process by forming a drain electrode and a source electrode material on the entire surface. A method for manufacturing a semiconductor device.
【請求項16】 半導体基板にP型の不純物原子を選択
的にイオン注入してP型ウェルを形成する工程と、 N型の不純物原子を選択的にイオン注入してN型ウェル
を形成する工程と、 Nチャネル領域のライトドープ層とPチャネル領域のフ
ィールドストッパ層を形成する領域が開口するようにホ
トレジストをパターニングし、ホトレジストをイオン注
入阻止膜としてライトドープ層およびフィールドストッ
パ層を形成する領域にN型の不純物原子をイオン注入
し、熱処理を行うことにより、導電型がN型のライトド
ープ層とフィールドストッパ層を同時に形成する工程
と、 Pチャネル領域のライトドープ層とNチャネル領域のフ
ィールドストッパ層を形成する領域が開口するようにホ
トレジストをパターニングし、ホトレジストをイオン注
入阻止膜としてライトドープ層およびフィールドストッ
パ層を形成する領域にP型の不純物原子をイオン注入
し、熱処理を行うことにより、導電型がP型のライトド
ープ層とフィールドストッパ層を同時に形成する工程
と、 窒化シリコン膜を全面に形成し、ホトエッチング処理を
行うことにより素子分離領域と高耐圧トランジスタにお
いてゲート電極のドレイン拡散層側とソース拡散層側に
設けるゲート絶縁膜より厚い酸化シリコン膜からなる電
界緩和酸化膜を形成する領域の窒化シリコン膜を開口す
る工程と、 酸化雰囲気中で酸化処理を行うことによって窒化シリコ
ン膜開口内の表面に酸化シリコン膜を形成する工程と、 窒化シリコン膜をエッチングして除去する工程と、 ゲート電極材料を全面に形成し、ホトエッチング処理を
行うことによりゲート電極をパターニングする工程と、 ライトドープ層と同導電型の不純物原子を選択的にイオ
ン注入し、高耐圧トランジスタおよび低耐圧トランジス
タのドレイン拡散層とソース拡散層を形成する工程と、 絶縁膜を全面に形成し、ホトエッチング処理を行うこと
によりコンタクトホールを形成する工程と、 ドレイン電極およびソース電極材料を全面に形成しホト
エッチング処理を行うことによりドレイン電極とソース
電極をパターニングする工程と、 を有することを特徴とする半導体装置の製造方法。
16. A step of selectively implanting P-type impurity atoms into a semiconductor substrate to form a P-type well, and a step of selectively implanting N-type impurity atoms to form an N-type well. Patterning the photoresist so that the regions for forming the lightly doped layer in the N-channel region and the field stopper layer in the P-channel region are opened, and using the photoresist as an ion implantation blocking film in the region for forming the lightly doped layer and the field stopper layer. A step of simultaneously forming a lightly doped layer of N-type conductivity and a field stopper layer by ion-implanting N-type impurity atoms and performing a heat treatment; a lightly doped layer of P-channel region and a field stopper of N-channel region Pattern the photoresist so that the area where the layer is formed is opened, and ion-implant the photoresist Ion-implanting P-type impurity atoms into a region where a light-doped layer and a field stopper layer are formed as a blocking film, and performing heat treatment to simultaneously form a P-type light-doped layer and a field stopper layer with a conductivity type; An electric field comprising a silicon oxide film thicker than a gate insulating film provided on a drain diffusion layer side and a source diffusion layer side of a gate electrode in an element isolation region and a high breakdown voltage transistor in a device isolation region and a high breakdown voltage transistor by forming a silicon nitride film on the entire surface and performing photoetching treatment. Opening a silicon nitride film in a region where a relaxed oxide film is to be formed, forming a silicon oxide film on the surface within the silicon nitride film opening by performing oxidation in an oxidizing atmosphere, and etching the silicon nitride film. And forming a gate electrode material on the entire surface and performing photo-etching. A step of patterning the gate electrode more, a step of selectively ion-implanting impurity atoms of the same conductivity type as the lightly doped layer, and a step of forming a drain diffusion layer and a source diffusion layer of the high breakdown voltage transistor and the low breakdown voltage transistor; Forming a contact hole by performing a photo-etching process on the entire surface, and patterning the drain electrode and the source electrode by performing a photo-etching process by forming a drain electrode and a source electrode material on the entire surface, A method for manufacturing a semiconductor device, comprising:
【請求項17】 導電型がN型の半導体基板にP型の不
純物原子を選択的にイオン注入してP型ウェルを形成す
る工程と、 Nチャネル領域のライトドープ層とPチャネル領域のフ
ィールドストッパ層を形成する領域が開口するようにホ
トレジストをパターニングし、ホトレジストをイオン注
入阻止膜としてライトドープ層およびフィールドストッ
パ層を形成する領域にN型の不純物原子をイオン注入
し、熱処理を行うことにより、導電型がN型のライトド
ープ層とフィールドストッパ層を同時に形成する工程
と、 Pチャネル領域のライトドープ層とNチャネル領域のフ
ィールドストッパ層を形成する領域が開口するようにホ
トレジストをパターニングし、ホトレジストをイオン注
入阻止膜としてライトドープ層およびフィールドストッ
パ層を形成する領域にP型の不純物原子をイオン注入
し、熱処理を行うことにより、導電型がP型のライトド
ープ層とフィールドストッパ層を同時に形成する工程
と、 窒化シリコン膜を全面に形成し、ホトエッチング処理を
行うことにより素子分離領域と高耐圧トランジスタにお
いてゲート電極のドレイン拡散層側に設けるゲート絶縁
膜より厚い酸化シリコン膜からなる電界緩和酸化膜を形
成する領域の窒化シリコン膜を開口する工程と、 酸化雰囲気中で酸化処理を行うことによって窒化シリコ
ン膜開口内の表面に酸化シリコン膜を形成する工程と、 窒化シリコン膜をエッチングして除去する工程と、 ゲート電極材料を全面に形成し、ホトエッチング処理を
行うことによりゲート電極をパターニングする工程と、 ライトドープ層と同導電型の不純物原子を選択的にイオ
ン注入し、高耐圧トランジスタおよび低耐圧トランジス
タのドレイン拡散層とソース拡散層を形成する工程と、 絶縁膜を全面に形成し、ホトエッチング処理を行うこと
によりコンタクトホールを形成する工程と、 ドレイン電極およびソース電極材料を全面に形成しホト
エッチング処理を行うことによりドレイン電極とソース
電極をパターニングする工程と、 を有することを特徴とする半導体装置の製造方法。
17. A step of selectively implanting P-type impurity atoms into a N-type semiconductor substrate to form a P-type well, a lightly doped layer in an N-channel region and a field stopper in a P-channel region. Patterning the photoresist so that the region where the layer is formed is opened, ion-implanting N-type impurity atoms into the region where the light dope layer and the field stopper layer are formed using the photoresist as an ion implantation blocking film, and performing heat treatment, Forming a lightly doped layer of N-type conductivity and a field stopper layer at the same time; patterning the photoresist so that a region for forming the lightly doped layer of the P channel region and the field stopper layer of the N channel region is opened; A light-doped layer and a field stopper layer P-type impurity atoms are ion-implanted into a region to be formed and heat treatment is performed to simultaneously form a P-type lightly doped layer and a field stopper layer; and a silicon nitride film is formed on the entire surface, Opening a silicon nitride film in a region where an electric field relaxation oxide film made of a silicon oxide film thicker than a gate insulating film provided on a drain diffusion layer side of a gate electrode in an element isolation region and a high breakdown voltage transistor by performing an etching process; Forming a silicon oxide film on the surface inside the silicon nitride film opening by performing an oxidation treatment in an oxidizing atmosphere; etching and removing the silicon nitride film; forming a gate electrode material on the entire surface; A step of patterning the gate electrode by performing an etching process, and an impurity of the same conductivity type as the lightly doped layer. The process of forming the drain diffusion layer and the source diffusion layer of the high-voltage transistor and the low-voltage transistor by selectively ion-implanting material atoms, and forming a contact hole by forming an insulating film over the entire surface and performing photoetching. And a step of patterning the drain electrode and the source electrode by forming a material of the drain electrode and the source electrode over the entire surface and performing a photoetching process.
【請求項18】 導電型がN型の半導体基板にP型の不
純物原子を選択的にイオン注入してP型ウェルを形成す
る工程と、 Nチャネル領域のライトドープ層とPチャネル領域のフ
ィールドストッパ層を形成する領域が開口するようにホ
トレジストをパターニングし、ホトレジストをイオン注
入阻止膜としてライトドープ層およびフィールドストッ
パ層を形成する領域にN型の不純物原子をイオン注入
し、熱処理を行うことにより、導電型がN型のライトド
ープ層とフィールドストッパ層を同時に形成する工程
と、 Pチャネル領域のライトドープ層とNチャネル領域のフ
ィールドストッパ層を形成する領域が開口するようにホ
トレジストをパターニングし、ホトレジストをイオン注
入阻止膜としてライトドープ層およびフィールドストッ
パ層を形成する領域にP型の不純物原子をイオン注入
し、熱処理を行うことにより、導電型がP型のライトド
ープ層とフィールドストッパ層を同時に形成する工程
と、 窒化シリコン膜を全面に形成し、ホトエッチング処理を
行うことにより素子分離領域と高耐圧トランジスタにお
いてゲート電極のドレイン拡散層側とソース拡散層側に
設けるゲート絶縁膜より厚い酸化シリコン膜からなる電
界緩和酸化膜を形成する領域の窒化シリコン膜を開口す
る工程と、 酸化雰囲気中で酸化処理を行うことによって窒化シリコ
ン膜開口内の表面に酸化シリコン膜を形成する工程と、 窒化シリコン膜をエッチングして除去する工程と、 ゲート電極材料を全面に形成し、ホトエッチング処理を
行うことによりゲート電極をパターニングする工程と、 ライトドープ層と同導電型の不純物原子を選択的にイオ
ン注入し、高耐圧トランジスタおよび低耐圧トランジス
タのドレイン拡散層とソース拡散層を形成する工程と、 絶縁膜を全面に形成し、ホトエッチング処理を行うこと
によりコンタクトホールを形成する工程と、 ドレイン電極およびソース電極材料を全面に形成しホト
エッチング処理を行うことによりドレイン電極とソース
電極をパターニングする工程と、 を有することを特徴とする半導体装置の製造方法。
18. A step of selectively implanting P-type impurity atoms into a N-type semiconductor substrate to form a P-type well, a lightly doped layer in an N-channel region and a field stopper in a P-channel region. Patterning the photoresist so that the region where the layer is formed is opened, ion-implanting N-type impurity atoms into the region where the light dope layer and the field stopper layer are formed using the photoresist as an ion implantation blocking film, and performing heat treatment, Forming a lightly doped layer of N-type conductivity and a field stopper layer at the same time; patterning the photoresist so that a region for forming the lightly doped layer of the P channel region and the field stopper layer of the N channel region is opened; A light-doped layer and a field stopper layer P-type impurity atoms are ion-implanted into a region to be formed and heat treatment is performed to simultaneously form a P-type lightly doped layer and a field stopper layer; and a silicon nitride film is formed on the entire surface, By performing an etching process, a silicon nitride film in a region where an electric field relaxation oxide film made of a silicon oxide film thicker than a gate insulating film provided on a drain diffusion layer side and a source diffusion layer side of a gate electrode in an element isolation region and a high breakdown voltage transistor is formed. Forming a silicon oxide film on the surface within the silicon nitride film opening by performing an oxidation process in an oxidizing atmosphere; etching the silicon nitride film to remove the silicon nitride film; Patterning the gate electrode by performing photo-etching on the light-doped layer; Forming a drain diffusion layer and a source diffusion layer of a high breakdown voltage transistor and a low breakdown voltage transistor by selectively ion-implanting impurity atoms of the same conductivity type as above, and forming an insulating film over the entire surface and performing a photoetching process. Forming a contact hole by using the method described above, and patterning the drain electrode and the source electrode by forming a drain electrode and a source electrode material on the entire surface and performing a photoetching process. .
【請求項19】 導電型がP型の半導体基板にN型の不
純物原子を選択的にイオン注入してN型ウェルを形成す
る工程と、 Nチャネル領域のライトドープ層とPチャネル領域のフ
ィールドストッパ層を形成する領域が開口するようにホ
トレジストをパターニングし、ホトレジストをイオン注
入阻止膜としてライトドープ層およびフィールドストッ
パ層を形成する領域にN型の不純物原子をイオン注入
し、熱処理を行うことにより、導電型がN型のライトド
ープ層とフィールドストッパ層を同時に形成する工程
と、 Pチャネル領域のライトドープ層とNチャネル領域のフ
ィールドストッパ層を形成する領域が開口するようにホ
トレジストをパターニングし、ホトレジストをイオン注
入阻止膜としてライトドープ層およびフィールドストッ
パ層を形成する領域にP型の不純物原子をイオン注入
し、熱処理を行うことにより、導電型がP型のライトド
ープ層とフィールドストッパ層を同時に形成する工程
と、 窒化シリコン膜を全面に形成し、ホトエッチング処理を
行うことにより素子分離領域と高耐圧トランジスタにお
いてゲート電極のドレイン拡散層側に設けるゲート絶縁
膜より厚い酸化シリコン膜からなる電界緩和酸化膜を形
成する領域の窒化シリコン膜を開口する工程と、 酸化雰囲気中で酸化処理を行うことによって窒化シリコ
ン膜開口内の表面に酸化シリコン膜を形成する工程と、 窒化シリコン膜をエッチングして除去する工程と、 ゲート電極材料を全面に形成し、ホトエッチング処理を
行うことによりゲート電極をパターニングする工程と、 ライトドープ層と同導電型の不純物原子を選択的にイオ
ン注入し、高耐圧トランジスタおよび低耐圧トランジス
タのドレイン拡散層とソース拡散層を形成する工程と、 絶縁膜を全面に形成し、ホトエッチング処理を行うこと
によりコンタクトホールを形成する工程と、 ドレイン電極およびソース電極材料を全面に形成しホト
エッチング処理を行うことによりドレイン電極とソース
電極をパターニングする工程と、 を有することを特徴とする半導体装置の製造方法。
19. A step of selectively ion-implanting N-type impurity atoms into a P-type semiconductor substrate to form an N-type well, a lightly doped layer in an N-channel region and a field stopper in a P-channel region. Patterning the photoresist so that the region where the layer is formed is opened, ion-implanting N-type impurity atoms into the region where the light dope layer and the field stopper layer are formed using the photoresist as an ion implantation blocking film, and performing heat treatment, Forming a light-doped layer and a field stopper layer of N-type conductivity at the same time; A light-doped layer and a field stopper layer P-type impurity atoms are ion-implanted into a region to be formed and heat treatment is performed to simultaneously form a P-type lightly doped layer and a field stopper layer; and a silicon nitride film is formed on the entire surface, Opening a silicon nitride film in a region where an electric field relaxation oxide film made of a silicon oxide film thicker than a gate insulating film provided on a drain diffusion layer side of a gate electrode in an element isolation region and a high breakdown voltage transistor by performing an etching process; Forming a silicon oxide film on the surface inside the silicon nitride film opening by performing an oxidation treatment in an oxidizing atmosphere; etching and removing the silicon nitride film; forming a gate electrode material on the entire surface; A step of patterning the gate electrode by performing an etching process, and an impurity of the same conductivity type as the lightly doped layer. The process of forming the drain diffusion layer and the source diffusion layer of the high-voltage transistor and the low-voltage transistor by selectively ion-implanting material atoms, and forming a contact hole by forming an insulating film over the entire surface and performing photoetching. And a step of patterning the drain electrode and the source electrode by forming a material of the drain electrode and the source electrode over the entire surface and performing a photoetching process.
【請求項20】 導電型がP型の半導体基板にN型の不
純物原子を選択的にイオン注入してN型ウェルを形成す
る工程と、Nチャネル領域のライトドープ層とPチャネ
ル領域のフィールドストッパ層を形成する領域が開口す
るようにホトレジストをパターニングし、ホトレジスト
をイオン注入阻止膜としてライトドープ層およびフィー
ルドストッパ層を形成する領域にN型の不純物原子をイ
オン注入し、熱処理を行うことにより、導電型がN型の
ライトドープ層とフィールドストッパ層を同時に形成す
る工程と、 Pチャネル領域のライトドープ層とNチャネル領域のフ
ィールドストッパ層を形成する領域が開口するようにホ
トレジストをパターニングし、ホトレジストをイオン注
入阻止膜としてライトドープ層およびフィールドストッ
パ層を形成する領域にP型の不純物原子をイオン注入
し、熱処理を行うことにより、導電型がP型のライトド
ープ層とフィールドストッパ層を同時に形成する工程
と、 窒化シリコン膜を全面に形成し、ホトエッチング処理を
行うことにより素子分離領域と高耐圧トランジスタにお
いてゲート電極のドレイン拡散層側とソース拡散層側に
設けるゲート絶縁膜より厚い酸化シリコン膜からなる電
界緩和酸化膜を形成する領域の窒化シリコン膜を開口す
る工程と、 酸化雰囲気中で酸化処理を行うことによって窒化シリコ
ン膜開口内の表面に酸化シリコン膜を形成する工程と、 窒化シリコン膜をエッチングして除去する工程と、 ゲート電極材料を全面に形成し、ホトエッチング処理を
行うことによりゲート電極をパターニングする工程と、 ライトドープ層と同導電型の不純物原子を選択的にイオ
ン注入し、高耐圧トランジスタおよび低耐圧トランジス
タのドレイン拡散層とソース拡散層を形成する工程と、 絶縁膜を全面に形成し、ホトエッチング処理を行うこと
によりコンタクトホールを形成する工程と、 ドレイン電極およびソース電極材料を全面に形成しホト
エッチング処理を行うことによりドレイン電極とソース
電極をパターニングする工程と、 を有することを特徴とする半導体装置の製造方法。
20. A step of selectively implanting N-type impurity atoms into a P-type semiconductor substrate to form an N-type well, a lightly doped layer in an N-channel region and a field stopper in a P-channel region. Patterning the photoresist so that the region where the layer is formed is opened, ion-implanting N-type impurity atoms into the region where the light dope layer and the field stopper layer are formed using the photoresist as an ion implantation blocking film, and performing heat treatment, Forming a lightly doped layer of N-type conductivity and a field stopper layer at the same time; patterning the photoresist so that a region for forming the lightly doped layer of the P channel region and the field stopper layer of the N channel region is opened; A light-doped layer and a field stopper layer P-type impurity atoms are ion-implanted into a region to be formed and heat treatment is performed to simultaneously form a P-type lightly doped layer and a field stopper layer; and a silicon nitride film is formed on the entire surface, By performing an etching process, a silicon nitride film in a region where an electric field relaxation oxide film made of a silicon oxide film thicker than a gate insulating film provided on a drain diffusion layer side and a source diffusion layer side of a gate electrode in an element isolation region and a high breakdown voltage transistor is formed. Forming a silicon oxide film on the surface within the silicon nitride film opening by performing an oxidation process in an oxidizing atmosphere; etching the silicon nitride film to remove the silicon nitride film; Patterning the gate electrode by performing photo-etching on the light-doped layer; A step of selectively ion-implanting impurity atoms of the same conductivity type to form a drain diffusion layer and a source diffusion layer of a high-breakdown-voltage transistor and a low-breakdown-voltage transistor; and forming an insulating film over the entire surface and performing photoetching. A method for manufacturing a semiconductor device, comprising: a step of forming a contact hole; and a step of patterning a drain electrode and a source electrode by forming a drain electrode and a source electrode material over the entire surface and performing a photoetching process.
JP9259692A 1997-04-18 1997-09-25 Semiconductor device and manufacture thereof Pending JPH113946A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP9259692A JPH113946A (en) 1997-04-18 1997-09-25 Semiconductor device and manufacture thereof

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP10154897 1997-04-18
JP9-101548 1997-04-18
JP9259692A JPH113946A (en) 1997-04-18 1997-09-25 Semiconductor device and manufacture thereof

Publications (1)

Publication Number Publication Date
JPH113946A true JPH113946A (en) 1999-01-06

Family

ID=26442412

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9259692A Pending JPH113946A (en) 1997-04-18 1997-09-25 Semiconductor device and manufacture thereof

Country Status (1)

Country Link
JP (1) JPH113946A (en)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001298187A (en) * 2000-03-15 2001-10-26 Hynix Semiconductor Inc Manufacturing method for high-voltage transistor
EP1189276A1 (en) * 2000-09-08 2002-03-20 Interuniversitair Micro-Elektronica Centrum Vzw Methods of making an integrated circuit having field implants and a high voltage PN junction, and corresponding integrated circuit
JP2002170888A (en) * 2000-11-30 2002-06-14 Hitachi Ltd Semiconductor integrated circuit device and manufacturing method thereof
JP2006303142A (en) * 2005-04-20 2006-11-02 Renesas Technology Corp Semiconductor integrated circuit device and manufacturing method thereof
JP2008258640A (en) * 2008-05-07 2008-10-23 Renesas Technology Corp Semiconductor integrated circuit device
KR100888533B1 (en) * 2002-01-25 2009-03-11 가부시키가이샤 히타치세이사쿠쇼 Semiconductor device

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001298187A (en) * 2000-03-15 2001-10-26 Hynix Semiconductor Inc Manufacturing method for high-voltage transistor
EP1189276A1 (en) * 2000-09-08 2002-03-20 Interuniversitair Micro-Elektronica Centrum Vzw Methods of making an integrated circuit having field implants and a high voltage PN junction, and corresponding integrated circuit
JP2002170888A (en) * 2000-11-30 2002-06-14 Hitachi Ltd Semiconductor integrated circuit device and manufacturing method thereof
US7541661B2 (en) 2000-11-30 2009-06-02 Renesas Technology Corp. Semiconductor integrated circuit device with high and low breakdown-voltage MISFETs
US7790554B2 (en) 2000-11-30 2010-09-07 Renesas Technology Corp. Method of manufacturing semiconductor integrated circuit device with high and low breakdown-voltage MISFETs
KR100888533B1 (en) * 2002-01-25 2009-03-11 가부시키가이샤 히타치세이사쿠쇼 Semiconductor device
JP2006303142A (en) * 2005-04-20 2006-11-02 Renesas Technology Corp Semiconductor integrated circuit device and manufacturing method thereof
JP2008258640A (en) * 2008-05-07 2008-10-23 Renesas Technology Corp Semiconductor integrated circuit device

Similar Documents

Publication Publication Date Title
US6906345B2 (en) Semiconductor device and method of manufacturing the same
JPH113946A (en) Semiconductor device and manufacture thereof
US6013554A (en) Method for fabricating an LDD MOS transistor
KR0170436B1 (en) Method of manufacturing mosfet
JPH05243262A (en) Manufacture of semiconductor device
JPH0927620A (en) Method of forming semiconductor element and misfet formed by the method
KR100313783B1 (en) Method for fabricating metal oxide semiconductor transistor
JPH03225963A (en) High-breakdown-strength mis transistor
JPH08115982A (en) Semiconductor integrated circuit device and its manufacture
JPH05102181A (en) Manufacture of high-breakdown-strength semiconductor device
JPH1131814A (en) Manufacture of semiconductor device
JP2003069026A (en) Semiconductor device and manufacturing method thereof
JPH08204023A (en) Manufacture of semiconductor device
KR930008853B1 (en) Manufacturing method of semiconductor apparatus
JPH10163476A (en) Semiconductor device and fabrication thereof
JPS62273774A (en) Manufacture of field-effect transistor
JP2001119031A (en) Semiconductor device and manufacturing method therefor
JPH06260494A (en) Manufacture of semiconductor device
JPS62250673A (en) Manufacture of semiconductor device
JPH06224215A (en) Manufacture of semiconductor device
JPH0786576A (en) Semiconductor integrated circuit device and manufacture thereof
JPH07221292A (en) Semiconductor device and its manufacture
JPH08167659A (en) Manufacture of semiconductor device
JPH02162737A (en) Manufacture of mos semiconductor integrated circuit device
JPH08274332A (en) Semiconductor device and its manufacture