JPH11316633A - デファレンシャル・デバイスとシングル・エンデッド・デバイスとの接続装置 - Google Patents

デファレンシャル・デバイスとシングル・エンデッド・デバイスとの接続装置

Info

Publication number
JPH11316633A
JPH11316633A JP11028162A JP2816299A JPH11316633A JP H11316633 A JPH11316633 A JP H11316633A JP 11028162 A JP11028162 A JP 11028162A JP 2816299 A JP2816299 A JP 2816299A JP H11316633 A JPH11316633 A JP H11316633A
Authority
JP
Japan
Prior art keywords
bus
differential
ended
switch
scsi
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP11028162A
Other languages
English (en)
Inventor
James M Dupuy
ジェームズ・エム・デュパイ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Compaq Computer Corp
Original Assignee
Compaq Computer Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Compaq Computer Corp filed Critical Compaq Computer Corp
Publication of JPH11316633A publication Critical patent/JPH11316633A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4072Drivers or receivers

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Dc Digital Transmission (AREA)

Abstract

(57)【要約】 【課題】デファレンシャル・デバイス及びシングル・エ
ンデッド・デバイスに接続されたバスにおける誘導結合
及びクロストークを低減する。 【解決手段】デファレンシャル・デバイス100は、ポ
ジティブ・ライン102及びネガティブ・ライン104
を有し、ネガティブ・ラインはスイッチ106に接続さ
れる。スイッチ106は、コネクタ110の近傍に配置
され、シングル・エンデッド・デバイスがバスに接続さ
れたことを表す検知信号DIFFSENSにより、コネ
クタのネガティブ・ラインを接地する。バス上のデバイ
スが全てデファレンシャル・デバイスの場合、スイッチ
106はコネクタとデファレンシャル・デバイスのネガ
ティブ・ラインを接続する。スイッチをコネクタ近傍に
設けることにより、誘導結合及びクロストークが低減す
る。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、バス上でのデータ
送信に関し、更に特定すれば、バス上におけるデファレ
ンシャル・デバイスとシングル・エンデッド・デバイス
との間のデータ送信の質向上に関するものである。
【0002】
【従来の技術】共通コンピュータ・バスの1つに、小型
コンピュータ・システム・インターフェース(「SCS
I:small computer system i
nterface」)バスと呼ばれるものがある。SC
SIバスは、物理的に小型のコンピュータを、とりわ
け、ディスク・ドライブ、テープ・ドライブ、コンパク
ト・ディスク・リード・オンリ・メモリ(「CD−RO
M」)、スキャナを含む周辺デバイスに結合するために
用いることができる。SCSI準拠デバイスは、ANS
I X3T9.2/86−109,Rev.10H及び
X3T9/89−042と称する、アメリカ合衆国、
N.Y.、ニューヨークのAmericanNatio
nal Standards Institute(ア
メリカ規格協会)が維持する規格に従うものである。こ
れらの規格によれば、複数のSCSIデバイスを、1つ
のSCSIポートにデージー・チェーン状に接続するこ
とができる。更に、SCSIコントローラを通じて、こ
れらのデバイスは、ホストの監視なくして、機能するこ
とも可能である。
【0003】SCSIバスは、「デファレンシャル」構
成又は「シングル・エンデッド」構成で存在する。シン
グル・エンデッド構成は、各信号ライン毎に長さが6メ
ートルまでのケーブル状の単一導体を用いる。導体上の
電圧レベルにより、信号ライン上のアサート又はデアサ
ートが決定される。各シングル・エンデッドSCSI接
続は、各信号ライン毎に、単一の出力端子が当該導体に
接続されているドライバ・デバイスと、単一の入力端子
がその導体に接続されている受信デバイスとを有する。
【0004】デファレンシャル構成は、各SCSI信号
ライン毎に長さが25メートルまでのケーブル状の1対
の導体を用いる。各導体対は、バスのポジティブ(正)
・ライン及びネガティブ(負)・ラインに接続される。
これらの導体間の電圧差(グランド電位を基準とする)
が、当該ラインのアサート又はデアサートを決定する。
各デファレンシャルSCSIバス接続は、各信号ライン
毎に、1対の出力端子が1対の導体に接続されたドライ
バ・デバイスと、1対の入力端子が1対の導体に接続さ
れた受信デバイスとを有する。加えて、グランド端子も
存在し、局所的なグランド面即ち接地経路を回路に提供
する。
【0005】シングル・エンデッドSCSIインターフ
ェースを有する周辺装置は、その設置底面が大きいの
で、コンピュータ・システムでは、シングル・エンデッ
ド・デバイスだけでなく、デファレンシャル・デバイス
にも対応することが望ましい。このようなシステムで
は、1つのデファレンシャル・ドライバ・デバイスのポ
ジティブラインがシングル・エンデッド受信デバイスの
入力に接続され、一方デファレンシャル・ドライバ・デ
バイスのネガティブラインは通常、局所的な設置面に接
続される。このようなシングル・エンデッド・デバイス
のデファレンシャル・デバイスへの相互接続は、短いケ
ーブルでは良好に行なうことができるが、このような相
互接続は予期しない問題を引き起こす場合がある。これ
らの問題は、長いケーブルを用いてデバイスを互いに接
続しようとする場合に特に明白となる。また、SCSI
バスのデータ/コマンド・ラインにおけるグリッチによ
る問題も生じてしまう。
【0006】グリッチは、クロストークと呼ばれる現象
が、その1つの原因である。クロストークは、SCSI
バス・ラインによって搬送される電気信号間の相互誘導
結合に関係しており、1本のライン上における信号の遷
移が、隣接するライン上で疑似遷移(false tr
ansition)を生ずる。この影響が起こるのは、
ある電気信号が他の電気信号に物理的に近接し、その信
号の電圧レベルが切り替わるときである。このような場
合、切り替え信号に対する帰還電流が最短の誘導経路を
取り、他の近接する電気信号がこの経路を共有する場
合、相互誘導結合現象が発生する可能性があり、データ
送信の信頼性に影響を与え、そのためにデータ送信速度
やデータ品質を損なう結果ともなる。本発明は、このよ
うな従来例の問題点を解決することを目的としている。
【0007】
【課題を解決するための手段】本発明においては、バス
における誘導結合やクロストークを低減する装置を、デ
ファレンシャル・デバイス及びシングル・エンデッド・
デバイスの組み合わせに接続する。各デファレンシャル
・デバイスは、ポジティブ・ライン及びネガティブ・ラ
インを有する。ポジティブ・ラインは、バス上の他のデ
バイスの入力に標準的に(normal)備えられてい
る。デファレンシャル・デバイスのネガティブ・ライン
は、本発明によるスイッチによって接続される。このス
イッチは、バスから検知信号を受け取る。検知信号は、
少なくとも1つのシングル・エンデッド・デバイスがバ
スに接続された場合に、アサートされる。検知信号がア
サートされると、スイッチは、デファレンシャル・デバ
イスのネガティブラインを接地する。これに対して、バ
ス上の全デバイスがデファレンシャル・デバイスである
場合、スイッチはデファレンシャル・デバイスのネガテ
ィブラインを互いに接続し、ネガティブ信号のための通
過経路(pass−through)として機能する。
このように、本発明は、最短誘導性帰還電流路を与え、
これをバス内の最も少ない数の信号ラインで共有するこ
とによって、誘導結合を低減しようとするものである。
【0008】本発明の一態様では、前述のバスはSCS
Iバスであり、検知信号はSCSIDIFFSENS信
号である。本発明の他の態様では、前述のスイッチは、
トランジスタのような固体スイッチである。本発明の利
点には、次のものが含まれる。本発明は、デファレンシ
ャル・デバイスのネガティブ・ラインの代わりに、低誘
導性の帰還路を提供する。このような低誘導性帰還路に
よって、SCSIバス上で高品質でしかも高完全性の信
号が送信可能となる。SCSIコントローラ及びデータ
・ライン間にシングル・エンデッドSCSIデバイスが
装着されているデファレンシャルSCSIバス上のクロ
ストークが減少する。クロストークの減少により、各信
号の立ち上がり時間及び立ち下がり時間によって測定さ
れる、SCSIバス・ライン上を送信される信号のエッ
ジ・レートが改善する。更に、データの品質が向上する
結果、再送信が必要となるエラーが減少する。このよう
な再送信の減少は、全体的なデータ転送スループットの
向上をもたらす。
【0009】
【発明の実施の形態】図1は、1つのバス上でデファレ
ンシャル・デバイスをシングル・エンデッド・デバイス
と共に使用する場合に、クロストークを低減し、かつ信
号伝送を改善するための装置の概略図である。図1にお
いて、この場合はドライバ・デバイスであるデファレン
シャル・デバイス100は、ポジティブ出力102及び
ネガティブ出力104を有する。遠隔のデファレンシャ
ル・デバイスを駆動する場合、ポジティブ出力102を
遠隔のデファレンシャル・デバイスのポジティブ入力に
供給し、一方ネガティブ出力104を遠隔のデファレン
シャル・デバイスのネガティブ入力に供給する。これは
従来通りである。シングル・エンデッドの受信デバイス
であるシングル・エンデッド・デバイス112を駆動す
る際には、バス110を介してポジティブ出力102を
シングル・エンデッド・デバイス112の入力に接続す
る。
【0010】デファレンシャルSCSIデバイス100
がシングル・エンデッド・デバイス112を駆動するの
で、ネガティブ出力104は使用されない。その替わり
に、ネガティブ出力104は、SCSIコントローラの
ようなコントローラによって、デファレンシャル・デバ
イス100においてグランド(接地)に繋がれることに
なる。ところで、SCSIコントローラは、コネクタか
ら離れて配置することができる。コネクタからSCSI
コントローラまでの距離が長い程、ネガティブ・ライン
をシングル・エンデッドSCSIデバイスのグランドと
して用いる場合、ネガティブ・ラインのインダクタンス
は高くなってしまう。シングル・エンデッド・デバイス
とデファレンシャル・デバイスとの間のこのような接続
は、短いバスでは容認できるが、長い距離では、このよ
うな接続は誘導結合やクロストーク発生の原因となる可
能性がある。本発明は、スイッチ106を介して最短の
誘導性帰還電流経路を備えることにより、誘導結合の低
減を図るものである。
【0011】図1において、デファレンシャル・ドライ
バ即ちデバイス100のネガティブ出力104は、スイ
ッチ106の第1入力に接続されている。スイッチ10
6は、テキサス州ダラスのテキサス・インスツルメンツ
社から入手可能なQuickSwitch(クイック・
スイッチ)のような、低インダクタンス・スイッチとす
ればよい。スイッチ106の第2入力はグランドに接地
されている。制御入力107へ供給される制御信号によ
り、スイッチ106の出力109をスイッチ106の第
1入力又は第2入力に接続する。制御入力107は、S
CSIバス110のDIFFSENS信号108に接続
され、該DIFFSENS信号がスイッチ106への制
御信号となる。
【0012】DIFFSENS信号は、シングル・エン
デッドSCSIデバイスがバス110に取り付けられて
いることを示す信号である。DIFFSENSがアクテ
ィブの場合、スイッチ106は差動(デファレンシャ
ル)対のネガティブ・ラインをグランドに短絡させる。
そして、グランドに接続されるネガティブ・ラインをで
きるだけコネクタに近づけることによって、デファレン
シャルSCSIバスに接続されているシングル・エンデ
ッドSCSIデバイスに、低誘導性の帰還路を提供す
る。DIFFSENSをアサートすると、スイッチ10
6はコネクタ110の出力109を接地する。最短の誘
導性帰還電流経路が与えられ、バス内の最小の数の信号
ラインによって該帰還電流経路が共有されるので、誘導
結合は最小に抑えられる。図1では、デファレンシャル
・デバイス100とシングル・エンデッド・デバイス1
12との間の1つの相互接続を示しているが、SCSI
バスのようなバス110上には、多数のデバイスが並列
に接続されている場合も多々ある。
【0013】図2は、シングル・エンデッド・デバイス
144に接続されたデファレンシャルSCSIコントロ
ーラ130を示す。SCSIコントローラ130は、コ
ンピュータ・システムのマザーボード上に実装すればよ
い。あるいは、SCSIコントローラ130は、周辺素
子相互接続(PCI)バス、業界標準アーキテクチャ
(ISA)バス、又は拡張業界標準アーキテクチャ(E
ISA)バスのような拡張バス上に実装された、アド・
オン・カード又はアダプタ・カードとして備えることも
可能である。デファレンシャルSCSIコントローラ1
30は、複数のデファレンシャル・デバイス100(図
1)を備えている。デファレンシャルSCSIコントロ
ーラ130の1つのデファレンシャル・デバイスのポジ
ティブ・ライン132及びネガティブ・ライン134
が、スイッチ136に接続される。一方、デファレンシ
ャルSCSIコントローラ130は、コネクタ138、
ケーブル140及びコネクタ142を介して、1つ以上
のシングル・エンデッド・デバイス144に接続されて
制御する。このように、デファレンシャルSCSIコン
トローラ130からのデファレンシャル出力は、とりわ
け、ハード・ドライブ、テープ・ドライブ、CD−RO
Mを含む種々の形式のデバイスに送信することができ
る。
【0014】ケーブル140は、非シールド・ケーブル
又はシールド・ケーブルのいずれでもよい。非シールド
・ケーブルは、キャビネット内での用途に用いることが
できる。シールド・ケーブルは、電磁適合性(elec
tromagnetic compatibilit
y)や静電気放電保護を必要とする、外部での用途に用
いるとよい。通常、ケーブル140は、90〜140Ω
の範囲の特性インピーダンスを有する必要がある。更
に、ケーブル140は、隣接する信号間のクロストーク
を最小に抑えるためには、ツイスト・ペア(撚り線対)
・ケーブルとすべきであり、デファレンシャル信号によ
るスプリアス・パルスを発生する可能性がある。
【0015】図3には、コンピュータ・システム199
が示されている。システム199は、CPU−PCIブ
リッジ202を介して周辺素子相互接続(PCI)バス
206に接続された中央演算装置(CPU)200を含
む。主メモリ(メモリ)204がCPU200及びCP
U−PCIブリッジ202に接続されている。例えば、
大容量記憶装置212が、ハード・ディスク・ドライブ
の形態で、SCSIコントローラであるディスク・コン
トローラ210に接続され、該コントローラ210はP
CIバス206に接続されている。ネットワーク・コン
トローラ・カードは、図2で説明したネットワーク・イ
ンターフェースの一部であり、これもPCIバス206
に接続されている。ビデオ・コントローラ216は、P
CIバス206とビデオ・ディスプレイ214との間の
信号伝送を制御する。
【0016】拡張業界標準アーキテクチャ(EISA)
又は業界標準アーキテクチャ(ISA)バスのような拡
張バス228が、PCI線拡張バス・ブリッジ216を
介してPCIバス206に接続されている。拡張バス2
28は、入出力(I/O)コントローラ218に接続さ
れており、該I/Oコントローラ218は、キーボード
220、マウス等のポインタ・デバイス(不図示)、シ
リアル・ポート222及びパラレル・ポート224への
インターフェースを与える。また、I/Oコントローラ
218は、不揮発性ランダム・アクセス・メモリ(NV
RAM)(不図示)へのアクセスも制御する。不揮発性
ランダム・アクセス・メモリ(NVRAM)は、フラッ
シュ・メモリ又はEEPROMを用いて実現することが
できる。NVRAMは、コンピュータ・システム119
においてスタートアップ(起動)・シーケンスを行うた
めのシステムBIOSを格納するために用いられる。拡
張スロット226が拡張バス228に接続され、一層の
拡張機能を備えている。
【0017】デファレンシャル・ドライバ(すなわち、
デファレンシャル・デバイス)のネガティブ・ラインを
接地するために固体スイッチを用いたが、デファレンシ
ャル・ドライバがシングル・エンデッド・ドライバを駆
動している場合、リレー又は手動スイッチのようなその
他のデバイスを用いることも可能である。また、制御信
号は、コンピュータ内の回路によって発生することも可
能である。SCSIバスの代わりに、その他のバスを用
いることも可能である。
【図面の簡単な説明】
【図1】本発明による、信号伝送を改善するための回路
の概略図である。
【図2】本発明による、シングル・エンデッド・デバイ
スを駆動するデファレンシャル・デバイスを有するシス
テムのブロック図である。
【図3】コンピュータ・システムのブロック図である。
───────────────────────────────────────────────────── フロントページの続き (71)出願人 591030868 20555 State Highway 249,Houston,Texas 77070,United States o f America

Claims (21)

    【特許請求の範囲】
  1. 【請求項1】 ネガティブ・ラインを有するデファレン
    シャル・デバイスに接続されたバスにおける誘導結合及
    びクロストークを低減する装置であって、 シングル・エンデッド・デバイスが前記バスに接続され
    た場合に、それを検知して検知信号をアサートする検出
    器と、 前記検知信号がアサートされたときに、前記ネガティブ
    ・ラインを接地するスイッチとを備えることを特徴とす
    る接続装置。
  2. 【請求項2】 請求項1記載の接続装置において、前記
    デファレンシャル・デバイスが、前記シングル・エンデ
    ッド・デバイスの入力に接続されるポジティブ・ライン
    を有することを特徴とする接続装置。
  3. 【請求項3】 請求項1記載の接続装置において、前記
    デファレンシャル・デバイスがデファレンシャル・ドラ
    イバであり、前記シングル・エンデッド・デバイスがシ
    ングル・エンデッド受信器であることを特徴とする接続
    装置。
  4. 【請求項4】 請求項1記載の接続装置において、前記
    スイッチが高速電子スイッチからなることを特徴とする
    接続装置。
  5. 【請求項5】 請求項1記載の接続装置において、前記
    バスが、小型コンピュータ・システム・インターフェー
    ス(SCSI)・バスであることを特徴とする接続装
    置。
  6. 【請求項6】 請求項5記載の接続装置において、前記
    検出器が、前記SCSIバス上のDIFFSENSライ
    ンを備えることを特徴とする接続装置。
  7. 【請求項7】 請求項1記載の接続装置において、該装
    置は更に、前記デファレンシャル・デバイスを制御する
    コントローラを備えることを特徴とする接続装置。
  8. 【請求項8】 請求項7記載の接続装置において、前記
    バスが小型コンピュータ・システム・インターフェース
    (SCSI)バスからなり、前記コントローラがSCS
    Iコントローラであることを特徴とする接続装置。
  9. 【請求項9】 請求項1記載の接続装置において、該装
    置は更に、バス・インターフェースに結合されたケーブ
    ルを備えることを特徴とする接続装置。
  10. 【請求項10】 請求項9記載の接続装置において、前
    記ケーブルがSCSIケーブルからなることを特徴とす
    る接続装置。
  11. 【請求項11】 コンピュータ・システムにおいて、 プロセッサと、 前記プロセッサに結合された表示装置と、 前記プロセッサに結合されたメモリ・アレイと、 データ及びコマンドを受け取る1つ以上のシングル・エ
    ンデッド・デバイスを有する周辺ユニットと、 前記プロセッサに結合されたコントローラであって、前
    記周辺ユニット内の前記1つ以上のシングル・エンデッ
    ド・デバイスを駆動する1つ以上のデファレンシャル・
    デバイスを有し、前記デファレンシャル・デバイスの各
    々がネガティブ・ラインを有する、コントローラと、 前記周辺ユニットを前記コントローラに結合するバス・
    アダプタであって、 少なくとも1つのシングル・エンデッド・デバイスが前
    記バスに接続された場合に、それを検出して検知信号を
    アサートする検出器と、 前記検知信号及び前記デファレンシャル・デバイスのデ
    ファレンシャル出力に結合されたスイッチであって、少
    なくとも1つのシングル・エンデッド・デバイスが前記
    バスに接続された場合、前記ネガティブ・ラインを接地
    するスイッチとを含むバス・アダプタとからなるバス・
    アダプタとを備えることを特徴とするコンピュータ・シ
    ステム。
  12. 【請求項12】 バスを介して接続された、各々がネガ
    ティブ・ラインを有するデファレンシャル・デバイスと
    シングル・エンデッド・デバイスとの間の誘導結合及び
    クロストークを低減する方法であって、 シングル・エンデッド・デバイスが前記バスに接続され
    たことを検出する検出ステップと、 前記シングル・エンデッド・デバイスが前記バスへ接続
    されたことを検出したとき、前記ネガティブ・ラインを
    グランドに接続する接続ステップとからなることを特徴
    とする方法。
  13. 【請求項13】 請求項12記載の方法において、前記
    検出ステップが、前記バスから検知信号を受け取るステ
    ップを含むことを特徴とする方法。
  14. 【請求項14】 請求項12記載の方法において、前記
    バスが小型コンピュータ・システム・インターフェース
    (SCSI)バスであり、前記検出ステップが前記SC
    SIバスからDIFFSENSラインの信号を受け取る
    ステップを含むことを特徴とする方法。
  15. 【請求項15】 請求項14記載の方法において、前記
    接続ステップが、前記DIFFSENSラインの信号を
    スイッチに印加するステップと、前記シングル・エンデ
    ッド・デバイスが前記バスに接続された場合に、前記ス
    イッチにより前記ネガティブ・ラインをグランドに接続
    させるステップとを含むことを特徴とする方法。
  16. 【請求項16】 ネガティブ・ラインを有するデファレ
    ンシャル・デバイスに接続されたバスにおいて誘導結合
    及びクロストークを低減するための装置であって、 少なくとも1つのシングル・エンデッド・デバイスが前
    記バスに接続されたことを検出する検出手段と、 前記検出手段からのアクティブ信号に応答して、前記ネ
    ガティブ・ラインをグランドに接続する接続手段とを備
    えることを特徴とする装置。
  17. 【請求項17】 請求項16記載の装置において、前記
    検出手段が前記バスから検知信号を受け取るよう構成さ
    れていることを特徴とする装置。
  18. 【請求項18】 請求項16記載の装置において、前記
    装置がドライバであることを特徴とする装置。
  19. 【請求項19】 請求項16記載の装置において、前記
    接続手段がスイッチであることを特徴とする装置。
  20. 【請求項20】 請求項19記載の装置において、前記
    スイッチがQuickSwitchであることを特徴と
    する装置。
  21. 【請求項21】 請求項16記載の装置において、前記
    バスが小型コンピュータ・システム・インターフェース
    (SCSI)バスであることを特徴とする装置。
JP11028162A 1998-02-11 1999-02-05 デファレンシャル・デバイスとシングル・エンデッド・デバイスとの接続装置 Pending JPH11316633A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US022186 1998-02-11
US09/022,186 US6065079A (en) 1998-02-11 1998-02-11 Apparatus for switching a bus power line to a peripheral device to ground in response to a signal indicating single ended configuration of the bus

Publications (1)

Publication Number Publication Date
JPH11316633A true JPH11316633A (ja) 1999-11-16

Family

ID=21808267

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11028162A Pending JPH11316633A (ja) 1998-02-11 1999-02-05 デファレンシャル・デバイスとシングル・エンデッド・デバイスとの接続装置

Country Status (3)

Country Link
US (1) US6065079A (ja)
EP (1) EP0939375A3 (ja)
JP (1) JPH11316633A (ja)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6449680B1 (en) * 1999-02-12 2002-09-10 Compaq Computer Corporation Combined single-ended/differential data bus connector
US6531896B1 (en) 1999-12-28 2003-03-11 Intel Corporation Dual mode transmitter
US6724839B1 (en) * 2000-02-28 2004-04-20 Maxtor Corporation Adaptive inter-symbol interference boost equalization apparatus and method
US20030070033A9 (en) * 2001-02-09 2003-04-10 Zabinski Patrick Joseph Parallel and point-to-point data bus architecture
US6997753B2 (en) * 2003-10-22 2006-02-14 Gore Enterprise Holdings, Inc. Apparatus, system and method for improved calibration and measurement of differential devices
TWI384370B (zh) * 2009-02-17 2013-02-01 Promise Technology Inc 啟動信號傳遞系統及啟動信號傳遞方法
US9837188B2 (en) * 2012-07-06 2017-12-05 Nxp B.V. Differential return loss supporting high speed bus interfaces
US8767370B2 (en) 2012-07-25 2014-07-01 International Business Machines Corporation Providing noise protection in a signal transmission system
US9270002B2 (en) 2013-07-22 2016-02-23 Raytheon Company Differential-to-single-ended transmission line interface

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4551576A (en) * 1984-04-04 1985-11-05 Parlex Corporation Flat embedded-shield multiconductor signal transmission cable, method of manufacture and method of stripping
DE4142081A1 (de) * 1990-12-20 1992-07-23 Murata Manufacturing Co Abschlussschaltkreis zum abschluss einer datenbusleitung
EP0580600B1 (en) * 1991-04-17 1997-10-08 Wang Laboratories, Inc. Apparatus for driving both single-ended and differential computer buses
US5608883A (en) * 1993-02-01 1997-03-04 Digital Equipment Corporation Adapter for interconnecting single-ended and differential SCSI buses to prevent `busy` or `wired-or` glitches from being passed from one bus to the other
US5978877A (en) * 1993-03-31 1999-11-02 Fujitsu Limited Translating SCSI bus control and/or data signals between differential and single-ended formats
US5715409A (en) * 1993-05-24 1998-02-03 I-Tech Corporation Universal SCSI electrical interface system
US5570037A (en) * 1994-07-20 1996-10-29 Methode Electronics Switchable differential terminator
US5864715A (en) * 1996-06-21 1999-01-26 Emc Corporation System for automatically terminating a daisy-chain peripheral bus with either single-ended or differential termination network depending on peripheral bus signals and peripheral device interfaces

Also Published As

Publication number Publication date
EP0939375A2 (en) 1999-09-01
US6065079A (en) 2000-05-16
EP0939375A3 (en) 2000-07-19

Similar Documents

Publication Publication Date Title
JP3017062B2 (ja) デスクトップ・コンピュータとアダプタとの組合せ構造および製造方法
US5117331A (en) Bus control signal routing and termination
US6845420B2 (en) System for supporting both serial and parallel storage devices on a connector
US5613074A (en) Automatic disabling of SCSI bus terminators
US6070211A (en) Driver/receiver circuitry for enhanced PCI bus with differential signaling
EP1181638B1 (en) Method and apparatus for maintaining load balance on a graphics bus when an upgrade device is installed
JPH11316633A (ja) デファレンシャル・デバイスとシングル・エンデッド・デバイスとの接続装置
CN1505784A (zh) 用于66兆赫pci总线竖板卡系统的拓扑结构
US5608883A (en) Adapter for interconnecting single-ended and differential SCSI buses to prevent `busy` or `wired-or` glitches from being passed from one bus to the other
US6782438B1 (en) IO speed and length programmable with bus population
US6523071B1 (en) Process and apparatus for configuring the direct memory access transfer mode of a motherboard or host computer
JPH0322118A (ja) コンピユータ・バスとの迅速な相互接続のための方法及び装置
US5983296A (en) Method and apparatus for terminating busses having different widths
US5859985A (en) Arbitration controller for providing arbitration on a multipoint high speed serial bus using drivers having output enable pins
US8005999B1 (en) Data storage system with PCI-E extended reach capability
US6522165B2 (en) Bus termination scheme for flexible uni-processor and dual processor platforms
US5774706A (en) High speed PCI bus utilizing TTL compatible signaling
TWI795886B (zh) 硬碟機在位檢測裝置及方法
US5175515A (en) Signal routing technique for electronic systems
US7424634B2 (en) System and method for reducing jitter of signals coupled through adjacent signal lines
US6512396B1 (en) High speed data processing system and method
US8751695B2 (en) Hybrid storage device and electronic system using the same
US8447892B1 (en) PCI-E extended reach with receive detect circuitry
US7467252B2 (en) Configurable I/O bus architecture
US5386393A (en) Fencing circuit and method for isolating spurious noise at system interface