JPH1124954A - Bus load testing method - Google Patents

Bus load testing method

Info

Publication number
JPH1124954A
JPH1124954A JP9189197A JP18919797A JPH1124954A JP H1124954 A JPH1124954 A JP H1124954A JP 9189197 A JP9189197 A JP 9189197A JP 18919797 A JP18919797 A JP 18919797A JP H1124954 A JPH1124954 A JP H1124954A
Authority
JP
Japan
Prior art keywords
bus
combination
program
test
load
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP9189197A
Other languages
Japanese (ja)
Other versions
JP3178377B2 (en
Inventor
Takahito Matsuhashi
孝人 松橋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP18919797A priority Critical patent/JP3178377B2/en
Publication of JPH1124954A publication Critical patent/JPH1124954A/en
Application granted granted Critical
Publication of JP3178377B2 publication Critical patent/JP3178377B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Test And Diagnosis Of Digital Computers (AREA)

Abstract

PROBLEM TO BE SOLVED: To automatically control the combination of test programs without person's operation and to automatically vary load of a bus in a computer to make a test efficient by reading sequentially combination description data at the time of a bus load test, extracting finite difference and finishing a program to be ended and starting a program to be started from the differential information. SOLUTION: A monitor 3 refers to a file 2 and successively reads from a 1st combination description 21 to a 3rd combination description 23. The monitor 3 uses a program combination differential extracting means 34 and extracts the finite difference between the 1st program combination description 21 and a 2nd program combination description 22. As a result of this, the monitor 3 finishes each test program of PSC 103, PIW 122 and PIX 123 by using a program ending means 35 and starts each test program of PID 114 and PIE 115 by using a program starting means 33.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、バス構造を持つ計
算機の試験方法に関し、特にバスの負荷を変動させる試
験の方式に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a test method for a computer having a bus structure, and more particularly to a test method for varying a bus load.

【0002】[0002]

【従来の技術】システムバス、IOバス等の複数のバス
から構成されている計算機を試験する際には、それぞれ
のバスに対する負荷について様々な組合せ、すなわち過
負荷状態のバス、定常状態のバス等、様々なバスの負荷
状態を組合せて動作させ、正常動作を確認する必要があ
る。特にバスの負荷状態が大きく変動するようなタイミ
ングには、システムの不具合が検出される場合が多く、
バスの負荷状態を変化させる試験の重要性は高い。
2. Description of the Related Art When testing a computer composed of a plurality of buses such as a system bus and an IO bus, various combinations of loads on each bus, such as buses in an overloaded state and buses in a steady state, are used. It is necessary to check the normal operation by operating various bus load states in combination. Especially when the load state of the bus fluctuates greatly, a system malfunction is often detected,
The importance of tests that change the bus load condition is high.

【0003】従来のバス負荷試験方法は、負荷をかけよ
うとするバスに接続されている制御装置や、IO装置の
試験プログラムを組合せて多重実行させることにより、
バスに負荷をかけていた。そして、負荷を変動させるた
めには、人手で試験プログラムの追加、起動または削除
を行っていた。
A conventional bus load test method is to perform a multiplex execution by combining test programs for a control device and an IO device connected to a bus to be loaded.
The bus was overloaded. In order to change the load, a test program is manually added, activated, or deleted.

【0004】なお、バスに複数のプロセッサが接続され
ているデータ処理装置においてバス、及びバス制御装置
に負荷をかけてデータ化け、データ抜けなどの障害を試
験するバス負荷試験装置として例えば特開平7−262
100号等の記載が参照される。
In a data processing apparatus in which a plurality of processors are connected to a bus, a bus load test apparatus is used as a bus load test apparatus for testing a bus and a bus control unit to test data, such as data loss and data loss, for example. -262
Reference is made to No. 100 and the like.

【0005】[0005]

【発明が解決しようとする課題】上記の通り、従来のバ
ス負荷試験方法においては、下記記載の問題点を有して
いる。
As described above, the conventional bus load test method has the following problems.

【0006】(1)第1の問題点は、バスの負荷試験を
行う際の試験の効率が悪い、ということである。
(1) The first problem is that the efficiency of the bus load test is low.

【0007】その理由は、バス試験システム内のバスの
負荷を変動させるためには、人手により、試験プログラ
ムの起動、削除等の操作・作業を行っているためであ
る。
The reason is that, in order to change the load on the bus in the bus test system, operations and operations such as starting and deleting a test program are manually performed.

【0008】(2)第2の問題点として、障害を検出し
た時に、障害検出時点における試験プログラムの組合せ
や、追加・削除のタイミングについて忠実に再現させる
ことは、非常に困難であり、このため、障害を再現させ
たり、不具合修正後の確認をすることが困難であるとい
うことである。
(2) As a second problem, when a failure is detected, it is very difficult to faithfully reproduce the combination of test programs and the timing of addition / deletion at the time of failure detection. In other words, it is difficult to reproduce a failure or to confirm a failure after correction.

【0009】したがって、本発明は、上記問題点に鑑み
てなされたものであって、その目的は、人手操作無し
に、自動的に試験プログラムの組合せの制御を行い、計
算機内部の該バスの負荷を自動的に変動させて試験の効
率化を図る、バス負荷試験方法を提供することにある。
SUMMARY OF THE INVENTION Accordingly, the present invention has been made in view of the above-mentioned problems, and has as its object to automatically control the combination of test programs without manual operation and to load the bus in the computer. The present invention is to provide a bus load test method in which the test is automatically changed to improve the test efficiency.

【0010】本発明の他の目的は、試験中に発生した障
害の再現を容易化し、不具合修正後の正常性の確認を容
易化するバス負荷試験方法を提供することにある。
Another object of the present invention is to provide a bus load test method that facilitates reproduction of a fault that has occurred during a test and facilitates confirmation of normality after a defect is corrected.

【0011】[0011]

【課題を解決するための手段】前記目的を達成するた
め、本発明は、システムバス、IOバス等の複数のバス
を含む計算機システムのバス負荷試験方法において、各
バス毎に、該バスに負荷を与えるプログラムの組合せを
予め記述した組合せ記述データをバス負荷試験条件に対
応して記憶しておき、バス負荷試験時に、前記組合せ記
述データを順次読み込み、今回読み込んだ組合せ記述デ
ータと前回読み込んだ組合せ記述データとの差分を抽出
して、この差分情報から終了させるべきプログラムを終
了し、起動させるべきプログラムを起動する、ことを特
徴とする。
In order to achieve the above object, the present invention provides a bus load testing method for a computer system including a plurality of buses such as a system bus and an IO bus. Combination description data preliminarily describing the combination of the programs giving the data is stored in correspondence with the bus load test conditions, and at the time of the bus load test, the combination description data is sequentially read. The method is characterized in that a difference from the description data is extracted, a program to be terminated is terminated from the difference information, and a program to be activated is activated.

【0012】[0012]

【発明の実施の形態】本発明の実施の形態について以下
説明する。本発明は、システムバス、IOバス等の複数
のバスから構成されている計算機に対し、複数の試験プ
ログラムを組み合わせて実行させ、その組み合わせを変
化させることにより、この計算機内部の各バスの負荷を
変動させて計算機が正常に動作するかを試験する場合に
おいて、試験しようとするバスとそれに対応した試験プ
ログラムの組み合わせをファイルとして記述する手段
と、前記ファイルに記述してある複数のプログラムの組
み合わせを次々に読み込み、この組み合わせに従って試
験プログラムの実行制御を行う手段と、計算機内部の各
バスに負荷を与える複数の試験手段と、から構成され、
前記ファイルには試験プログラムの組み合わせと、この
組み合わせで試験を継続する時間とを記述し、前記実行
制御を行う手段が、このファイルに記述された組み合わ
せになるように試験プログラムを起動すると共に、不要
な試験プログラムは終了させ、このファイルに指定され
た時間だけ試験プログラムの組み合わせを継続させ、指
定された時間の経過後、ファイルから次の試験プログラ
ムの組み合わせを読み込み、この組み合わせの指定に従
った制御を行う手段とを有する。
Embodiments of the present invention will be described below. According to the present invention, a computer configured with a plurality of buses such as a system bus and an IO bus is combined with a plurality of test programs and executed, and by changing the combination, the load of each bus inside the computer is reduced. In the case of testing whether the computer operates normally by changing, a combination of a bus to be tested and a corresponding test program as a file, and a combination of a plurality of programs described in the file, It consists of means for reading one after another and controlling the execution of the test program according to this combination, and a plurality of test means for applying a load to each bus inside the computer,
The file describes the combination of the test programs and the time during which the test is to be continued with this combination. The means for controlling the execution activates the test program so that the combination described in the file is executed, and The test program combination is terminated, the test program combination is continued for the time specified in this file, and after the specified time has elapsed, the next test program combination is read from the file, and control according to the specification of this combination is performed. Means for performing the following.

【0013】実行制御を行う手段が、ファイルから次々
に試験プログラムの組み合わせを読み込み、計算機で実
行される試験プログラムの組み合わせを変更することに
より、計算機内のバスの負荷を自動的に変動させること
ができる。また、ファイルに試験プログラムの組み合わ
せと、その組み合わせの継続時間を記述し、実行制御を
行う手段がこれに従い、試験プログラムの起動、終了制
御を行うことにより、同一ファイルを使用すれば何度で
も同じ試験プログラムの組み合わせを再現させることが
可能になる。
[0013] The means for performing the execution control reads the combination of the test programs one after another from the file and changes the combination of the test programs executed by the computer, thereby automatically fluctuating the load on the bus in the computer. it can. Also, the combination of the test programs and the duration of the combination are described in the file, and the means for controlling the execution follows the start and end control of the test program. It becomes possible to reproduce a combination of test programs.

【0014】[0014]

【実施例】上記した本発明の実施の形態について更に詳
細に説明すべく、本発明の実施例を図面を参照して以下
に説明する。
BRIEF DESCRIPTION OF THE DRAWINGS FIG. 1 is a block diagram showing an embodiment of the present invention;

【0015】図1は、本発明の一実施例の構成を示す図
である。図1を参照すると、本発明の第1の実施例は、
試験プログラム1、プログラム組み合わせ記述ファイル
2、及びモニタ3からなる。
FIG. 1 is a diagram showing the configuration of one embodiment of the present invention. Referring to FIG. 1, a first embodiment of the present invention comprises:
It comprises a test program 1, a program combination description file 2, and a monitor 3.

【0016】試験プログラム1は、システムバスに負荷
をかけるプログラムであるPSA101、PSB10
2、PSC103の3種類のプログラムと、IOバスA
に負荷をかけるプログラムであるPIA111、PIB
112、PIC113、PID114、PIE115の
5種類のプログラムと、IOバスBに負荷をかけるため
のプログラムであるPIV121、PIW122、PI
X123、PIY124、PIZ125の5本のプログ
ラムからなる。
The test program 1 is a program for applying a load to the system bus, PSA101 and PSB10.
2. Three types of programs of PSC103 and IO bus A
111, PIB, which are programs that put a load on
112, PIC 113, PID 114, and PIE 115, and PIV 121, PIW 122, and PI that are programs for applying a load to the IO bus B.
It consists of five programs X123, PIY124 and PIZ125.

【0017】ファイル2は、第1の組み合わせ記述2
1、第2の組み合わせ記述22、第3の組み合わせ記述
23からなる。
File 2 is a first combination description 2
1, a second combination description 22, and a third combination description 23.

【0018】図1の組み合わせ記述21、第2の組み合
わせ記述22、第3の組み合わせ記述23には、それぞ
れ、(a)通し番号、(b)その組み合わせ記述で指定
されたプログラムの組み合わせを継続するべき時間、
(c)システムバスに負荷をかけるプログラム、(d)
IOバスAに負荷をかけるプログラム、(e)IOバス
Bに負荷をかけるプログラムの組み合わせが記述してあ
る。
In the combination description 21, the second combination description 22, and the third combination description 23 of FIG. 1, (a) a serial number, and (b) a combination of programs specified by the combination description should be continued. time,
(C) a program that loads the system bus, (d)
A combination of a program that applies a load to the IO bus A and (e) a program that applies a load to the IO bus B is described.

【0019】モニタ3は、ファイル2を参照し、第1の
組み合わせ記述21から第3の組み合わせ記述23まで
を順番に読み込む、組み合わせ記述読み込み手段31
と、各組み合わせ記述に指定されたプログラムを起動す
る手段32と、次の組み合わせ記述を読み込むまで時間
を待ち合わせる手段33と、前回のプログラム組み合わ
せと、次のプログラム組み合わせとの差分を抽出する手
段34、プログラムを終了させる手段35と、を備えて
いる。
The monitor 3 refers to the file 2 and reads the first combination description 21 to the third combination description 23 in order, and reads the combination description 31
Means 32 for activating the program specified in each combination description, means 33 for waiting for the time until the next combination description is read, means 34 for extracting the difference between the previous program combination and the next program combination, Means 35 for terminating the program.

【0020】本発明の一実施例の動作について以下に説
明する。図3は、本発明のバス負荷試験方法が適用され
るバス構造を有する計算機システムの構成を示す図であ
り、システムバス、及び2本のIOバスIOバスA、B
を持つ計算機の構成をブロック図にて示したものであ
る。図3を参照すると、この計算機では、CPU60
1、メモリ(MEM)602、バスコンバータA60
4、バスコンバータB605がシステムバス603に接
続されている。またIOバスA606はバスコンバータ
A604を経由してシステムバス603に接続されてお
り、IOAA608、IOAB609の2つのIO装置
が接続されている。IOバスB607はバスコンバータ
B605を経由してシステムバス603に接続されてお
り、IOBA610、IOBB611の2つのIO装置
が接続されている。
The operation of one embodiment of the present invention will be described below. FIG. 3 is a diagram showing the configuration of a computer system having a bus structure to which the bus load test method of the present invention is applied, and includes a system bus and two IO buses IO buses A and B.
Is a block diagram showing the configuration of a computer having the following. Referring to FIG. 3, in this computer, a CPU 60
1. Memory (MEM) 602, bus converter A60
4. The bus converter B 605 is connected to the system bus 603. The IO bus A606 is connected to the system bus 603 via the bus converter A604, and two IO devices, IOAA608 and IOAB609, are connected. The IO bus B607 is connected to the system bus 603 via the bus converter B605, and two IO devices, IOBA610 and IOBB611, are connected.

【0021】図2は、本発明の一実施例の動作を説明す
るための流れ図である。図1乃至図3を参照して、本発
明の一実施例の動作について詳細に説明する。
FIG. 2 is a flow chart for explaining the operation of one embodiment of the present invention. The operation of the embodiment of the present invention will be described in detail with reference to FIGS.

【0022】まず、本実施例で、バス負荷試験で開始さ
れると、モニタ3は、組み合わせ記述読み込み手段31
を用いて、ファイル2から第1の組み合わせ記述21を
読み込む(ステップ502)。
First, in this embodiment, when the monitor 3 is started by a bus load test, the monitor 3
Is used to read the first combination description 21 from the file 2 (step 502).

【0023】モニタ3は、読み込んだプログラムの組み
合わせについて、プログラム組み合わせ差分抽出手段3
4を用いて、前回のプログラム組み合わせとの差分を判
定する。今回は、最初の読み込みであるため、読み込ん
だ全てのプログラムを起動する必要があると判断する
(ステップ503、504)。
The monitor 3 detects the program combination difference extracting means 3 for the combination of the read programs.
4 to determine the difference from the previous program combination. Since this is the first reading, it is determined that all the read programs need to be started (steps 503 and 504).

【0024】モニタ3は、プログラム起動手段32を用
いて、システムバス603に負荷をかけるプログラムP
SA101、PSB102、PSC103、IOバスA
606に負荷をかけるプログラムPIA111、PIB
112、PIC113、IOバスB607に負荷をかけ
るプログラムPIV121、PIW122、PIX12
3の各プログラムを起動する(ステップ505)。
The monitor 3 uses the program activating means 32 to execute a program P for applying a load to the system bus 603.
SA101, PSB102, PSC103, IO bus A
Programs PIA111, PIB that load 606
112, PIC113, programs PIV121, PIW122, PIX12 that load the IO bus B607
3 are started (step 505).

【0025】モニタ3は、これらのプログラムを起動
後、次組み合わせ記述読み込み待ち手段33を用いて、
第1のプログラム組み合わせ記述21に記述してあるよ
うに、10分間、現在のプログラム組み合わせを継続す
る(ステップ506)。
After activating these programs, the monitor 3 uses the next combination description reading waiting means 33 to
As described in the first program combination description 21, the current program combination is continued for 10 minutes (step 506).

【0026】この時点で計算機内部の各バスは、システ
ムバス603に負荷を与える試験プログラムが3本、I
OバスA606に負荷を与える試験プログラムが3本、
IOバスB607に負荷を与える試験プログラムが3本
起動されていることになる。
At this time, each of the buses inside the computer has three test programs for loading the system bus 603,
There are three test programs that load the O bus A606,
This means that three test programs for applying a load to the IO bus B607 have been activated.

【0027】10分の時間経過の後、モニタ3は、ファ
イル2を参照し、次の組み合わせ記述があるかを判断す
る(ステップ507)。この場合、ファイル2には、第
2の組み合わせ記述22があるので(ステップ507の
YES分岐)、モニタ3は組み合わせ記述読み込み手段
31を用いて、第2の組み合わせ記述22を読み込む
(ステップ502)。
After a lapse of 10 minutes, the monitor 3 refers to the file 2 and determines whether or not the next combination description exists (step 507). In this case, since the file 2 has the second combination description 22 (YES branch of step 507), the monitor 3 reads the second combination description 22 using the combination description reading means 31 (step 502).

【0028】モニタ3は、プログラム組み合わせ差分抽
出手段34を用いて、第1のプログラム組み合わせ記述
21と第2のプログラム組み合わせと記述22との差分
を抽出する(ステップ503)。この場合、第2のプロ
グラム組み合わせと記述22では、第1のプログラム組
み合わせ記述21から、システムバス603に負荷をか
けるプログラムPSB、PSCが削除され、IOバスA
606に負荷を与えるプログラムとしてPID、PIE
が加わり、IOバスB607に負荷を与えるプログラム
としてPIW、PIXが削除されている。
The monitor 3 uses the program combination difference extracting means 34 to extract the difference between the first program combination description 21 and the second program combination description 22 (step 503). In this case, in the second program combination and description 22, the programs PSB and PSC that load the system bus 603 are deleted from the first program combination description 21, and the IO bus A
PID and PIE as programs that apply load to 606
, And PIW and PIX have been deleted as programs for applying a load to the IO bus B607.

【0029】この結果モニタ3は、プログラム終了手段
35を用いて、PSB102、PSC103、PIW1
22、PIX123の各試験プログラムを終了させ、プ
ログラム起動手段32を用いてPID114、PIE1
15の各試験プログラムを起動する(ステップ504、
505)。
The result monitor 3 uses the program ending means 35 to output the PSB 102, PSC 103, PIW1
22, the respective test programs of the PIX 123 are terminated, and the PID 114, the PIE1
15 test programs (step 504,
505).

【0030】この時点で計算機内部の各バスは、システ
ムバス603に負荷を与える試験プログラムが1本、I
OバスA606に負荷を与える試験プログラムが5本、
IOバスB607に負荷を与える試験プログラムが1本
起動されていることになり、第1のプログラム組み合わ
せ21での計算機のバスの状態と比較すると、IOバス
A606の負荷が上がり、システムバス、IOバスB6
07の負荷が下がった状態に変化する。
At this time, each bus in the computer has one test program for loading the system bus 603,
5 test programs to load the O bus A606
One test program that applies a load to the IO bus B 607 has been activated, and the load on the IO bus A 606 has increased, as compared with the state of the computer bus in the first program combination 21. B6
The state changes to a state where the load of 07 is reduced.

【0031】モニタ3は、次組み合わせ記述読み込み待
ち手段33を用いて15分間待ち合わせを行い第3の組
み合わせ記述23を読み込む(ステップ506、50
7、502)。
The monitor 3 waits for 15 minutes using the next combination description reading waiting means 33 and reads the third combination description 23 (steps 506 and 50).
7, 502).

【0032】モニタ3は、プログラム組み合わせ差分抽
出手段34を用いて、第2のプログラム組み合わせ記述
22と第3のプログラム組み合わせと記述23との差分
を抽出する(ステップ503)。この場合、第3のプロ
グラム組み合わせと記述23では、第2のプログラム組
み合わせ記述22から、IOバスA606に負荷を与え
るプログラムとして、PIB、PIC、PID、PIE
が削除され、IOバスB607に負荷を与えるプログラ
ムとしてPIW、PIX、PIY、PIZが追加されて
いる。
The monitor 3 uses the program combination difference extracting means 34 to extract the difference between the second program combination description 22 and the third program combination description 23 (step 503). In this case, in the third program combination and description 23, from the second program combination description 22, the PIB, PIC, PID, and PIE are used as programs that load the IO bus A606.
Are deleted, and PIW, PIX, PIY, and PIZ are added as programs for applying a load to the IO bus B607.

【0033】この結果、モニタ3は、プログラム終了機
能35を用いて、PIB1122、PIC113、PI
D114、PIE115の各試験プログラムを終了さ
せ、プログラム起動機能32を用いてPIW122、P
IX123、PIY124、PIZ125の各試験プロ
グラムを起動の後、5分間待ち合わせる(ステップ50
4、505、506)。
As a result, the monitor 3 sends the PIB 1122, PIC 113, PI
Each test program of D114 and PIE115 is terminated, and PIW122, P
After starting each test program of IX123, PIY124 and PIZ125, wait for 5 minutes (step 50
4, 505, 506).

【0034】この時点で計算機内部の各バスは、システ
ムバス603に負荷を与える試験プログラムが1本、I
OバスA606に負荷を与える試験プログラムが1本、
IOバスB607に負荷を与える試験プログラムが5本
起動されていることになり、第2のプログラム組み合わ
せ22での計算機のバスの状態と比較すると、IOバス
Aの負荷が下がり、IOバスBの負荷が上がった状態に
変化した。
At this point, each bus in the computer has one test program for applying a load to the system bus 603,
One test program to load the O bus A606,
This means that five test programs for applying a load to the IO bus B 607 have been activated, so that the load on the IO bus A is reduced and the load on the IO bus B is reduced as compared with the state of the computer bus in the second program combination 22. Changed to a raised state.

【0035】モニタ3は、5分間の待ち合わせ後、ファ
イル2には、次のプログラム組み合わせ記述が存在しな
いので、プログラム終了手段35を用いて、PSA10
1、PIA111、PIV121、PIW122、PI
X123、PIY124、PIZ125を終了させる
(ステップ507、508)。
After waiting for 5 minutes, the monitor 3 uses the program ending means 35 to return to the PSA 10 because the next program combination description does not exist in the file 2.
1, PIA111, PIV121, PIW122, PI
X123, PIY124 and PIZ125 are terminated (steps 507 and 508).

【0036】なお、上記実施例では、計算機システムと
してシステムバス、IOバスA、Bの構成を例に説明し
たが、本発明はこのようなバス構成にのみ限定されるも
のでないことは勿論である。
In the above embodiment, the configuration of the system bus and the IO buses A and B has been described as an example of the computer system. However, the present invention is, of course, not limited to such a bus configuration. .

【0037】[0037]

【発明の効果】以上説明したように、本発明によれば、
下記記載の効果を奏する。
As described above, according to the present invention,
The following effects are obtained.

【0038】(1)本発明の第1の効果は、人手操作無
しに、自動的に試験プログラムの組合せの変更の制御を
行うことができ、試験の効率化を図ることができる、と
いうことである。
(1) The first effect of the present invention is that the control of the change of the combination of the test programs can be automatically controlled without manual operation, and the efficiency of the test can be improved. is there.

【0039】(2)その理由は、本発明においては、モ
ニタが試験プログラムの組み合わせ記述を、ファイルか
ら順次読み込むことにより、自動的に試験プログラムの
組み合わせを変更して試験することが可能であるためで
ある。
(2) The reason is that, in the present invention, the monitor can automatically change the test program combination and perform the test by sequentially reading the description of the test program combination from the file. It is.

【0040】本発明の第2の効果は、同一の試験を再現
させて、試験時に検出した問題を再現させたり、不具合
修正後の確認を容易に行うことができる、ということで
ある。
A second effect of the present invention is that the same test can be reproduced to reproduce a problem detected at the time of the test, and that confirmation after correcting a defect can be easily performed.

【0041】その理由は、本発明においては、試験プロ
グラムの組み合わせをファイルに記述しておくため、モ
ニタの制御により、同一の試験プログラムの組み合わせ
を実現することができる、ためである。
The reason is that, in the present invention, since the combination of the test programs is described in the file, the same combination of the test programs can be realized by controlling the monitor.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の一実施例の機能構成を説明するための
図である。
FIG. 1 is a diagram for explaining a functional configuration of an embodiment of the present invention.

【図2】本発明の一実施例の動作を説明するためのフロ
ーチャートである。
FIG. 2 is a flowchart for explaining the operation of one embodiment of the present invention.

【図3】本発明の一実施例のバス負荷試験方法が適用さ
れる計算機の構成の一例を示すブロック図である。
FIG. 3 is a block diagram illustrating an example of a configuration of a computer to which a bus load test method according to an embodiment of the present invention is applied.

【符号の説明】[Explanation of symbols]

1 試験プログラム 2 プログラム組み合わせ記述ファイル 3 モニタ 21 第1の組み合わせ記述 22 第2の組み合わせ記述 23 第3の組み合わせ記述 31 組み合わせ記述読み込み機能 32 プログラム起動機能 33 次組み合わせ記述読み込み待ち機能 34 プログラム組み合わせ差分抽出機能 35 プログラム終了機能 101、102、103 システムバスに負荷をかける
プログラム 111、112、113、114、115 IOバスA
に負荷をかけるプログラム 121、122、123、124、125 IOバスB
に負荷をかけるプログラム 501、502、503、504、505、506、5
07、508 本発明の実施例の処理を表すフロー 601 CPU 602 メモリ 603 システムバス 604 バスコンバータA 605 バスコンバータB 606 IOバスA 607 IOバスB 608、609、610、611 IO装置
DESCRIPTION OF SYMBOLS 1 Test program 2 Program combination description file 3 Monitor 21 First combination description 22 Second combination description 23 Third combination description 31 Combination description reading function 32 Program starting function 33 Next combination description reading waiting function 34 Program combination difference extraction function 35 Program end function 101, 102, 103 Program to load system bus 111, 112, 113, 114, 115 IO bus A
121, 122, 123, 124, 125 IO bus B
501, 502, 503, 504, 505, 506, 5
07, 508 Flow representing the processing of the embodiment of the present invention 601 CPU 602 Memory 603 System bus 604 Bus converter A 605 Bus converter B 606 IO bus A 607 IO bus B 608, 609, 610, 611 IO device

Claims (3)

【特許請求の範囲】[Claims] 【請求項1】システムバス、IOバス等の複数のバスを
含む計算機システムのバス負荷試験方法において、 各バス毎に、該バスに負荷を与えるプログラムの組合せ
を予め記述した組合せ記述データをバス負荷試験条件に
対応して記憶しておき、 バス負荷試験時に、前記組合せ記述データを順次読み込
み、今回読み込んだ組合せ記述データと前回読み込んだ
組合せ記述データとの差分を抽出して、この差分情報か
ら終了させるべきプログラムを終了し、起動させるべき
プログラムを起動する、ことを特徴とするバス負荷試験
方法。
In a bus load test method for a computer system including a plurality of buses such as a system bus and an IO bus, combination description data in which a combination of programs for applying a load to the bus is described in advance for each bus. The combination description data is sequentially read during the bus load test, a difference between the currently read combination description data and the previously read combination description data is extracted at the time of a bus load test, and the process is terminated from the difference information. A bus load test method, comprising ending a program to be started and starting a program to be started.
【請求項2】前記今回読み込んだ組合せ情報に規定され
ている継続時間分今回のプログラムの組合せを継続す
る、ことを特徴とする請求項1記載のバス負荷試験方
法。
2. The bus load test method according to claim 1, wherein the current program combination is continued for a duration specified in the currently read combination information.
【請求項3】システムバス、IOバス等の複数のバスか
ら構成されている計算機に対し、複数の試験プログラム
を組み合わせて実行させ、その組み合わせを変化させる
ことにより、この計算機内部の各バスの負荷を変動させ
て、前記計算機が正常に動作するかを試験する場合にお
いて、 試験対象のバスとこれに対応したプログラムの組み合わ
せが記述されているファイルと、 該ファイルに記述してある複数のプログラムの組み合わ
せを次々に読み込み、この組み合わせに従って試験プロ
グラムの実行制御を行うモニタ手段と、 計算機内部の各バスに負荷を与える複数の試験プログラ
ムと、 を備え、 前記モニタ手段は、読み込んだ前記ファイルに記述され
た組み合わせとなるように試験プログラムを起動し、及
び今回の試験で不要な試験プログラムは終了させ、該フ
ァイルに指定された時間だけ試験プログラムの組み合わ
せを継続し、指定された時間の経過後、ファイルから次
の試験プログラムの組み合わせを読み込み、該組み合わ
せの指定に従った制御を行う、 ことを特徴とするバス負荷試験方法。
3. A computer comprising a plurality of buses such as a system bus and an IO bus is combined with a plurality of test programs and executed, and the combination is changed to change the load on each bus inside the computer. Is varied to test whether the computer operates normally, a file in which a combination of a bus to be tested and a program corresponding thereto is described, and a plurality of programs described in the file are described. Monitoring means for reading the combinations one after another and controlling the execution of the test program in accordance with the combinations; and a plurality of test programs for applying a load to each bus in the computer, wherein the monitoring means is described in the read file. Start the test program so that the combination is The program is terminated, the test program combination is continued for the time specified in the file, and after the specified time has elapsed, the next test program combination is read from the file, and control is performed in accordance with the specification of the combination. A bus load test method, characterized in that:
JP18919797A 1997-06-30 1997-06-30 Bus load test method and system Expired - Fee Related JP3178377B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP18919797A JP3178377B2 (en) 1997-06-30 1997-06-30 Bus load test method and system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP18919797A JP3178377B2 (en) 1997-06-30 1997-06-30 Bus load test method and system

Publications (2)

Publication Number Publication Date
JPH1124954A true JPH1124954A (en) 1999-01-29
JP3178377B2 JP3178377B2 (en) 2001-06-18

Family

ID=16237154

Family Applications (1)

Application Number Title Priority Date Filing Date
JP18919797A Expired - Fee Related JP3178377B2 (en) 1997-06-30 1997-06-30 Bus load test method and system

Country Status (1)

Country Link
JP (1) JP3178377B2 (en)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008059338A (en) * 2006-08-31 2008-03-13 Fujitsu Ltd Load generator and load test method
JP2011210048A (en) * 2010-03-30 2011-10-20 Kyocera Mita Corp Semiconductor device
JP2012174092A (en) * 2011-02-23 2012-09-10 Fujitsu Ltd Test program and test method
JP2016081256A (en) * 2014-10-15 2016-05-16 富士通株式会社 Verification support method and verification support program
US9748551B2 (en) 2011-06-29 2017-08-29 Water Gremlin Company Battery parts having retaining and sealing features and associated methods of manufacture and use
US11804640B2 (en) 2018-12-07 2023-10-31 Water Gremlin Company Battery parts having solventless acid barriers and associated systems and methods
US11942664B2 (en) 2009-04-30 2024-03-26 Water Gremlin Company Battery parts having retaining and sealing features and associated methods of manufacture and use

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008059338A (en) * 2006-08-31 2008-03-13 Fujitsu Ltd Load generator and load test method
US11942664B2 (en) 2009-04-30 2024-03-26 Water Gremlin Company Battery parts having retaining and sealing features and associated methods of manufacture and use
JP2011210048A (en) * 2010-03-30 2011-10-20 Kyocera Mita Corp Semiconductor device
JP2012174092A (en) * 2011-02-23 2012-09-10 Fujitsu Ltd Test program and test method
US9748551B2 (en) 2011-06-29 2017-08-29 Water Gremlin Company Battery parts having retaining and sealing features and associated methods of manufacture and use
JP2016081256A (en) * 2014-10-15 2016-05-16 富士通株式会社 Verification support method and verification support program
US11804640B2 (en) 2018-12-07 2023-10-31 Water Gremlin Company Battery parts having solventless acid barriers and associated systems and methods

Also Published As

Publication number Publication date
JP3178377B2 (en) 2001-06-18

Similar Documents

Publication Publication Date Title
JP3178377B2 (en) Bus load test method and system
JPS59220846A (en) Testing method of information processing system
JP2852156B2 (en) Self-diagnosis method for IC inspection device
JP2851496B2 (en) Semiconductor test equipment
JPS60247750A (en) Control system for initial system constitution
JP2003044453A (en) System and method for preparing inspection schedule
JPH07219618A (en) Method for testing production control system
JPS62271151A (en) Automatic testing system for computer main body
JPH0442370A (en) Logic simulation system
JPS6380343A (en) Output system for trace information
JPH086872A (en) Input/output controller
JPH0358254A (en) Data transfer testing system for channel
JPS58119039A (en) Analog input device
JPS61170847A (en) Automatic testing equipment of peripheral device
JPH11120007A (en) Method and device for process control of system management
JPH06230080A (en) Inspection device
JPH06139093A (en) System for reproducing test of hardware fault
JPS62126443A (en) Test execution system based upon simulation
JPS63148351A (en) Testing system for storage device
JPS5927355A (en) Information processing system
JPS62256049A (en) Test system for computer system
JPH0651990A (en) System initial loading system of operating system in computer system
JPH0697987A (en) Communication processor
JPS5960644A (en) Program temporary fix execution processing system equipped with synchronism checking function
JPH03269735A (en) Test processing system for microprocessor board

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20010313

LAPS Cancellation because of no payment of annual fees