JPH11215474A - 拡張パケット自動取込回路 - Google Patents

拡張パケット自動取込回路

Info

Publication number
JPH11215474A
JPH11215474A JP947598A JP947598A JPH11215474A JP H11215474 A JPH11215474 A JP H11215474A JP 947598 A JP947598 A JP 947598A JP 947598 A JP947598 A JP 947598A JP H11215474 A JPH11215474 A JP H11215474A
Authority
JP
Japan
Prior art keywords
display
data
address
packet
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP947598A
Other languages
English (en)
Inventor
Keiji Haketa
圭司 羽毛田
Takashi Kawase
隆史 川瀬
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP947598A priority Critical patent/JPH11215474A/ja
Publication of JPH11215474A publication Critical patent/JPH11215474A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】 【課題】 1つの表示パケット毎にデータの更新(重ね
書き)を可能にする。 【解決手段】 表示メモリ書き込み制御回路40は、拡
張パケットの表示データ受信時に、拡張パケットの表示
アドレス303及び表示データ304を選択し、表示メ
モリ60に書き込むと共に、表示アドレス303に対応
する重ね書き防止用メモリ回路50の重ね書き防止用デ
ータを禁止に設定する。表示メモリ書き込み制御回路4
0は、通常パケットの表示データ受信時に、表示用アド
レス103に対応するアドレスの重ね書き防止用データ
を読み出し、この読み出された重ね書き防止用データの
内容に基づいて、表示メモリ60に対する表示用アドレ
ス103及び通常パケットの表示データ204の書き込
みの許可/禁止を決定する。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、例えば、欧州のワ
ールド・システム・テレテキスト(World SystemTelete
xt )の拡張パケット自動取込回路に関する。
【0002】
【従来の技術】ワールド・システム・テレテキスト・レ
ベル1.5においては、通常、表示データは、一文字が
8ビットデータ(odd parity data 、パリティチェック
後には8ビット目が“0”となり、7ビットデータとな
る)で表されており、“GO”と呼ばれる表示フォント
96文字分(1文字は1バイト、残りの32は画面修飾
コマンド)の画面表示が可能である。
【0003】しかし、この文字数では、欧州全域を考え
た場合、アクセント記号などの表示を行うことができな
いため、現在では、拡張パケットを用いて96文字を超
える画面表示を可能にしている。例えば、フォントデー
タの8ビット目の“1”を使用することで、128文字
の表示が行える。
【0004】図2は、従来の拡張パケット自動取込回路
の構成を示している。受信パケットのアドレス検出回路
10は、VBI(vertical blanking interval)のデー
タスライサ回路から出力される同期クロック101と同
期データ102に基づいて、表示用アドレス103とデ
ータ104を出力する。
【0005】通常パケットのデータ検出回路20は、受
信パケットのアドレス検出回路10から出力される表示
用アドレス103とデータ104に基づいて、通常パケ
ットの表示データ204を出力する。
【0006】拡張パケットのデータ検出回路30は、受
信パケットのアドレス検出回路10から出力される表示
用アドレス103とデータ104に基づいて、拡張パケ
ットの表示アドレス303と表示データ304を出力す
る。
【0007】表示メモリ書き込み制御回路40は、表示
用アドレス103と通常パケットの表示データ204、
及び、拡張パケットの表示アドレス303と表示データ
304のいずれか一方を選択し、選択された方のアドレ
スとデータを、表示アドレス403及び表示データ40
4として表示メモリ60に書き込む。
【0008】
【発明が解決しようとする課題】従来の拡張パケット自
動取込回路では、1パケット当りのデータは、パケット
ヘッダ、拡張パケット(通常パケットのアドレスデータ
を含む)及び通常パケットから構成され、パケットヘッ
ダ、拡張パケット、通常パケットの順序で送られてく
る。
【0009】また、拡張パケットで送られてくる表示デ
ータは、通常、“GO”のフォントに存在しないため、
8ビット目が“1”になっている。そこで、通常パケッ
トの表示データが送られてきたときに、既に、8ビット
目が“1”の拡張パケットの表示データが表示メモリに
書き込まれていたら、通常パケットの表示データを表示
メモリに出力しないようにして、重ね書きを禁止してい
る。
【0010】このため、一度、8ビット目が“1”の拡
張パケットの表示データを表示メモリに書き込んでしま
うと、パケットヘッダに含まれる表示メモリクリアコマ
ンド(ページ内容更新時に発行される)が送られてくる
までは、文字の内容が変わることはない。
【0011】一方、テレテキストでは、電波状況に応じ
て、受け取ったデータが化けることが日常茶飯事に起こ
るため、表示データの重ね書きを定期的に行うことが望
ましい。
【0012】しかし、従来の拡張パケット自動取込回路
では、上述したように、8ビット目が“1”の拡張パケ
ットの表示データを表示メモリに書き込んでしまうと、
表示メモリクリアコマンドが送られてくるまでは、表示
データの重ね書きが行われない。
【0013】よって、データ化けなどにより間違った文
字が画面に表示された場合であっても、表示メモリクリ
アコマンドが送られてくるまで、この間違った文字が画
面に表示し続けるという欠点がある。
【0014】本発明は、上記欠点を解決すべくなされた
もので、その目的は、簡単な回路を追加することで、間
違った文字を表示メモリに書いても、その都度、送られ
てくるデータによりデータの更新(重ね書き)が可能な
拡張パケット自動取込回路を提供することである。
【0015】
【課題を解決するための手段】上記目的を達成するた
め、本発明の拡張パケット自動取込回路は、テレビジョ
ン信号のVBIに重畳された文字情報を取り込むデータ
スライサ回路からの出力である同期クロックとデータに
基づいて表示用アドレスとデータを出力する受信パケッ
トのアドレス検出回路と、前記受信パケットのアドレス
検出回路から出力される表示用アドレス及びデータに基
づいて通常パケットの表示データを出力する通常パケッ
トのデータ検出回路と、前記受信パケットのアドレス検
出回路から出力される表示用アドレス及びデータに基づ
いて拡張パケットの表示アドレス及び表示データを出力
する拡張パケットのデータ検出回路と、前記受信パケッ
トのアドレス検出回路から出力される表示用アドレスと
前記通常パケットのデータ検出回路から出力される表示
データ、及び、前記拡張パケットのデータ検出回路から
出力される表示アドレスと表示データのうちのいずれか
一方を選択し、選択された表示アドレスと表示データを
表示メモリに出力する表示メモリ書き込み制御回路と、
前記表示メモリ書き込み制御回路から出力される読み出
し/書き込み要求に応じて重ね書き防止用データの読み
出し/書き込みを行う重ね書き防止用メモリ回路とを備
える。
【0016】また、前記表示メモリ書き込み制御回路
は、拡張パケットの表示データ受信時に、前記拡張パケ
ットのデータ検出回路から出力される拡張パケットの表
示アドレス及び表示データを選択し、前記拡張パケット
の表示アドレス及び表示データを前記表示メモリに書き
込むと共に、前記重ね書き防止用メモリ回路に対して書
き込み要求を出し、前記拡張パケットの表示アドレスに
対応するアドレスの重ね書き防止用データを禁止の状態
にする機能を有する。
【0017】また、前記表示メモリ書き込み制御回路
は、通常パケットの表示データ受信時に、前記重ね書き
防止用メモリ回路に対して読み出し要求を出し、前記受
信パケットのアドレス検出回路から出力される表示用ア
ドレスに対応するアドレスの重ね書き防止用データを読
み出し、この読み出された重ね書き防止用データの内容
に基づいて、前記表示メモリに対する前記表示用アドレ
ス及び前記通常パケットの表示データの書き込みの許可
/禁止を決定する機能を有する。
【0018】また、前記表示メモリ書き込み制御回路
は、前記重ね書き防止用メモリ回路の各アドレスの重ね
書き防止用データの内容を1つの表示パケットごとに許
可の状態にクリアする機能を有する。
【0019】
【発明の実施の形態】以下、図面を参照しながら、本発
明の拡張パケット自動取込回路について詳細に説明す
る。図1は、本発明の拡張パケット自動取込回路の構成
を示している。
【0020】受信パケットのアドレス検出回路10は、
VBI(vertical blanking interval)のデータスライ
サ回路から出力される同期クロック101と同期データ
102に基づいて、表示用アドレス103とデータ10
4を出力する。
【0021】通常パケットのデータ検出回路20は、受
信パケットのアドレス検出回路10から出力される表示
用アドレス103とデータ104に基づいて、通常パケ
ットの表示データ204を出力する。
【0022】拡張パケットのデータ検出回路30は、受
信パケットのアドレス検出回路10から出力される表示
用アドレス103とデータ104に基づいて、拡張パケ
ットの表示アドレス303と表示データ304を出力す
る。
【0023】表示メモリ書き込み制御回路40は、表示
用アドレス103と通常パケットの表示データ204、
及び、拡張パケットの表示アドレス303と表示データ
304のいずれか一方を選択し、後述する重ね書き防止
用メモリ回路の重ね書き防止用データの内容が許可であ
ることを条件に、選択された方のアドレスとデータを、
表示アドレス403及び表示データ404として表示メ
モリ60に書き込む。
【0024】具体的には、拡張パケットの表示データ受
信時には、重ね書き防止用データ501の内容は許可に
なっているため(クリアされているため)、重ね書き防
止用データ501には無関係に、拡張パケットの表示ア
ドレスと表示データは、表示メモリ60に書き込まれ
る。通常パケットの表示時には、読み出し要求401を
重ね書き防止用メモリ回路50に出力して重ね書き防止
用データ501を読み出すことにより、この重ね書き防
止用データ501の内容に基づき、通常パケットの表示
アドレスと表示データを表示メモリ60に書き込むか否
かを決定する。
【0025】また、表示メモリ書き込み制御回路40
は、所定の時期に、読み出し/書き込み要求401を重
ね書き防止用メモリ回路50に出力する。重ね書き防止
用メモリ回路50は、表示メモリ書き込み制御回路40
からの書き込み要求401を受けると、重ね書き防止用
データの内容を許可/禁止に設定する。
【0026】具体的には、1つの表示パケットが送られ
てくる度に、表示メモリ書き込み制御回路40は、重ね
書き防止用メモリ回路50に書き込み要求401を出力
する。この時、重ね書き防止用メモリ回路50は、全て
のアドレスの重ね書き防止用データの内容を許可にクリ
アする。これにより、データ化けなどで間違った文字が
表示メモリに書かれても、その都度、送られてくるデー
タによりデータの更新(重ね書き)が可能となり、間違
った文字が訂正できる。
【0027】また、拡張パケットの表示時にも、表示メ
モリ書き込み制御回路40は、重ね書き防止用メモリ回
路50に書き込み要求401を出力する。この時、重ね
書き防止用メモリ回路50は、拡張パケットの表示アド
レスに対応するアドレスの重ね書き防止用データの内容
を禁止に設定する。これにより、拡張パケットの表示ア
ドレスに対応するアドレスに通常パケットの表示データ
が重ね書きされることを防止する。
【0028】また、重ね書き防止用メモリ回路50は、
表示メモリ書き込み制御回路40からの読み出し要求4
01を受けると、各表示アドレスに対応する重ね書き防
止用データの内容をそれぞれ読み出し、表示メモリ書き
込み制御回路40へ出力する。そして、読み出された重
ね書き防止用データの内容に基づいて、表示メモリ60
に対する表示用アドレス及び通常パケットの表示データ
の書き込みの許可/禁止を決定する。
【0029】このように、本発明の拡張パケット自動取
込回路では、表示メモリ60とは別に、重ね書き防止用
メモリ回路50を備え、1つの表示パケットごと(例え
ば、パケットヘッダごと)に、重ね書き防止用メモリ回
路50の各アドレスの重ね書き防止用データの内容をク
リア(重ね書きOKの状態)にし、拡張パケットで表示
データが送られてきた場合には、そのアドレスの重ね書
き防止用データの内容を禁止に設定し、そのアドレスに
対応する通常パケットの表示データが表示メモリ60に
転送されないようにしている(重ね書きNOの状態)。
【0030】そして、通常パケットで表示データが送ら
れてきたときに、その表示データの表示メモリ60への
転送(重ね書き)の許可/禁止を、重ね書き防止用メモ
リ回路50から読み出される重ね書き防止用データに基
づいて判断すれば、拡張パケットの表示データについて
は拡張文字としてそのまま画面表示され、通常パケット
の表示データについては通常文字として画面表示され
る。
【0031】しかも、重ね書き防止用データの内容は、
1つの表示パケットごとにクリアされるため、このよう
な動作を繰り返し行うことで、データ化けなどにより間
違った文字が表示メモリに書かれたとしても、その都
度、送られてくるデータによりデータの更新(重ね書
き)を行い、間違った文字を訂正することができる。
【0032】
【発明の効果】以上、説明したように、本発明の拡張パ
ケット自動取込回路によれば、重ね書き防止用メモリ回
路を追加するだけで、データ化けなどにより間違った文
字が表示メモリに書かれても、その都度、送られてくる
データによりデータの更新(重ね書き)が可能となる。
【図面の簡単な説明】
【図1】本発明の拡張パケット自動取込回路の構成を示
すブロック図。
【図2】従来の拡張パケット自動取込回路の構成を示す
ブロック図。
【符号の説明】
10 :受信パケットのアドレス検出
回路、 20 :通常パケットのデータ検出回
路、 30 :拡張パケットのデータ検出回
路、 40 :表示メモリ書き込み制御回
路、 50 :重ね書き防止用メモリ回路、 60 :表示メモリ。

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】 テレビジョン信号のVBIに重畳された
    文字情報を取り込むデータスライサ回路からの出力であ
    る同期クロックとデータに基づいて表示用アドレスとデ
    ータを出力する受信パケットのアドレス検出回路と、 前記受信パケットのアドレス検出回路から出力される表
    示用アドレス及びデータに基づいて通常パケットの表示
    データを出力する通常パケットのデータ検出回路と、 前記受信パケットのアドレス検出回路から出力される表
    示用アドレス及びデータに基づいて拡張パケットの表示
    アドレス及び表示データを出力する拡張パケットのデー
    タ検出回路と、 前記受信パケットのアドレス検出回路から出力される表
    示用アドレスと前記通常パケットのデータ検出回路から
    出力される表示データ、及び、前記拡張パケットのデー
    タ検出回路から出力される表示アドレスと表示データの
    うちのいずれか一方を選択し、選択された表示アドレス
    と表示データを表示メモリに出力する表示メモリ書き込
    み制御回路と、 前記表示メモリ書き込み制御回路から出力される読み出
    し/書き込み要求に応じて重ね書き防止用データの読み
    出し/書き込みを行う重ね書き防止用メモリ回路とを具
    備し、 前記表示メモリ書き込み制御回路は、 拡張パケットの表示データ受信時に、前記拡張パケット
    のデータ検出回路から出力される拡張パケットの表示ア
    ドレス及び表示データを選択し、前記拡張パケットの表
    示アドレス及び表示データを前記表示メモリに書き込む
    と共に、前記重ね書き防止用メモリ回路に対して書き込
    み要求を出し、前記拡張パケットの表示アドレスに対応
    するアドレスの重ね書き防止用データを禁止の状態にす
    る機能を有し、 通常パケットの表示データ受信時に、前記重ね書き防止
    用メモリ回路に対して読み出し要求を出し、前記受信パ
    ケットのアドレス検出回路から出力される表示用アドレ
    スに対応するアドレスの重ね書き防止用データを読み出
    し、この読み出された重ね書き防止用データの内容に基
    づいて、前記表示メモリに対する前記表示用アドレス及
    び前記通常パケットの表示データの書き込みの許可/禁
    止を決定する機能を有することを特徴とする拡張パケッ
    ト自動取込回路。
  2. 【請求項2】 前記表示メモリ書き込み制御回路は、前
    記重ね書き防止用メモリ回路の各アドレスの重ね書き防
    止用データの内容を1つの表示パケットごとに許可の状
    態にクリアする機能を有することを特徴とする請求項1
    記載の拡張パケット自動取込回路。
JP947598A 1998-01-21 1998-01-21 拡張パケット自動取込回路 Pending JPH11215474A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP947598A JPH11215474A (ja) 1998-01-21 1998-01-21 拡張パケット自動取込回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP947598A JPH11215474A (ja) 1998-01-21 1998-01-21 拡張パケット自動取込回路

Publications (1)

Publication Number Publication Date
JPH11215474A true JPH11215474A (ja) 1999-08-06

Family

ID=11721290

Family Applications (1)

Application Number Title Priority Date Filing Date
JP947598A Pending JPH11215474A (ja) 1998-01-21 1998-01-21 拡張パケット自動取込回路

Country Status (1)

Country Link
JP (1) JPH11215474A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7929029B2 (en) 2005-12-28 2011-04-19 Sony Corporation Apparatus, method, and program for recording image

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7929029B2 (en) 2005-12-28 2011-04-19 Sony Corporation Apparatus, method, and program for recording image
US9066016B2 (en) 2005-12-28 2015-06-23 Sony Corporation Apparatus, method, and program for selecting image data using a display
US9807307B2 (en) 2005-12-28 2017-10-31 Sony Corporation Apparatus, method, and program for selecting image data using a display

Similar Documents

Publication Publication Date Title
JPH0226190A (ja) テレテキスト情報用デコーダとテレテキスト情報処理方法
US4719510A (en) Teletext decoders
US4641310A (en) Data processing system in which unreliable words in the memory are replaced by an unreliability indicator
US6069667A (en) Synchronizing signal detecting device
KR100380257B1 (ko) 텔레텍스트페이지의전송방법및텔레텍스트페이지송신국및수신기
JPH11215474A (ja) 拡張パケット自動取込回路
JPH02156294A (ja) テレテキスト復号器
JPH05188922A (ja) 画面表示装置の制御方式
US5184220A (en) Teletext decoder apparatus including feature of inhibiting generation of an end-of-page signal
US5012338A (en) Teletext decoders
KR20000005729A (ko) 다중스탠다드비디오데이터포착을위한방법및장치
JPS61236284A (ja) 文字信号受信装置
JPH0131354B2 (ja)
KR850007178A (ko) 텔레텍스트 시스템의 오차 정정 시스템
JPS58157277A (ja) 文字放送受信機
JPS62190987A (ja) 文字放送受信装置
KR940010717A (ko) 텔레비젼 수상기의 외부데이타 디스플레이 방법
JPS58168391A (ja) 文字多重放送受信装置
JPH01222589A (ja) 文字多重放送受信機
JPS589487A (ja) 同期検出回路
AU4083500A (en) Imaging apparatus having video memory function
JPS61285488A (ja) 複数画面表示方式
JPH037188B2 (ja)
JPH08161245A (ja) シリアルデータ受信装置
JPH0746213A (ja) 位相制御回路