JPH1098111A - Mos semiconductor device and manufacture thereof - Google Patents

Mos semiconductor device and manufacture thereof

Info

Publication number
JPH1098111A
JPH1098111A JP9201991A JP20199197A JPH1098111A JP H1098111 A JPH1098111 A JP H1098111A JP 9201991 A JP9201991 A JP 9201991A JP 20199197 A JP20199197 A JP 20199197A JP H1098111 A JPH1098111 A JP H1098111A
Authority
JP
Japan
Prior art keywords
oxide film
film
semiconductor device
gate electrode
polysilicon
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP9201991A
Other languages
Japanese (ja)
Other versions
JP3312683B2 (en
Inventor
Kenji Kitamura
謙二 北村
Jun Osanai
潤 小山内
Yukio Koiwa
進雄 小岩
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Instruments Inc
Original Assignee
Seiko Instruments Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Instruments Inc filed Critical Seiko Instruments Inc
Priority to JP20199197A priority Critical patent/JP3312683B2/en
Priority to US08/906,179 priority patent/US6037627A/en
Publication of JPH1098111A publication Critical patent/JPH1098111A/en
Application granted granted Critical
Publication of JP3312683B2 publication Critical patent/JP3312683B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Abstract

PROBLEM TO BE SOLVED: To improve the reliability by forming various insulation films between overlapped parts of source and drain diffused regions formed in gate electrodes and semiconductor substrate. SOLUTION: A thermally oxidized film 105 is formed on gate electrodes 104 of MOS transistors and source and drain diffusion regions 102. An insulating film 106 is buried in overlapped parts of the gate electrodes 104 and source and drain diffusion regions 102. By CVD method a nitride insulation film 106 is deposited. To completly fill up voids, the low pressure CVD, providing a high coverage is effective. For the insulating film 106, a nitride film having a wide selective ratio relative to a lower thermally oxide film is advantageous in stability and reduction of the process for a later dry etching, compared with an oxide film. This greatly improves the TDDB characteristic caused between the electrodes 104 and diffusion regions 102 and hance markedly improves the CDM resistances.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は半導体装置、特に高
耐圧であるMOS型半導体装置およびその製造方法に関
する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a semiconductor device, and more particularly to a high breakdown voltage MOS type semiconductor device and a method of manufacturing the same.

【0002】[0002]

【従来の技術】図3に従来のMOS型半導体装置の製造
工程順の断面図を示す。図3(a)に半導体基板101上
のゲート絶縁膜103上にゲート電極104を形成した
後、ソース拡散、ドレイン拡散102、102となる部
分上およびゲート電極104の端部下のゲート絶縁膜1
03をウェットエッチングした様子を示す。これは半導
体装置の信頼性を保証するために、通常シリコン熱酸化
膜で形成されるゲート絶縁膜103の膜厚は3MV/cm程
度の膜厚に設定する必要があり、たとえば高耐圧MOS
型半導体装置においてゲート電極104と半導体基板1
01間に30V印加される場合1000Åの酸化膜厚を
必要とする。その場合、後のソース、ドレイン形成時に
高電流イオン注入装置を用いて不純物導入する際、打ち
込みエネルギーの制限のため十分に半導体基板中に不純
物を導入するのが困難となる。従ってゲート電極を形成
した後にウェットエッチングにより後にソース拡散、ド
レイン拡散となる部分上のゲート絶縁膜をエッチングす
る必要があるが、本ウエットエッチングは等方性のため
ゲート電極104の端部下のゲート絶縁膜103もエッ
チングされる。
2. Description of the Related Art FIG. 3 is a sectional view of a conventional MOS type semiconductor device in the order of manufacturing steps. In FIG. 3A, after a gate electrode 104 is formed on a gate insulating film 103 on a semiconductor substrate 101, the gate insulating film 1 on the portions to be the source and drain diffusions 102 and 102 and below the end of the gate electrode 104
03 shows a state in which wet etching is performed. In order to guarantee the reliability of the semiconductor device, it is necessary to set the thickness of the gate insulating film 103 usually formed of a silicon thermal oxide film to a thickness of about 3 MV / cm.
Electrode 104 and semiconductor substrate 1 in a semiconductor device
When a voltage of 30 V is applied during 01, an oxide film thickness of 1000 ° is required. In that case, it is difficult to sufficiently introduce impurities into the semiconductor substrate due to the limitation of implantation energy when impurities are introduced using a high current ion implantation apparatus at the time of forming the source and drain later. Therefore, after the gate electrode is formed, it is necessary to etch the gate insulating film on the portion where the source diffusion and drain diffusion will be performed later by wet etching. However, since the wet etching is isotropic, the gate insulating film below the end of the gate electrode 104 is etched. The film 103 is also etched.

【0003】次に図3(b)に示すように熱酸化法により
半導体基板101上およびゲート電極104表面に酸化
膜105を形成して、高電流イオン注入装置を用いて不
純物導入を行いソース拡散102、ドレイン拡散102
を形成する。この時の酸化膜厚を200Å程度にしてお
くと不純物導入は十分に行われる。その後図3(c)に示
すようにCVD法により中間絶縁膜107を形成する。
[0003] Next, as shown in FIG. 3 (b), an oxide film 105 is formed on the semiconductor substrate 101 and the surface of the gate electrode 104 by a thermal oxidation method, and impurities are introduced by using a high current ion implantation apparatus to perform source diffusion. 102, drain diffusion 102
To form If the oxide film thickness at this time is set to about 200 °, the impurity is sufficiently introduced. Thereafter, as shown in FIG. 3C, an intermediate insulating film 107 is formed by a CVD method.

【0004】[0004]

【発明名が解決しようとする課題】上記の従来の製造方
法により製造されたMOS型半導体装置においては、ゲ
ート電極104とソース拡散102、ドレイン拡散10
2とのオーバーラップ部分に空隙が形成されており著し
く信頼性を低下させる原因となっている。
In the MOS type semiconductor device manufactured by the above-mentioned conventional manufacturing method, the gate electrode 104, the source diffusion 102, and the drain diffusion 10
A gap is formed in a portion overlapping with No. 2, causing a significant decrease in reliability.

【0005】[0005]

【課題を解決するための手段】上記課題を解決するため
に、本発明は次の手段を用いた。 (1)ゲート電極と半導体基板中に形成されているソー
ス拡散およびドレイン拡散とのオーバーラップ部分の間
の絶縁膜が複数種の絶縁膜からなることを特徴とするM
OS型半導体装置。 (2)ゲート電極と半導体基板の間の絶縁膜はシリコン
酸化膜であり、かつ500Å以上の膜厚であることを特
徴とするMOS型半導体装置。 (3)ゲート電極とソース拡散およびドレイン拡散との
オーバーラップ部分の間の絶縁膜の少なくとも一種はシ
リコン酸化膜であり、少なくとも一種はシリコン窒化膜
であることを特徴とするMOS型半導体装置。 (4)ゲート電極とソース拡散およびドレイン拡散との
オーバーラップ部分の間の絶縁膜の少なくとも一種はシ
リコン熱酸化膜であり、少なくとも一種はCVD法によ
るシリコン酸化膜あることを特徴とするMOS型半導体
装置。 (5)半導体基板上にゲート絶縁膜を形成する工程と、
ゲート絶縁膜上にゲート電極を形成する工程と、ゲート
絶縁膜をウェットでエッチングする工程と、熱酸化法に
より半導体基板上およびゲート電極表面に酸化膜を形成
する工程と、CVD法により絶縁膜を被着する工程と、
絶縁膜をドライエッチング法によりエッチングする工程
と、不純物を半導体基板中に導入する工程とを有するこ
とを特徴とするMOS型半導体装置の製造方法。 (6)CVD法により被着する絶縁膜は膜厚300Åか
ら1000Åの範囲である酸化膜もしくは窒化膜である
ことを特徴とするMOS型半導体装置の製造方法。
In order to solve the above-mentioned problems, the present invention uses the following means. (1) An insulating film between a gate electrode and an overlapping portion of a source diffusion and a drain diffusion formed in a semiconductor substrate is formed of a plurality of types of insulating films.
OS type semiconductor device. (2) A MOS type semiconductor device wherein an insulating film between a gate electrode and a semiconductor substrate is a silicon oxide film and has a thickness of 500 ° or more. (3) A MOS semiconductor device, wherein at least one of the insulating films between the gate electrode and the overlapping portion between the source diffusion and the drain diffusion is a silicon oxide film, and at least one is a silicon nitride film. (4) At least one type of insulating film between the gate electrode and the overlapped portion between the source diffusion and the drain diffusion is a silicon thermal oxide film, and at least one type is a silicon oxide film formed by a CVD method. apparatus. (5) forming a gate insulating film on the semiconductor substrate;
A step of forming a gate electrode on the gate insulating film, a step of wet etching the gate insulating film, a step of forming an oxide film on the semiconductor substrate and the surface of the gate electrode by a thermal oxidation method, and a step of forming an oxide film by a CVD method. Attaching step;
A method for manufacturing a MOS semiconductor device, comprising: a step of etching an insulating film by a dry etching method; and a step of introducing an impurity into a semiconductor substrate. (6) A method for manufacturing a MOS type semiconductor device, characterized in that the insulating film to be deposited by the CVD method is an oxide film or a nitride film having a thickness in the range of 300 to 1000 °.

【0006】[0006]

【発明の実施の形態】以下、本発明の実施の形態を図面
に基づいて説明する。図1は本発明の製造方法による半
導体装置の一実施例を示す模式的断面図である。半導体
基板101中に基板101とは逆導電型のソース拡散と
ドレイン拡散102が形成され、ゲート電極104およ
びゲート絶縁膜103から成るMOSトランジスターが形
成される。
Embodiments of the present invention will be described below with reference to the drawings. FIG. 1 is a schematic sectional view showing one embodiment of a semiconductor device according to the manufacturing method of the present invention. A source diffusion and a drain diffusion 102 of a conductivity type opposite to that of the substrate 101 are formed in the semiconductor substrate 101, and a MOS transistor including a gate electrode 104 and a gate insulating film 103 is formed.

【0007】図1において、MOSトランジスターのゲー
ト電極104ならびにソース拡散とドレイン拡散102
上には熱酸化膜105が形成され、ゲート電極104と
ソース拡散、ドレイン拡散102とのオーバーラップ部
分には絶縁膜106が埋め込まれている。この様な構造
にすることで、従来の空隙がある構造に比べゲート電極
104とソース拡散もしくはドレイン拡散102間にて
生じるTDDB(Time Dependent Die electric Br
eakdown)特性は飛躍的に向上する。さらにESD(Ele
ctro Static Discharge)評価の一方法であるCDM
(デバイス帯電法)耐性でも著しい改善がみられた。従
来750Vで破壊していたものが本構造においては30
00Vでも破壊はみられなかった。
In FIG. 1, a gate electrode 104 of a MOS transistor and source and drain diffusions 102 are shown.
A thermal oxide film 105 is formed thereon, and an insulating film 106 is buried in an overlapping portion between the gate electrode 104 and the source and drain diffusions 102. With such a structure, a TDDB (Time Dependent Die electric Br) generated between the gate electrode 104 and the source diffusion or the drain diffusion 102 as compared with a conventional structure having a gap.
eakdown) The characteristics are dramatically improved. In addition, ESD (Ele
CDM, a method for evaluating ctro Static Discharge)
(Device charging method) A remarkable improvement was also observed in the resistance. In the present structure, the breakdown at 750 V was 30
No destruction was observed even at 00V.

【0008】図2は本発明の製造方法を示す工程順断面
図である。図2(a)半導体基板101上のゲート絶縁
膜103上にゲート電極104を形成した後、ウェット
エッチングにより後にソース拡散及びドレイン拡散10
2となる部分上およびゲート電極104端部の下のゲー
ト絶縁膜103をエッチング除去した様子を示す。例え
ば電源電圧が30VのMOS型半導体装置である時、半導
体装置の信頼性を保証するために通常シリコン熱酸化膜
で形成されるゲート絶縁膜103の膜厚は3MV/cm程度
の膜厚に設定する必要があり、1000Å以上の酸化膜
厚を必要とするが、この時ウェットエッチングはフッ酸
を用いてゲート絶縁膜103が半導体基板101上に残
らないように1200Å相当ウェットエッチングを行
う。ウェットエッチングは等方性であるので、ゲート電
極104下に約0.1umアンダーカットが生じる。次に図
2(b)に示すように熱酸化法により半導体基板101上
およびゲート電極表面に約200Åの熱酸化膜105を
形成し、さらにCVD法により膜厚300Åから100
0Åの酸化膜ないしは窒化膜の絶縁膜106を被着す
る。ここでゲート電極104と半導体基板101の距離
は1000Åであり200Å程度の熱酸化膜105を成
長させてもゲート電極104端部の下の空隙の解消とは
ならない。またこの時酸化膜105の膜厚を厚くして空
隙の解消を図ることも考えられるが、現行の高電流イオ
ン注入装置の最大打ち込みエネルギー150Kevを考
慮するとせいぜい400Å程度にしか厚くできず完全に
空隙をなくすことはできない。次に、CVD法により窒
化膜の絶縁膜106を被着する際、空隙を完全に埋め込
む必要があるが、そのためにはカバレッジのよい減圧C
VD法を用いた方が効果的である。さらに絶縁膜106
の種類であるが、酸化膜に比べ後のドライエッチングの
際、下地熱酸化膜と選択比のとれる窒化膜のほうが工程
の安定化、削減の点で有利である。酸化膜を用いるとエ
ッチストップは半導体基板が露出した時点でかかるので
熱酸化工程が余分に必要となる。
FIG. 2 is a sectional view showing the manufacturing method of the present invention in the order of steps. 2A, after a gate electrode 104 is formed on a gate insulating film 103 on a semiconductor substrate 101, a source diffusion and a drain diffusion 10 are formed later by wet etching.
2 shows a state in which the gate insulating film 103 above the portion to be 2 and under the end of the gate electrode 104 is removed by etching. For example, when the power supply voltage is a 30 V MOS type semiconductor device, the thickness of the gate insulating film 103 usually formed of a silicon thermal oxide film is set to about 3 MV / cm in order to guarantee the reliability of the semiconductor device. In this case, wet etching is performed using hydrofluoric acid so as to prevent the gate insulating film 103 from remaining on the semiconductor substrate 101. Since the wet etching is isotropic, an undercut of about 0.1 μm occurs under the gate electrode 104. Next, as shown in FIG. 2B, a thermal oxide film 105 having a thickness of about 200 ° is formed on the semiconductor substrate 101 and the gate electrode surface by a thermal oxidation method, and further, a film thickness of 300 °
A 0 ° oxide or nitride insulating film 106 is deposited. Here, the distance between the gate electrode 104 and the semiconductor substrate 101 is 1000 °, and even if a thermal oxide film 105 of about 200 ° is grown, the gap below the end of the gate electrode 104 is not eliminated. At this time, it is conceivable to increase the thickness of the oxide film 105 so as to eliminate the voids. Cannot be eliminated. Next, when depositing the insulating film 106 of a nitride film by the CVD method, it is necessary to completely fill the voids.
It is more effective to use the VD method. Further, the insulating film 106
However, when dry etching is performed later than an oxide film, a nitride film having a selectivity with respect to an underlying thermal oxide film is more advantageous in terms of stabilization and reduction of steps. When an oxide film is used, an etch stop is performed when the semiconductor substrate is exposed, so that an additional thermal oxidation step is required.

【0009】その後、図2(c)に示すようにドライエッ
チング法によりエッチングを行うと、エッチングに方向
性があるため、ゲート電極104端と半導体基板101
に挟まれた部分の窒化膜の絶縁膜106だけを選択的に
残すことが可能となる。その後イオン注入法によりソー
ス拡散とドレイン拡散102を形成しCVD法により中
間絶縁膜107を形成する。図4は本発明にかかわる半
導体装置の第二実施例である。MOSトランジスタ−の
ゲート電極104上に、シリコン窒化膜110の上下に
熱酸化膜105を形成した絶縁層を形成し、その上にポ
リシリコン111を形成して容量素子を作る。シリコン
窒化膜110下の熱酸化膜105の膜厚は約300Åか
ら700Å、シリコン窒化膜110は約200Åから1
000Å、シリコン窒化膜110上の熱酸化膜105の
膜厚は約10Åから100Åにする。この様な構造にす
ることで、ゲート電極104とポリシリコン111との
間に高電圧を印加しても破壊しない信頼性の高い半導体
装置を作ることができる。
Thereafter, as shown in FIG. 2C, when etching is performed by a dry etching method, since the etching has directionality, the end of the gate electrode 104 and the semiconductor substrate 101 are etched.
It is possible to selectively leave only the insulating film 106 of the nitride film sandwiched between the layers. Thereafter, source diffusion and drain diffusion 102 are formed by ion implantation, and an intermediate insulating film 107 is formed by CVD. FIG. 4 shows a second embodiment of the semiconductor device according to the present invention. On the gate electrode 104 of the MOS transistor, an insulating layer in which a thermal oxide film 105 is formed above and below a silicon nitride film 110 is formed, and polysilicon 111 is formed thereon to form a capacitor. The thickness of the thermal oxide film 105 under the silicon nitride film 110 is about 300 ° to 700 °, and the thickness of the silicon nitride film 110 is about 200 ° to 1 °.
000 °, and the thickness of the thermal oxide film 105 on the silicon nitride film 110 is about 10 ° to 100 °. With such a structure, a highly reliable semiconductor device which does not break down even when a high voltage is applied between the gate electrode 104 and the polysilicon 111 can be manufactured.

【0010】図5はゲート電極104とポリシリコン1
11管の電極に電圧をかけたときの電極間の電流値を表
す。グラフの横軸には電圧をとってあり、縦軸には電流
をとってある。従来品は10V付近からリ−ク電流が急
激に増加し、22Vで破壊してしまっているのに対し
て、本発明品は30V付近までリ−ク電流はほとんどな
く破壊電圧も高いことがわかる。また、ポリシリコン1
11はゲート電極104よりも面積が小さくなってい
る。ポリシリコン111がゲート電極104を跨いでい
る所では電界が集中するので破壊電圧が低くなる。さら
にSi3N4の比誘電率は7.5とシリコン酸化膜の比
誘電率3.9より大きいのでSi3N4を用いることで
容量を大きくすることができる。つまり面積を小さくす
ることができるのである。
FIG. 5 shows the gate electrode 104 and the polysilicon 1
It shows the current value between the electrodes when a voltage is applied to the electrodes of 11 tubes. The horizontal axis of the graph represents voltage, and the vertical axis represents current. It can be seen that the leak current of the conventional product rapidly increases from around 10 V and breaks at 22 V, whereas the product of the present invention has almost no leak current and a high breakdown voltage up to around 30 V. . Also, polysilicon 1
11 has a smaller area than the gate electrode 104. Where the polysilicon 111 straddles the gate electrode 104, the electric field is concentrated, so that the breakdown voltage is reduced. Further, since the relative dielectric constant of Si3N4 is 7.5, which is larger than the relative dielectric constant of the silicon oxide film of 3.9, the capacity can be increased by using Si3N4. That is, the area can be reduced.

【0011】図6は本発明にかかわる製造方法の第二実
施例である。図6(A)に示す工程Aにおいて半導体基
板101上にMOSトランジスタ−を形成する領域にシ
リコン窒化膜(Si3N4)をパターニング後、熱酸化
を施しフィールド酸化膜109を形成する。次にシリコ
ン窒化膜を除去してゲート酸化膜103を形成する。ゲ
ート酸化膜103の膜厚は900Å程度にした。
FIG. 6 shows a second embodiment of the manufacturing method according to the present invention. In a process A shown in FIG. 6A, after a silicon nitride film (Si3N4) is patterned in a region where a MOS transistor is to be formed on the semiconductor substrate 101, thermal oxidation is performed to form a field oxide film 109. Next, the gate oxide film 103 is formed by removing the silicon nitride film. The thickness of the gate oxide film 103 was set to about 900 °.

【0012】図6(B)に示す工程Bにおいて膜厚30
00Åから4000Åのポリシリコンを堆積させ、熱処
理(プレデポジション)を行ない高濃度の燐をポリシリ
コンに注入する。その後エッチングを行いゲート電極1
04をゲート酸化膜103及びフィールド酸化膜109
上に形成する。ゲート電極104のシ−ト抵抗は、30
Ω/□程度にした。次にウェットエッチングにて後工程
で形成されるソース・ドレイン領域102、102の上
の酸化膜除去を行い、その後熱酸化処理を施し基板全面
にシリコン酸化膜105(BottomOx.)を成長
させる。次にシリコン酸化膜105の上にCVD法によ
りシリコン窒化膜110を被着させる。この時にウェッ
トエッチングにてできたゲート電極104の端部下の空
隙を完全に埋め込むことになる。その後酸素雰囲気中で
900℃の熱酸化を施し酸化膜105(TopOx.)
を成長させる。本発明品は12Å程度酸化膜を形成し
た。またBottomOx.膜厚は約300Åから70
0Å、Si3N4膜厚は約200Åから1000Åにす
る。ただしBottomOx.とSi3N4の膜厚は必
要な破壊電界によって決めた方が好ましい。図7に破壊
電界に対するOx.Ratioを示す。グラフの縦軸に
は破壊電界をとってあり、横軸にはOx.Ratio
(=BottomOx.膜厚/(BottomOx.膜
厚+Si3N4膜厚))をとってある。本発明品はBo
ttomOx.を600Å程度、Si3N4を500Å
程度にした。次にポリシリコン111を堆積させた後、
不純物(燐、砒素またはBF2)をポリシリコンにイオ
ン注入し、ポリシリコンを必要な抵抗値にする。ポリシ
リコンの膜厚は約300Åから2000Åと薄い。本発
明品は1000Åを用いた。膜厚を薄くすることで抵抗
値のズレを小さくすることができる(図8)。
In a step B shown in FIG.
Polysilicon is deposited from 00 to 4000 degrees, and heat treatment (predeposition) is performed to implant high-concentration phosphorus into the polysilicon. After that, the gate electrode 1 is etched.
04 to the gate oxide film 103 and the field oxide film 109
Form on top. The sheet resistance of the gate electrode 104 is 30
Ω / □. Next, an oxide film on the source / drain regions 102, 102 formed in a later step is removed by wet etching, and then a thermal oxidation process is performed to grow a silicon oxide film 105 (BottomOx.) On the entire surface of the substrate. Next, a silicon nitride film 110 is deposited on the silicon oxide film 105 by a CVD method. At this time, the gap under the edge of the gate electrode 104 formed by wet etching is completely filled. Thereafter, thermal oxidation is performed at 900 ° C. in an oxygen atmosphere to form oxide film 105 (TopOx.).
Grow. The product of the present invention formed an oxide film of about 12 °. BottomOx. Thickness is about 300 to 70
0 °, the thickness of the Si 3 N 4 is set to be about 200 ° to 1000 °. However, BottomOx. It is preferable that the film thickness of Si3N4 be determined by the required breakdown electric field. FIG. 7 shows Ox. Indicates Ratio. The vertical axis of the graph indicates the breakdown electric field, and the horizontal axis indicates Ox. Ratio
(= BottomOx.film thickness / (BottomOx.film thickness + Si3N4 film thickness)). The product of the present invention is Bo
tttomOx. About 600Å, and 500N for Si3N4
About. Next, after depositing polysilicon 111,
Impurities (phosphorus, arsenic or BF2) are ion-implanted into the polysilicon to make the polysilicon a required resistance. The thickness of the polysilicon is as thin as about 300 ° to 2000 °. The product of the present invention used 1000 °. By reducing the film thickness, the deviation of the resistance value can be reduced (FIG. 8).

【0013】図6(C)に示す工程Cにおいてフィール
ド絶縁膜109上のゲート電極104上部分及びフィー
ルド酸化膜109上の抵抗形成部にマスクをパタ−ニン
グする。そして、ポリシリコン111と酸化膜105
(TopOx.)及びシリコン窒化膜110を同時エッ
チングする。この時ゲート電極104上のポリシリコン
111はゲート電極104の面積より小さくする。ポリ
シリコン111がゲート電極104を跨いでいる所では
電界か集中するので破壊電圧が低くなるためである。次
に、先に形成した抵抗112の部分をフォトレジスト1
13で覆い、高電流イオン注入装置を用いて半導体基板
へ不純物導入を行うと同時にポリシリコン111にも導
入し導電帯にする。本発明品のポリシリコンのシ−ト抵
抗は、130Ω/□程度にした。図6(D)に示す工程
Dにおいて先のフォトレジストを除去し、高温熱処理を
施し注入した不純物の活性化及び拡散を行ないMOSト
ランジスタ−114を形成する。このようにゲート電極
と半導体基板中に形成されているソース拡散およびドレ
イン拡散とのオーバーラップ部分の間の絶縁膜を形成す
ると同時に一回の成膜、熱酸化とイオン注入で容量11
5と抵抗112を形成することができる。またこの容量
素子115は、高い電圧に耐えられ信頼性の高い装置と
なっている。
In a step C shown in FIG. 6C, a mask is patterned on a portion on the gate electrode 104 on the field insulating film 109 and on a resistance forming portion on the field oxide film 109. Then, the polysilicon 111 and the oxide film 105 are formed.
(TopOx.) And the silicon nitride film 110 are simultaneously etched. At this time, the polysilicon 111 on the gate electrode 104 is made smaller than the area of the gate electrode 104. This is because the electric field concentrates where the polysilicon 111 straddles the gate electrode 104, so that the breakdown voltage is reduced. Next, the part of the resistor 112 formed earlier is replaced with photoresist 1
Then, impurities are introduced into the semiconductor substrate by using a high-current ion implantation apparatus, and at the same time, impurities are introduced into the polysilicon 111 to form a conductive band. The sheet resistance of the polysilicon of the present invention was about 130Ω / □. In a step D shown in FIG. 6D, the photoresist is removed, a high-temperature heat treatment is performed, and the implanted impurities are activated and diffused to form a MOS transistor-114. As described above, the insulating film is formed between the gate electrode and the overlapped portion of the source diffusion and the drain diffusion formed in the semiconductor substrate, and at the same time, the capacitor 11 is formed by one film formation, thermal oxidation and ion implantation.
5 and the resistor 112 can be formed. The capacitance element 115 is a highly reliable device that can withstand a high voltage.

【0014】本発明にかかる半導体装置の第三実施例を
詳細に説明する。図9はP−channel及びN−c
hannelのMOSトランジスタからなるインバ−タ
と、本発明の容量素子及び抵抗素子からなる発振回路図
である。図10(a)はその容量及び抵抗の構造を示す
平面図と及び図10(b)はその模式記号である。容量
素子と抵抗素子は図10(a)のような構成をしてい
る。第一導電帯1、例えばプレデポジションにより低抵
抗化した膜厚2500Å〜5000Åのポリシリコンに
熱酸化処理してポリシリコン上にシリコン酸化膜を成長
させる。この第一導電帯はMOSトランジスタのゲート
電極を用いてもよい。本発明ではポリシリコンを300
0Å、シリコン酸化膜を500Å程度にした。次にその
シリコン酸化膜の上にCVD法により膜厚約200Åか
ら900Åシリコン窒化膜を被着させる。本発明では2
00Å程度にした。その後酸素雰囲気中で900℃の熱
酸化を施しシリコン窒化膜上に酸化膜を成長させる。本
発明品は20Å程度酸化膜を形成した。次に第二導電帯
3、例えばポリシリコンを堆積させる。その後MOSト
ランジスタの拡散層(ソ−ス・ドレイン)を形成するた
めに半導体基板に不純物(燐、砒素またはBF2)をイ
オン注入するが、同時に第二導電帯にも不純物を注入し
て第二導電帯の低抵抗化をする。本発明では例えば燐の
場合3〜5E15/cm2、砒素の場合5〜7E15/
cm2、BF2の場合3〜5E15/cm2の濃度をイ
オン注入した。燐と砒素を混合させて注入してもよい。
抵抗素子は第二導電帯で形成され、抵抗値は第二導電帯
の長さで調節する。抵抗値は長さを長くするほど高くな
る。このポリシリコンの膜厚は第一導電帯1のポリシリ
コンと同等か、または約300Åから2000Åの厚さ
にする。本発明品は2000Åを用いた。最後に第二導
電帯のポリシリコンを必要な長さにするためにフォトレ
ジストをパタ−ニングしてポリシリコンをエッチングす
る。この様にして、同一面積内に第一導電帯、絶縁層と
第二導電帯とで成る容量素子と、第二導電帯で成る抵抗
素子が、工程を増やすことなく、また小さい面積で作成
することができる。図10b)はその容量と抵抗の模式
的記号であり抵抗に容量が図のようにつながっていて、
発振回路の一部を形成している。さらにOx.Rati
oは0.7となり、図5よりBreakDownFie
ldは8MV/cmとなるため15V以上の電圧が印加
されても破壊しない構造になっている。
A third embodiment of the semiconductor device according to the present invention will be described in detail. FIG. 9 shows P-channel and Nc
FIG. 2 is an inverter circuit composed of a channel MOS transistor and an oscillation circuit composed of a capacitance element and a resistance element of the present invention. FIG. 10A is a plan view showing the structure of the capacitance and the resistance, and FIG. 10B is a schematic symbol. The capacitance element and the resistance element have a configuration as shown in FIG. Thermal oxidation treatment is performed on the first conductive band 1, e.g., a polysilicon having a thickness of 2500 to 5000 mm, which has been reduced in resistance by pre-deposition, to grow a silicon oxide film on the polysilicon. The first conductive band may use a gate electrode of a MOS transistor. In the present invention, the polysilicon is 300
0 ° and the thickness of the silicon oxide film were set to about 500 °. Next, a silicon nitride film having a thickness of about 200 to 900 is deposited on the silicon oxide film by the CVD method. In the present invention, 2
It was about 00Å. Thereafter, thermal oxidation is performed at 900 ° C. in an oxygen atmosphere to grow an oxide film on the silicon nitride film. The product of the present invention formed an oxide film of about 20 °. Next, a second conductive band 3, for example, polysilicon is deposited. Thereafter, an impurity (phosphorus, arsenic or BF2) is ion-implanted into the semiconductor substrate to form a diffusion layer (source / drain) of the MOS transistor. Reduce the resistance of the belt. In the present invention, for example, 3 to 5E15 / cm 2 for phosphorus and 5 to 7E15 / cm 2 for arsenic.
In the case of BF2, ions were implanted at a concentration of 3 to 5E15 / cm2. Phosphorus and arsenic may be mixed and implanted.
The resistance element is formed by the second conductive band, and the resistance value is adjusted by the length of the second conductive band. The resistance value increases as the length increases. The thickness of this polysilicon is the same as the polysilicon of the first conductive band 1, or approximately 300 to 2,000. The product of the present invention used 2000 mm. Finally, the photoresist is patterned and the polysilicon is etched to make the polysilicon of the second conductive band the required length. In this way, a capacitor element including the first conductive band, the insulating layer and the second conductive band, and a resistance element including the second conductive band can be formed in the same area with a small area without increasing the number of steps. be able to. FIG. 10b) is a schematic symbol of the capacitance and the resistance, and the capacitance is connected to the resistance as shown in FIG.
It forms part of an oscillation circuit. Ox. Rati
o is 0.7, and BreakDownFie from FIG.
Since ld is 8 MV / cm, the structure does not break even when a voltage of 15 V or more is applied.

【0015】図11は本発明にかかわる製造方法の第三
実施例である。工程Aにおいて半導体基板101上に熱
酸化膜105を形成し、基板と同極性の不純物をイオン
注入する。本発明燐または砒素を1〜8E14/cm2
注入した。このイオン注入は回路によっては行わなくて
も良い。工程Bにおいて先の熱酸化膜105を除去して
ゲート酸化膜103を形成する。ゲート酸化膜厚は90
0Å程度にした。
FIG. 11 shows a third embodiment of the manufacturing method according to the present invention. In step A, a thermal oxide film 105 is formed on the semiconductor substrate 101, and an impurity having the same polarity as the substrate is ion-implanted. 1 to 8E14 / cm2 of the phosphorus or arsenic of the present invention
Injected. This ion implantation may not be performed depending on the circuit. In step B, the thermal oxide film 105 is removed to form a gate oxide film 103. Gate oxide film thickness is 90
It was about 0 °.

【0016】工程Cにおいて膜厚3000Åから400
0Åのポリシリコンを堆積させ、熱処理(プレデポジシ
ョン)を行ない高濃度の燐をポリシリコンに入れる。そ
の後エッチングを行いゲート電極104をゲート酸化膜
103上に形成する。ゲート電極のシ−ト抵抗は、30
Ω/□程度にした。次に熱酸化処理を施しゲート電極1
04上にシリコン酸化膜(BottomOx.)を成長
させる。
In step C, the film thickness is from 3000 to 400
A polysilicon of 0 ° is deposited, and a heat treatment (pre-deposition) is performed to add a high concentration of phosphorus to the polysilicon. Thereafter, etching is performed to form a gate electrode 104 on the gate oxide film 103. The sheet resistance of the gate electrode is 30
Ω / □. Next, a thermal oxidation treatment is applied to the gate electrode 1.
A silicon oxide film (BottomOx.) Is grown on the substrate 04.

【0017】工程DにおいてBottom酸化膜の上に
CVD法によりシリコン窒化膜110を被着させる。そ
の後酸素雰囲気中で900℃の熱酸化を施し酸化膜(T
opOx.)を成長させる。本発明品は100Å程度酸
化膜を形成した。またBottomOx.膜厚は約30
0Åから700Å、Si3N4膜厚は約200Åから8
00Åにする。ただしBottomOx.とSi3N4
の膜厚は必要な破壊電界によって決めた方が好ましい。
図7に破壊電界に対するOx.Ratioを示す。グラ
フの縦軸には破壊電界をとってあり、横軸にはOx.R
atio(=BottomOx.膜厚/(Bottom
Ox.膜厚+Si3N4膜厚))をとってある。本発明
品はBottomOx.を600Å程度、Si3N4を
500Å程度にした。次にポリシリコン111を堆積さ
せる。ポリシリコンの膜厚は約300Åから2000Å
と薄い。本発明品は1500Åを用いた。
In step D, a silicon nitride film 110 is deposited on the bottom oxide film by a CVD method. Thereafter, thermal oxidation is performed at 900 ° C. in an oxygen atmosphere to form an oxide film (T
opOx. Grow). The product of the present invention formed an oxide film of about 100 °. BottomOx. The film thickness is about 30
0 ° to 700 °, Si3N4 film thickness from about 200 ° to 8
Set to 00. However, BottomOx. And Si3N4
Is preferably determined by the required breakdown electric field.
FIG. 7 shows Ox. Indicates Ratio. The vertical axis of the graph indicates the breakdown electric field, and the horizontal axis indicates Ox. R
atio (= BottomOx.film thickness / (Bottom
Ox. Film thickness + Si3N4 film thickness)). The product of the present invention is BottomOx. About 600 ° and Si3N4 about 500 °. Next, polysilicon 111 is deposited. Polysilicon film thickness is about 300-2000mm
And thin. The product of the present invention used 1500 °.

【0018】工程Eにおいてパタ−ニング後ポリシリコ
ンとTopOx.及びシリコン窒化膜を同時エッチング
する。この時ゲート電極上のポリシリコン111はゲー
ト電極の面積より小さくする。ポリシリコンがゲート電
極を跨いでいる所では電界か集中するので破壊電圧が低
くなるためである。次に高電流イオン注入装置を用いて
基板全面へ不純物(燐、砒素またはBF2)を行う。本
発明では燐や砒素を注入した。ポリシリコン111はこ
の不純物注入により、導電帯化される。工程Dにおいて
高温熱処理を施し注入した不純物の活性化及び拡散を行
う。
In step E, after the patterning, the polysilicon and TopOx. And the silicon nitride film are simultaneously etched. At this time, the polysilicon 111 on the gate electrode is made smaller than the area of the gate electrode. This is because the breakdown voltage is reduced because the electric field concentrates where the polysilicon straddles the gate electrode. Next, impurities (phosphorus, arsenic, or BF2) are applied to the entire surface of the substrate using a high-current ion implantation apparatus. In the present invention, phosphorus or arsenic is implanted. The polysilicon 111 is converted into a conductive band by the impurity implantation. In step D, high-temperature heat treatment is performed to activate and diffuse the implanted impurities.

【0019】図12は本発明の製造方法による半導体装
置の第四実施例の断面図である。CVD法等により中間
絶縁膜107を成膜し、引き続き熱処理により平坦化す
る。次に真空蒸着あるいはスパッタリング等により金属
材料を全面に成膜した後フォトリソグラフィ及びエッチ
ングを行いメタル117をポリシリコン111上にパタ
ーニングする。これによりメタル117とポリシリコン
111で成る容量素子と、ポリシリコン111とゲート
電極104で成る容量素子と、ゲート電極104と半導
体基板101で成る容量素子の三種類を同じ面積内に作
ることができるため、小さい面積で高容量を作ることが
でき、ICを小さくすることができる。図13a)は図
12を簡易的に描いた断面図であり、b)はa)の模式
図である。図ように縦に重なっている容量素子を結ぶこ
とより、並列結線になり容量を大きくできる。メタルが
無い時には二種類の容量素子となるが、他の二種類の容
量で十分に高容量化できICを小さくすることができ
る。この容量は当然ながら高耐圧で信頼性の高い装置と
成っている。
FIG. 12 is a sectional view of a fourth embodiment of the semiconductor device according to the manufacturing method of the present invention. An intermediate insulating film 107 is formed by a CVD method or the like, and is subsequently flattened by a heat treatment. Next, after a metal material is formed on the entire surface by vacuum deposition or sputtering, photolithography and etching are performed to pattern the metal 117 on the polysilicon 111. This makes it possible to form three types of capacitance elements including the metal 117 and the polysilicon 111, a capacitance element including the polysilicon 111 and the gate electrode 104, and a capacitance element including the gate electrode 104 and the semiconductor substrate 101 in the same area. Therefore, a high capacity can be formed in a small area, and the IC can be reduced in size. FIG. 13 a) is a simplified cross-sectional view of FIG. 12, and b) is a schematic view of a). By connecting the vertically overlapping capacitance elements as shown in the figure, the capacitance can be increased due to parallel connection. When there is no metal, two types of capacitance elements are used. However, the other two types of capacitance can sufficiently increase the capacitance and reduce the size of the IC. This capacity naturally constitutes a device with high withstand voltage and high reliability.

【0020】[0020]

【発明の効果】上述したように、本発明はゲート電極と
ソース拡散およびドレイン拡散のオーバーラップ部分に
空隙が生じない様にCVD法による酸化膜もしくは窒化
膜等の絶縁物を埋め込み、絶縁膜を複数種の絶縁膜とす
ることで信頼性の高いMOS型半導体装置とすることが
できる。
As described above, according to the present invention, an insulator such as an oxide film or a nitride film is buried by a CVD method so that no void is formed in a portion where a gate electrode overlaps a source diffusion and a drain diffusion. By using a plurality of types of insulating films, a highly reliable MOS semiconductor device can be obtained.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の半導体装置の第一実施例を示す模式的
断面図である。
FIG. 1 is a schematic sectional view showing a first embodiment of a semiconductor device of the present invention.

【図2】本発明の半導体装置の第一実施例の製造方法を
示す工程順断面図。
FIG. 2 is a cross-sectional view in a process order showing a manufacturing method of a first embodiment of a semiconductor device of the present invention.

【図3】従来の半導体装置の製造方法を示す工程順断面
図。
FIG. 3 is a cross-sectional view in the order of steps showing a conventional method for manufacturing a semiconductor device.

【図4】本発明の半導体装置の第二実施例の模式的断面
図である。
FIG. 4 is a schematic sectional view of a second embodiment of the semiconductor device of the present invention.

【図5】容量の電圧とリーク電流との関係を示すグラフ
である。
FIG. 5 is a graph showing a relationship between a voltage of a capacitor and a leakage current.

【図6】本発明の半導体装置の第二実施例の製造方法を
示す工程順断面図。
FIG. 6 is a sectional view illustrating a method of manufacturing a semiconductor device according to a second embodiment of the present invention in the order of steps.

【図7】絶縁膜のOx.Ratioと耐圧との関係を示
すグラフである。
FIG. 7 shows an example of an Ox. 4 is a graph showing a relationship between a ratio and a breakdown voltage.

【図8】ポリシリコン膜厚絶縁膜と抵抗値のズレとの関
係を示すグラフである。
FIG. 8 is a graph showing a relationship between a polysilicon film thickness insulating film and a deviation in resistance value.

【図9】発振回路図である。FIG. 9 is an oscillation circuit diagram.

【図10】本発明の半導体装置の第三実施例を示す模式
的図である。
FIG. 10 is a schematic view showing a third embodiment of the semiconductor device of the present invention.

【図11】本発明の半導体装置の第三実施例の製造方法
を示す工程順断面図。
FIG. 11 is a cross-sectional view illustrating a method of manufacturing a semiconductor device according to a third embodiment of the present invention in the order of steps.

【図12】本発明の半導体装置の第四実施例の模式的断
面図である。
FIG. 12 is a schematic sectional view of a fourth embodiment of the semiconductor device of the present invention.

【図13】本発明の半導体装置の第四実施例の模式的図
である。
FIG. 13 is a schematic diagram of a fourth embodiment of the semiconductor device of the present invention.

【符号の説明】[Explanation of symbols]

101 半導体基板 102 ソース拡散もしくはドレイン拡散層 103 ゲート絶縁膜 104 ゲート電極 105 熱酸化膜 106 絶縁膜 107 中間絶縁膜 108 空隙 109 フィールド酸化膜 110 シリコン窒化膜 111 ポリシリコン 112 抵抗素子 113 フォトレジスト 114 MOSトランジスタ− 115 容量素子 116 N型拡散層 117 メタル Reference Signs List 101 semiconductor substrate 102 source diffusion or drain diffusion layer 103 gate insulating film 104 gate electrode 105 thermal oxide film 106 insulating film 107 intermediate insulating film 108 void 109 field oxide film 110 silicon nitride film 111 polysilicon 112 resistive element 113 photoresist 114 MOS transistor − 115 Capacitance element 116 N-type diffusion layer 117 metal

Claims (13)

【特許請求の範囲】[Claims] 【請求項1】 ゲート電極と半導体基板中に形成されて
いるソース拡散およびドレイン拡散とのオーバーラップ
部分の間の絶縁膜が複数種の絶縁膜からなることを特徴
とするMOS型半導体装置。
1. An MOS type semiconductor device, wherein an insulating film between a gate electrode and an overlap portion of a source diffusion and a drain diffusion formed in a semiconductor substrate comprises a plurality of types of insulating films.
【請求項2】 前記ゲート電極と前記半導体基板の間の
絶縁膜はシリコン酸化膜であり、かつ500Å以上の膜
厚であることを特徴とする請求項1記載のMOS型半導
体装置。
2. The MOS semiconductor device according to claim 1, wherein an insulating film between said gate electrode and said semiconductor substrate is a silicon oxide film and has a thickness of 500 ° or more.
【請求項3】 前記ゲート電極と前記ソース拡散および
前記ドレイン拡散とのオーバーラップ部分の間の絶縁膜
の少なくとも一種はシリコン酸化膜であり、少なくとも
一種はシリコン窒化膜であることを特徴とする請求項1
記載のMOS型半導体装置。
3. The semiconductor device according to claim 1, wherein at least one of the insulating films between the gate electrode and an overlap portion between the source diffusion and the drain diffusion is a silicon oxide film, and at least one of the insulating films is a silicon nitride film. Item 1
The MOS type semiconductor device described in the above.
【請求項4】 前記ゲート電極と前記ソース拡散および
前記ドレイン拡散とのオーバーラップ部分の間の絶縁膜
の少なくとも一種はシリコン熱酸化膜であり、少なくと
も一種はCVD法によるシリコン酸化膜あることを特徴
とする請求項1記載のMOS型半導体装置。
4. The method according to claim 1, wherein at least one of the insulating films between the gate electrode and the overlapping portion of the source diffusion and the drain diffusion is a silicon thermal oxide film, and at least one of the insulating films is a silicon oxide film formed by a CVD method. The MOS type semiconductor device according to claim 1, wherein
【請求項5】 半導体基板上にゲート絶縁膜を形成する
工程と、該ゲート絶縁膜上にゲート電極を形成する工程
と、前記ゲート絶縁膜をウェットでエッチングする工程
と、熱酸化法により前記半導体基板上および前記ゲート
電極表面に酸化膜を形成する工程と、CVD法により絶
縁膜を被着する工程と、該絶縁膜をドライエッチング法
によりエッチングする工程と、不純物を前記半導体基板
中に導入する工程とを有することを特徴とする請求項1
記載のMOS型半導体装置の製造方法。
5. A step of forming a gate insulating film on a semiconductor substrate, a step of forming a gate electrode on the gate insulating film, a step of wet-etching the gate insulating film, and a step of thermally oxidizing the semiconductor. Forming an oxide film on a substrate and on the gate electrode surface, applying an insulating film by a CVD method, etching the insulating film by a dry etching method, and introducing impurities into the semiconductor substrate. 2. The method according to claim 1, further comprising:
The manufacturing method of the MOS type semiconductor device described in the above.
【請求項6】 前記CVD法により被着する前記絶縁膜
は膜厚300Åから1000Åの範囲である酸化膜もし
くは窒化膜であることを特徴とする請求項5記載のMO
S型半導体装置の製造方法。
6. The MO according to claim 5, wherein said insulating film to be deposited by said CVD method is an oxide film or a nitride film having a thickness in a range of 300 ° to 1000 °.
A method for manufacturing an S-type semiconductor device.
【請求項7】 前記ゲート電極と導電帯とで前記シリコ
ン酸化膜と前記シリコン窒化膜及び前記シリコン酸化膜
の三層からなる絶縁層を挟んでいることを特徴とする半
導体装置。
7. The semiconductor device according to claim 1, wherein the gate electrode and the conductive band sandwich an insulating layer composed of three layers of the silicon oxide film, the silicon nitride film and the silicon oxide film.
【請求項8】 半導体基板上にフィールド酸化膜を形成
する工程と、前記フィールド酸化膜上にゲート電極を形
成する工程と、熱酸化法により前記基板全面に酸化膜を
形成する工程と、CVD法により前記シリコン窒化膜を
被着する工程と、前記シリコン窒化膜上に熱酸化法によ
り酸化膜を形成する工程と、前記酸化膜上にCVD法に
よりポリシリコンを被着する工程と、不純物を前記ポリ
シリコンに導入する工程と、前記ポリシリコンと前記酸
化膜及び前記シリコン窒化膜をドライエッチング法によ
り同時にエッチングする工程と、不純物を前記基板全面
に導入する工程とを有することを特徴とする請求項7記
載の半導体装置の製造方法。
8. A step of forming a field oxide film on a semiconductor substrate, a step of forming a gate electrode on the field oxide film, a step of forming an oxide film on the entire surface of the substrate by a thermal oxidation method, and a CVD method Depositing the silicon nitride film on the silicon nitride film, forming an oxide film on the silicon nitride film by a thermal oxidation method, depositing polysilicon on the oxide film by a CVD method, 2. The method according to claim 1, further comprising: a step of introducing the polysilicon, the step of simultaneously etching the polysilicon, the oxide film and the silicon nitride film by a dry etching method, and a step of introducing impurities to the entire surface of the substrate. 8. The method for manufacturing a semiconductor device according to item 7.
【請求項9】 前記ポリシリコンは前記ゲート電極より
も面積が小さくなっていることを特徴とする請求項7記
載の半導体装置。
9. The semiconductor device according to claim 7, wherein said polysilicon has a smaller area than said gate electrode.
【請求項10】 前記ポリシリコンは膜厚300Åから
2000Åの範囲であることを特徴とする請求項7記載
の半導体装置。
10. The semiconductor device according to claim 7, wherein said polysilicon has a thickness in a range of 300 ° to 2000 °.
【請求項11】 容量素子と抵抗素子及びインバーター
で構成される発振回路において、前記ゲート電極と前記
絶縁膜層と前記ポリシリコンとで形成される容量素子
と、前記ポリシリコンで形成される抵抗素子とで形成さ
れた半導体装置。
11. An oscillation circuit including a capacitor, a resistor, and an inverter, wherein a capacitor formed by the gate electrode, the insulating film layer, and the polysilicon, and a resistor formed by the polysilicon. And a semiconductor device formed of
【請求項12】 MOS型半導体の上に複数種の絶縁層
からなる容量を有することを特徴とする半導体装置。
12. A semiconductor device comprising a MOS type semiconductor and a capacitor comprising a plurality of types of insulating layers.
【請求項13】 半導体基板上にゲート絶縁膜を形成す
る工程と、該ゲート絶縁膜上にゲート電極を形成する工
程と、熱酸化法により前記半導体基板全面に酸化膜を形
成する工程と、CVD法により前記酸化膜上にシリコン
窒化膜を被着する工程と、前記シリコン窒化膜上に熱酸
化法により酸化膜を形成する工程と、前記酸化膜上にC
VD法によりポリシリコンを被着する工程と、前記ポリ
シリコンと前記酸化膜及び前記シリコン窒化膜を同時に
エッチングする工程と、不純物を前記半導体基板及び前
記ポリシリコンに導入する工程とを有することを特徴と
する請求項12記載の半導体装置の製造方法。
13. A step of forming a gate insulating film on a semiconductor substrate, a step of forming a gate electrode on the gate insulating film, a step of forming an oxide film on the entire surface of the semiconductor substrate by a thermal oxidation method, and a step of CVD. Depositing a silicon nitride film on the oxide film by a method, forming an oxide film on the silicon nitride film by a thermal oxidation method,
A step of depositing polysilicon by a VD method, a step of simultaneously etching the polysilicon, the oxide film and the silicon nitride film, and a step of introducing impurities into the semiconductor substrate and the polysilicon. The method for manufacturing a semiconductor device according to claim 12, wherein
JP20199197A 1996-08-02 1997-07-28 MOS type semiconductor device and manufacturing method thereof Expired - Lifetime JP3312683B2 (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP20199197A JP3312683B2 (en) 1996-08-02 1997-07-28 MOS type semiconductor device and manufacturing method thereof
US08/906,179 US6037627A (en) 1996-08-02 1997-08-04 MOS semiconductor device

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP8-205034 1996-08-02
JP20503496 1996-08-02
JP20199197A JP3312683B2 (en) 1996-08-02 1997-07-28 MOS type semiconductor device and manufacturing method thereof

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2002034033A Division JP4202031B2 (en) 1996-08-02 2002-02-12 MOS type semiconductor device and manufacturing method thereof

Publications (2)

Publication Number Publication Date
JPH1098111A true JPH1098111A (en) 1998-04-14
JP3312683B2 JP3312683B2 (en) 2002-08-12

Family

ID=26513119

Family Applications (1)

Application Number Title Priority Date Filing Date
JP20199197A Expired - Lifetime JP3312683B2 (en) 1996-08-02 1997-07-28 MOS type semiconductor device and manufacturing method thereof

Country Status (1)

Country Link
JP (1) JP3312683B2 (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11265989A (en) * 1997-12-06 1999-09-28 Samsung Electronics Co Ltd High dielectric capacitor and its manufacture
JP2004343014A (en) * 2003-05-19 2004-12-02 Sharp Corp Semiconductor memory, semiconductor device, and their manufacturing method, portable electronic apparatus, and ic card
JP2009152556A (en) * 2007-11-28 2009-07-09 Sharp Corp Nonvolatile semiconductor memory device and method of manufacturing same

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11265989A (en) * 1997-12-06 1999-09-28 Samsung Electronics Co Ltd High dielectric capacitor and its manufacture
JP2004343014A (en) * 2003-05-19 2004-12-02 Sharp Corp Semiconductor memory, semiconductor device, and their manufacturing method, portable electronic apparatus, and ic card
JP2009152556A (en) * 2007-11-28 2009-07-09 Sharp Corp Nonvolatile semiconductor memory device and method of manufacturing same

Also Published As

Publication number Publication date
JP3312683B2 (en) 2002-08-12

Similar Documents

Publication Publication Date Title
US6037627A (en) MOS semiconductor device
JPH02166762A (en) Compact cmos device and
EP0369336A2 (en) Process for fabricating bipolar and CMOS transistors on a common substrate
JPH0557741B2 (en)
JP3502509B2 (en) Integrated circuit having CMOS structure and method of manufacturing the same
JP3312683B2 (en) MOS type semiconductor device and manufacturing method thereof
JP3923620B2 (en) Manufacturing method of semiconductor substrate
JP3057792B2 (en) Method for manufacturing thin film transistor
JP4202031B2 (en) MOS type semiconductor device and manufacturing method thereof
JPH06177376A (en) Manufacture of mos field-effect semiconductor device
JP2519541B2 (en) Semiconductor device
JPH1126769A (en) N-type mosfet and manufacture thereof
JP3711697B2 (en) Manufacturing method of semiconductor device
JP2000138347A (en) Manufacture of semiconductor device
JPS59195869A (en) Manufacture of semiconductor device
JPH09129884A (en) Soi thin film field-effect transistor and its manufacture
JPH0571191B2 (en)
JPH02265247A (en) Semiconductor device
JPS62141768A (en) Semiconductor device and manufacture thereof
JPS6152575B2 (en)
JPH03204939A (en) Mis transistor and manufacture thereof
JPH10303426A (en) P-type mosfet and its manufacture
JPH02256242A (en) Semiconductor device and manufacture thereof
JPH02338A (en) Manufacture of semiconductor integrated circuit device
JPH03198348A (en) Manufacture of mos type semiconductor device

Legal Events

Date Code Title Description
S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080531

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090531

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100531

Year of fee payment: 8

RD03 Notification of appointment of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: R3D03

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100531

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110531

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120531

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130531

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140531

Year of fee payment: 12

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

EXPY Cancellation because of completion of term