JPH1063227A - モノリシック集積ledアレイを走査するための駆動装置および方法 - Google Patents
モノリシック集積ledアレイを走査するための駆動装置および方法Info
- Publication number
- JPH1063227A JPH1063227A JP9148531A JP14853197A JPH1063227A JP H1063227 A JPH1063227 A JP H1063227A JP 9148531 A JP9148531 A JP 9148531A JP 14853197 A JP14853197 A JP 14853197A JP H1063227 A JPH1063227 A JP H1063227A
- Authority
- JP
- Japan
- Prior art keywords
- column
- row
- switches
- decode
- coupled
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3216—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using a passive matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0404—Matrix technologies
- G09G2300/0408—Integration of the drivers onto the display substrate
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0289—Details of voltage level shifters arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0297—Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Control Of El Displays (AREA)
- Led Devices (AREA)
Abstract
(57)【要約】
【課題】 表示装置のデータドライバおよび入出力端子
の数を低減しかつ回路構成を簡略化する。 【解決手段】 複数の発光装置70を含むマトリクス1
1は複数行14の第1のコンタクトおよび複数コラム1
3の第2のコンタクトに編成される。ロー/コラムデコ
ードスイッチ15,12は各々ある数の個々のロー/コ
ラム14,13にかつある数のロー/コラムアドレス線
B0〜B1,A0〜A1に結合されアドレスされた1つ
を選択し、かつ個々のロー/コラムデータリードR0〜
R35,C0〜C59に結合されてロー/コラムデコー
ドスイッチ15,12を選択する。プログラマブル電源
54はコラムデータリードC0〜C59によってコラム
デコードスイッチ12に結合されかつプログラマブル電
流シンク64はローデータリードR0〜R35によって
ローデコードスイッチ15に結合される。
の数を低減しかつ回路構成を簡略化する。 【解決手段】 複数の発光装置70を含むマトリクス1
1は複数行14の第1のコンタクトおよび複数コラム1
3の第2のコンタクトに編成される。ロー/コラムデコ
ードスイッチ15,12は各々ある数の個々のロー/コ
ラム14,13にかつある数のロー/コラムアドレス線
B0〜B1,A0〜A1に結合されアドレスされた1つ
を選択し、かつ個々のロー/コラムデータリードR0〜
R35,C0〜C59に結合されてロー/コラムデコー
ドスイッチ15,12を選択する。プログラマブル電源
54はコラムデータリードC0〜C59によってコラム
デコードスイッチ12に結合されかつプログラマブル電
流シンク64はローデータリードR0〜R35によって
ローデコードスイッチ15に結合される。
Description
【0001】
【発明の属する技術分野】本発明は、一般的には、表示
装置に関し、かつより特定的には、表示装置を動作させ
るための新規な駆動装置に関する。
装置に関し、かつより特定的には、表示装置を動作させ
るための新規な駆動装置に関する。
【0002】さらに詳細には、この発明は発光デバイス
または発光装置(LED)アレイに関し、かつより特定
的にはLEDアレイとともに集積されたモノリシック駆
動装置に関する。
または発光装置(LED)アレイに関し、かつより特定
的にはLEDアレイとともに集積されたモノリシック駆
動装置に関する。
【0003】
【従来の技術】マトリクスアドレシング技術は技術的に
よく知られておりかつ発光ダイオード表示装置、液晶デ
バイス(LCD)表示装置、および電界放出装置(FE
D)表示装置のような種々の形式の表示装置を制御する
ために使用されてきている。マトリクスアドレシング機
構は典型的には発光エレメントまたは画素を数多くの行
またはローおよび列またはコラムに編成し、各画素は特
定の行および特定の列の交差部に配置される。画素を点
灯するためには交差する行および列を作動または活性化
させることにより、点灯されるべき画素を含む閉じられ
た電流経路を提供することが必要である。
よく知られておりかつ発光ダイオード表示装置、液晶デ
バイス(LCD)表示装置、および電界放出装置(FE
D)表示装置のような種々の形式の表示装置を制御する
ために使用されてきている。マトリクスアドレシング機
構は典型的には発光エレメントまたは画素を数多くの行
またはローおよび列またはコラムに編成し、各画素は特
定の行および特定の列の交差部に配置される。画素を点
灯するためには交差する行および列を作動または活性化
させることにより、点灯されるべき画素を含む閉じられ
た電流経路を提供することが必要である。
【0004】複数の画素を備えた行および列を有するL
EDマトリクス表示装置をドライブするための回路は、
ある数のビット幅を有するメモリを含み、ビットの数は
画素の数に等しく、さらに前記回路はマトリクス表示装
置に並列に前記数のビットを供給するためのコラム出力
を備え前記マトリクス表示装置は該コラム出力に接続さ
れ、そして前記回路はさらに前記メモリにかつ前記コラ
ム出力部に接続されて前記メモリに記憶されたデータの
行全体のビットを選択しかつ該行全体のビットを前記コ
ラム出力に提供するロー選択およびドライバ回路を含ん
でいる。前記ドライバ回路のためのメモリは例えばこれ
らに限定されるものではないがROM,PROM,EP
ROM,EEPROM,RAM,その他を含む市場で入
手可能な任意の電子メモリである。
EDマトリクス表示装置をドライブするための回路は、
ある数のビット幅を有するメモリを含み、ビットの数は
画素の数に等しく、さらに前記回路はマトリクス表示装
置に並列に前記数のビットを供給するためのコラム出力
を備え前記マトリクス表示装置は該コラム出力に接続さ
れ、そして前記回路はさらに前記メモリにかつ前記コラ
ム出力部に接続されて前記メモリに記憶されたデータの
行全体のビットを選択しかつ該行全体のビットを前記コ
ラム出力に提供するロー選択およびドライバ回路を含ん
でいる。前記ドライバ回路のためのメモリは例えばこれ
らに限定されるものではないがROM,PROM,EP
ROM,EEPROM,RAM,その他を含む市場で入
手可能な任意の電子メモリである。
【0005】イメージ情報は全般的にデータ入力によっ
てLEDドライバ回路メモリへと供給されかつ前記アド
レス入力に供給されるアドレスによって所定のロケーシ
ョンに記憶される。記憶されたデータはラッチ/コラム
ドライバによって1度に1行全体がLED表示装置に供
給される。前記ローにおける各コラムに対するデータの
各ビットがメモリにおいてアクセスされかつラッチ回路
に転送される。現在のデータが次にコラムドライバに供
給されて前記ローの各画素を同時にドライブする。同時
に、シフトレジスタがクロック部からパルスが受信され
るたびごとに新しいローのデータを順次選択している。
新しく選択されたローの画素がロードライバによって作
動され、それによってラッチ/コラムドライバによって
同じ画素に供給されるデータが画素に対し必要な量の光
を放出させる。
てLEDドライバ回路メモリへと供給されかつ前記アド
レス入力に供給されるアドレスによって所定のロケーシ
ョンに記憶される。記憶されたデータはラッチ/コラム
ドライバによって1度に1行全体がLED表示装置に供
給される。前記ローにおける各コラムに対するデータの
各ビットがメモリにおいてアクセスされかつラッチ回路
に転送される。現在のデータが次にコラムドライバに供
給されて前記ローの各画素を同時にドライブする。同時
に、シフトレジスタがクロック部からパルスが受信され
るたびごとに新しいローのデータを順次選択している。
新しく選択されたローの画素がロードライバによって作
動され、それによってラッチ/コラムドライバによって
同じ画素に供給されるデータが画素に対し必要な量の光
を放出させる。
【0006】適切なローを活性化し(energiz
e)かつデータを適切なコラムに転送するために2つの
手法がある。1つの手法はデコーダを使用し、一方他の
手法はシフトレジスタを使用する。デコーダの手法を参
照すると、各ローまたはコラムは個々にアドレスされ
る。アドレスを順次変えるために必要な回路は当業者に
よく理解されておりかつここでは簡略化のため説明しな
い。
e)かつデータを適切なコラムに転送するために2つの
手法がある。1つの手法はデコーダを使用し、一方他の
手法はシフトレジスタを使用する。デコーダの手法を参
照すると、各ローまたはコラムは個々にアドレスされ
る。アドレスを順次変えるために必要な回路は当業者に
よく理解されておりかつここでは簡略化のため説明しな
い。
【0007】前記シフトレジスタはマトリクス表示装置
においてはローおよびコラムに対するランダムアクセス
は一般に必要とされず、順次アドレスされるのみでよい
という事実を利用する。シフトレジスタの手法の利点は
それが新しいローシーケンスを開始するためにクロック
パルスを必要とするのみであることである。
においてはローおよびコラムに対するランダムアクセス
は一般に必要とされず、順次アドレスされるのみでよい
という事実を利用する。シフトレジスタの手法の利点は
それが新しいローシーケンスを開始するためにクロック
パルスを必要とするのみであることである。
【0008】また、LEDマトリクス表示装置は単純な
モノクローム構成、モノクロームグレイスケールを使用
する表示装置、またはカラーとすることができることも
注目すべきである。単純なモノクローム表示装置に対し
ては、画素がオンまたはオフでよいから、各画素に対し
1ビットのデジタル信号が必要とされるのみである。モ
ノクロームグレイスケールを使用する表示装置に対して
は、アナログ信号または複数ビットのデジタル信号が必
要とされる。例えば、16レベルのグレイスケールは4
ビットのデジタル信号を必要とする。フルカラーは一般
に画素ごとに少なくとも3つの発光素子を必要とし、基
本色または原色(basic colors)(赤、緑
および青)の各々に対し1個必要であり、かつ適切な量
の各々の色を達成するためにある種のグレイスケール信
号システムが必要である。
モノクローム構成、モノクロームグレイスケールを使用
する表示装置、またはカラーとすることができることも
注目すべきである。単純なモノクローム表示装置に対し
ては、画素がオンまたはオフでよいから、各画素に対し
1ビットのデジタル信号が必要とされるのみである。モ
ノクロームグレイスケールを使用する表示装置に対して
は、アナログ信号または複数ビットのデジタル信号が必
要とされる。例えば、16レベルのグレイスケールは4
ビットのデジタル信号を必要とする。フルカラーは一般
に画素ごとに少なくとも3つの発光素子を必要とし、基
本色または原色(basic colors)(赤、緑
および青)の各々に対し1個必要であり、かつ適切な量
の各々の色を達成するためにある種のグレイスケール信
号システムが必要である。
【0009】一般に、無色の(non−color)形
式の表示装置(黒および白)においては、各画素は単一
の発光装置を含んでおり、該発光装置は完全にオン(f
ull on)(白)および完全にオフ(full o
ff)(黒)の間である範囲のグレイ(グレイスケー
ル)を達成するためにある範囲の値でドライブされなけ
ればならない。良好なグレイスケールを得るために、デ
ータドライバは一般に各画素に正確なアナログ電圧を伝
達することができなければならない。しかしながら、ア
ナログドライバ回路は非常に高価でありかつ、何百もの
データドライバ(発光装置の各ローに対し1個)がなけ
ればならないため、表示装置のコストの主要部分を占め
る。
式の表示装置(黒および白)においては、各画素は単一
の発光装置を含んでおり、該発光装置は完全にオン(f
ull on)(白)および完全にオフ(full o
ff)(黒)の間である範囲のグレイ(グレイスケー
ル)を達成するためにある範囲の値でドライブされなけ
ればならない。良好なグレイスケールを得るために、デ
ータドライバは一般に各画素に正確なアナログ電圧を伝
達することができなければならない。しかしながら、ア
ナログドライバ回路は非常に高価でありかつ、何百もの
データドライバ(発光装置の各ローに対し1個)がなけ
ればならないため、表示装置のコストの主要部分を占め
る。
【0010】さらに、フルカラー表示装置においては、
各画素は少なくとも3つの発光装置を含み、それらの各
々は異なる色(例えば、赤色、緑色および青色)を生成
しかつそれらの各々は完全にオンと完全にオフとの間の
その特定の色の範囲を達成するために(一般に1度に1
つのローが)ある範囲の値でドライブされなければなら
ない。従って、フルカラー表示装置は3倍多くのアナロ
グドライバを含み、これは表示装置の製造コストを少な
くとも3倍にする。また、付加的なアナログドライバは
付加的なスペースおよび電力を必要とし、これは、ペー
ジャ、セルラおよび通常の電話、無線機、データバン
ク、その他のような、携帯用電子装置においては問題と
なる可能性がある。
各画素は少なくとも3つの発光装置を含み、それらの各
々は異なる色(例えば、赤色、緑色および青色)を生成
しかつそれらの各々は完全にオンと完全にオフとの間の
その特定の色の範囲を達成するために(一般に1度に1
つのローが)ある範囲の値でドライブされなければなら
ない。従って、フルカラー表示装置は3倍多くのアナロ
グドライバを含み、これは表示装置の製造コストを少な
くとも3倍にする。また、付加的なアナログドライバは
付加的なスペースおよび電力を必要とし、これは、ペー
ジャ、セルラおよび通常の電話、無線機、データバン
ク、その他のような、携帯用電子装置においては問題と
なる可能性がある。
【0011】
【発明が解決しようとする課題】上に述べたように、L
EDマトリクスのコラムおよびローはそれぞれ個々のコ
ラムまたはローに対しドライバを必要としコラムドライ
バに対しては付加的なラッチ回路を必要とする。この構
造は多数のI/O端子カウント数に大きく依存しかつ回
路は負担が耐えがたいものとなりかつ超小型化の妨げと
なる。
EDマトリクスのコラムおよびローはそれぞれ個々のコ
ラムまたはローに対しドライバを必要としコラムドライ
バに対しては付加的なラッチ回路を必要とする。この構
造は多数のI/O端子カウント数に大きく依存しかつ回
路は負担が耐えがたいものとなりかつ超小型化の妨げと
なる。
【0012】多数の発光素子または画素を備えた表示装
置を携帯用の用途に適合させる上での他の主たる問題は
電力消費の点である。これは表示装置内の発光素子なら
びにドライブ用電子回路に対する心配ごとである。典型
的なマトリクスアドレス可能な表示装置においては、デ
ータは直列的に入力されかつ発光素子をドライブする回
路へとラッチされる。典型的には1つのロー(またはコ
ラム)は表示装置が走査されるたびごとにほんの少しの
部分の時間のみ点灯される。高い走査レートおよび関与
する多数の画素のため、データをメモリ内へかつメモリ
外へシフトする上で高いクロックレートが関与する。必
要とされる高い走査レートおよび高いクロックレートは
過剰な動的電力消費を生じる結果となる。
置を携帯用の用途に適合させる上での他の主たる問題は
電力消費の点である。これは表示装置内の発光素子なら
びにドライブ用電子回路に対する心配ごとである。典型
的なマトリクスアドレス可能な表示装置においては、デ
ータは直列的に入力されかつ発光素子をドライブする回
路へとラッチされる。典型的には1つのロー(またはコ
ラム)は表示装置が走査されるたびごとにほんの少しの
部分の時間のみ点灯される。高い走査レートおよび関与
する多数の画素のため、データをメモリ内へかつメモリ
外へシフトする上で高いクロックレートが関与する。必
要とされる高い走査レートおよび高いクロックレートは
過剰な動的電力消費を生じる結果となる。
【0013】各々1つまたはそれ以上の発光装置を含む
画素の2次元アレイまたはマトリクスを使用する表示装
置は電子装置の分野においてかつ特に携帯用電子装置お
よび通信装置において非常に普及しており、それは多量
のデータおよび画像が非常に迅速にかつ事実上任意のロ
ケーションに送信できるからである。これらのマトリク
スに伴う1つの問題は該マトリクスの発光装置の各ロー
(またはコラム)がビデオまたはデータドライバによっ
て別個にアドレスされかつドライブされなければならな
いことである。
画素の2次元アレイまたはマトリクスを使用する表示装
置は電子装置の分野においてかつ特に携帯用電子装置お
よび通信装置において非常に普及しており、それは多量
のデータおよび画像が非常に迅速にかつ事実上任意のロ
ケーションに送信できるからである。これらのマトリク
スに伴う1つの問題は該マトリクスの発光装置の各ロー
(またはコラム)がビデオまたはデータドライバによっ
て別個にアドレスされかつドライブされなければならな
いことである。
【0014】従って、より簡単なかつより少ないデータ
ドライバを備えかつより少ないI/O端子を備えた表示
装置、かつ特にカラー表示装置、を製造できることが有
利であろう。
ドライバを備えかつより少ないI/O端子を備えた表示
装置、かつ特にカラー表示装置、を製造できることが有
利であろう。
【0015】本発明の目的は、デジタルデータドライバ
を使用した発光装置の新規かつ改善されたドライブが行
われるマトリクスを提供することにある。
を使用した発光装置の新規かつ改善されたドライブが行
われるマトリクスを提供することにある。
【0016】本発明の他の目的は、より少ないデータド
ライバを使用した発光装置の新規かつ改善されたドライ
ブが行われるマトリクスを提供することにある。
ライバを使用した発光装置の新規かつ改善されたドライ
ブが行われるマトリクスを提供することにある。
【0017】本発明のさらに他の目的は、同等の従来技
術の表示装置よりも実質的により少ない電力を使用する
マトリクス表示装置およびドライバ回路を提供すること
にある。
術の表示装置よりも実質的により少ない電力を使用する
マトリクス表示装置およびドライバ回路を提供すること
にある。
【0018】本発明のさらに他の目的は、LEDのモノ
リシックマトリクスのデコードスイッチにおける改善を
可能にすることにある。
リシックマトリクスのデコードスイッチにおける改善を
可能にすることにある。
【0019】本発明のさらに他の目的は、より低価格で
あり、より小型であり、かつより製造が容易なLED表
示装置を提供することにある。
あり、より小型であり、かつより製造が容易なLED表
示装置を提供することにある。
【0020】本発明のさらに他の目的は、モノリシック
集積アレイ中にコラムおよびロー選択のためのデコード
スイッチを集積するLED表示装置を提供することにあ
る。
集積アレイ中にコラムおよびロー選択のためのデコード
スイッチを集積するLED表示装置を提供することにあ
る。
【0021】本発明のさらに他の目的は、LEDマトリ
クスにおけるコラムおよびロー選択のための低減された
I/O端子カウント数を備えたLED表示装置を提供す
ることにある。
クスにおけるコラムおよびロー選択のための低減された
I/O端子カウント数を備えたLED表示装置を提供す
ることにある。
【0022】
【課題を解決するための手段】簡単に言えば、本発明の
好ましい実施形態にしたがって本発明の所望の目的を達
成するため、複数の行またローの第1のコンタクトおよ
び列またはコラムの第2のコンタクトに編成された複数
の発光装置を含むマトリクスが提供される。ロー/コラ
ムデコードスイッチは各々ある数の個々のロー/コラム
にかつある数のロー/コラムアドレス線に結合されて前
記数の個々のロー/コラムの内のアドレスされた1つを
選択し、かつ個々のロー/コラムデータリードに結合さ
れてロー/コラムデコードスイッチを選択する。
好ましい実施形態にしたがって本発明の所望の目的を達
成するため、複数の行またローの第1のコンタクトおよ
び列またはコラムの第2のコンタクトに編成された複数
の発光装置を含むマトリクスが提供される。ロー/コラ
ムデコードスイッチは各々ある数の個々のロー/コラム
にかつある数のロー/コラムアドレス線に結合されて前
記数の個々のロー/コラムの内のアドレスされた1つを
選択し、かつ個々のロー/コラムデータリードに結合さ
れてロー/コラムデコードスイッチを選択する。
【0023】好ましい実施形態では、前記マトリクスお
よびローおよびコラムスイッチは共通の基板上に集積さ
れる。また、プログラム可能な電源が前記コラムデータ
リードによって前記コラムデコードスイッチに結合され
かつプログラム可能な電流シンク(current s
ink)がローデータリードによって前記ローデコード
スイッチに結合される。
よびローおよびコラムスイッチは共通の基板上に集積さ
れる。また、プログラム可能な電源が前記コラムデータ
リードによって前記コラムデコードスイッチに結合され
かつプログラム可能な電流シンク(current s
ink)がローデータリードによって前記ローデコード
スイッチに結合される。
【0024】
【発明の実施の形態】本発明の前述のおよびさらに他の
かつより特定的な目的および利点は添付の図面と共に以
下の好ましい実施形態の詳細な説明から当業者が容易に
理解するであろう。
かつより特定的な目的および利点は添付の図面と共に以
下の好ましい実施形態の詳細な説明から当業者が容易に
理解するであろう。
【0025】次に図面に移ると、同じ参照文字はいくつ
かの図にわたり対応する要素を示している。まず図1を
参照すると、発光装置(light emitting
device:LED)アレイの集積回路10が示さ
れている。集積回路10は240×144の画素と称さ
れる要素を含んでおり、各画素は独自のコラムまたは列
およびローまたは行の電気的接続を有している。もちろ
ん、集積回路10はこの説明の目的のために使用される
ものでありかつ実際に多様なアレイをかつ特に異なる数
のコラムおよびローおよび/または異なる形式の装置を
含むことができる。
かの図にわたり対応する要素を示している。まず図1を
参照すると、発光装置(light emitting
device:LED)アレイの集積回路10が示さ
れている。集積回路10は240×144の画素と称さ
れる要素を含んでおり、各画素は独自のコラムまたは列
およびローまたは行の電気的接続を有している。もちろ
ん、集積回路10はこの説明の目的のために使用される
ものでありかつ実際に多様なアレイをかつ特に異なる数
のコラムおよびローおよび/または異なる形式の装置を
含むことができる。
【0026】本発明のこの実施形態に示されるように、
複数のコラムデコーダスイッチ12は60のコラム信
号、C0〜C59、を構成している。入力信号C0〜C
59はデータ信号として示されており、かつ2対の相補
入力信号A0,*A0,A1および*A1はアドレス信
号として示されている。各コラムデコーダスイッチ12
は入力信号A0,*A0,A1および*A1を有し、か
つC0〜C59の内の1つがそこに印加されるものとし
て示されている。ここでは2つの信号およびそれらの相
補信号のみが使用されており、それは一般に単一の回路
が各信号およびその相補信号を発生することができるか
らであり、その結果さらなる回路およびチップ面積の節
約が得られる。4つの個々の(すなわち、分離したかつ
別個の)アレイ11のコラム13が各々のコラムデコー
ドスイッチ12に結合され、それによって複数のコラム
デコードスイッチ12が合計240個のアレイ11のコ
ラム13に対し60×4をアドレスできることになる。
コラムデコードスイッチ12はデコードスイッチとモノ
リシックに集積されたLEDアレイと共に使用するよう
提案され同時にチップのI/Oカウント数を低減する。
コラム走査のために使用されるすべてのコラムデコード
スイッチはそれらに結合された共通のアドレス線A0,
*A0,A1および*A1を有する。その結果、提案さ
れたコラムデコードスイッチ12はコラムに関連するI
/Oカウント数において大幅な低減を可能にする。コラ
ム回路13をドライブするための低減された数の要素に
よって提供される改善は、特に、I/O端子の数および
アレイの電力消費の低減を含む。なお、ここで記号*は
信号またはデータなどの論理的反転または補状態を示す
ものとし、図面中の上線に対応する。
複数のコラムデコーダスイッチ12は60のコラム信
号、C0〜C59、を構成している。入力信号C0〜C
59はデータ信号として示されており、かつ2対の相補
入力信号A0,*A0,A1および*A1はアドレス信
号として示されている。各コラムデコーダスイッチ12
は入力信号A0,*A0,A1および*A1を有し、か
つC0〜C59の内の1つがそこに印加されるものとし
て示されている。ここでは2つの信号およびそれらの相
補信号のみが使用されており、それは一般に単一の回路
が各信号およびその相補信号を発生することができるか
らであり、その結果さらなる回路およびチップ面積の節
約が得られる。4つの個々の(すなわち、分離したかつ
別個の)アレイ11のコラム13が各々のコラムデコー
ドスイッチ12に結合され、それによって複数のコラム
デコードスイッチ12が合計240個のアレイ11のコ
ラム13に対し60×4をアドレスできることになる。
コラムデコードスイッチ12はデコードスイッチとモノ
リシックに集積されたLEDアレイと共に使用するよう
提案され同時にチップのI/Oカウント数を低減する。
コラム走査のために使用されるすべてのコラムデコード
スイッチはそれらに結合された共通のアドレス線A0,
*A0,A1および*A1を有する。その結果、提案さ
れたコラムデコードスイッチ12はコラムに関連するI
/Oカウント数において大幅な低減を可能にする。コラ
ム回路13をドライブするための低減された数の要素に
よって提供される改善は、特に、I/O端子の数および
アレイの電力消費の低減を含む。なお、ここで記号*は
信号またはデータなどの論理的反転または補状態を示す
ものとし、図面中の上線に対応する。
【0027】アレイ11のコラム13をアドレスする手
段は概略的に次のようになる。 <コラム選択>C0=1にかつC1〜C59をゼロにセ
ットし、それによってコラム0,2,4または6を選択
し、そしてA0,*A0,A1または*A1の異なる対
に対しハイ信号を提供することにより(例えば、A0,
A1;A0,*A1;*A0,A1;または*A0,*
A1)特定のコラム0,2,4または6を選択。C0=
0,C1=1にかつC2〜C59をゼロにセットし、そ
れによってコラム1,3,5または7を選択し、かつハ
イ信号をA0,*A0,A1または*A1の異なる対に
提供することにより特定のコラム1,3,5または7を
選択。C0およびC1をゼロに、C2=1にかつC3〜
C59をゼロにセットし、それによってコラム8,1
1,12または14を選択するなどである。
段は概略的に次のようになる。 <コラム選択>C0=1にかつC1〜C59をゼロにセ
ットし、それによってコラム0,2,4または6を選択
し、そしてA0,*A0,A1または*A1の異なる対
に対しハイ信号を提供することにより(例えば、A0,
A1;A0,*A1;*A0,A1;または*A0,*
A1)特定のコラム0,2,4または6を選択。C0=
0,C1=1にかつC2〜C59をゼロにセットし、そ
れによってコラム1,3,5または7を選択し、かつハ
イ信号をA0,*A0,A1または*A1の異なる対に
提供することにより特定のコラム1,3,5または7を
選択。C0およびC1をゼロに、C2=1にかつC3〜
C59をゼロにセットし、それによってコラム8,1
1,12または14を選択するなどである。
【0028】今や、このシーケンスはデータ入力、C0
〜C59、の活性化またはアクティベイションおよび、
アドレス線A0,*A0,A1および*A1の活性化に
より4つの個別のコラム13の選択のために維持するこ
とができることが明らかであろう。コラムデコードスイ
ッチ12は順次的な走査手段を提供する特性を有し前記
低減された数のチップI/Oカウント数からアレイの電
力消費をも低減する。
〜C59、の活性化またはアクティベイションおよび、
アドレス線A0,*A0,A1および*A1の活性化に
より4つの個別のコラム13の選択のために維持するこ
とができることが明らかであろう。コラムデコードスイ
ッチ12は順次的な走査手段を提供する特性を有し前記
低減された数のチップI/Oカウント数からアレイの電
力消費をも低減する。
【0029】図1にはまた複数のローデコーダスイッチ
15が示されており、各々それらに結合された複数の入
力データ線R0〜R35の個々のデータ線を備えている
(この実施形態では合計36のローデコーダスイッチ1
5が示されている)。アレイ11の4つの個々の(すな
わち、分離したかつ別個の)ロー14が各々のローデコ
ーダスイッチ15に結合されている。各々のローデコー
ダスイッチ15はそこに結合された個々のデータ信号R
0〜R35によってかつローアドレスラインB0,*B
0,B1および*B1によって作動または活性化され
る。
15が示されており、各々それらに結合された複数の入
力データ線R0〜R35の個々のデータ線を備えている
(この実施形態では合計36のローデコーダスイッチ1
5が示されている)。アレイ11の4つの個々の(すな
わち、分離したかつ別個の)ロー14が各々のローデコ
ーダスイッチ15に結合されている。各々のローデコー
ダスイッチ15はそこに結合された個々のデータ信号R
0〜R35によってかつローアドレスラインB0,*B
0,B1および*B1によって作動または活性化され
る。
【0030】アレイ11のロー14をアドレスする手段
は概略的に次のとおりである。 <ロー選択>R0=1にかつR1〜R35をゼロにセッ
トし、それによってロー0,2,4または6が選択さ
れ、かつB0,*B0,B1または*B1の異なる対
(例えば、B0,B1;B0,*B1;*B0,B1;
または*B0,*B1)にハイ信号を提供することによ
り特定のロー0,2,4,または6を選択する。R0=
0およびR1=1にかつR2〜R35をゼロにセット
し、それによって、ロー1,3,5または7が選択さ
れ、かつB0,*B0,B1または*B1の異なる対に
ハイ信号を提供することにより特定のロー1,3,5,
または7を選択する。R0およびR1=0に、R2=1
に、そしてR3〜R35をゼロにセットし、それによっ
てロー8,10,12または14が選択されるなどであ
る。
は概略的に次のとおりである。 <ロー選択>R0=1にかつR1〜R35をゼロにセッ
トし、それによってロー0,2,4または6が選択さ
れ、かつB0,*B0,B1または*B1の異なる対
(例えば、B0,B1;B0,*B1;*B0,B1;
または*B0,*B1)にハイ信号を提供することによ
り特定のロー0,2,4,または6を選択する。R0=
0およびR1=1にかつR2〜R35をゼロにセット
し、それによって、ロー1,3,5または7が選択さ
れ、かつB0,*B0,B1または*B1の異なる対に
ハイ信号を提供することにより特定のロー1,3,5,
または7を選択する。R0およびR1=0に、R2=1
に、そしてR3〜R35をゼロにセットし、それによっ
てロー8,10,12または14が選択されるなどであ
る。
【0031】プログラム可能な電源(図5を参照)はシ
リコンドライバ集積回路内に含まれかつ入力としてコラ
ムデコード回路12に接続される。また、プログラム可
能な電流シンク(図6を参照)は前記シリコンドライバ
集積回路内に含まれかつロードライバ15からの出力と
して接続される。プログラム可能な電源およびプログラ
ム可能な電流シンクにより、デコードスイッチ12およ
び15のために使用される装置の数が最小化できる。す
べてのコラムデコードスイッチ12は共通のアドレス線
を有する。その結果、プログラマブル電源からの入力電
力に依存して1度にn/4(ここでnはコラムの合計
数)より大きくないコラムデコーダ12によって、コラ
ムが順次走査できる。すべてのローデコードスイッチ1
5は共通のアドレス線を有する。その結果、プログラマ
ブル電流シンクからの入力電力に依存して1度にm/4
(ここでmはローの合計数)より多くないローデコーダ
14によって、ローは順次走査できる。電力消費はME
SFETのリーケージ電流の代りにシリコンドライバ集
積回路のリーケージ電流によって制限される。その結
果、電力消費は伝統的なデコードスイッチによってLE
Dアレイ11から得られるものよりもずっと低い。本発
明はこれによってアレイ11の各画素のLEDをアドレ
スするのに必要なI/O端子の数を低減しかつLED集
積回路10の電力消費を大幅に低減する。
リコンドライバ集積回路内に含まれかつ入力としてコラ
ムデコード回路12に接続される。また、プログラム可
能な電流シンク(図6を参照)は前記シリコンドライバ
集積回路内に含まれかつロードライバ15からの出力と
して接続される。プログラム可能な電源およびプログラ
ム可能な電流シンクにより、デコードスイッチ12およ
び15のために使用される装置の数が最小化できる。す
べてのコラムデコードスイッチ12は共通のアドレス線
を有する。その結果、プログラマブル電源からの入力電
力に依存して1度にn/4(ここでnはコラムの合計
数)より大きくないコラムデコーダ12によって、コラ
ムが順次走査できる。すべてのローデコードスイッチ1
5は共通のアドレス線を有する。その結果、プログラマ
ブル電流シンクからの入力電力に依存して1度にm/4
(ここでmはローの合計数)より多くないローデコーダ
14によって、ローは順次走査できる。電力消費はME
SFETのリーケージ電流の代りにシリコンドライバ集
積回路のリーケージ電流によって制限される。その結
果、電力消費は伝統的なデコードスイッチによってLE
Dアレイ11から得られるものよりもずっと低い。本発
明はこれによってアレイ11の各画素のLEDをアドレ
スするのに必要なI/O端子の数を低減しかつLED集
積回路10の電力消費を大幅に低減する。
【0032】同じ基板上にLEDアレイ11と共に低電
力コラムデコードスイッチ12およびローデコードスイ
ッチ15をモノリシック集積することにより、電力消費
の大幅な低減が可能になる。例えば、伝統的なデコーダ
では、上に述べた240×144のLEDアレイ11に
対する電力消費は、本発明のLED集積回路10の36
ミリワットに比較して、11ワットである。I/O端子
の、384から104への(この特定の例において)、
付加的な低減はデコードスイッチの集積のないLEDア
レイに対して大幅な改善を示している。
力コラムデコードスイッチ12およびローデコードスイ
ッチ15をモノリシック集積することにより、電力消費
の大幅な低減が可能になる。例えば、伝統的なデコーダ
では、上に述べた240×144のLEDアレイ11に
対する電力消費は、本発明のLED集積回路10の36
ミリワットに比較して、11ワットである。I/O端子
の、384から104への(この特定の例において)、
付加的な低減はデコードスイッチの集積のないLEDア
レイに対して大幅な改善を示している。
【0033】次に図2に移ると、単一のコラムデコーダ
スイッチ12nがブロック図形式で示されている。デコ
ーダスイッチ12nは適切なアドレス信号に応じてLE
Dアレイ11のコラム0〜コラム3の内の1つに信号を
出力するよう接続された複数のコラムデコーダ回路1
6,17,18および19を含んでいる。この図に関連
して図3に示された真理値表30があり、この真理値表
30は図2の説明の際に参照する。真理値表30は各ア
ドレス線A0,*A0,A1,*A1の信号レベルを示
しており、これらはプログラマブル電源によって提供さ
れるハイのデータ信号Cnによって選択されたコラムデ
コーダスイッチ12nと共に“1”または“0”として
示されている。
スイッチ12nがブロック図形式で示されている。デコ
ーダスイッチ12nは適切なアドレス信号に応じてLE
Dアレイ11のコラム0〜コラム3の内の1つに信号を
出力するよう接続された複数のコラムデコーダ回路1
6,17,18および19を含んでいる。この図に関連
して図3に示された真理値表30があり、この真理値表
30は図2の説明の際に参照する。真理値表30は各ア
ドレス線A0,*A0,A1,*A1の信号レベルを示
しており、これらはプログラマブル電源によって提供さ
れるハイのデータ信号Cnによって選択されたコラムデ
コーダスイッチ12nと共に“1”または“0”として
示されている。
【0034】真理値表30を参照すると、A0および*
A0は相補信号でありかつA1および*A1は相補信号
であり、従って該対の内の一方が論理ハイである場合は
他方は論理ローのレベルである。なお、本明細書では論
理的反転または補数を示すいわゆる上線の代わりに記号
*を使用している。第1のロー31はコラム回路16の
選択のために必要な論理信号を示しており、データ線C
nは論理ハイのレベルにあり、A0およびA1は論理ロ
ーのレベルかつ*A0および*A1は論理ハイのレベル
にあることに注意を要する。次に真理値表30の第2の
ロー32を参照すると、コラム回路17の選択のために
必要な論理信号を示しており、入力Cnは依然として論
理ハイのレベルにあり、A0および*A1は論理ローの
レベルでありかつ*A0およびA1は論理ハイのレベル
である。真理値表30の第3のロー33では、コラム回
路18の選択のために必要な論理信号が示されており、
入力Cnは依然として論理ハイのレベルにあり、A0お
よび*A1は論理ハイのレベルでありかつ*A0および
A1は論理ローのレベルである。最後に、真理値表30
の第4のロー34においては、コラム回路19の選択に
必要な論理信号が示されており、入力Cnは依然として
論理ハイのレベルにあり、A0およびA1は論理ハイの
レベルでありかつ*A0および*A1は論理ローのレベ
ルである。従って、関連するデータ線Cnに論理ハイレ
ベルの信号を加えることによりいずれのコラムデコーダ
スイッチ12を選択することができ、かつアドレス信号
A0,*A0,A1および*A1の適切な組み合わせを
使用することにより選択されたデコーダスイッチ12n
に結合された任意のコラムが選択できる。
A0は相補信号でありかつA1および*A1は相補信号
であり、従って該対の内の一方が論理ハイである場合は
他方は論理ローのレベルである。なお、本明細書では論
理的反転または補数を示すいわゆる上線の代わりに記号
*を使用している。第1のロー31はコラム回路16の
選択のために必要な論理信号を示しており、データ線C
nは論理ハイのレベルにあり、A0およびA1は論理ロ
ーのレベルかつ*A0および*A1は論理ハイのレベル
にあることに注意を要する。次に真理値表30の第2の
ロー32を参照すると、コラム回路17の選択のために
必要な論理信号を示しており、入力Cnは依然として論
理ハイのレベルにあり、A0および*A1は論理ローの
レベルでありかつ*A0およびA1は論理ハイのレベル
である。真理値表30の第3のロー33では、コラム回
路18の選択のために必要な論理信号が示されており、
入力Cnは依然として論理ハイのレベルにあり、A0お
よび*A1は論理ハイのレベルでありかつ*A0および
A1は論理ローのレベルである。最後に、真理値表30
の第4のロー34においては、コラム回路19の選択に
必要な論理信号が示されており、入力Cnは依然として
論理ハイのレベルにあり、A0およびA1は論理ハイの
レベルでありかつ*A0および*A1は論理ローのレベ
ルである。従って、関連するデータ線Cnに論理ハイレ
ベルの信号を加えることによりいずれのコラムデコーダ
スイッチ12を選択することができ、かつアドレス信号
A0,*A0,A1および*A1の適切な組み合わせを
使用することにより選択されたデコーダスイッチ12n
に結合された任意のコラムが選択できる。
【0035】図4は、前記真理値表30のコラム選択と
同様の、ローデコーダスイッチ15nに対する選択論理
の真理値表40を示す。特定のローデコーダスイッチ1
5nが論理ハイレベルの信号を関連するデータ入力Rn
に供給することにより選択される。選択されたローデコ
ーダスイッチ15n内で、4つのローの内の1つの選択
はアドレス線B0,*B0,B1および*B1によって
行われる。出力R0はプログラマブル電流シンクにより
電流シンクに電気的に接続されかつ、接続されたとき、
回路論理において“1”で示される。真理値表40にお
いて“1”によって示される、ハイレベルにあるアドレ
ス信号入力により、アドレス線からの入力の変化はデコ
ーダスイッチ15nに結合されたローの内のどれが活性
化されるかを決定する。図3の真理値表30に関して説
明したように、真理値表40の4つのロー41〜44は
前記特定のデコーダスイッチ15nに関連するアレイ1
0の4つのローの選択のために必要な論理を示す。
同様の、ローデコーダスイッチ15nに対する選択論理
の真理値表40を示す。特定のローデコーダスイッチ1
5nが論理ハイレベルの信号を関連するデータ入力Rn
に供給することにより選択される。選択されたローデコ
ーダスイッチ15n内で、4つのローの内の1つの選択
はアドレス線B0,*B0,B1および*B1によって
行われる。出力R0はプログラマブル電流シンクにより
電流シンクに電気的に接続されかつ、接続されたとき、
回路論理において“1”で示される。真理値表40にお
いて“1”によって示される、ハイレベルにあるアドレ
ス信号入力により、アドレス線からの入力の変化はデコ
ーダスイッチ15nに結合されたローの内のどれが活性
化されるかを決定する。図3の真理値表30に関して説
明したように、真理値表40の4つのロー41〜44は
前記特定のデコーダスイッチ15nに関連するアレイ1
0の4つのローの選択のために必要な論理を示す。
【0036】次に図5に移ると、デコーダスイッチ12
の1つのコラム回路50が概略的に示されている。すぐ
後により詳細に説明するように、各コラムデコーダスイ
ッチ12は4つのコラム回路50を含んでいる。コラム
回路50はプログラマブル電源54とアレイ11の特定
のコラムとの間に直列に接続された2つの電界効果トラ
ンジスタ(FET)52および53を含む。この特定の
実施形態では、プログラマブル電源54はデータ信号C
nとして選択されたコラムデコーダスイッチ12の入力
に接続される。この特定のコラム回路においては、アド
レス線A0はFET52のゲートに接続されている。F
ET52は、プログラマブル電源54によって提供され
る、5ボルトの電位を、論理ハイレベルがアドレス線A
0に存在する場合に、第2のFET53に結合する。F
ET52はアドレス信号A0がローの論理レベルである
場合はFET53に5ボルトの電位を結合しない。
の1つのコラム回路50が概略的に示されている。すぐ
後により詳細に説明するように、各コラムデコーダスイ
ッチ12は4つのコラム回路50を含んでいる。コラム
回路50はプログラマブル電源54とアレイ11の特定
のコラムとの間に直列に接続された2つの電界効果トラ
ンジスタ(FET)52および53を含む。この特定の
実施形態では、プログラマブル電源54はデータ信号C
nとして選択されたコラムデコーダスイッチ12の入力
に接続される。この特定のコラム回路においては、アド
レス線A0はFET52のゲートに接続されている。F
ET52は、プログラマブル電源54によって提供され
る、5ボルトの電位を、論理ハイレベルがアドレス線A
0に存在する場合に、第2のFET53に結合する。F
ET52はアドレス信号A0がローの論理レベルである
場合はFET53に5ボルトの電位を結合しない。
【0037】アドレス線A1は、該アドレス線A1と直
列に接続された、2つのレベルシフトダイオード55お
よび56を介してFET53のゲートに接続されてい
る。レベルシフトダイオード55および56はFET5
3のゲート−ドレインダイオードが順方向バイアスする
のを防止するためFET53のゲートに電圧シフトを与
える。MESFET回路と共に、レベルシフトダイオー
ド55および56が使用されてMESFETのゲートが
順方向バイアスにドライブされるのを防止する。図示の
ごとく、電界効果トランジスタ53はアドレス線A1が
ハイレベルにある場合に導通しかつFET52からの5
ボルトの電位を、端子57として示された、アレイ11
の関連するコラムに結合する。アドレス線A1上のロー
の論理レベルはFET28が導通するのを妨げる。
列に接続された、2つのレベルシフトダイオード55お
よび56を介してFET53のゲートに接続されてい
る。レベルシフトダイオード55および56はFET5
3のゲート−ドレインダイオードが順方向バイアスする
のを防止するためFET53のゲートに電圧シフトを与
える。MESFET回路と共に、レベルシフトダイオー
ド55および56が使用されてMESFETのゲートが
順方向バイアスにドライブされるのを防止する。図示の
ごとく、電界効果トランジスタ53はアドレス線A1が
ハイレベルにある場合に導通しかつFET52からの5
ボルトの電位を、端子57として示された、アレイ11
の関連するコラムに結合する。アドレス線A1上のロー
の論理レベルはFET28が導通するのを妨げる。
【0038】図6を参照すると、ロー回路60が概略的
に示されており、該回路が4個で完全なローデコードス
イッチを構成する。ロー回路60はアレイ11の関連す
るローと、前に述べたプログラマブル電源シンクであ
る、電流シンク64との間に直列に接続された2つのF
ET62および63を含む。この特定の実施形態では、
プログラマブル電源シンク64はデータ信号Rnとして
選択されたローデコーダスイッチ15の入力に結合され
ている。FET62はアドレス線B0が論理ハイレベル
の信号をゲートに印加したときアレイ11の関連するロ
ーをFET63に結合する。アドレス線B1は電流シン
ク64への電気回路を完成させるためにFET63を作
動させまたは活性化するため論理ハイレベルになければ
ならない。電流シンク64はデータ線Rn(図6では端
子として示されている)に印加される論理ハイレベルの
信号としてFET63に電気的に結合される。電流シン
ク64はロー回路60を通って電流が流れることができ
るように電気的に接続されなければならない。アレイ1
1の関連するローから電流シンク64への導電性は電気
回路を完成させ(少なくとも1つのコラム回路50が活
性化されていると仮定して)、これは特定的にアドレス
されたLEDを発光させる。
に示されており、該回路が4個で完全なローデコードス
イッチを構成する。ロー回路60はアレイ11の関連す
るローと、前に述べたプログラマブル電源シンクであ
る、電流シンク64との間に直列に接続された2つのF
ET62および63を含む。この特定の実施形態では、
プログラマブル電源シンク64はデータ信号Rnとして
選択されたローデコーダスイッチ15の入力に結合され
ている。FET62はアドレス線B0が論理ハイレベル
の信号をゲートに印加したときアレイ11の関連するロ
ーをFET63に結合する。アドレス線B1は電流シン
ク64への電気回路を完成させるためにFET63を作
動させまたは活性化するため論理ハイレベルになければ
ならない。電流シンク64はデータ線Rn(図6では端
子として示されている)に印加される論理ハイレベルの
信号としてFET63に電気的に結合される。電流シン
ク64はロー回路60を通って電流が流れることができ
るように電気的に接続されなければならない。アレイ1
1の関連するローから電流シンク64への導電性は電気
回路を完成させ(少なくとも1つのコラム回路50が活
性化されていると仮定して)、これは特定的にアドレス
されたLEDを発光させる。
【0039】次に図7を参照すると、LEDアレイ集積
回路10が、その一部を除去して、概略的に示されてい
る。集積回路10はLEDマトリクスアレイ11に複数
のLEDを含む。一例として、特定のLED70の一方
の端子が、観察の都合上破線に囲まれた、第1のコラム
デコーダスイッチ12の(図5に個別に図示された)第
1のコラム回路50に電気的に接続されている。LED
70の第2の端子は、観察の都合上破線で囲まれた、ロ
ーデコーダスイッチ15における(図6に個別に図示さ
れた)第1のロー回路60に接続され、これはLEDア
レイ11の複数のコラムおよびローを活性化するために
使用される複数のコラムデコーダスイッチおよび複数の
ローデコーダスイッチの内の単一のものを例示してい
る。この図は図2の4つのLEDの回路構成を示してお
り、1つのコラムデコーダスイッチがプログラマブル電
源54をアドレスされたコラムに接続することにより4
つのコラムを活性化させ、対応するローデコーダスイッ
チ15がアドレスされたローを4つのローデコーダスイ
ッチ15から電流シンク62へと電気的に接続すること
により回路を完成させる。コラム回路50は(ブロック
72として示された)プログラマブル電源54内の回路
またはスイッチにより、あるいは別の方法でプログラマ
ブル電源54への回路を完成させることによりデータ線
C0上のプログラマブル電源54に接続される。同様
に、ロー回路60は(ブロック74として示された)プ
ログラマブル電流シンク64内の回路またはスイッチに
より、あるいは他の方法で電流シンク64への回路を完
成させることにより、データ線R0上のプログラマブル
電流シンク64へ接続される。
回路10が、その一部を除去して、概略的に示されてい
る。集積回路10はLEDマトリクスアレイ11に複数
のLEDを含む。一例として、特定のLED70の一方
の端子が、観察の都合上破線に囲まれた、第1のコラム
デコーダスイッチ12の(図5に個別に図示された)第
1のコラム回路50に電気的に接続されている。LED
70の第2の端子は、観察の都合上破線で囲まれた、ロ
ーデコーダスイッチ15における(図6に個別に図示さ
れた)第1のロー回路60に接続され、これはLEDア
レイ11の複数のコラムおよびローを活性化するために
使用される複数のコラムデコーダスイッチおよび複数の
ローデコーダスイッチの内の単一のものを例示してい
る。この図は図2の4つのLEDの回路構成を示してお
り、1つのコラムデコーダスイッチがプログラマブル電
源54をアドレスされたコラムに接続することにより4
つのコラムを活性化させ、対応するローデコーダスイッ
チ15がアドレスされたローを4つのローデコーダスイ
ッチ15から電流シンク62へと電気的に接続すること
により回路を完成させる。コラム回路50は(ブロック
72として示された)プログラマブル電源54内の回路
またはスイッチにより、あるいは別の方法でプログラマ
ブル電源54への回路を完成させることによりデータ線
C0上のプログラマブル電源54に接続される。同様
に、ロー回路60は(ブロック74として示された)プ
ログラマブル電流シンク64内の回路またはスイッチに
より、あるいは他の方法で電流シンク64への回路を完
成させることにより、データ線R0上のプログラマブル
電流シンク64へ接続される。
【0040】任意の所定の時間に供給される電力量とし
てプログラム可能である他に、プログラマブル電源54
およびプログラマブル電流シンク64はまたはデータ線
C0〜C58上の入力信号の所定のプログラムを通して
かつデータ線R0〜R35上の入力信号の所定のプログ
ラムを通して自動的に順序付ける(sequence)
ようプログラムすることもできる。
てプログラム可能である他に、プログラマブル電源54
およびプログラマブル電流シンク64はまたはデータ線
C0〜C58上の入力信号の所定のプログラムを通して
かつデータ線R0〜R35上の入力信号の所定のプログ
ラムを通して自動的に順序付ける(sequence)
ようプログラムすることもできる。
【0041】図8には、同じ基板上への低電力デコード
スイッチ82(単一のFETとして示されている)およ
びLEDアレイ83(単一のLEDとして示されてい
る)のモノリシック集積を備えたエピタキシャルまたは
エピ構造(epi−structure)80が示され
ている。LEDアレイ83は半絶縁(semi−ins
ulated)ガリウムひ素(gallium ars
enide)基板84上に順次形成された複数のドーピ
ングされたおよびドーピングされていないエピタキシャ
ル層を含む。図示のごとく、前記エピタキシャル層はn
+−GaAs層85、n−InGaP層86、n−Al
InP層87、ドーピングされていないAlGaInP
層88、ドーピングされていないAlInP層89、p
−AlInP層90、ほぼ200オングストロームの厚
さのp−InGaP層91、そしてほぼ500オングス
トロームの厚さのドーピングされていないGaAs層9
2を含み対応するスイッチ82と共に集積されたLED
アレイ83を形成する。また、画素のアイソレーション
のために設けられる注入(implant)94、各画
素の下側端子への電気的接続のための注入95、および
ローアイソレーションのための注入96も示されてい
る。コンタクト97および98によってアレイ83にお
ける各LEDへのメタライズ接続が提供されている。ス
イッチ82は装置アイソレーション注入100、ソース
およびドレイン接続注入102および104、およびソ
ース、ゲートおよびドレイン端子のためのそれぞれのメ
タライズドコンタクト112,113,および114を
含んでいる。この種のアレイに関する付加的な情報は1
995年9月26日に発行され、かつ本願と同じ譲受人
に譲渡された「注入LEDアレイを製造する方法(Me
thod of Fabrication of Im
planted LED Array)」と題する米国
特許第5,453,386号に見ることができる。ま
た、集積技術に対しては、1996年1月9日に発行さ
れ、かつ本件出願と同じ譲受人に譲渡された「ダイオー
ドデコーダを備えた電気−光学的集積回路(Elect
ro−OpticIntegrated Circui
t With Diode Decoder)」と題す
る米国特許第5,483,085号を参照されたい。
スイッチ82(単一のFETとして示されている)およ
びLEDアレイ83(単一のLEDとして示されてい
る)のモノリシック集積を備えたエピタキシャルまたは
エピ構造(epi−structure)80が示され
ている。LEDアレイ83は半絶縁(semi−ins
ulated)ガリウムひ素(gallium ars
enide)基板84上に順次形成された複数のドーピ
ングされたおよびドーピングされていないエピタキシャ
ル層を含む。図示のごとく、前記エピタキシャル層はn
+−GaAs層85、n−InGaP層86、n−Al
InP層87、ドーピングされていないAlGaInP
層88、ドーピングされていないAlInP層89、p
−AlInP層90、ほぼ200オングストロームの厚
さのp−InGaP層91、そしてほぼ500オングス
トロームの厚さのドーピングされていないGaAs層9
2を含み対応するスイッチ82と共に集積されたLED
アレイ83を形成する。また、画素のアイソレーション
のために設けられる注入(implant)94、各画
素の下側端子への電気的接続のための注入95、および
ローアイソレーションのための注入96も示されてい
る。コンタクト97および98によってアレイ83にお
ける各LEDへのメタライズ接続が提供されている。ス
イッチ82は装置アイソレーション注入100、ソース
およびドレイン接続注入102および104、およびソ
ース、ゲートおよびドレイン端子のためのそれぞれのメ
タライズドコンタクト112,113,および114を
含んでいる。この種のアレイに関する付加的な情報は1
995年9月26日に発行され、かつ本願と同じ譲受人
に譲渡された「注入LEDアレイを製造する方法(Me
thod of Fabrication of Im
planted LED Array)」と題する米国
特許第5,453,386号に見ることができる。ま
た、集積技術に対しては、1996年1月9日に発行さ
れ、かつ本件出願と同じ譲受人に譲渡された「ダイオー
ドデコーダを備えた電気−光学的集積回路(Elect
ro−OpticIntegrated Circui
t With Diode Decoder)」と題す
る米国特許第5,483,085号を参照されたい。
【0042】修正されたエピ構造120が図9に示され
ており、該構造は同じ基板上にモノリシック集積回路と
してLEDアレイ130と共に集積されたデコードスイ
ッチ122を含んでいる。LEDアレイ130は図8の
LEDアレイ83と同様のものである。デコードスイッ
チ122は図8のスイッチ82と同様のものであるが、
例外として、装置の製造の間に、LEDアレイ130か
らFET122へ、付加的なエピタキシャル層をLED
アレイ130に加えることによって製造され、従ってp
ドーパントの外方拡散(outdiffusion)の
問題がより少なくなっている。
ており、該構造は同じ基板上にモノリシック集積回路と
してLEDアレイ130と共に集積されたデコードスイ
ッチ122を含んでいる。LEDアレイ130は図8の
LEDアレイ83と同様のものである。デコードスイッ
チ122は図8のスイッチ82と同様のものであるが、
例外として、装置の製造の間に、LEDアレイ130か
らFET122へ、付加的なエピタキシャル層をLED
アレイ130に加えることによって製造され、従ってp
ドーパントの外方拡散(outdiffusion)の
問題がより少なくなっている。
【0043】
【発明の効果】従って、より簡単なかつより少ないデー
タドライバを備えたかつより少ないI/O端子を備えた
表示装置かつ特にカラー表示装置の製造方法が開示され
た。また、デジタルデータドライバを使用した新規なか
つ改善された発光装置のドライブマトリクスかつ、特
に、より少ないデータドライバを使用する発光装置のマ
トリクスも開示された。さらに、従来技術の等価な表示
装置よりも実質的に少ない電力を使用しかつ低価格であ
り、小型であり、かつ製造するのがより容易なマトリク
ス表示装置およびドライバ回路が開示されている。本発
明はLEDマトリクスにおけるコラムおよびロー選択の
ために実質的に低減されたI/O端子を備えたモノリシ
ック集積アレイにコラムおよびロー選択のためのデコー
ドスイッチを集積するLED表示装置を提供する。もち
ろん、LED表示装置はコラムまたはローデコードスイ
ッチのアセンブリの内の1つのみが設けられかつローま
たはコラム(これらはもちろん相互交換可能である)デ
コードスイッチのアセンブリの他方のものを通常のハー
ドワイヤ接続、何らかの形式のデコード、シフトレジス
タ、その他で置き換えることもできる。
タドライバを備えたかつより少ないI/O端子を備えた
表示装置かつ特にカラー表示装置の製造方法が開示され
た。また、デジタルデータドライバを使用した新規なか
つ改善された発光装置のドライブマトリクスかつ、特
に、より少ないデータドライバを使用する発光装置のマ
トリクスも開示された。さらに、従来技術の等価な表示
装置よりも実質的に少ない電力を使用しかつ低価格であ
り、小型であり、かつ製造するのがより容易なマトリク
ス表示装置およびドライバ回路が開示されている。本発
明はLEDマトリクスにおけるコラムおよびロー選択の
ために実質的に低減されたI/O端子を備えたモノリシ
ック集積アレイにコラムおよびロー選択のためのデコー
ドスイッチを集積するLED表示装置を提供する。もち
ろん、LED表示装置はコラムまたはローデコードスイ
ッチのアセンブリの内の1つのみが設けられかつローま
たはコラム(これらはもちろん相互交換可能である)デ
コードスイッチのアセンブリの他方のものを通常のハー
ドワイヤ接続、何らかの形式のデコード、シフトレジス
タ、その他で置き換えることもできる。
【0044】プログラマブル電源およびプログラマブル
電流シンクにより、デコードスイッチのために使用され
る装置の数が最小化できる。MESFETのリーケージ
電流の代わりにドライバのリーケージ電流によって電力
消費が制限される。その結果、電力消費はプログラマブ
ル電源またはプログラマブル電流シンクのないアレイか
ら得られるものよりもずっと低くなる。
電流シンクにより、デコードスイッチのために使用され
る装置の数が最小化できる。MESFETのリーケージ
電流の代わりにドライバのリーケージ電流によって電力
消費が制限される。その結果、電力消費はプログラマブ
ル電源またはプログラマブル電流シンクのないアレイか
ら得られるものよりもずっと低くなる。
【0045】すべてのコラムデコードスイッチは共通の
アドレス線を有している。その結果、コラムは順次走査
できあるいはドライバからの入力電源に応じて1度にn
/4として走査できこの場合nはコラムの数である。す
べてのローデコードスイッチは共通のアドレス線を有し
ている。その結果、ローは順次走査することができある
いはプログラマブル電流シンクの状態に応じて1度にm
/4として走査できこの場合mはローの数である。ME
SFETのゲートが順方向バイアスにドライブされるの
を防止するために使用されるレベルシフトダイオードは
CMOSドライバに配置され、デコードスイッチの順次
的な走査を可能にする。
アドレス線を有している。その結果、コラムは順次走査
できあるいはドライバからの入力電源に応じて1度にn
/4として走査できこの場合nはコラムの数である。す
べてのローデコードスイッチは共通のアドレス線を有し
ている。その結果、ローは順次走査することができある
いはプログラマブル電流シンクの状態に応じて1度にm
/4として走査できこの場合mはローの数である。ME
SFETのゲートが順方向バイアスにドライブされるの
を防止するために使用されるレベルシフトダイオードは
CMOSドライバに配置され、デコードスイッチの順次
的な走査を可能にする。
【0046】本発明はLED画素をアクティベイトまた
は活性化するためのI/O端子の数を低減しかつLED
集積回路の電力消費を大幅に低減する。同じ基板上にL
EDアレイと共に低電力デコードスイッチをモノリシッ
ク集積することにより、電力の大幅な低減が得られる。
例えば、伝統的なデコーダでは、240×144のLE
Dアレイに対して消費される電力は本発明のデコーダス
イッチLEDアレイに対する36ミリワットと比較して
11ワットである。I/O端子の、384から104へ
の、付加的な低減はデコードスイッチの集積のないアレ
イに対し大幅な改善となる。
は活性化するためのI/O端子の数を低減しかつLED
集積回路の電力消費を大幅に低減する。同じ基板上にL
EDアレイと共に低電力デコードスイッチをモノリシッ
ク集積することにより、電力の大幅な低減が得られる。
例えば、伝統的なデコーダでは、240×144のLE
Dアレイに対して消費される電力は本発明のデコーダス
イッチLEDアレイに対する36ミリワットと比較して
11ワットである。I/O端子の、384から104へ
の、付加的な低減はデコードスイッチの集積のないアレ
イに対し大幅な改善となる。
【0047】説明の目的で本明細書で選択された実施形
態に対し種々の修正および変更を行うことができること
は当業者に明らかであろう。例えば、前記集積回路は任
意の都合のよい半導体材料系であるいは任意の都合のよ
い有機系で形成できる。また、前記LEDアレイおよび
スイッチは上に述べた機能を達成しながら種々の方法で
形成できる。さらに、種々の異なる発光装置を使用する
ことができかつ種々の幾らか変更されたおよび/または
相互交換された工程で製造できる。
態に対し種々の修正および変更を行うことができること
は当業者に明らかであろう。例えば、前記集積回路は任
意の都合のよい半導体材料系であるいは任意の都合のよ
い有機系で形成できる。また、前記LEDアレイおよび
スイッチは上に述べた機能を達成しながら種々の方法で
形成できる。さらに、種々の異なる発光装置を使用する
ことができかつ種々の幾らか変更されたおよび/または
相互交換された工程で製造できる。
【0048】以上の説明は実例によってのみ与えられて
いる。当業者には添付の特許請求の範囲で規定される本
発明の範囲から離れることなく他の修正および変更をな
すことができる。
いる。当業者には添付の特許請求の範囲で規定される本
発明の範囲から離れることなく他の修正および変更をな
すことができる。
【0049】本発明およびその好ましい実施形態につい
て当業者が理解しかつ実施できるように明瞭かつ簡潔な
用語で完全に説明しかつ開示されている。本発明の範囲
は特許請求の範囲に示されるとおりである。
て当業者が理解しかつ実施できるように明瞭かつ簡潔な
用語で完全に説明しかつ開示されている。本発明の範囲
は特許請求の範囲に示されるとおりである。
【図1】本発明に係わるドライブ回路を備えたモノリシ
ック発光装置(LED)アレイを示す単純化したブロッ
ク図である。
ック発光装置(LED)アレイを示す単純化したブロッ
ク図である。
【図2】複数のLEDアレイコラムデコードスイッチを
示す単純化したブロック図である。
示す単純化したブロック図である。
【図3】図2に示されるLEDアレイコラムデコードス
イッチのための真理値表を示す説明図である。
イッチのための真理値表を示す説明図である。
【図4】LEDアレイローデコードスイッチに対する真
理値表を示す説明図である。
理値表を示す説明図である。
【図5】図2にブロック形式で示された複数のコラムデ
コードスイッチの内の単一のコラムデコードスイッチ回
路を示す回路図である。
コードスイッチの内の単一のコラムデコードスイッチ回
路を示す回路図である。
【図6】LEDアレイローデコードスイッチ回路を示す
回路図である。
回路図である。
【図7】図1のドライブ回路を備えたモノリシック発光
装置(LED)アレイを示す回路図である。
装置(LED)アレイを示す回路図である。
【図8】コラムまたはローデコードスイッチのためのエ
ピ構造の一実施形態を示す単純化した断面図である。
ピ構造の一実施形態を示す単純化した断面図である。
【図9】コラムまたはローデコードスイッチのためのエ
ピ構造の他の実施形態を示す単純化した断面図である。
ピ構造の他の実施形態を示す単純化した断面図である。
10 発光装置(LED)アレイ集積回路 11 アレイ 12 コラムデコーダスイッチ 13 コラムまたはコラム回路 14 ロー 15 ローデコーダスイッチ 16,17,18,19 コラムデコーダ回路 50 コラム回路 52,53 FET 54 プログラマブル電源 55,56 レベルシフトダイオード 57 端子 60 ロー回路 62,63 FET 64 プログラマブル電流シンク C0,C1,…,C59 コラム信号 A0,*A0,A1,*A1 アドレス信号 B0,*B0,B1,*B1 ローアドレス線 R0,R1,…,R35 入力データ線
───────────────────────────────────────────────────── フロントページの続き (72)発明者 フィル・ライト アメリカ合衆国アリゾナ州85260、スコッ ツデイル、イースト・ユッカ・ストリート 9528 (72)発明者 エリック・ディー・ジョセフ アメリカ合衆国アリゾナ州85226、チャン ドラー、ウエスト・リンダ・レーン 5332
Claims (3)
- 【請求項1】 発光装置のマトリクスおよび駆動装置で
あって、 各々第1のコンタクトおよび第2のコンタクトを有する
複数の発光装置(70)を含むマトリクス(11)であ
って、前記第1のコンタクトは前記第1のコンタクトの
複数のロー(14)へと編成されかつ前記第2のコンタ
クトは前記第2のコンタクトの複数のコラム(13)へ
と編成されているもの、 複数のローデコードスイッチ(15)であって、各々の
ローデコードスイッチ(15)は前記複数のロー(1
4)の第1のコンタクトの内のある数の個々のロー(1
4)に結合されているもの、 複数のローアドレス線(B0〜B1)であって、各々前
記複数のローデコードスイッチ(15)の各々に結合さ
れ前記複数のローデコードスイッチ(15)の各々に結
合された前記数の個々のロー(14)の内のアドレスさ
れた1つを選択するもの、 複数のローデータリード(R0〜R35)であって、各
々1つの関連するローデータリードが各々1つのローデ
コードスイッチ(15)に結合され活性化信号が関連す
るローデータリード(R0〜R34)に供給されたとき
にローデコードスイッチ(15)を選択するもの、 複数のコラムデコードスイッチ(12)であって、各々
のコラムデコードスイッチ(12)は前記複数のコラム
(13)の第2のコンタクトの内のある数の個々のコラ
ム(13)に結合された電流伝達端子を有するもの、 各々前記複数のコラムデコードスイッチ(12)に結合
されて前記複数のコラムデコードスイッチ(12)の各
々に結合された前記数の個々のコラム(13)の内のア
ドレスされた1つを選択する複数のコラムアドレス線
(A0〜A1)、そして複数のコラムデータリード(C
0〜C59)であって、各々1つの関連するコラムデー
タリードが前記コラムデコードスイッチ(12)の各々
の1つに結合され活性化信号が関連するコラムデータリ
ード(C0〜C59)に供給されたときにコラムデコー
ドスイッチ(12)を選択するもの、 を具備することを特徴とする発光装置のマトリクスおよ
び駆動装置。 - 【請求項2】 発光装置のマトリクスおよび駆動装置で
あって、 基板(10)、 前記基板(10)上に配置されかつ複数の発光装置(7
0)を含むマトリクス(11)であって、各々の発光装
置(70)は第1のコンタクトおよび第2のコンタクト
を有し、前記第1のコンタクトは複数行(14)の第1
のコンタクトに編成されかつ前記第2のコンタクトは複
数コラム(13)の第2のコンタクトに編成されている
もの、 前記基板(10)上に配置された複数のローデコードス
イッチ(15)であって、各々のローデコードスイッチ
(15)は前記第1のコンタクトの複数のロー(14)
の内のある数の個々のロー(14)に結合された電流伝
達端子を有するもの、 前記基板(10)上に規定されかつ各々前記複数のロー
デコードスイッチ(15)の各々に結合されて前記複数
のローデコードスイッチ(15)の各々に結合された前
記数の個々のロー(14)の内のアドレスされた1つを
選択するための複数のローアドレス線(B0〜B1)、 前記基板上に規定された複数のローデータリード(R0
〜R35)であって、各々1つの関連するローデータリ
ード(R0〜R35)は前記ローデコードスイッチ(1
5)の各々1つに結合され活性化信号が関連するローデ
ータリード(R0〜R35)に供給されたときにローデ
コードスイッチ(15)を選択するもの、 前記基板(10)上に配置された複数のコラムデコード
スイッチ(12)であって、各々のコラムデコードスイ
ッチ(12)は前記第2のコンタクトの前記複数のコラ
ム(13)の内のある数の個々のコラム(13)に結合
された電流伝達端子を有するもの、 前記基板(10)上に規定されかつ各々前記複数のコラ
ムデコードスイッチ(12)に結合され前記複数のコラ
ムデコードスイッチ(12)の各々に結合された前記数
の個々のコラム(13)の内のアドレスされた1つを選
択するための複数のコラムアドレス線(A0〜A1)、
そして前記基板上に規定された複数のコラムデータリー
ド(C0〜C59)であって、各々1つの関連するコラ
ムデータリード(C0〜C59)は前記コラムデコード
スイッチ(12)の各々1つに結合され活性化信号が関
連するコラムデータリード(C0〜C59)に供給され
たときコラムデコードスイッチ(12)を選択するも
の、 を具備することを特徴とする発光装置のマトリクスおよ
び駆動装置。 - 【請求項3】 発光装置のマトリクスをアドレスする方
法であって、 複数の発光装置(70)を含むマトリクス(11)を提
供する段階であって、各々の発光装置(70)は第1の
コンタクトおよび第2のコンタクトを有し、前記第1の
コンタクトは複数のロー(14)の第1のコンタクトに
編成されかつ前記第2のコンタクトは複数のコラム(1
3)の第2のコンタクトに編成されているもの、 複数のローデコードスイッチ(15)を提供する段階で
あって、各々のローデコードスイッチはR0〜Rnのリ
ードの内の1つに結合されて活性化信号が前記R0〜R
nのリードの1つに供給されたとき前記結合されたロー
デコードスイッチ(15)を選択し、前記複数のローデ
コードスイッチ(15)の各々はさらに第1のコンタク
トの内の少なくとも4つのロー(14)に結合されてお
り、この場合nは0より大きな任意の整数であるもの、 少なくともB0,*B0,B1および*B1のローアド
レス線を提供する段階であって、この場合B0および*
B0は相補信号であり、かつB1および*B1は相補信
号であり各々前記複数のローデコードスイッチ(15)
の各々に結合されて前記複数のローデコードスイッチ
(15)の各々に結合された前記4つの個々のロー(1
4)の内のアドレスされた1つを選択するもの、 複数のコラムデコードスイッチ(12)を提供する段階
であって、該複数のコラムデコードスイッチ(12)の
各々は前記C0〜Cmのリードの内の1つに結合され活
性化信号が前記C0〜Cmのリードの1つに供給された
とき前記結合されたコラムデコードスイッチ(12)を
選択し、前記複数のコラムデコードスイッチ(12)の
各々はさらに第2のコンタクトの少なくとも4つのコラ
ム(13)に結合されており、この場合mはゼロより大
きい任意の整数であるもの、 少なくともA0,*A0,A1,*A1のコラムアドレ
ス線を提供する段階であって、A0および*A0は相補
信号でありかつA1および*A1は相補信号であり、各
々前記複数のコラムデコードスイッチ(12)の各々に
結合されて前記複数のコラムデコードスイッチ(12)
の各々に結合された前記4つのコラム(13)の内のア
ドレスされた1つを選択するもの、そしてR0〜Rnの
リードの内の1つおよびB0,*B0,B1および*B
1のローアドレス線の組合わせを選択しかつC0〜Cn
のリードの1つおよびA0,*A0,A1,*A1のコ
ラムアドレス線の組合わせを選択することにより前記マ
トリクス(11)の特定の発光装置(70)をアドレス
する段階、 を具備することを特徴とする発光装置のマトリクスをア
ドレスする方法。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US08/652,075 | 1996-05-23 | ||
US08/652,075 US5751263A (en) | 1996-05-23 | 1996-05-23 | Drive device and method for scanning a monolithic integrated LED array |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH1063227A true JPH1063227A (ja) | 1998-03-06 |
Family
ID=24615420
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP9148531A Pending JPH1063227A (ja) | 1996-05-23 | 1997-05-22 | モノリシック集積ledアレイを走査するための駆動装置および方法 |
Country Status (4)
Country | Link |
---|---|
US (1) | US5751263A (ja) |
EP (1) | EP0809228A3 (ja) |
JP (1) | JPH1063227A (ja) |
CN (1) | CN1185686A (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2005088943A1 (ja) * | 2004-03-12 | 2005-09-22 | Matsushita Electric Industrial Co., Ltd. | 携帯端末装置 |
WO2005122536A1 (ja) * | 2004-06-08 | 2005-12-22 | Mitsubishi Denki Kabushiki Kaisha | 携帯機器 |
WO2006043303A1 (ja) * | 2004-10-18 | 2006-04-27 | Mitsubishi Denki Kabushiki Kaisha | 携帯端末 |
Families Citing this family (35)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6072517A (en) * | 1997-01-17 | 2000-06-06 | Xerox Corporation | Integrating xerographic light emitter array with grey scale |
US6137523A (en) * | 1997-01-17 | 2000-10-24 | Xerox Corporation | Reducing pixel footprint in a light emitter array using organic light emitting diodes |
US6023259A (en) * | 1997-07-11 | 2000-02-08 | Fed Corporation | OLED active matrix using a single transistor current mode pixel design |
JP3732345B2 (ja) * | 1998-02-10 | 2006-01-05 | 株式会社沖データ | 駆動回路、ledヘッド及びプリンタ |
US6298311B1 (en) * | 1999-03-01 | 2001-10-02 | Delphi Technologies, Inc. | Infrared occupant position detection system and method for a motor vehicle |
GB9914575D0 (en) * | 1999-06-22 | 1999-08-25 | Secretary Environment Brit | Method and apparatus for displaying variable messages to road users |
US6160354A (en) * | 1999-07-22 | 2000-12-12 | 3Com Corporation | LED matrix current control system |
GB9923591D0 (en) * | 1999-10-07 | 1999-12-08 | Koninkl Philips Electronics Nv | Current source and display device using the same |
US6570548B2 (en) * | 2001-02-06 | 2003-05-27 | Ronald E. Smith | Display device for providing graphical display having a variable number of vertical and horizontal lines of resolution |
US7408449B2 (en) * | 2001-04-27 | 2008-08-05 | Johnson Controls Automotive Electronics | Process for the control and actuation of vehicle dashboard indicators |
US20020171611A1 (en) * | 2001-05-15 | 2002-11-21 | Eastman Kodak Company | Active matrix organic light emitting diode flat-panel display |
JP2006502421A (ja) * | 2001-11-06 | 2006-01-19 | キーオティ | 画像投影装置 |
US7046222B2 (en) * | 2001-12-18 | 2006-05-16 | Leadis Technology, Inc. | Single-scan driver for OLED display |
US6639574B2 (en) | 2002-01-09 | 2003-10-28 | Landmark Screens Llc | Light-emitting diode display |
KR20040086273A (ko) * | 2002-01-15 | 2004-10-08 | 코닌클리케 필립스 일렉트로닉스 엔.브이. | 복수의 발광 화상소자들을 갖고 비 선택된 화상소자들의충전/방전을 방지하는 패시브 어드레스된 매트릭스디스플레이 |
US7170478B2 (en) * | 2002-03-26 | 2007-01-30 | Semiconductor Energy Laboratory Co., Ltd. | Method of driving light-emitting device |
US7993285B2 (en) * | 2002-11-05 | 2011-08-09 | Boston Scientific Scimed, Inc. | Medical device having flexible distal tip |
ATE506671T1 (de) * | 2003-06-26 | 2011-05-15 | Koninkl Philips Electronics Nv | Integrierte anzeigevorrichtung |
US7057590B2 (en) * | 2003-11-04 | 2006-06-06 | Infineon Technologies Ag | LED array implementation |
US6999015B2 (en) * | 2004-06-03 | 2006-02-14 | E. I. Du Pont De Nemours And Company | Electronic device, a digital-to-analog converter, and a method of using the electronic device |
CN102572043A (zh) * | 2004-06-08 | 2012-07-11 | 苹果公司 | 便携式设备 |
US20080084368A1 (en) * | 2004-10-18 | 2008-04-10 | Mitsubishi Electric Corporation | Portable terminal |
GB2433638B (en) * | 2005-12-22 | 2011-06-29 | Cambridge Display Tech Ltd | Passive matrix display drivers |
US8791645B2 (en) * | 2006-02-10 | 2014-07-29 | Honeywell International Inc. | Systems and methods for controlling light sources |
TWI342542B (en) * | 2006-03-27 | 2011-05-21 | Himax Tech Inc | Source driver for display and method of driving thereof |
US7551508B2 (en) * | 2007-11-16 | 2009-06-23 | International Business Machines Corporation | Energy efficient storage device using per-element selectable power supply voltages |
TWI394125B (zh) * | 2008-04-11 | 2013-04-21 | Chunghwa Picture Tubes Ltd | 背光模組 |
US20090284445A1 (en) * | 2008-05-15 | 2009-11-19 | Sheng-Chang Kuo | Led data input scheme with sequential scan method and cascade connection for light emitting diode (led) display system |
CN105551394A (zh) * | 2016-02-18 | 2016-05-04 | 张志通 | 一种基于gps的无线电子信息显示屏 |
US10102792B2 (en) * | 2016-03-30 | 2018-10-16 | Novatek Microelectronics Corp. | Driving circuit of display panel and display apparatus using the same |
US20180182294A1 (en) * | 2016-12-22 | 2018-06-28 | Intel Corporation | Low power dissipation pixel for display |
US10839771B2 (en) | 2016-12-22 | 2020-11-17 | Intel Corporation | Display driver |
US10909933B2 (en) | 2016-12-22 | 2021-02-02 | Intel Corporation | Digital driver for displays |
TWI633531B (zh) * | 2017-10-13 | 2018-08-21 | 點晶科技股份有限公司 | 發光二極體驅動電路以及發光二極體顯示裝置 |
US11670224B1 (en) * | 2022-01-06 | 2023-06-06 | Novatek Microelectronics Corp. | Driving circuit for LED panel and LED panel thereof |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4141000A (en) * | 1975-02-21 | 1979-02-20 | Data Recording Instrument Company, Ltd. | Interactive displays comprising a plurality of individual display elements |
DE3302288A1 (de) * | 1983-01-25 | 1984-07-26 | Licentia Patent-Verwaltungs-Gmbh, 6000 Frankfurt | Schaltungsanordnung zur getasteten ansteuerung von leuchtdioden |
US4701754A (en) * | 1985-04-18 | 1987-10-20 | Fmc Corporation | Indicator device for substance receiving wells in a microtiter plate |
US4975691A (en) * | 1987-06-16 | 1990-12-04 | Interstate Electronics Corporation | Scan inversion symmetric drive |
JPH05158430A (ja) * | 1991-12-03 | 1993-06-25 | Rohm Co Ltd | 表示装置 |
US5510807A (en) * | 1993-01-05 | 1996-04-23 | Yuen Foong Yu H.K. Co., Ltd. | Data driver circuit and associated method for use with scanned LCD video display |
US5430461A (en) * | 1993-08-26 | 1995-07-04 | Industrial Technology Research Institute | Transistor array for addressing display panel |
US5583349A (en) * | 1995-11-02 | 1996-12-10 | Motorola | Full color light emitting diode display |
-
1996
- 1996-05-23 US US08/652,075 patent/US5751263A/en not_active Expired - Fee Related
-
1997
- 1997-04-30 EP EP97107138A patent/EP0809228A3/en not_active Withdrawn
- 1997-05-22 CN CN97113429.4A patent/CN1185686A/zh active Pending
- 1997-05-22 JP JP9148531A patent/JPH1063227A/ja active Pending
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2005088943A1 (ja) * | 2004-03-12 | 2005-09-22 | Matsushita Electric Industrial Co., Ltd. | 携帯端末装置 |
WO2005122536A1 (ja) * | 2004-06-08 | 2005-12-22 | Mitsubishi Denki Kabushiki Kaisha | 携帯機器 |
US7880686B2 (en) | 2004-06-08 | 2011-02-01 | Mitsubishi Denki Kabushiki Kaisha | Mobile device |
WO2006043303A1 (ja) * | 2004-10-18 | 2006-04-27 | Mitsubishi Denki Kabushiki Kaisha | 携帯端末 |
Also Published As
Publication number | Publication date |
---|---|
US5751263A (en) | 1998-05-12 |
EP0809228A3 (en) | 1997-12-03 |
EP0809228A2 (en) | 1997-11-26 |
CN1185686A (zh) | 1998-06-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH1063227A (ja) | モノリシック集積ledアレイを走査するための駆動装置および方法 | |
KR100450761B1 (ko) | 능동 구동형 유기 이엘 다이오드 디스플레이 패널 회로 | |
US5748160A (en) | Active driven LED matrices | |
US6809710B2 (en) | Gray scale pixel driver for electronic display and method of operation therefor | |
US8013811B2 (en) | Image display device | |
US8730132B2 (en) | Organic light emitting display device and method of operating the same | |
US5798535A (en) | Monolithic integration of complementary transistors and an LED array | |
US6867761B2 (en) | Electro-optical device and method of driving the same, organic electroluminescent display device, and electronic apparatus | |
US6630920B1 (en) | Pel drive circuit, combination pel-drive-circuit/pel-integrated device, and liquid crystal display device | |
US6801180B2 (en) | Display device | |
EP0949603A1 (en) | Display device | |
JP4982702B2 (ja) | エレクトロルミネセンス表示装置 | |
JP2007528013A (ja) | 表示装置 | |
CN114220392B (zh) | 微型发光二极体显示面板及其画素驱动电路 | |
US7746306B2 (en) | Display device having an improved video signal drive circuit | |
US20210375196A1 (en) | Led driving apparatus for driving an led array | |
JPH1063226A (ja) | モノリシック集積ledアレイを走査するための駆動装置 | |
KR20000062164A (ko) | 기판 상의 점유 면적이 감소된 실렉터 및 다층 상호 접속 | |
US7119769B2 (en) | Active matrix type organic EL panel drive circuit and organic EL display device | |
US6806654B2 (en) | Matrix display | |
US8817055B2 (en) | Data transfer circuit and flat display device | |
JP2000156416A (ja) | 半導体装置及び表示装置 | |
CN113674683A (zh) | 显示阵列及显示驱动方法 | |
JPH06110402A (ja) | 低消費電力のマトリクスディスプレイ駆動回路 | |
JPH0693165B2 (ja) | マトリクス形表示装置 |