JPH10335882A - Printed circuit board - Google Patents

Printed circuit board

Info

Publication number
JPH10335882A
JPH10335882A JP14244597A JP14244597A JPH10335882A JP H10335882 A JPH10335882 A JP H10335882A JP 14244597 A JP14244597 A JP 14244597A JP 14244597 A JP14244597 A JP 14244597A JP H10335882 A JPH10335882 A JP H10335882A
Authority
JP
Japan
Prior art keywords
circuit board
printed circuit
long groove
insulating substrate
shield
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP14244597A
Other languages
Japanese (ja)
Other versions
JP2891239B2 (en
Inventor
Toshiharu Ikebe
俊晴 池辺
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP9142445A priority Critical patent/JP2891239B2/en
Publication of JPH10335882A publication Critical patent/JPH10335882A/en
Application granted granted Critical
Publication of JP2891239B2 publication Critical patent/JP2891239B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0216Reduction of cross-talk, noise or electromagnetic interference
    • H05K1/0218Reduction of cross-talk, noise or electromagnetic interference by printed shielding conductors, ground planes or power plane

Landscapes

  • Structure Of Printed Boards (AREA)
  • Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)

Abstract

PROBLEM TO BE SOLVED: To provide a printed circuit board wherein effective shielding effect can be expected, even on high-speed and high-frequency signals. SOLUTION: This printed circuit board 1 is provided with a long groove 6 which is extended along the periphery of a region A on the printed circuit board 1, where a circuit requiring shielding is to be mounted, except for at least part of the periphery, and penetrates an insulating board 2 in the direction of the thickness, and a conductive film 8 which is formed on the inside surface of the long groove 6 and is connected with grounding patterns 3, 4 on the surface and underside of the insulating board 2. Seal walls are formed by means of the conductive film 8 in the long groove 6. As a result, it is possible to shield the periphery of the circuit region A along the long groove 6 without clearance, and thus an effective shielding structure wherein high-speed and high-frequency signals are prevented from leaking through the insulating board 2 of the printed circuit board 1, is obtained.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、電子機器や通信機
器に用いるプリント回路基板に関し、特にシールドが必
要とされる回路を他の回路と一体に搭載したプリント回
路基板に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a printed circuit board used for electronic equipment and communication equipment, and more particularly to a printed circuit board on which a circuit requiring shielding is mounted integrally with another circuit.

【0002】[0002]

【従来の技術】近年における電子機器や通信機器等の小
型化、高密度実装により、1枚のプリント回路基板に、
複数種類の回路を一体的に搭載することが要求されてい
る。この場合、高速・高周波回路と、他の回路との相互
間の高周波信号による影響をなくすために、これらの間
にシールドを形成する必要がある。このシールド構造と
しては、シールドが要求される回路の周囲にアースパタ
ーンを形成する構造が一般的であるが、これではプリン
ト回路基板を構成する絶縁基板の内部を高周波信号が透
過することがあり、好ましいシールド効果を期待するこ
とは困難である。このため、従来では、回路の周囲にス
ルーホールを設け、このスルーホールによってプリント
回路基板の絶縁基板の厚さ方向のシールド壁を形成した
ものが提案されている。
2. Description of the Related Art In recent years, with the miniaturization and high-density mounting of electronic devices and communication devices, a single printed circuit board has been developed.
It is required that a plurality of types of circuits be integrally mounted. In this case, it is necessary to form a shield between the high-speed / high-frequency circuit and another circuit in order to eliminate the influence of the high-frequency signal between them. As this shield structure, a structure in which an earth pattern is formed around a circuit in which a shield is required is general, but in this case, a high-frequency signal may be transmitted through an insulating substrate constituting a printed circuit board, It is difficult to expect a favorable shielding effect. Therefore, conventionally, there has been proposed a structure in which a through hole is provided around a circuit, and the through hole forms a shield wall in a thickness direction of an insulating substrate of a printed circuit board.

【0003】図4は従来のこの種のプリント回路基板の
一例を示す図である。プリント回路基板21には、デジ
タル回路22やアナログ回路23がそれぞれ搭載されて
おり、これらの回路の境界部のプリント回路基板の表裏
面にはそれぞれアースパターン24が形成される。ま
た、シールドが要求される回路、ここではデジタル回路
22の周囲に基板21の厚さ方向に貫通された複数個の
スルーホール25を並設し、前記アースパターン24に
電気接続した構成とすることで、スルーホール25によ
り絶縁基板の厚さ方向にわたるシールド壁を形成してい
る。また、図5はプリント回路基板31の絶縁基板32
の内部にシールドすべき回路パターン33を配置し、か
つこの回路パターン33を包囲するように、絶縁基板3
2の表裏面にアースパターン34,35を形成するとと
もに、回路パターン33の周囲に複数個のスルーホール
36を並設し、前記アースパターン34,35に電気接
続したものである。このようなシールド構造としては、
例えば、特開平3−106097号公報、特開平2−2
26801号公報に記載の技術がある。
FIG. 4 is a diagram showing an example of this type of conventional printed circuit board. A digital circuit 22 and an analog circuit 23 are respectively mounted on the printed circuit board 21, and a ground pattern 24 is formed on each of the front and back surfaces of the printed circuit board at the boundary between these circuits. In addition, a plurality of through holes 25 penetrating in the thickness direction of the substrate 21 are provided side by side around a circuit requiring a shield, in this case, a digital circuit 22, and are electrically connected to the ground pattern 24. Thus, a shield wall extending in the thickness direction of the insulating substrate is formed by the through hole 25. FIG. 5 shows an insulating substrate 32 of the printed circuit board 31.
A circuit pattern 33 to be shielded is arranged inside the substrate, and the insulating substrate 3 is surrounded by the circuit pattern 33.
The ground patterns 34 and 35 are formed on the front and back surfaces of the circuit pattern 2, and a plurality of through holes 36 are arranged in parallel around the circuit pattern 33, and are electrically connected to the ground patterns 34 and 35. As such a shield structure,
For example, JP-A-3-106097, JP-A-2-2-2
There is a technique described in Japanese Patent No. 26801.

【0004】[0004]

【発明が解決しようとする課題】このようなプリント回
路基板では、搭載した回路における周波数が高くなるほ
どカットオフ値が小さくなり、ごく僅かな隙間でも信号
は通ってしまい、また、回路の信号速度が速いほど他回
路に及ぼすあるいは他回路から受ける影響が大きくな
る。このため、前記したようなスルーホールを利用した
シールド構造を有するプリント回路基板では、並設され
たスルーホールの間を信号が透過してしまうことにな
る。したがって、シールド効果という点で考えると、前
記したスルーホールによるシールド構造では、高周波信
号の漏出や侵入による相互間影響に対し、低速・低周波
信号においては比較的効果はあるものの、高速・高周波
信号ではその効果が期待できないという問題がある。
In such a printed circuit board, as the frequency of the mounted circuit becomes higher, the cutoff value becomes smaller, the signal passes through even a very small gap, and the signal speed of the circuit is reduced. The faster the speed, the greater the effect on or from other circuits. For this reason, in the printed circuit board having the shield structure using the through holes as described above, a signal is transmitted between the juxtaposed through holes. Therefore, from the viewpoint of the shielding effect, the above-described shield structure using the through-holes has a relatively high effect on low-speed and low-frequency signals, but has a relatively low effect on low-frequency and low-frequency signals. Then, there is a problem that the effect cannot be expected.

【0005】本発明の目的は、高速・高周波信号に対し
ても有効なシールド効果を期待することが可能なプリン
ト回路基板を提供することにある。
An object of the present invention is to provide a printed circuit board capable of expecting an effective shielding effect even for high-speed and high-frequency signals.

【0006】[0006]

【課題を解決するための手段】本発明のプリント回路基
板は、絶縁基板と、この絶縁基板の表裏面に形成された
アースパターンと、プリント回路基板に搭載されてシー
ルドが必要とされる回路を搭載する領域の周囲に沿って
その少なくとも一部を除いて延長形成されて前記絶縁基
板を厚さ方向に貫通する長溝と、前記長溝の内面に形成
されて前記表裏面のアースパターンに接続される導電膜
とを備えることを特徴とする。ここで、前記長溝が形成
されない少なくとも一部に前記回路領域の入出力パター
ンが形成される。また、前記入出力パターンは、前記長
溝が形成されない少なくとも一部において前記絶縁基板
の内部に形成されていることが好ましい。さらに、前記
回路領域上に被せられる容器状のシールドカバーを有
し、このシールドカバーの下側開口縁が前記長溝内に侵
入位置されて前記アースパターン或いは導電膜にろう付
けされることが好ましい。
A printed circuit board according to the present invention comprises an insulating substrate, an earth pattern formed on the front and back surfaces of the insulating substrate, and a circuit mounted on the printed circuit board and requiring a shield. A long groove extending along the periphery of the mounting region except at least a part thereof and penetrating the insulating substrate in a thickness direction, and formed on an inner surface of the long groove and connected to the ground pattern on the front and back surfaces. And a conductive film. Here, an input / output pattern of the circuit region is formed on at least a part where the long groove is not formed. Further, it is preferable that the input / output pattern is formed inside the insulating substrate at least at a part where the long groove is not formed. Further, it is preferable that the semiconductor device further includes a container-shaped shield cover that covers the circuit region, and a lower opening edge of the shield cover is positioned to enter the long groove and brazed to the ground pattern or the conductive film.

【0007】[0007]

【発明の実施の形態】次に、本発明の実施形態を図面を
参照して説明する。図1は本発明の一実施形態の斜視図
である。プリント回路基板1は、絶縁基板2の表裏面の
全面にそれぞれ銅箔等によりアースパターン3,4が形
成されている。また、前記プリント回路基板1の全領域
のうち、シールドが要求される回路が配置される領域A
には、所要の回路パターン5が形成されるとともに、前
記回路領域Aの周囲には、前記絶縁基板2の全厚さにわ
たって貫通された状態の長溝6が延長形成されている。
この長溝6は、前記回路領域Aを挟んでそれぞれ対向配
置されるコ字型に形成されており、これら長溝6が両端
において対向される箇所では、長溝6が形成されておら
ず、前記回路領域Aと周囲の領域Bとを連結する連結部
7として構成されている。そして、前記長溝6の内面に
は導電膜8が被着されており、この導電膜8により前記
絶縁基板2の表裏の各アースパターン3,4を相互に電
気接続している。また、前記連結部7には、前記回路領
域Aと周囲領域Bとの間で信号を入出力させるために入
出力パターン9が形成されている。
Next, embodiments of the present invention will be described with reference to the drawings. FIG. 1 is a perspective view of one embodiment of the present invention. The printed circuit board 1 has ground patterns 3 and 4 formed of copper foil or the like on the entire front and back surfaces of the insulating substrate 2. Further, of the entire area of the printed circuit board 1, an area A where a circuit requiring shielding is arranged
In addition, a required circuit pattern 5 is formed, and a long groove 6 extending through the entire thickness of the insulating substrate 2 is formed around the circuit region A.
The long groove 6 is formed in a U-shape which is disposed to face each other with the circuit region A interposed therebetween. In a position where these long grooves 6 are opposed at both ends, the long groove 6 is not formed, and It is configured as a connecting portion 7 that connects A to the surrounding area B. A conductive film 8 is attached to the inner surface of the long groove 6, and the conductive patterns 8 electrically connect the ground patterns 3 and 4 on the front and back of the insulating substrate 2 to each other. Further, an input / output pattern 9 is formed in the connecting portion 7 to input and output signals between the circuit region A and the peripheral region B.

【0008】この構成のプリント回路基板1によれば、
回路領域Aでは長溝6が存在する領域では、長溝6の内
面において絶縁基板2の全厚さ方向に導電膜8が形成さ
れ、この導電膜8が表裏面のアースパターン3,4に接
続されているため、絶縁基板2の厚さ方向にわたってシ
ールド効果が得られる。また、長溝6はスルーホールと
異なり、その延長方向にはシールド壁の隙間が存在して
いないため、高速・高周波信号が漏出されることはな
く、極めて高いシールド効果を得ることができる。な
お、連結部7においては、長溝6によるシールド壁が存
在しないが、この部分は回路領域Aと周囲領域Bとの間
の高速・高周波信号を入出力する部分であり、特に問題
が生じることはない。
According to the printed circuit board 1 having this configuration,
In the region where the long groove 6 exists in the circuit region A, a conductive film 8 is formed on the inner surface of the long groove 6 in the entire thickness direction of the insulating substrate 2, and the conductive film 8 is connected to the ground patterns 3 and 4 on the front and back surfaces. Therefore, a shielding effect can be obtained over the thickness direction of the insulating substrate 2. Further, unlike the through hole, the long groove 6 does not have a gap between the shield walls in the extending direction, so that a high-speed / high-frequency signal is not leaked, and an extremely high shielding effect can be obtained. In the connecting portion 7, there is no shield wall formed by the long groove 6, but this portion is a portion for inputting and outputting a high-speed and high-frequency signal between the circuit region A and the surrounding region B, and there is no particular problem. Absent.

【0009】図2は前記したプリント回路基板1に回路
を搭載した状態の斜視図である。この実施形態では、回
路領域Aに形成されている回路パターン5上に各種部品
10を搭載して所要の回路を構成するとともに、その上
側からシールドカバー11を被せている。このシールド
カバー11は矩形容器状に形成されており、その下側開
口縁11aは前記接続部7に対向する領域が切り欠かれ
て前記長溝に対応した門部11bとして構成されてい
る。したがって、シールドカバー11を回路領域A上に
被せたときには、シールドカバー11の下側開口縁11
aは、接続部7を除く領域において長溝6内に侵入位置
される。そして、この下側開口縁部11aを長溝6の内
面に対して半田付けを行うことにより、長溝6内に侵入
されたシールドカバー11の下側開口縁11aと、長溝
6内に入れられた半田12により長溝6内が充填され
る。これにより、長溝6内は導電材によって充填される
ため、長溝6の内面に単に導電膜8が形成されている状
態よりもシールド壁の厚さが増大され、シールド効果が
高められる。
FIG. 2 is a perspective view showing a state where a circuit is mounted on the printed circuit board 1 described above. In this embodiment, various components 10 are mounted on a circuit pattern 5 formed in a circuit area A to form a required circuit, and a shield cover 11 is placed over the circuit. The shield cover 11 is formed in a rectangular container shape, and a lower opening edge 11a of the shield cover 11 is formed as a gate portion 11b corresponding to the long groove by cutting out a region facing the connection portion 7. Therefore, when the shield cover 11 is put on the circuit area A, the lower opening edge 11 of the shield cover 11
a is located in the long groove 6 in a region other than the connection portion 7. By soldering the lower opening edge 11a to the inner surface of the long groove 6, the lower opening edge 11a of the shield cover 11 penetrating into the long groove 6 and the solder The inside of the long groove 6 is filled with 12. Thus, since the inside of the long groove 6 is filled with the conductive material, the thickness of the shield wall is increased as compared with the state where the conductive film 8 is simply formed on the inner surface of the long groove 6, and the shielding effect is enhanced.

【0010】さらに、図3は改良された実施形態を示す
斜視図であり、図2の構成では、接続部7におけるシー
ルドカバー11とプリント回路基板1の表面との間の隙
間から高速・高周波信号が漏出されるおそれがある。そ
こで、この実施形態では、接続部7に設けられる入出力
パターン9を、前記絶縁基板2の内部に形成し、かつ接
続部7の表裏面にわたって前記アースパターン3,4を
延長形成している。しかも、そのうちアースパターン3
は、前記回路領域Aの内部にまで延長されており、前記
回路パターン5が形成されない面部にこの延長されたア
ースパターン3が形成されている。したがって、このよ
うにすれば、図2に示したシールドカバー11は、その
下側開口縁11aを接続部においてもアースパターン3
に接続させることが可能となり、接続部7における高速
・高周波信号の漏出を極めて有効に防止することが可能
となり、極めて高いシールド効果を得ることができる。
FIG. 3 is a perspective view showing an improved embodiment. In the configuration of FIG. 2, a high-speed / high-frequency signal is output from a gap between the shield cover 11 and the surface of the printed circuit board 1 at the connection portion 7. May be leaked. Therefore, in this embodiment, the input / output pattern 9 provided on the connection portion 7 is formed inside the insulating substrate 2, and the ground patterns 3, 4 are formed to extend over the front and back surfaces of the connection portion 7. Besides, earth pattern 3
Is extended to the inside of the circuit area A, and the extended earth pattern 3 is formed on a surface portion where the circuit pattern 5 is not formed. Therefore, in this manner, the shield cover 11 shown in FIG.
, Leakage of high-speed and high-frequency signals at the connection portion 7 can be extremely effectively prevented, and an extremely high shielding effect can be obtained.

【0011】なお、前記実施形態では、長溝はコ字型の
溝を対向して回路領域を包囲する構成であるが、回路領
域における入出力パターンの数や配置箇所によっては長
溝の形状を適宜変更することは言うまでもない。
In the above-described embodiment, the long grooves surround the circuit region with the U-shaped grooves facing each other. However, the shape of the long grooves may be appropriately changed depending on the number and arrangement of input / output patterns in the circuit region. Needless to say.

【0012】[0012]

【発明の効果】以上説明したように本発明は、プリント
回路基板に搭載されてシールドが必要とされる回路を搭
載する領域の周囲に沿ってその少なくとも一部の領域を
除いて延長形成され、かつ前記絶縁基板を厚さ方向に貫
通する長溝と、この長溝の内面に形成されて前記表裏面
のアースパターンに接続される導電膜とを備えることに
より、回路領域の周囲を隙間なくシールドすることが可
能となり、プリント回路基板の絶縁基板を通して高速・
高周波信号が漏出することを防止した効果的なシールド
構造を得ることができ、非常に安定した回路特性を得る
ことができる効果がある。
As described above, the present invention is formed so as to extend along the periphery of a region where a circuit which is mounted on a printed circuit board and requires a shield, except for at least a part of the region, and In addition, by providing a long groove penetrating the insulating substrate in the thickness direction, and a conductive film formed on the inner surface of the long groove and connected to the ground pattern on the front and back surfaces, the periphery of the circuit region is shielded without gaps. Enables high speed and high speed through the insulating substrate of the printed circuit board.
It is possible to obtain an effective shield structure in which high-frequency signals are prevented from leaking, and it is possible to obtain very stable circuit characteristics.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明のプリント回路基板の一実施形態の斜視
図である。
FIG. 1 is a perspective view of one embodiment of a printed circuit board of the present invention.

【図2】図1のプリント回路基板に回路を搭載した状態
の一部を破断した斜視図である。
FIG. 2 is a partially cutaway perspective view showing a state where a circuit is mounted on the printed circuit board of FIG. 1;

【図3】図1のプリント回路基板の変形例を示す一部を
破断した斜視図である。
FIG. 3 is a partially broken perspective view showing a modified example of the printed circuit board of FIG. 1;

【図4】従来のプリント回路基板の一例の平面図であ
る。
FIG. 4 is a plan view of an example of a conventional printed circuit board.

【図5】従来のプリント回路基板の他の例の平面図であ
る。
FIG. 5 is a plan view of another example of a conventional printed circuit board.

【符号の説明】[Explanation of symbols]

1 プリント回路基板 2 絶縁基板 3,4 アースパターン 5 回路パターン 6 長溝 7 接続部 8 導電膜 9 入出力パターン 11 シールドカバー 12 半田 DESCRIPTION OF SYMBOLS 1 Printed circuit board 2 Insulating board 3, 4 Ground pattern 5 Circuit pattern 6 Long groove 7 Connection part 8 Conductive film 9 Input / output pattern 11 Shield cover 12 Solder

Claims (4)

【特許請求の範囲】[Claims] 【請求項1】 シールドが必要とされる回路を搭載する
プリント回路基板において、前記プリント回路基板は絶
縁基板と、この絶縁基板の表裏面に形成されたアースパ
ターンと、前記シールドが必要とされる回路を搭載する
領域の周囲に沿ってその少なくとも一部の領域を除いて
延長形成され、かつ前記絶縁基板を厚さ方向に貫通する
長溝と、前記長溝の内面に形成されて前記表裏面のアー
スパターンに接続される導電膜とを備えることを特徴と
するプリント回路基板。
1. A printed circuit board on which a circuit requiring a shield is mounted, wherein the printed circuit board requires an insulating substrate, a ground pattern formed on the front and back surfaces of the insulating substrate, and the shield is required. A long groove extending along the periphery of the circuit mounting area except at least a part of the area, and penetrating the insulating substrate in the thickness direction; and a ground formed on the inner surface of the long groove and grounding the front and back surfaces. A printed circuit board, comprising: a conductive film connected to a pattern.
【請求項2】 前記長溝が形成されない少なくとも一部
に前記回路領域の入出力パターンが形成されている請求
項1に記載のプリント回路基板。
2. The printed circuit board according to claim 1, wherein an input / output pattern of the circuit area is formed on at least a part where the long groove is not formed.
【請求項3】 前記入出力パターンは、前記長溝が形成
されない少なくとも一部において前記絶縁基板の内部に
形成されている請求項2に記載のプリント回路基板。
3. The printed circuit board according to claim 2, wherein the input / output pattern is formed inside the insulating substrate at least at a part where the long groove is not formed.
【請求項4】 前記回路領域上に被せられる容器状のシ
ールドカバーを有し、このシールドカバーの下側開口縁
が前記長溝内に侵入位置されて前記アースパターン或い
は導電膜にろう付けされている請求項1ないし3のいず
れかに記載のプリント回路基板。
4. A shield cover having a shape of a container which is put on the circuit area, and a lower opening edge of the shield cover is inserted into the long groove and brazed to the ground pattern or the conductive film. The printed circuit board according to claim 1.
JP9142445A 1997-05-30 1997-05-30 Printed circuit board Expired - Fee Related JP2891239B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP9142445A JP2891239B2 (en) 1997-05-30 1997-05-30 Printed circuit board

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP9142445A JP2891239B2 (en) 1997-05-30 1997-05-30 Printed circuit board

Publications (2)

Publication Number Publication Date
JPH10335882A true JPH10335882A (en) 1998-12-18
JP2891239B2 JP2891239B2 (en) 1999-05-17

Family

ID=15315487

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9142445A Expired - Fee Related JP2891239B2 (en) 1997-05-30 1997-05-30 Printed circuit board

Country Status (1)

Country Link
JP (1) JP2891239B2 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006332186A (en) * 2005-05-24 2006-12-07 Nec Corp Structure for mounting high-frequency circuit device
JP2018046058A (en) * 2016-09-12 2018-03-22 矢崎総業株式会社 Electronic circuit board

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006332186A (en) * 2005-05-24 2006-12-07 Nec Corp Structure for mounting high-frequency circuit device
JP2018046058A (en) * 2016-09-12 2018-03-22 矢崎総業株式会社 Electronic circuit board

Also Published As

Publication number Publication date
JP2891239B2 (en) 1999-05-17

Similar Documents

Publication Publication Date Title
KR900007859Y1 (en) Shield structure
US5028743A (en) Printed circuit board with filled throughholes
US6232560B1 (en) Arrangement of printed circuit traces
JP2002009478A (en) Electronic unit with electromagnetic wave shield plate
EP1594353A1 (en) High frequency multilayer printed wiring board
JP2891239B2 (en) Printed circuit board
JP2571029B2 (en) Microwave integrated circuit
JPH10106684A (en) Connector
JP3277979B2 (en) Electromagnetic coupling shielding structure
JP2009218258A (en) High frequency module
US8106305B2 (en) Print circuit board with high insulated region, method of manufacturing thereof, and print circuit board assembly thereof
JPH11330298A (en) Package provided with signal terminal and electronic device using the package
JPH07114317B2 (en) Electronic device shield structure
JP2000243877A (en) Package for semiconductor device and its packaging structure
JP3426430B2 (en) Electrical equipment with reduced high-frequency noise
JP4129066B2 (en) Circuit board
KR100349379B1 (en) Printed circuit board structure with electromagnetic wave blocking function
JP2000003978A (en) Semiconductor device
JP2661570B2 (en) High frequency device
JPH05243782A (en) Multilayer printed circuit board
KR200302854Y1 (en) Splitter
JPH1051181A (en) Electronic device package
JPH0864987A (en) Shield device of printed-circuit board
JPH06120711A (en) Microstrip line type printed circuit board
JP2814853B2 (en) Integrated circuit shield structure

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees