JPH10268844A - Liquid crystal display device - Google Patents

Liquid crystal display device

Info

Publication number
JPH10268844A
JPH10268844A JP7553897A JP7553897A JPH10268844A JP H10268844 A JPH10268844 A JP H10268844A JP 7553897 A JP7553897 A JP 7553897A JP 7553897 A JP7553897 A JP 7553897A JP H10268844 A JPH10268844 A JP H10268844A
Authority
JP
Japan
Prior art keywords
voltage
liquid crystal
crystal display
display device
gradation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP7553897A
Other languages
Japanese (ja)
Inventor
Katsumasa Iwami
勝政 岩見
Original Assignee
Advanced Display:Kk
株式会社アドバンスト・ディスプレイ
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Advanced Display:Kk, 株式会社アドバンスト・ディスプレイ filed Critical Advanced Display:Kk
Priority to JP7553897A priority Critical patent/JPH10268844A/en
Publication of JPH10268844A publication Critical patent/JPH10268844A/en
Application status is Pending legal-status Critical

Links

Abstract

PROBLEM TO BE SOLVED: To prevent a cross talk phenomenon and to improve the picture quality, by providing a means for correcting a fluctuation component of a reference voltage to be the reference of a gradation voltage.
SOLUTION: Digital signals such as data, clock, synchronizing pulse and enable signals to be inputted to a liquid crystal display device are adjusted in timing by a timing controller IC 4 and sent to a gate bus board 2 and a source bus board 3. On the other hand, an input power source generates various voltages required for a liquid crystal display, e.g. a Vref voltage, etc., being the reference for a gradation display, and the voltages are supplied to a driver for driving a liquid crystal. The gradation voltage formed based on the Vref voltage is generated by a gradation voltage generation circuit 6. A correction voltage generation circuit 7 estimates beforehand voltage drop equivalence based on load fluctuation, and adds the voltage of the fluctuation to the Vref voltage as a correction voltage to correct it. Thus, a picture reduced in cross talk is displayed.
COPYRIGHT: (C)1998,JPO

Description

【発明の詳細な説明】 DETAILED DESCRIPTION OF THE INVENTION

【0001】 [0001]

【発明の属する技術分野】この発明はTFTを用いたアクティブマトリクス方式の液晶表示装置、特にその駆動回路に関するものである。 TECHNICAL FIELD The present invention is an active matrix liquid crystal display device using a TFT, in particular, to a driving circuit.

【0002】 [0002]

【従来の技術】従来のアクティブマトリクス方式の液晶表示装置は、映像内容によりソースラインの負荷が変動するため、それに伴いソース信号の基準となるVref The liquid crystal display device of a conventional active matrix type, in order to vary the load of the source line by the video content, Vref as a reference of the source signal with it
電圧が歪んでいた。 Voltage was distorted. 特に、図2のような、中間調ベタパターンに白または黒のウインドウを表示させた映像の場合に顕著に画面にクロストークとなって現れ、表示画質を劣化させていた。 In particular, as shown in FIG. 2, markedly appear as crosstalk on the screen when the video image to display white or black window halftone solid patterns had to degrade the display quality.

【0003】 [0003]

【発明が解決しようとする課題】従来のアクティブマトリクス方式液晶表示装置は、以上のように構成されているので、例えば図2のように、パネル中央部の表示エリア10に黒色を、その周囲の表示エリア11及び12に中間調を表示した場合、表示エリア11では問題はないが、表示エリア12では表示エリア11よりも若干輝度が下がり、影を引いたような表示となる。 [Problems that the Invention is to Solve conventional active matrix type liquid crystal display device, which is configured as described above, for example, as in FIG. 2, the black display area 10 of the panel central portion, the surrounding when displaying the halftone display area 11 and 12, but no problem in the display area 11, slightly decrease brightness than the display area 11 in the display area 12, a display such as minus shadow. これは、Vr This is, Vr
ef電圧の歪みに起因するもので、1フレーム期間で電圧波形を観測してみると、図3のように、表示エリア1 Due to the distortion of the ef voltage, and try to observe the voltage waveform in one frame period, as shown in FIG. 3, the display area 1
1と比較して表示エリア10、12の方が負荷が重いため、10、12のエリアでVref電圧に落ち込みによる電圧歪みが発生する。 1 heavier the load towards the display area 10, 12 as compared with the voltage distortion due to drop occurs in Vref voltage 10 and 12 areas. この電圧歪みが発生すると、表示エリア11と12の液晶に印加される電圧に差が生じ、表示エリア11に印加される電圧より表示エリア1 When this voltage distortion occurs, a difference occurs in the voltage applied to the liquid crystal of the display area 11 and 12, display the voltage applied to the display area 11 area 1
2に印加される電圧の方が小さくなり、表示エリア11 Towards the voltage applied to the 2 decreases, the display area 11
と12に輝度差が現れる。 When the brightness difference appears in 12. このような現象をクロストークと呼び、これが画質を劣化させる大きな要素であった。 Such a phenomenon is referred to as cross-talk, this was a major factor that degrades the image quality.

【0004】本発明は上記のような問題点を解消するためになされたもので、上記クロストーク現象を防止し、 [0004] The present invention has been made to solve the above problems, to prevent the crosstalk phenomenon,
画質を向上させることのできる液晶表示装置を提供することを目的とする。 And to provide a liquid crystal display device capable of improving the image quality.

【0005】 [0005]

【課題を解決するための手段】この発明に係る液晶表示装置は、液晶表示パネルの液晶セル毎にスイツチング用トランジスタを有するアクティブマトリクス方式において、階調電圧の基準となるリファレンス電圧(Vref SUMMARY OF THE INVENTION The liquid crystal display device according to the present invention, in an active matrix type having a switching-transistor for each liquid crystal cell of the liquid crystal display panel, the reference voltage (Vref as a reference for the gradation voltages
電圧)の変動成分を補正する手段を設けたものである。 It is provided with a means for correcting the variation component of the voltage).

【0006】また、上記構成において、リファレンス電圧の変動成分を補正する手段は、1ライン毎に、負荷に応じてN段階に区分された電圧より選択して補正電圧とする手段を備えている。 [0006] In the above structure, it means for correcting the variation component of the reference voltage, for each line, and a means for the correction voltage be selected from the voltage that is divided into N stages in accordance with the load.

【0007】また、リファレンス電圧の変動成分を補正する手段は、補正電圧を外部より調整できるようにされている。 Further, it means for correcting the variation component of the reference voltage is the correction voltage can be adjusted from the outside.

【0008】 [0008]

【発明の実施の形態】 DETAILED DESCRIPTION OF THE INVENTION

実施の形態1. The first embodiment. 以下、この発明の実施の形態1を図について説明する。 Hereinafter will be described the first embodiment of the present invention with reference to FIG. 図1において、1は液晶パネル、2はゲートバス基板、3はソースバス基板、4はディジタルデータのタイミングを制御するタイミングコントローラI In Figure 1, 1 is a liquid crystal panel, 2 denotes a gate bus substrate, the source bus board 3, the timing controller I to control the timing of the digital data 4
C、5はDC/DCコンバータ、6は階調電圧生成回路、7は補正電圧発生回路である。 C, 5 is the DC / DC converter, 6 gradation voltage generating circuit, 7 is a correction voltage generation circuit.

【0009】液晶表示装置に入力されるデータ及びクロック、同期パルス、イネーブル信号等のディジタル信号は、タイミングコントローラIC4でタイミング調整されて、ゲートバス基板2及びソースバス基板3に送られる。 [0009] Data and clock input to the liquid crystal display device, the synchronization pulses, digital signals such as the enable signal is timed by the timing controller IC 4, is sent to the gate bus substrate 2 and the source bus substrate 3. 一方、入力電源はDC/DCコンバータ5で液晶表示に必要な各種電圧が作られ、液晶を駆動するためのドライバーに供給される。 On the other hand, the input power is made various voltages necessary for the liquid crystal display in the DC / DC converter 5 is supplied to the driver for driving the liquid crystal. その内の1つにVref電圧があり、これは液晶表示装置の階調表示のための基準となる電圧である。 There is Vref voltage to one of them, which is a voltage serving as a reference for the gradation display of the liquid crystal display device. 上記Vref電圧を基準として作られる階調電圧は、通常、図5に示すような抵抗分割を用いた階調電圧生成回路6により生成される。 Gradation voltages produced the Vref voltage as a reference is usually generated by the gradation voltage generating circuit 6 using resistance division as shown in FIG.

【0010】図4は補正電圧発生回路7の構成を示すもので、7aは補正電圧選択回路、7bはバッファ、7c [0010] Figure 4 shows the structure of a correction voltage generation circuit 7, 7a are corrected voltage selection circuit, 7b denotes a buffer, 7c
は電圧重畳回路である。 It is a voltage superimposing circuit.

【0011】Vref電圧はDC/DCコンバータ5によりつくられており、この電圧の負荷変動による電圧変動率がクロストークに大きく影響する。 [0011] Vref voltage is made by DC / DC converter 5, voltage regulation by the load fluctuation of the voltage greatly affects the crosstalk. 例えば、DC/ For example, DC /
DCコンバータ5でこの電圧変動を抑制するためには、 In order to suppress the voltage fluctuations in the DC converter 5,
出力に大容量のコンデンサを接続すればよいが、液晶表示装置のような部品搭載スペースの小さい装置では、大容量のコンデンサは部品寸法も大きくなり、現実には搭載することは非常に困難である。 May be connected to large capacitor in the output, in component mounting space small device such as a liquid crystal display device, a large-capacity capacitor is also large component dimensions, it is very difficult to in reality equipped . 従って、負荷変動による電圧降下分を予め想定して、この変動分の電圧を補正電圧としてVref電圧に加え、補正するようにする。 Therefore, in advance assuming a voltage drop due to load fluctuations, in addition to the Vref voltage this voltage variation as a correction voltage, so as to correct.
そうすることにより電圧変動をなくし、クロストークの少ない画面を表示することができる。 Eliminate the voltage fluctuation by doing so, it is possible to display the small screen of the cross-talk.

【0012】以下、詳細について説明する。 [0012] will be described in detail below. 通常、Vr Normally, Vr
ef電圧によって流れる電流は、表示画面の違いにより、最大値と最小値の差が約2倍程度変化する。 Current flowing through ef voltage, the difference of the display screen, the difference between the maximum value and the minimum value varies about 2 times. すなはち、ノーマリーホワイトの液晶表示装置の場合、黒ベタ画面で最大値を示し、白ベタ画面で最小値を示す。 Sunawachi, in the case of a liquid crystal display device of normally white, the maximum value in solid black screen, showing the minimum value in the white solid image. 但し、黒ベタ画面や白ベタ画面では、電圧ー輝度特性は飽和領域にあるためクロストークは見られない。 However, the solid black screen or white solid image, voltage-to-luminance characteristics crosstalk is not seen because of the saturation region. 従って、 Therefore,
電圧ー輝度特性の最も急峻な中間調を含む図2に示すウインドウ画面(例えば、中間調ベタ画面に黒ウインドウを表示した画面)では、中間調エリア11に比べ、黒ウインドウを含むエリア10は電圧が数10mV程度下がり、黒ウインドウ10を含む横方向の中間調エリア12 Steepest including halftone window screen as shown in FIG. 2 (e.g., displaying a black window halftone solid image screen) of the voltage-to-luminance characteristics in, compared with the halftone area 11, the area 10 containing the black window voltage down but several 10 mV, lateral halftone area 12 including black window 10
は、他の上下の中間調エリア11に比べ数10mV電圧が下がるため、この電圧降下が輝度差となって現れ、クロストークが発生する。 Since the drop number 10mV voltage compared to the halftone area 11 of the other upper and lower, the voltage drop appears as a luminance difference, crosstalk occurs. この状況は図3のVref電圧に示すとおりである。 This situation is shown in Vref voltage of FIG.

【0013】液晶表示装置は線順次駆動なので、1ライン内での電圧変動はほとんど画面上には現れないが、1 [0013] Since the liquid crystal display device is a line-sequential drive, but does not appear to most screen voltage variation within one line, 1
フレーム内では負荷の大小により電圧変動が発生する。 Voltage fluctuation depending on the magnitude of the load is in a frame is generated.
すなはち、このクロストークをなくすには、表示画面の違いによるライン間の電圧差を小さくすればよく、このために、予め補正電圧選択回路7aでN段階の補正電圧値を設定しておき、タイミングコントローラIC4内で、1ライン毎の画像データにより補正する電圧値を上記N段階の中から選ぶための信号を作り、補正電圧選択回路7aに送る。 Sunawachi to eliminate this cross-talk may be reduced voltage difference between the lines due to the difference of the display screen, for this, have configured the corrected voltage value of the N stage pre-correction voltage selecting circuit 7a , in the timing controller IC 4, the voltage value for correcting the image data of each line create a signal for selecting from among said N stages, and sends the correction voltage selection circuit 7a. 補正電圧選択回路7aで選択された補正電圧(図3に示す補正電圧)は、バッファ7bを通して電圧重畳回路7cに送られ、ここでDC/DCコンバータ5からのVref電圧に重畳される。 Selected by the correction voltage selecting circuit 7a correction voltage (correction voltage shown in FIG. 3) it is sent to the voltage superimposing circuit 7c via the buffer 7b, where it is superimposed on the Vref voltage from the DC / DC converter 5. 補正後のVr Vr after the correction
ef電圧(図3参照)を基準として階調電圧生成回路6 ef voltage gradation voltage generating circuit as a reference (see FIG. 3) 6
で階調電圧を生成し、これがソースドライバへ印加される。 In generating the gray scale voltages, which are applied to the source driver.

【0014】上記補正電圧選択回路7aは、タイミングコントローラIC4よりの信号により、N個の中から1 [0014] The correction voltage selecting circuit 7a, the signal from the timing controller IC 4, from among the N 1
個の電圧を選択するようなマルチプレクサ構造を有する回路である。 A circuit having a multiplexer structure such as to select the number of voltage. 補正電圧については、外部より調整できるようにしておく。 For correction voltage, it keeps to be adjusted from the outside.

【0015】 [0015]

【発明の効果】以上にように、この発明によれば、クロストークの原因である負荷変動によるVref電圧の変動を抑制するように回路を構成し、これを階調電圧生成回路の基準電圧としているので、クロストークの少ない高画質な液晶表示装置を実現できる。 [Effect of the Invention] As above, according to the present invention, constitute a circuit so as to suppress the fluctuation of the Vref voltage due to load fluctuation is the cause of the crosstalk, which as the reference voltage of the grayscale voltage generating circuit because there can be realized a few high-quality liquid crystal display device of the cross-talk.

【図面の簡単な説明】 BRIEF DESCRIPTION OF THE DRAWINGS

【図1】 この発明の実施の形態1に係る液晶表示装置を示すブロック図である。 1 is a block diagram showing a liquid crystal display device according to the first embodiment of the present invention.

【図2】 クロストークパターンの画面表示を示す図である。 FIG. 2 is a diagram showing a screen display of the cross-talk pattern.

【図3】 1フレーム期間のVref電圧を示す波形図である。 3 is a waveform diagram showing a Vref voltage of one frame period.

【図4】 この発明の実施の形態1の補正電圧発生回路の構成を示すブロック図である。 4 is a block diagram showing the configuration of a correction voltage generation circuit of the first embodiment of the present invention.

【図5】 この発明の実施の形態1の階調電圧生成回路の構成を示す回路図である。 5 is a circuit diagram showing a configuration of a gradation voltage generating circuit of the first embodiment of the present invention.

【符号の説明】 DESCRIPTION OF SYMBOLS

1 液晶パネル、2 ゲートバス基板、3 ソースバス基板、4 タイミングコントローラIC、5 DC/D 1 liquid crystal panel, 2 a gate bus board, 3 source bus substrate, 4 a timing controller IC, 5 DC / D
Cコンバータ、6 階調電圧生成回路、7 補正電圧発生回路、10 黒ベタ表示エリア、11 中間調表示エリア、12 中間調表示エリア。 C converter, 6 gradation voltage generation circuit, 7 a correction voltage generation circuit, 10 solid black display area, 11 halftone display area, 12 halftone display area.

Claims (3)

    【特許請求の範囲】 [The claims]
  1. 【請求項1】 液晶表示パネルの液晶セル毎にスイツチング用トランジスタを有するアクティブマトリクス方式の液晶表示装置において、階調電圧の基準となるリファレンス電圧(Vref電圧)の変動成分を補正する手段を設けたことを特徴とする液晶表示装置。 In the liquid crystal display device according to claim 1 An active matrix type having a switching-transistor for each liquid crystal cell of the liquid crystal display panel, provided with means for correcting the variation component in relation to the standard reference voltage of the grayscale voltage (Vref voltage) the liquid crystal display device, characterized in that.
  2. 【請求項2】 リファレンス電圧の変動成分を補正する手段は、1ライン毎に、負荷に応じてN段階に区分された電圧より選択して補正電圧とする手段を備えたことを特徴とする請求項1記載の液晶表示装置。 It means for correcting the variation component wherein the reference voltage is 1 for each line, wherein, characterized in that it comprises means for the correction voltage be selected from the voltage that is divided into N stages in accordance with the load the liquid crystal display device of claim 1, wherein.
  3. 【請求項3】 リファレンス電圧の変動成分を補正する手段は、補正電圧を外部より調整できるようにされていることを特徴とする請求項1または請求項2記載の液晶表示装置。 Means for correcting the variation component wherein the reference voltage, the liquid crystal display device according to claim 1 or claim 2, wherein in that it is a correction voltage to be adjusted from the outside.
JP7553897A 1997-03-27 1997-03-27 Liquid crystal display device Pending JPH10268844A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7553897A JPH10268844A (en) 1997-03-27 1997-03-27 Liquid crystal display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7553897A JPH10268844A (en) 1997-03-27 1997-03-27 Liquid crystal display device

Publications (1)

Publication Number Publication Date
JPH10268844A true JPH10268844A (en) 1998-10-09

Family

ID=13579095

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7553897A Pending JPH10268844A (en) 1997-03-27 1997-03-27 Liquid crystal display device

Country Status (1)

Country Link
JP (1) JPH10268844A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7289095B2 (en) 2002-10-21 2007-10-30 Samsung Electronics Co., Ltd. Liquid crystal display and driving method thereof

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7289095B2 (en) 2002-10-21 2007-10-30 Samsung Electronics Co., Ltd. Liquid crystal display and driving method thereof

Similar Documents

Publication Publication Date Title
JP4201070B2 (en) Correction apparatus and method of the gamma voltage of the liquid crystal display device
KR100414879B1 (en) A display device
KR100630654B1 (en) Display device, driver circuit therefor and method of driving same
KR101142995B1 (en) Display device and driving method thereof
JP3884080B2 (en) Active matrix liquid crystal display device
US5844533A (en) Gray scale liquid crystal display
US7161575B2 (en) Method and apparatus for driving liquid crystal display
US5841410A (en) Active matrix liquid crystal display and method of driving the same
KR100567512B1 (en) Image display system and method
EP0553823B1 (en) Horizontal driver circuit with fixed pattern eliminating function
KR101012788B1 (en) Liquid crystal display and driving method thereof
KR100426628B1 (en) Column electrode driving circuit for use with image display device and image display device incorporating the same
JP3769463B2 (en) Display, an image reproducing device and a driving method having a display device
US5335023A (en) Multi-standard video matrix display apparatus and its method of operation
JP3686769B2 (en) Organic el element driving device and a driving method
JP3039404B2 (en) Active matrix liquid crystal display device
EP0741898B1 (en) Active matrix liquid crystal display device and method of driving such for compensation of crosstalk
US7391398B2 (en) Method and apparatus for displaying halftone in a liquid crystal display
US5959600A (en) Active matrix display device
US6700560B2 (en) Liquid crystal display device
JP3858590B2 (en) Method for driving a liquid crystal display device and a liquid crystal display device
JP4027691B2 (en) The liquid crystal display device
JP3675826B2 (en) Driver error correction in the flat panel display
US6624800B2 (en) Controller circuit for liquid crystal matrix display devices
US7446760B2 (en) Display device and driving method for a display device