JPH10200384A - Delay circuit - Google Patents

Delay circuit

Info

Publication number
JPH10200384A
JPH10200384A JP9000573A JP57397A JPH10200384A JP H10200384 A JPH10200384 A JP H10200384A JP 9000573 A JP9000573 A JP 9000573A JP 57397 A JP57397 A JP 57397A JP H10200384 A JPH10200384 A JP H10200384A
Authority
JP
Japan
Prior art keywords
circuit
delay circuit
signal
switching unit
input terminal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP9000573A
Other languages
Japanese (ja)
Inventor
Nobuyuki Kokubo
信幸 小久保
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP9000573A priority Critical patent/JPH10200384A/en
Publication of JPH10200384A publication Critical patent/JPH10200384A/en
Pending legal-status Critical Current

Links

Abstract

PROBLEM TO BE SOLVED: To simplify a circuit by delaying only the rise of inputted pulse signal and reducing delay in the fall of the pulse signal as much as possible to attain reduction of elements consisting of the circuit without lowering the performance and reliability. SOLUTION: A pulse inputted to an input terminal IN of a delay circuit 1 becomes a waveform delaying both in rise and fall of the pulse through an inverter delay circuit part 10 at a connecting part A. When the signal level of the input terminal IN is 'L', a p-channel MOS transistor 11 is turned on and an n-channel MOS transistor 12 is turned off. Therefore, the signal level of the connecting part B is turned to 'H' in spite of the operation at an n- channel MOS transistor 13, a logic is inverted by an inverter circuit 14, and an output terminal OUT of the delay circuit 1 is turned to 'L' level. Thus, the delay circuit 1 can delay only the rise of the pulse signal inputted to the input terminal IN and outputs it from the output terminal OUT.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、半導体基板上に形
成された遅延回路に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a delay circuit formed on a semiconductor substrate.

【0002】[0002]

【従来の技術】図5は、従来の遅延回路の例を示した回
路図であり、図5で示した遅延回路は、入力されたパル
ス信号の立上りのみを遅延させ、該パルス信号の立下り
における遅延をできる限り小さくするようにしたもので
ある。図5において、遅延回路50は、8個のインバー
タ回路51〜58を直列に接続して形成したインバータ
遅延回路部59と、2つのpチャネル型MOSトランジ
スタ60,61と、2つのnチャネル型MOSトランジ
スタ62,63と、論理反転用のインバータ回路64と
で構成されている。上記pチャネル型MOSトランジス
タ60,61及びnチャネル型MOSトランジスタ6
2,63はNAND回路を形成している。
2. Description of the Related Art FIG. 5 is a circuit diagram showing an example of a conventional delay circuit. The delay circuit shown in FIG. 5 delays only the rising edge of an input pulse signal and causes the falling edge of the pulse signal to fall. Is to be made as small as possible. 5, a delay circuit 50 includes an inverter delay circuit section 59 formed by connecting eight inverter circuits 51 to 58 in series, two p-channel MOS transistors 60 and 61, and two n-channel MOS transistors. It is composed of transistors 62 and 63 and an inverter circuit 64 for logical inversion. The p-channel MOS transistors 60 and 61 and the n-channel MOS transistor 6
Reference numerals 2 and 63 form a NAND circuit.

【0003】上記pチャネル型MOSトランジスタ60
において、ソースは直流電源VDDに接続され、ドレイン
はnチャネル型MOSトランジスタ62のドレインに接
続され、ゲートは、nチャネル型MOSトランジスタ6
2のゲートに接続されて上記NAND回路の一方の入力
端子をなし、遅延回路50の出力端子INに接続され
る。また、nチャネル型MOSトランジスタ62のソー
スは、nチャネル型MOSトランジスタ63のドレイン
に接続され、nチャネル型MOSトランジスタ63のソ
ースは接地される。
The above p-channel MOS transistor 60
, The source is connected to the DC power supply VDD, the drain is connected to the drain of the n-channel MOS transistor 62, and the gate is connected to the n-channel MOS transistor 6
2 and constitutes one input terminal of the NAND circuit, and is connected to the output terminal IN of the delay circuit 50. The source of the n-channel MOS transistor 62 is connected to the drain of the n-channel MOS transistor 63, and the source of the n-channel MOS transistor 63 is grounded.

【0004】更に、上記pチャネル型MOSトランジス
タ60のドレインとnチャネル型MOSトランジスタ6
2のドレインとの接続部は、pチャネル型MOSトラン
ジスタ61のドレインが接続されて上記NAND回路の
出力端子をなすと共に、インバータ回路64の入力端子
が接続される。pチャネル型MOSトランジスタ61に
おいて、ソースは直流電源VDDに接続され、ゲートは、
nチャネル型MOSトランジスタ63のゲートに接続さ
れて上記NAND回路の他方の入力端子をなし、インバ
ータ遅延回路部59の出力端子をなすインバータ回路5
8の出力端子に接続される。また、上記インバータ遅延
回路部59の入力端子をなすインバータ回路51の入力
端子は、遅延回路50の入力端子INに接続され、上記
インバータ回路64の出力端子は、遅延回路50の出力
端子OUTに接続される。
Further, the drain of the p-channel MOS transistor 60 and the n-channel MOS transistor 6
The connection with the drain 2 is connected to the drain of the p-channel MOS transistor 61 to form the output terminal of the NAND circuit, and to the input terminal of the inverter circuit 64. In the p-channel MOS transistor 61, the source is connected to the DC power supply VDD, and the gate is
Inverter circuit 5 connected to the gate of n-channel MOS transistor 63 to form the other input terminal of the NAND circuit and to form the output terminal of inverter delay circuit section 59
8 output terminal. The input terminal of the inverter circuit 51, which is the input terminal of the inverter delay circuit section 59, is connected to the input terminal IN of the delay circuit 50, and the output terminal of the inverter circuit 64 is connected to the output terminal OUT of the delay circuit 50. Is done.

【0005】次に、上記のような構成の遅延回路50に
おける動作例について説明する。上記図5において、イ
ンバータ回路58の出力端子と、pチャネル型MOSト
ランジスタ61及びnチャネル型MOSトランジスタ6
3の各ゲートとを接続した接続部をEとし、pチャネル
型MOSトランジスタ60,61及びnチャネル型MO
Sトランジスタ62の各ドレインを接続した接続部をF
とする。図6は、上記図5で示した遅延回路50におけ
る動作例を示したタイミングチャート図である。
Next, an example of the operation of the delay circuit 50 having the above configuration will be described. In FIG. 5, the output terminal of the inverter circuit 58, the p-channel MOS transistor 61 and the n-channel MOS transistor 6
3 is designated by E, the p-channel MOS transistors 60 and 61 and the n-channel MO
The connection part connecting the drains of the S transistor 62 is
And FIG. 6 is a timing chart showing an operation example of the delay circuit 50 shown in FIG.

【0006】図6から分かるように、遅延回路50の入
力端子INに入力されたパルスは、上記E点で、インバ
ータ遅延回路部59によってパルスの立上り及び立下り
共に遅延した波形となる。しかし、上記F点では、上記
NAND回路によって、遅延回路50の入力端子IN及
び上記E点の信号レベルが共に「H」となったときの
み、信号レベルが「L」となる。更に遅延回路50の出
力端子OUTでは、F点の信号レベルがインバータ回路
64によって論理反転されたものとなるため、出力端子
OUTから出力されるパルスは、入力端子INに入力さ
れたパルスに対して、立上りのみ遅延し、立下りはイン
バータ遅延回路部59の影響を受けることなく遅延して
いない波形となる。
As can be seen from FIG. 6, the pulse input to the input terminal IN of the delay circuit 50 has a waveform that is delayed at the point E by the inverter delay circuit 59 in both the rising and falling of the pulse. However, at the point F, the signal level becomes "L" only when the signal level at the input terminal IN of the delay circuit 50 and the signal level at the point E both become "H" by the NAND circuit. Further, at the output terminal OUT of the delay circuit 50, the signal level at the point F is logically inverted by the inverter circuit 64, so that the pulse output from the output terminal OUT is different from the pulse input to the input terminal IN. , Only the rise is delayed, and the fall is a waveform that is not delayed without being affected by the inverter delay circuit unit 59.

【0007】図7は、従来の遅延回路の他の例を示した
回路図であり、図7で示した遅延回路70は、入力され
たパルス信号の立下りのみを遅延させ、該パルス信号の
立上りにおける遅延をできる限り小さくするようにした
ものである。図7において、遅延回路70は、8個のイ
ンバータ回路71〜78を直列に接続して形成したイン
バータ遅延回路部79と、2つのpチャネル型MOSト
ランジスタ80,81と、2つのnチャネル型MOSト
ランジスタ82,83と、論理反転用のインバータ回路
84とで構成されている。上記pチャネル型MOSトラ
ンジスタ80,81及びnチャネル型MOSトランジス
タ82,83は、NOR回路を形成している。
FIG. 7 is a circuit diagram showing another example of the conventional delay circuit. The delay circuit 70 shown in FIG. 7 delays only the falling edge of the input pulse signal, and The delay at the rise is made as small as possible. 7, a delay circuit 70 includes an inverter delay circuit section 79 formed by connecting eight inverter circuits 71 to 78 in series, two p-channel MOS transistors 80 and 81, and two n-channel MOS transistors. It comprises transistors 82 and 83 and an inverter circuit 84 for logical inversion. The p-channel MOS transistors 80 and 81 and the n-channel MOS transistors 82 and 83 form a NOR circuit.

【0008】上記pチャネル型MOSトランジスタ80
において、ソースは直流電源VDDに接続され、ドレイン
はpチャネル型MOSトランジスタ81のソースに接続
され、ゲートは、nチャネル型MOSトランジスタ82
のゲートに接続されて上記NOR回路の一方の入力端子
をなし、遅延回路70の出力端子INに接続される。ま
た、pチャネル型MOSトランジスタ81のドレイン
は、nチャネル型MOSトランジスタ82,83のドレ
インにそれぞれ接続され、nチャネル型MOSトランジ
スタ82,83のソースはそれぞれ接地される。
The above p-channel MOS transistor 80
, The source is connected to the DC power supply VDD, the drain is connected to the source of the p-channel MOS transistor 81, and the gate is connected to the n-channel MOS transistor 82.
And constitutes one input terminal of the NOR circuit, and is connected to the output terminal IN of the delay circuit 70. The drains of the p-channel MOS transistors 81 are connected to the drains of n-channel MOS transistors 82 and 83, respectively, and the sources of the n-channel MOS transistors 82 and 83 are grounded.

【0009】更に、上記pチャネル型MOSトランジス
タ81のドレインとnチャネル型MOSトランジスタ8
2,83の各ドレインとの接続部は、上記NOR回路の
出力端子をなし、インバータ回路84の入力端子が接続
される。pチャネル型MOSトランジスタ81のゲート
は、nチャネル型MOSトランジスタ83のゲートに接
続されて上記NOR回路の他方の入力端子をなし、イン
バータ遅延回路部79の出力端子をなすインバータ回路
78の出力端子に接続される。また、上記インバータ遅
延回路部79の入力端子をなすインバータ回路71の入
力端子は、遅延回路70の入力端子INに接続され、上
記インバータ回路84の出力端子は、遅延回路70の出
力端子OUTに接続される。
Further, the drain of the p-channel MOS transistor 81 and the n-channel MOS transistor 8
A connection portion between the drains 2 and 83 forms an output terminal of the NOR circuit, and is connected to an input terminal of the inverter circuit 84. The gate of the p-channel MOS transistor 81 is connected to the gate of the n-channel MOS transistor 83 to form the other input terminal of the NOR circuit, and to the output terminal of the inverter circuit 78 forming the output terminal of the inverter delay circuit section 79. Connected. The input terminal of the inverter circuit 71 serving as the input terminal of the inverter delay circuit section 79 is connected to the input terminal IN of the delay circuit 70, and the output terminal of the inverter circuit 84 is connected to the output terminal OUT of the delay circuit 70. Is done.

【0010】次に、上記のような構成の遅延回路70に
おける動作例について説明する。上記図7において、イ
ンバータ回路78の出力端子と、pチャネル型MOSト
ランジスタ81及びnチャネル型MOSトランジスタ8
3の各ゲートとを接続した接続部をGとし、pチャネル
型MOSトランジスタ81及びnチャネル型MOSトラ
ンジスタ82,83の各ドレインを接続した接続部をH
とする。図8は、上記図7で示した遅延回路70におけ
る動作例を示したタイミングチャート図である。
Next, an operation example of the delay circuit 70 having the above configuration will be described. 7, the output terminal of the inverter circuit 78, the p-channel MOS transistor 81 and the n-channel MOS transistor 8
3 is G, and the connection between the drains of the p-channel MOS transistor 81 and the n-channel MOS transistors 82 and 83 is H.
And FIG. 8 is a timing chart showing an operation example of the delay circuit 70 shown in FIG.

【0011】図8から分かるように、遅延回路70の入
力端子INに入力されたパルスは、上記G点で、インバ
ータ遅延回路部79によってパルスの立上り及び立下り
共に遅延した波形となる。しかし、上記H点では、上記
NOR回路によって、遅延回路70の入力端子IN及び
上記G点のどちらか一方の信号レベルが「H」となった
ときのみ、信号レベルが「L」となる。更に遅延回路7
0の出力端子OUTでは、H点の信号レベルがインバー
タ回路84によって論理反転されたものとなるため、出
力端子OUTから出力されるパルスは、入力端子INに
入力されたパルスに対して、立下りのみ遅延し、立上り
はインバータ遅延回路部79の影響を受けることなく遅
延していない波形となる。
As can be seen from FIG. 8, the pulse input to the input terminal IN of the delay circuit 70 has a waveform that is delayed at the point G by the inverter delay circuit section 79 in both the rise and fall of the pulse. However, at the point H, the signal level becomes "L" only when the signal level of either the input terminal IN of the delay circuit 70 or the point G becomes "H" by the NOR circuit. Further, the delay circuit 7
At the output terminal OUT of 0, the signal level at the point H is logically inverted by the inverter circuit 84, so that the pulse output from the output terminal OUT falls with respect to the pulse input to the input terminal IN. And the rising edge has a waveform that is not delayed without being affected by the inverter delay circuit unit 79.

【0012】[0012]

【発明が解決しようとする課題】しかし、半導体集積回
路においては、性能及び信頼性を低下させることなく回
路を構成する素子の削減を図って回路の簡略化を行うこ
とは常に課せられた問題である。このことから、上記遅
延回路を使用した半導体集積回路においても、性能及び
信頼性を低下させることなく回路を構成する素子の削減
を図り、回路の簡略化を行う必要がある。
However, in a semiconductor integrated circuit, it is always a problem to simplify the circuit by reducing the number of elements constituting the circuit without deteriorating the performance and reliability. is there. For this reason, in a semiconductor integrated circuit using the delay circuit, it is necessary to reduce the number of elements constituting the circuit without deteriorating the performance and reliability, and to simplify the circuit.

【0013】そこで、本発明は、半導体集積回路に使用
される遅延回路において、性能及び信頼性を低下させる
ことなく回路を構成する素子の削減を図って回路の簡略
化を行うことを目的とする。
Accordingly, an object of the present invention is to simplify a circuit in a delay circuit used in a semiconductor integrated circuit by reducing elements constituting the circuit without deteriorating performance and reliability. .

【0014】[0014]

【課題を解決するための手段】本第1の発明に係る遅延
回路は、外部から信号が入力される信号入力端子と、該
信号入力端子に入力される信号を所定の時間遅延させて
出力する遅延回路部と、上記信号入力端子から入力され
た信号によってスイッチング動作が制御される第1スイ
ッチング部と、該第1スイッチング部と直列に接続さ
れ、上記信号入力端子から入力された信号によってスイ
ッチング動作が制御される第2スイッチング部と、該第
2スイッチング部と直列に接続され、上記遅延回路部か
ら出力された信号によってスイッチング動作が制御され
る第3スイッチング部と、上記第1スイッチング部と第
2スイッチング部との接続部における信号レベルを反転
させて出力する反転回路部とからなり、上記第1スイッ
チング部及び第2スイッチング部は、信号入力端子から
の信号の信号レベルに対して相反するスイッチング動作
を行うと共に、第1スイッチング部は、導通状態になる
と上記反転回路部の入力端子を「H」レベルにし、上記
第2スイッチング部及び第3スイッチング部は、共に導
通状態になると上記反転回路部の入力端子を「L」レベ
ルにするものである。
A delay circuit according to the first aspect of the present invention outputs a signal input terminal to which a signal is input from the outside and a signal input to the signal input terminal with a predetermined time delay. A delay circuit unit, a first switching unit whose switching operation is controlled by a signal input from the signal input terminal, and a switching operation connected in series with the first switching unit and performed by a signal input from the signal input terminal , A third switching unit connected in series with the second switching unit, the switching operation of which is controlled by a signal output from the delay circuit unit, the first switching unit and the third switching unit. An inverting circuit for inverting and outputting a signal level at a connection with the second switching unit, and the first switching unit and the second switching unit. The switching unit performs a switching operation opposite to the signal level of the signal from the signal input terminal, and the first switching unit sets the input terminal of the inverting circuit unit to the “H” level when the first switching unit is in a conductive state. The second switching unit and the third switching unit set the input terminal of the inverting circuit unit to the “L” level when both are brought into the conductive state.

【0015】本第2の発明に係る遅延回路は、第1の発
明において、上記信号入力端子から入力される信号が、
信号レベルの立上りのみ所定時間遅延されて上記反転回
路部の出力端子から出力されるものである。
According to a second aspect of the present invention, in the delay circuit according to the first aspect, the signal input from the signal input terminal is:
Only the rise of the signal level is delayed by a predetermined time and output from the output terminal of the inverting circuit section.

【0016】本第3の発明に係る遅延回路は、第1又は
第2の発明において、上記第1スイッチング部が、pチ
ャネル型MOSトランジスタであり、上記第2スイッチ
ング部及び第3スイッチング部が、nチャネル型MOS
トランジスタであるものである。
In the delay circuit according to a third aspect of the present invention, in the first or second aspect, the first switching section is a p-channel MOS transistor, and the second switching section and the third switching section are n-channel type MOS
It is a transistor.

【0017】本第4の発明に係る遅延回路は、外部から
信号が入力される信号入力端子と、該信号入力端子に入
力される信号を所定の時間遅延させて出力する遅延回路
部と、上記信号入力端子から入力された信号によってス
イッチング動作が制御される第1スイッチング部と、該
第1スイッチング部と直列に接続され、上記遅延回路部
から出力された信号によってスイッチング動作が制御さ
れる第2スイッチング部と、該第2スイッチング部と直
列に接続され、上記信号入力端子から入力された信号に
よってスイッチング動作が制御される第3スイッチング
部と、上記第2スイッチング部と第3スイッチング部と
の接続部における信号レベルを反転させて出力する反転
回路部とからなり、上記第1スイッチング部及び第3ス
イッチング部は、信号入力端子からの信号の信号レベル
に対して相反するスイッチング動作を行うと共に、第1
スイッチング部及び第2スイッチング部は、共に導通状
態となると上記反転回路部の入力端子を「H」レベルに
し、上記第3スイッチング部は、導通状態になると上記
反転回路部の入力端子を「L」レベルにするものであ
る。
A delay circuit according to a fourth aspect of the present invention includes a signal input terminal to which a signal is input from the outside, a delay circuit portion that delays a signal input to the signal input terminal for a predetermined time and outputs the delayed signal, A first switching unit whose switching operation is controlled by a signal input from a signal input terminal; and a second switching unit connected in series with the first switching unit and whose switching operation is controlled by a signal output from the delay circuit unit. A switching unit, a third switching unit connected in series with the second switching unit, the switching operation of which is controlled by a signal input from the signal input terminal; and a connection between the second switching unit and the third switching unit. And an inverting circuit for inverting and outputting a signal level in the unit, wherein the first switching unit and the third switching unit include: Performs opposite switching operation to the signal level of the signal from the signal input terminal, a first
When both the switching unit and the second switching unit are turned on, the input terminal of the inversion circuit unit is set to “H” level, and when the third switching unit is turned on, the input terminal of the inversion circuit unit is set to “L”. Level.

【0018】本第5の発明に係る遅延回路は、第4の発
明において、上記信号入力端子から入力される信号が、
信号レベルの立下りのみ所定時間遅延されて上記反転回
路部の出力端子から出力されるものである。
According to a fifth aspect of the present invention, in the delay circuit according to the fourth aspect, the signal input from the signal input terminal is:
Only the falling of the signal level is delayed by a predetermined time and output from the output terminal of the inverting circuit section.

【0019】本第6の発明に係る遅延回路は、第4又は
第5の発明において、上記第1スイッチング部及び第2
スイッチング部が、pチャネル型MOSトランジスタで
あり、上記第3スイッチング部が、nチャネル型MOS
トランジスタであるものである。
The delay circuit according to the sixth aspect of the present invention is the delay circuit according to the fourth or fifth aspect, wherein the first switching section and the second
The switching unit is a p-channel MOS transistor, and the third switching unit is an n-channel MOS transistor.
It is a transistor.

【0020】[0020]

【発明の実施の形態】次に、図面に示す実施の形態に基
づいて、本発明を詳細に説明する。 実施の形態1.図1は、本発明の実施の形態1における
遅延回路の例を示した回路図であり、図1で示した遅延
回路は、入力されたパルス信号の立上りのみを遅延さ
せ、該パルス信号の立下りにおける遅延をできる限り小
さくするようにしたものである。図1において、遅延回
路1は、8個のインバータ回路2〜9を直列に接続して
形成したインバータ遅延回路部10と、1つのpチャネ
ル型MOSトランジスタ11と、2つのnチャネル型M
OSトランジスタ12,13と、論理反転用のインバー
タ回路14とで構成されている。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS Next, the present invention will be described in detail based on an embodiment shown in the drawings. Embodiment 1 FIG. FIG. 1 is a circuit diagram showing an example of a delay circuit according to the first embodiment of the present invention. The delay circuit shown in FIG. 1 delays only the rise of an input pulse signal, and delays the rise of the pulse signal. The delay in the downlink is made as small as possible. In FIG. 1, a delay circuit 1 includes an inverter delay circuit section 10 formed by connecting eight inverter circuits 2 to 9 in series, one p-channel MOS transistor 11, and two n-channel M transistors.
It is composed of OS transistors 12 and 13 and an inverter circuit 14 for logical inversion.

【0021】上記pチャネル型MOSトランジスタ11
において、ソースは直流電源VDDに接続され、ドレイン
はnチャネル型MOSトランジスタ12のドレインに接
続され、ゲートは、nチャネル型MOSトランジスタ1
2のゲートに接続されると共に、遅延回路1の出力端子
INに接続される。また、nチャネル型MOSトランジ
スタ12のソースは、nチャネル型MOSトランジスタ
13のドレインに接続され、nチャネル型MOSトラン
ジスタ13のソースは接地される。
The p-channel MOS transistor 11
, The source is connected to the DC power supply VDD, the drain is connected to the drain of the n-channel MOS transistor 12, and the gate is connected to the n-channel MOS transistor 1.
2 and to the output terminal IN of the delay circuit 1. The source of the n-channel MOS transistor 12 is connected to the drain of the n-channel MOS transistor 13, and the source of the n-channel MOS transistor 13 is grounded.

【0022】更に、上記pチャネル型MOSトランジス
タ11のドレインとnチャネル型MOSトランジスタ1
2のドレインとの接続部は、インバータ回路14の入力
端子に接続される。nチャネル型MOSトランジスタ1
3のゲートは、インバータ遅延回路部10の出力端子を
なすインバータ回路9の出力端子に接続される。また、
上記インバータ遅延回路部10の入力端子をなすインバ
ータ回路2の入力端子は、遅延回路1の入力端子INに
接続され、上記インバータ回路14の出力端子は、遅延
回路1の出力端子OUTに接続される。
Further, the drain of the p-channel MOS transistor 11 and the n-channel MOS transistor 1
The connection between the drain 2 and the drain 2 is connected to the input terminal of the inverter circuit 14. N-channel type MOS transistor 1
The gate of No. 3 is connected to the output terminal of the inverter circuit 9 which is the output terminal of the inverter delay circuit unit 10. Also,
An input terminal of the inverter circuit 2, which is an input terminal of the inverter delay circuit section 10, is connected to an input terminal IN of the delay circuit 1, and an output terminal of the inverter circuit 14 is connected to an output terminal OUT of the delay circuit 1. .

【0023】次に、上記のような構成の遅延回路1にお
ける動作例について説明する。上記図1において、イン
バータ回路9の出力端子と、nチャネル型MOSトラン
ジスタ13のゲートとを接続した接続部をAとし、pチ
ャネル型MOSトランジスタ11及びnチャネル型MO
Sトランジスタ12の各ドレインを接続した接続部をB
とする。図2は、上記図1で示した遅延回路1における
動作例を示したタイミングチャート図である。
Next, an operation example of the delay circuit 1 having the above configuration will be described. In FIG. 1, the connection between the output terminal of the inverter circuit 9 and the gate of the n-channel MOS transistor 13 is denoted by A, and the p-channel MOS transistor 11 and the n-channel
A connection portion connecting the drains of the S transistor 12 is denoted by B
And FIG. 2 is a timing chart showing an operation example of the delay circuit 1 shown in FIG.

【0024】図2から分かるように、遅延回路1の入力
端子INに入力されたパルスは、上記A点で、インバー
タ遅延回路部10によってパルスの立上り及び立下り共
に遅延した波形となる。入力端子INの信号レベルが
「L」レベルのとき、pチャネル型MOSトランジスタ
11はオンしnチャネル型MOSトランジスタ12はオ
フするため、nチャネル型MOSトランジスタ13の動
作に関係なくB点の信号レベルは「H」レベルとなり、
インバータ回路14によって論理が反転され、遅延回路
1の出力端子OUTは「L」レベルとなる。
As can be seen from FIG. 2, the pulse input to the input terminal IN of the delay circuit 1 has a waveform that is delayed at the point A by the inverter delay circuit section 10 in both the rising and falling of the pulse. When the signal level of the input terminal IN is at "L" level, the p-channel MOS transistor 11 is turned on and the n-channel MOS transistor 12 is turned off. Becomes "H" level,
The logic is inverted by the inverter circuit 14, and the output terminal OUT of the delay circuit 1 becomes "L" level.

【0025】ここで、入力端子INに入力されたパルス
の信号レベルが「L」レベルから「H」レベルに変化す
ると、pチャネル型MOSトランジスタ11がオフしn
チャネル型MOSトランジスタ12がオンしても、上記
A点が「L」レベルのままであるとき、nチャネル型M
OSトランジスタ13はオフしているため、上記B点の
信号レベルは保持されて「H」レベルから変化せず、出
力端子OUTの信号レベルも「L」レベルから変化しな
い。次に、上記A点が「H」レベルになると、nチャネ
ル型MOSトランジスタ13がオンして、上記B点は
「L」レベルとなり、出力端子OUTは「H」レベルと
なる。
Here, when the signal level of the pulse input to the input terminal IN changes from "L" level to "H" level, the p-channel type MOS transistor 11 turns off and n
Even if the channel type MOS transistor 12 is turned on, if the point A remains at the “L” level, the n-channel type
Since the OS transistor 13 is off, the signal level at the point B is maintained and does not change from the “H” level, and the signal level at the output terminal OUT does not change from the “L” level. Next, when the point A goes to the “H” level, the n-channel MOS transistor 13 turns on, the point B goes to the “L” level, and the output terminal OUT goes to the “H” level.

【0026】更に、入力端子INに入力されたパルスの
信号レベルが「H」レベルから「L」レベルに変化する
と、pチャネル型MOSトランジスタ11がオンし、n
チャネル型MOSトランジスタ12はオフすることか
ら、上記B点の信号レベルは「L」レベルから「H」レ
ベルに変化し、出力端子OUTの信号レベルは「H」レ
ベルから「L」レベルに変化する。その後、上記A点の
信号レベルが「H」レベルから「L」レベルに変化する
とnチャネル型MOSトランジスタ13がオフするが、
すでにnチャネル型MOSトランジスタ12がオフして
いるため上記B点の信号レベルは変化せず、出力端子O
UTの信号レベルも変化しない。このようにして、上記
遅延回路1は、入力端子INに入力されたパルス信号
を、立上りのみを遅延させて出力端子OUTから出力す
る。
Further, when the signal level of the pulse input to the input terminal IN changes from "H" level to "L" level, the p-channel MOS transistor 11 turns on, and
Since the channel MOS transistor 12 is turned off, the signal level at the point B changes from "L" level to "H" level, and the signal level at the output terminal OUT changes from "H" level to "L" level. . Thereafter, when the signal level at the point A changes from “H” level to “L” level, the n-channel MOS transistor 13 is turned off.
Since the n-channel MOS transistor 12 has already been turned off, the signal level at the point B does not change and the output terminal O
The signal level of the UT does not change. In this manner, the delay circuit 1 outputs the pulse signal input to the input terminal IN from the output terminal OUT with only the rising edge delayed.

【0027】上記のように、本実施の形態1における遅
延回路は、入力端子INから入力された信号の立上りの
みを遅延させる遅延回路において、該回路の性能及び信
頼性を低下させることなく、回路を構成するトランジス
タの数を削減することができ、回路を簡易化することが
できる。
As described above, the delay circuit according to the first embodiment is a delay circuit that delays only the rise of the signal input from the input terminal IN without deteriorating the performance and reliability of the circuit. Can be reduced in number, and the circuit can be simplified.

【0028】実施の形態2.図3は、本発明の実施の形
態2における遅延回路の例を示した回路図であり、図3
で示した遅延回路は、入力されたパルス信号の立下りの
みを遅延させ、該パルス信号の立上りにおける遅延をで
きる限り小さくするようにしたものである。図3におい
て、遅延回路20は、8個のインバータ回路21〜28
を直列に接続して形成したインバータ遅延回路部29
と、2つのpチャネル型MOSトランジスタ30,31
と、1つのnチャネル型MOSトランジスタ32と、論
理反転用のインバータ回路33とで構成されている。
Embodiment 2 FIG. 3 is a circuit diagram showing an example of the delay circuit according to the second embodiment of the present invention.
The delay circuit shown in (1) delays only the falling edge of the input pulse signal and minimizes the delay at the rising edge of the pulse signal. 3, the delay circuit 20 includes eight inverter circuits 21 to 28.
Are connected in series to form an inverter delay circuit 29
And two p-channel MOS transistors 30, 31
And one n-channel MOS transistor 32 and an inverter circuit 33 for logic inversion.

【0029】上記pチャネル型MOSトランジスタ30
において、ソースは直流電源VDDに接続され、ドレイン
はpチャネル型MOSトランジスタ31のソースに接続
され、ゲートは、nチャネル型MOSトランジスタ32
のゲートに接続されると共に遅延回路20の出力端子I
Nに接続される。また、pチャネル型MOSトランジス
タ31のドレインは、nチャネル型MOSトランジスタ
32のドレインに接続され、nチャネル型MOSトラン
ジスタ32のソースは接地される。
The above p-channel MOS transistor 30
, The source is connected to the DC power supply VDD, the drain is connected to the source of the p-channel MOS transistor 31, and the gate is connected to the n-channel MOS transistor 32.
And the output terminal I of the delay circuit 20
N. The drain of the p-channel MOS transistor 31 is connected to the drain of the n-channel MOS transistor 32, and the source of the n-channel MOS transistor 32 is grounded.

【0030】更に、上記pチャネル型MOSトランジス
タ31のドレインとnチャネル型MOSトランジスタ3
2のドレインとの接続部は、インバータ回路33の入力
端子に接続される。pチャネル型MOSトランジスタ3
1のゲートは、インバータ遅延回路部29の出力端子を
なすインバータ回路28の出力端子に接続される。ま
た、上記インバータ遅延回路部29の入力端子をなすイ
ンバータ回路21の入力端子は、遅延回路20の入力端
子INに接続され、上記インバータ回路33の出力端子
は、遅延回路20の出力端子OUTに接続される。
Further, the drain of the p-channel MOS transistor 31 and the n-channel MOS transistor 3
The connection between the drain 2 and the drain 2 is connected to the input terminal of the inverter circuit 33. p-channel type MOS transistor 3
One gate is connected to the output terminal of the inverter circuit 28, which is the output terminal of the inverter delay circuit unit 29. The input terminal of the inverter circuit 21, which is the input terminal of the inverter delay circuit section 29, is connected to the input terminal IN of the delay circuit 20, and the output terminal of the inverter circuit 33 is connected to the output terminal OUT of the delay circuit 20. Is done.

【0031】次に、上記のような構成の遅延回路20に
おける動作例について説明する。上記図3において、イ
ンバータ回路28の出力端子と、pチャネル型MOSト
ランジスタ31のゲートとを接続した接続部をCとし、
pチャネル型MOSトランジスタ31及びnチャネル型
MOSトランジスタ32の各ドレインを接続した接続部
をDとする。図4は、上記図3で示した遅延回路20に
おける動作例を示したタイミングチャート図である。
Next, an operation example of the delay circuit 20 having the above configuration will be described. In FIG. 3, a connection portion connecting the output terminal of the inverter circuit 28 and the gate of the p-channel MOS transistor 31 is denoted by C,
A connection portion connecting the drains of the p-channel MOS transistor 31 and the n-channel MOS transistor 32 is denoted by D. FIG. 4 is a timing chart showing an operation example of the delay circuit 20 shown in FIG.

【0032】図4から分かるように、遅延回路20の入
力端子INに入力されたパルスは、上記C点で、インバ
ータ遅延回路部29によってパルスの立上り及び立下り
共に遅延した波形となる。入力端子INの信号レベルが
「L」レベルのとき、pチャネル型MOSトランジスタ
30はオンしnチャネル型MOSトランジスタ32はオ
フする。この状態でC点が「L」レベルであることか
ら、D点の信号レベルは「H」レベルであり、インバー
タ回路33によって論理が反転されて遅延回路20の出
力端子OUTは「L」レベルである。
As can be seen from FIG. 4, the pulse input to the input terminal IN of the delay circuit 20 has a waveform delayed at the point C by the inverter delay circuit unit 29 in both the rising and falling of the pulse. When the signal level of the input terminal IN is "L" level, the p-channel MOS transistor 30 is turned on and the n-channel MOS transistor 32 is turned off. In this state, since the point C is at the “L” level, the signal level at the point D is at the “H” level, the logic is inverted by the inverter circuit 33, and the output terminal OUT of the delay circuit 20 is at the “L” level. is there.

【0033】次に、遅延回路20の入力端子INに入力
されたパルスの信号レベルが「L」レベルから「H」レ
ベルに変化すると、pチャネル型MOSトランジスタ3
0がオフしnチャネル型MOSトランジスタ32がオン
するため、C点の信号レベルに関係なく、すなわちpチ
ャネル型MOSトランジスタ31の動作に関係なく、D
点は「H」レベルから「L」レベルに変化し、これに伴
って遅延回路20の出力端子OUTは「L」レベルから
「H」レベルに変化する。その後、C点が「L」レベル
から「H」レベルに変化してpチャネル型MOSトラン
ジスタ31がオフするが、上記D点及び遅延回路20の
出力端子OUTの信号レベルは変化しない。
Next, when the signal level of the pulse input to the input terminal IN of the delay circuit 20 changes from "L" level to "H" level, the p-channel MOS transistor 3
0 is turned off and the n-channel MOS transistor 32 is turned on. Therefore, regardless of the signal level at the point C, that is, regardless of the operation of the p-channel MOS transistor 31,
The point changes from the “H” level to the “L” level, and accordingly, the output terminal OUT of the delay circuit 20 changes from the “L” level to the “H” level. Thereafter, the point C changes from the “L” level to the “H” level and the p-channel MOS transistor 31 turns off, but the signal level of the point D and the output terminal OUT of the delay circuit 20 does not change.

【0034】次に、遅延回路20の入力端子INに入力
されたパルスの信号レベルが「H」レベルから「L」レ
ベルに変化すると、pチャネル型MOSトランジスタ3
0はオンすると共にnチャネル型MOSトランジスタ3
2はオフするが、C点は「H」レベルであるのでpチャ
ネル型MOSトランジスタ31はオフしたままである。
このため、上記D点の信号レベルは保持されて「L」レ
ベルから変化せず、遅延回路20の出力端子OUTの信
号レベルも「H」レベルから変化しない。次に、上記C
点が「H」レベルから「L」レベルになると、pチャネ
ル型MOSトランジスタ31がオンして、上記D点は
「L」レベルから「H」レベルとなり、遅延回路20の
出力端子OUTは「H」レベルから「L」レベルとな
る。このようにして、上記遅延回路20は、入力端子I
Nに入力されたパルス信号を、立下りのみを遅延させて
出力端子OUTから出力する。
Next, when the signal level of the pulse input to the input terminal IN of the delay circuit 20 changes from "H" level to "L" level, the p-channel MOS transistor 3
0 turns on and the n-channel MOS transistor 3
2 is turned off, but since the point C is at the "H" level, the p-channel MOS transistor 31 remains off.
Therefore, the signal level at the point D is maintained and does not change from the “L” level, and the signal level at the output terminal OUT of the delay circuit 20 does not change from the “H” level. Next, the above C
When the point changes from the “H” level to the “L” level, the p-channel MOS transistor 31 turns on, the point D changes from the “L” level to the “H” level, and the output terminal OUT of the delay circuit 20 changes to the “H” level. Level from the “L” level. Thus, the delay circuit 20 is connected to the input terminal I
The pulse signal input to N is output from the output terminal OUT with only its falling delayed.

【0035】上記のように、本実施の形態2における遅
延回路は、入力端子INから入力された信号における信
号レベルの立下りのみを遅延させる遅延回路において、
該回路の性能及び信頼性を低下させることなく、回路を
構成するトランジスタの数を削減することができ、回路
を簡易化することができる。
As described above, the delay circuit according to the second embodiment is a delay circuit that delays only the fall of the signal level of the signal input from the input terminal IN.
Without reducing the performance and reliability of the circuit, the number of transistors included in the circuit can be reduced, and the circuit can be simplified.

【0036】なお、上記実施の形態1及び実施の形態2
において、8個のインバータ回路を直列に接続して遅延
回路部を形成したが、本発明はこれに限定するものでは
なく、入力端子から入力される信号を所定時間遅延させ
ることができる回路であればよい。
The first embodiment and the second embodiment
In the above, eight inverter circuits are connected in series to form a delay circuit portion, but the present invention is not limited to this, and any circuit that can delay a signal input from an input terminal for a predetermined time. I just need.

【0037】[0037]

【発明の効果】第1の発明に係る遅延回路は、遅延回路
部及び反転回路部に加えて3つのスイッチング部で構成
されており、信号入力端子から入力された信号における
信号レベルの立上りのみを遅延させる遅延回路におい
て、該回路の性能及び信頼性を低下させることなく、回
路を構成するスイッチング部の数を削減することがで
き、回路を簡易化することができる。
The delay circuit according to the first aspect of the present invention comprises three switching units in addition to the delay circuit unit and the inverting circuit unit, and detects only the rising of the signal level of the signal input from the signal input terminal. In a delay circuit for delaying, the number of switching units constituting the circuit can be reduced and the circuit can be simplified without lowering the performance and reliability of the circuit.

【0038】第2の発明に係る遅延回路は、第1の発明
において、上記信号入力端子から入力された信号は、信
号レベルの立上りのみ所定時間遅延されて上記反転回路
部の出力端子から出力されることから、信号入力端子か
ら入力された信号における信号レベルの立上りのみを遅
延させる遅延回路において、該回路の性能及び信頼性を
低下させることなく、回路を構成するスイッチング部の
数を削減することができ、回路を簡易化することができ
る。
According to a second aspect of the present invention, in the delay circuit according to the first aspect, the signal input from the signal input terminal is delayed from the output terminal of the inverting circuit section by delaying only the rising of the signal level for a predetermined time. Therefore, in a delay circuit that delays only the rise of a signal level of a signal input from a signal input terminal, the number of switching units configuring the circuit is reduced without lowering the performance and reliability of the circuit. And the circuit can be simplified.

【0039】第3の発明に係る遅延回路は、第1又は第
2の発明において、上記第1スイッチング部が、pチャ
ネル型MOSトランジスタであり、上記第2スイッチン
グ部及び第3スイッチング部が、nチャネル型MOSト
ランジスタであることから、信号入力端子から入力され
た信号における信号レベルの立上りのみを遅延させる遅
延回路において、該回路の性能及び信頼性を低下させる
ことなく、回路を構成するMOSトランジスタの数を削
減することができ、回路を簡易化することができる。
According to a third aspect of the present invention, in the delay circuit according to the first or second aspect, the first switching unit is a p-channel MOS transistor, and the second switching unit and the third switching unit are n-channel MOS transistors. Since it is a channel type MOS transistor, in a delay circuit that delays only the rise of the signal level of the signal input from the signal input terminal, the performance of the MOS transistor constituting the circuit can be reduced without reducing the performance and reliability of the circuit. The number can be reduced, and the circuit can be simplified.

【0040】第4の発明に係る遅延回路は、遅延回路部
及び反転回路部に加えて3つのスイッチング部で構成さ
れており、信号入力端子から入力された信号における信
号レベルの立下りのみを遅延させる遅延回路において、
該回路の性能及び信頼性を低下させることなく、回路を
構成するスイッチング部の数を削減することができ、回
路を簡易化することができる。
The delay circuit according to the fourth invention comprises three switching units in addition to the delay circuit unit and the inverting circuit unit, and delays only the fall of the signal level of the signal input from the signal input terminal. In the delay circuit
Without deteriorating the performance and reliability of the circuit, the number of switching units constituting the circuit can be reduced, and the circuit can be simplified.

【0041】第5の発明に係る遅延回路は、第4の発明
において、上記信号入力端子から入力された信号は、信
号レベルの立下りのみ所定時間遅延されて上記反転回路
部の出力端子から出力されることから、信号入力端子か
ら入力された信号における信号レベルの立下りのみを遅
延させる遅延回路において、該回路の性能及び信頼性を
低下させることなく、回路を構成するスイッチング部の
数を削減することができ、回路を簡易化することができ
る。
According to a fifth aspect of the present invention, in the delay circuit according to the fourth aspect, the signal input from the signal input terminal is delayed from the output terminal of the inverting circuit section by delaying only the falling of the signal level for a predetermined time. Therefore, in the delay circuit that delays only the fall of the signal level of the signal input from the signal input terminal, the number of switching units configuring the circuit is reduced without lowering the performance and reliability of the circuit. And the circuit can be simplified.

【0042】第6の発明に係る遅延回路は、第4又は第
5の発明において、上記第1スイッチング部及び第2ス
イッチング部が、pチャネル型MOSトランジスタであ
り、上記第3スイッチング部が、nチャネル型MOSト
ランジスタであることから、信号入力端子から入力され
た信号における信号レベルの立下りのみを遅延させる遅
延回路において、該回路の性能及び信頼性を低下させる
ことなく、回路を構成するMOSトランジスタの数を削
減することができ、回路を簡易化することができる。
In a delay circuit according to a sixth aspect of the present invention, in the fourth or fifth aspect, the first switching section and the second switching section are p-channel MOS transistors, and the third switching section is an n-channel MOS transistor. Since it is a channel type MOS transistor, in a delay circuit for delaying only the fall of the signal level of the signal input from the signal input terminal, the MOS transistor forming the circuit without deteriorating the performance and reliability of the circuit Can be reduced, and the circuit can be simplified.

【図面の簡単な説明】[Brief description of the drawings]

【図1】 本発明の実施の形態1における遅延回路の例
を示した回路図である。
FIG. 1 is a circuit diagram showing an example of a delay circuit according to a first embodiment of the present invention.

【図2】 図1で示した回路の動作例を示したタイミン
グチャート図である。
FIG. 2 is a timing chart illustrating an operation example of the circuit illustrated in FIG. 1;

【図3】 本発明の実施の形態2における遅延回路の例
を示した回路図である。
FIG. 3 is a circuit diagram showing an example of a delay circuit according to a second embodiment of the present invention.

【図4】 図3で示した回路の動作例を示したタイミン
グチャート図である。
FIG. 4 is a timing chart showing an operation example of the circuit shown in FIG. 3;

【図5】 従来の遅延回路の例を示した回路図である。FIG. 5 is a circuit diagram showing an example of a conventional delay circuit.

【図6】 図5で示した回路の動作例を示したタイミン
グチャート図である。
FIG. 6 is a timing chart showing an operation example of the circuit shown in FIG. 5;

【図7】 従来の遅延回路の他の例を示した回路図であ
る。
FIG. 7 is a circuit diagram showing another example of a conventional delay circuit.

【図8】 図7で示した回路の動作例を示したタイミン
グチャート図である。
FIG. 8 is a timing chart illustrating an operation example of the circuit illustrated in FIG. 7;

【符号の説明】[Explanation of symbols]

1,20 遅延回路、 2〜9,14,21〜28,3
3 インバータ回路、10,29 インバータ遅延回路
部、 11,30,31 pチャネル型MOSトランジ
スタ、 12,13,32 nチャネル型MOSトラン
ジスタ
1,20 delay circuit, 2-9,14,21-28,3
3 Inverter circuit, 10, 29 Inverter delay circuit section, 11, 30, 31 P-channel type MOS transistor, 12, 13, 32 N-channel type MOS transistor

Claims (6)

【特許請求の範囲】[Claims] 【請求項1】 外部から信号が入力される信号入力端子
と、 該信号入力端子に入力される信号を所定の時間遅延させ
て出力する遅延回路部と、 上記信号入力端子から入力された信号によってスイッチ
ング動作が制御される第1スイッチング部と、 該第1スイッチング部と直列に接続され、上記信号入力
端子から入力された信号によってスイッチング動作が制
御される第2スイッチング部と、 該第2スイッチング部と直列に接続され、上記遅延回路
部から出力された信号によってスイッチング動作が制御
される第3スイッチング部と、 上記第1スイッチング部と第2スイッチング部との接続
部における信号レベルを反転させて出力する反転回路部
とからなり、 上記第1スイッチング部及び第2スイッチング部は、信
号入力端子からの信号の信号レベルに対して相反するス
イッチング動作を行うと共に、第1スイッチング部は、
導通状態になると上記反転回路部の入力端子を「H」レ
ベルにし、上記第2スイッチング部及び第3スイッチン
グ部は、共に導通状態になると上記反転回路部の入力端
子を「L」レベルにすることを特徴とする遅延回路。
A signal input terminal to which a signal is externally input; a delay circuit for delaying a signal input to the signal input terminal for a predetermined time and outputting the signal; and a signal input from the signal input terminal A first switching unit for controlling a switching operation, a second switching unit connected in series with the first switching unit, the switching operation of which is controlled by a signal input from the signal input terminal; and the second switching unit. A third switching unit connected in series with the switching unit and having a switching operation controlled by a signal output from the delay circuit unit; and inverting and outputting a signal level at a connection unit between the first switching unit and the second switching unit. The first switching unit and the second switching unit transmit a signal from a signal input terminal. Signal operation, and the first switching unit performs
When the conduction state is established, the input terminal of the inverting circuit section is set to “H” level, and when both the second switching section and the third switching section are conducted, the input terminal of the inverting circuit section is set to “L” level. A delay circuit characterized in that:
【請求項2】 上記信号入力端子から入力される信号
は、信号レベルの立上りのみ所定時間遅延されて上記反
転回路部の出力端子から出力されることを特徴とする請
求項1に記載の遅延回路。
2. The delay circuit according to claim 1, wherein the signal input from the signal input terminal is output from the output terminal of the inverting circuit unit after a predetermined time delay only at the rise of the signal level. .
【請求項3】 上記第1スイッチング部は、pチャネル
型MOSトランジスタであり、上記第2スイッチング部
及び第3スイッチング部は、nチャネル型MOSトラン
ジスタであることを特徴とする請求項1又は請求項2の
いずれかに記載の遅延回路。
3. The device according to claim 1, wherein the first switching section is a p-channel MOS transistor, and the second switching section and the third switching section are n-channel MOS transistors. 3. The delay circuit according to any one of 2.
【請求項4】 外部から信号が入力される信号入力端子
と、 該信号入力端子に入力される信号を所定の時間遅延させ
て出力する遅延回路部と、 上記信号入力端子から入力された信号によってスイッチ
ング動作が制御される第1スイッチング部と、 該第1スイッチング部と直列に接続され、上記遅延回路
部から出力された信号によってスイッチング動作が制御
される第2スイッチング部と、 該第2スイッチング部と直列に接続され、上記信号入力
端子から入力された信号によってスイッチング動作が制
御される第3スイッチング部と、 上記第2スイッチング部と第3スイッチング部との接続
部における信号レベルを反転させて出力する反転回路部
とからなり、 上記第1スイッチング部及び第3スイッチング部は、信
号入力端子からの信号の信号レベルに対して相反するス
イッチング動作を行うと共に、第1スイッチング部及び
第2スイッチング部は、共に導通状態となると上記反転
回路部の入力端子を「H」レベルにし、上記第3スイッ
チング部は、導通状態になると上記反転回路部の入力端
子を「L」レベルにすることを特徴とする遅延回路。
4. A signal input terminal to which a signal is input from the outside, a delay circuit for delaying a signal input to the signal input terminal for a predetermined time and outputting the signal, and a signal input from the signal input terminal. A first switching unit for controlling a switching operation, a second switching unit connected in series with the first switching unit, the switching operation of which is controlled by a signal output from the delay circuit unit; and the second switching unit. A third switching unit connected in series with the switching unit and having a switching operation controlled by a signal input from the signal input terminal; and inverting and outputting a signal level at a connection unit between the second switching unit and the third switching unit. The first switching unit and the third switching unit transmit a signal from a signal input terminal. When the first switching unit and the second switching unit are in a conducting state, the input terminal of the inverting circuit unit is set to “H” level, and the third switching unit is A delay circuit wherein the input terminal of the inverting circuit section is set to "L" level when the conductive state is established.
【請求項5】 上記信号入力端子から入力される信号
は、信号レベルの立下りのみ所定時間遅延されて上記反
転回路部の出力端子から出力されることを特徴とする請
求項4に記載の遅延回路。
5. The delay according to claim 4, wherein the signal input from the signal input terminal is output from the output terminal of the inverting circuit after being delayed for a predetermined time only at the fall of the signal level. circuit.
【請求項6】 上記第1スイッチング部及び第2スイッ
チング部は、pチャネル型MOSトランジスタであり、
上記第3スイッチング部は、nチャネル型MOSトラン
ジスタであることを特徴とする請求項4又は請求項5の
いずれかに記載の遅延回路。
6. The first switching unit and the second switching unit are p-channel MOS transistors,
The delay circuit according to claim 4, wherein the third switching unit is an n-channel MOS transistor.
JP9000573A 1997-01-07 1997-01-07 Delay circuit Pending JPH10200384A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP9000573A JPH10200384A (en) 1997-01-07 1997-01-07 Delay circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP9000573A JPH10200384A (en) 1997-01-07 1997-01-07 Delay circuit

Publications (1)

Publication Number Publication Date
JPH10200384A true JPH10200384A (en) 1998-07-31

Family

ID=11477464

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9000573A Pending JPH10200384A (en) 1997-01-07 1997-01-07 Delay circuit

Country Status (1)

Country Link
JP (1) JPH10200384A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007235501A (en) * 2006-03-01 2007-09-13 Nec Corp Flip flop circuit and semiconductor integrated circuit
JP2009268058A (en) * 2008-04-28 2009-11-12 Hynix Semiconductor Inc Sensing delay circuit and semiconductor memory device using the same
JP2013021388A (en) * 2011-07-07 2013-01-31 Seiko Npc Corp Cmos inverter

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007235501A (en) * 2006-03-01 2007-09-13 Nec Corp Flip flop circuit and semiconductor integrated circuit
JP2009268058A (en) * 2008-04-28 2009-11-12 Hynix Semiconductor Inc Sensing delay circuit and semiconductor memory device using the same
JP2013021388A (en) * 2011-07-07 2013-01-31 Seiko Npc Corp Cmos inverter

Similar Documents

Publication Publication Date Title
US6853228B2 (en) Flip-flop circuit
JP4627928B2 (en) Semiconductor integrated circuit
US6351149B1 (en) MOS transistor output circuit
JP3794347B2 (en) Differential output buffer, differential input buffer, semiconductor integrated circuit, and circuit board
US7180326B2 (en) Noise elimination circuit
US6043691A (en) Pulse shaper circuit
JPH10190416A (en) Flip-flop circuit
JP3415347B2 (en) Input circuit for setting operation mode of microcomputer
JPH0389624A (en) Semiconductor integrated circuit
JPH04284021A (en) Output circuit
JPH10200384A (en) Delay circuit
JPH09180452A (en) Memory address transition detection circuit
US6300801B1 (en) Or gate circuit and state machine using the same
JP2541244B2 (en) Clock generator
US6825694B2 (en) Flip-flop circuit for use in electronic devices
US20070176633A1 (en) Output circuit
JPH0546113A (en) Semiconductor integrated circuit
JPS588169B2 (en) Hakeihenkansouchi
JP2735268B2 (en) LSI output buffer
JPS6362413A (en) Semiconductor integrated circuit device
JPH08307237A (en) Bus connection circuit
JP3185870B2 (en) High-speed, high-drive signal transmission circuit
JPH07154232A (en) Semiconductor circuit
JPH06120803A (en) Output buffer circuit
JPH0555906A (en) Semiconductor integrated circuit device