JPH0964734A - Pll circuit and receiver - Google Patents

Pll circuit and receiver

Info

Publication number
JPH0964734A
JPH0964734A JP7234712A JP23471295A JPH0964734A JP H0964734 A JPH0964734 A JP H0964734A JP 7234712 A JP7234712 A JP 7234712A JP 23471295 A JP23471295 A JP 23471295A JP H0964734 A JPH0964734 A JP H0964734A
Authority
JP
Japan
Prior art keywords
frequency
circuit
oscillation
signal
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP7234712A
Other languages
Japanese (ja)
Inventor
Hiromasa Yoshimoto
弘正 吉本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP7234712A priority Critical patent/JPH0964734A/en
Publication of JPH0964734A publication Critical patent/JPH0964734A/en
Pending legal-status Critical Current

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Superheterodyne Receivers (AREA)

Abstract

PROBLEM TO BE SOLVED: To change an oscillation output of the PLL circuit at a low frequency interval at a high frequency band and to reduce a time till an oscillating frequency of a PLL circuit is locked to a desired frequency with a simple circuit configuration. SOLUTION: A mixer circuit 13 mixes signals whose frequencies are f1, f2 from voltage controlled oscillator circuits 11, 12. A band pass filter 15 extracts a component whose frequency is f1-f2 in output signals of the mixer circuit 13 and a frequency divider circuit 16 divides the component into 1/N. A phase comparator circuit 17 compares a phase of an output signal of the frequency divider circuit 16 with a phase of a signal with a reference frequency fr. A low frequency component in the output signal of the phase comparator circuit 17 is extracted by a low pass filter 18 and its output voltage Vc controls oscillating frequencies f1, f2 of the voltage controlled oscillators 11, 12 so that a relation of f1-f2=N.fr is obtained. A component whose frequency is f1+f2 in output signals from the mixer circuit 13 is extracted by a band pass filter 14 as an oscillation output of the PLL circuit 10.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【発明の属する技術分野】この発明は、PLL回路(位
相ロックループ)、およびPLL回路を用いた移動電話
や携帯電話などの電話機またはラジオ受信機やトランシ
ーバなどの受信機に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a PLL circuit (phase-locked loop) and a telephone such as a mobile phone or a mobile phone or a receiver such as a radio receiver or transceiver using the PLL circuit.

【0002】[0002]

【従来の技術】PLL回路は、ラジオ受信機やトランシ
ーバなどの機器において、選局用ないし周波数変換用な
どの信号を得るのに、広く用いられる。
2. Description of the Related Art PLL circuits are widely used in equipment such as radio receivers and transceivers to obtain signals for channel selection and frequency conversion.

【0003】このPLL回路は、基本的には、図4に示
すように、電圧制御発振回路71、分周回路72、位相
比較回路73および低域通過フィルタ74からなり、電
圧制御発振回路71の出力の周波数がfoの信号が、分
周回路72において、端子77からの信号Snにより設
定された分周比1/Nで分周され、その分周回路72の
出力の周波数がfo/Nの信号が、位相比較回路73に
おいて、端子79からの基準周波数frの信号と位相比
較され、その位相比較回路73の出力信号中の低域成分
が、低域通過フィルタ74により取り出される。
As shown in FIG. 4, this PLL circuit basically comprises a voltage controlled oscillator circuit 71, a frequency divider circuit 72, a phase comparison circuit 73 and a low pass filter 74. A signal whose output frequency is fo is divided in the frequency dividing circuit 72 by a frequency division ratio 1 / N set by the signal Sn from the terminal 77, and the frequency of the output of the frequency dividing circuit 72 is fo / N. In the phase comparison circuit 73, the signal is phase-compared with the signal of the reference frequency fr from the terminal 79, and the low-pass component in the output signal of the phase comparison circuit 73 is taken out by the low-pass filter 74.

【0004】そして、その低域通過フィルタ74の出力
電圧Vcによって、分周回路72の出力信号の周波数f
o/Nが基準周波数frと一致するように、すなわちf
o=N・frとなるように、電圧制御発振回路71の発
振周波数foが制御され、この電圧制御発振回路71の
発振信号がPLL回路の発振出力として取り出される。
そして、Nを変化させることによって、frのステップ
で発振出力周波数foを変化させることができる。
The output voltage Vc of the low pass filter 74 causes the frequency f of the output signal of the frequency dividing circuit 72.
so that o / N matches the reference frequency fr, that is, f
The oscillation frequency fo of the voltage control oscillation circuit 71 is controlled so that o = N · fr, and the oscillation signal of the voltage control oscillation circuit 71 is taken out as the oscillation output of the PLL circuit.
Then, by changing N, the oscillation output frequency fo can be changed in steps of fr.

【0005】なお、分周回路72および位相比較回路7
3の部分は、例えば、PLL・ICとして集積回路化さ
れ、外部からNを制御できるようにされる。
The frequency dividing circuit 72 and the phase comparing circuit 7
The part 3 is integrated as a PLL IC, for example, and N can be controlled from the outside.

【0006】このようなPLL回路で、高い周波数の発
振出力を得るために電圧制御発振回路71の発振周波数
foを高くしなければならないとともに、位相比較回路
73における基準周波数frは低くする必要がある場合
がある。
In such a PLL circuit, the oscillation frequency fo of the voltage controlled oscillation circuit 71 must be increased and the reference frequency fr in the phase comparison circuit 73 must be lowered in order to obtain an oscillation output of a high frequency. There are cases.

【0007】例えば、デジタルセルラー携帯電話機にお
いては、電話機の受信信号が1.5GHz帯というよう
な高い周波数にされるとともに、チャンネル間隔が25
kHzというような低い周波数の間隔にされ、その1.
5GHz帯のチャンネル間隔が25kHzの受信信号
が、100MHzの第1中間周波数に周波数変換され、
さらにその第1中間周波数の信号が、500kHzの第
2中間周波数に周波数変換される。
For example, in a digital cellular mobile phone, the received signal of the phone is set to a high frequency such as 1.5 GHz band and the channel interval is 25.
It is spaced at a low frequency such as kHz, and
The received signal with the channel interval of 25 GHz in the 5 GHz band is frequency-converted into the first intermediate frequency of 100 MHz,
Further, the signal of the first intermediate frequency is frequency-converted into the second intermediate frequency of 500 kHz.

【0008】そのため、上記のPLL回路をデジタルセ
ルラー携帯電話機の選局用に用いる場合には、例えば、
電圧制御発振回路71の発振周波数foを1.6GHz
帯にするとともに、基準周波数frを25kHzにし
て、PLL回路の発振出力を1.6GHz帯において2
5kHz間隔で変えることができるようにする必要があ
る。
Therefore, when the above PLL circuit is used for tuning a digital cellular mobile phone, for example,
The oscillation frequency fo of the voltage controlled oscillation circuit 71 is 1.6 GHz.
Band, the reference frequency fr is set to 25 kHz, and the oscillation output of the PLL circuit is set to 2 in the 1.6 GHz band.
It is necessary to be able to change at intervals of 5 kHz.

【0009】しかし、このように電圧制御発振回路71
の発振周波数foを高くするとともに、基準周波数fr
を低くする場合には、分周回路72における分周数Nを
大きくしなければならず、電圧制御発振回路71の発振
周波数foが所望周波数にロックするまでに時間がかか
る不都合がある。
However, as described above, the voltage controlled oscillator circuit 71
Of the reference frequency fr
In the case of lowering the frequency, it is necessary to increase the frequency division number N in the frequency dividing circuit 72, and there is an inconvenience that it takes time for the oscillation frequency fo of the voltage controlled oscillation circuit 71 to lock to the desired frequency.

【0010】また、上記のように分周回路72および位
相比較回路73の部分をIC化する場合には、高い周波
数に対応できるICが必要となる。
Further, when the frequency dividing circuit 72 and the phase comparing circuit 73 are integrated into an IC as described above, an IC capable of handling high frequencies is required.

【0011】そこで、それぞれが電圧制御発振回路、分
周回路、位相比較回路および低域通過フィルタを有する
2個のPLL回路部を設けた、ミキシングダウン方式の
PLL回路、またはミキシングアップ方式のPLL回路
が考えられている。
Therefore, a mixing down type PLL circuit or a mixing up type PLL circuit provided with two PLL circuit sections each having a voltage controlled oscillator circuit, a frequency divider circuit, a phase comparison circuit and a low pass filter. Is being considered.

【0012】ミキシングダウン方式のPLL回路は、図
5に示すように、一方のPLL回路部80が、電圧制御
発振回路81、混合回路85、帯域通過フィルタ86、
分周回路82、位相比較回路83および低域通過フィル
タ84からなり、他方のPLL回路部90が、電圧制御
発振回路91、分周回路92、位相比較回路93および
低域通過フィルタ94からなる。
In the mixing down type PLL circuit, as shown in FIG. 5, one PLL circuit section 80 includes a voltage controlled oscillator circuit 81, a mixing circuit 85, a band pass filter 86,
It is composed of a frequency dividing circuit 82, a phase comparison circuit 83 and a low pass filter 84, and the other PLL circuit section 90 is composed of a voltage controlled oscillator circuit 91, a frequency dividing circuit 92, a phase comparison circuit 93 and a low pass filter 94.

【0013】PLL回路部80においては、電圧制御発
振回路81の出力の周波数がfoの信号が、混合回路8
5において、PLL回路部90の電圧制御発振回路91
の出力の周波数が上記のfoより低いfxの信号と混合
され、その混合回路85の出力信号中の周波数がfo−
fxの成分が、帯域通過フィルタ86により取り出され
る。
In the PLL circuit section 80, the signal whose frequency of output of the voltage controlled oscillation circuit 81 is fo is output to the mixing circuit 8
5, the voltage controlled oscillator circuit 91 of the PLL circuit unit 90
Is mixed with the signal of fx whose frequency is lower than fo, and the frequency in the output signal of the mixing circuit 85 is fo-
The fx component is extracted by the bandpass filter 86.

【0014】さらに、その帯域通過フィルタ86の出力
の周波数がfo−fxの信号が、分周回路82におい
て、端子87からの信号Snにより設定された分周比1
/Nで分周され、その分周回路82の出力の周波数が
(fo−fx)/Nの信号が、位相比較回路83におい
て、固定発振回路88の発振出力が分周回路89により
分周されて得られた基準周波数fr1の信号と位相比較
され、その位相比較回路83の出力信号中の低域成分
が、低域通過フィルタ84により取り出される。
Further, a signal whose frequency of output is fo-fx of the band pass filter 86 is divided by the signal Sn from the terminal 87 in the frequency dividing circuit 82, and the frequency division ratio 1 is set.
The frequency of the output of the frequency dividing circuit 82 is (fo-fx) / N, and the oscillation output of the fixed oscillation circuit 88 is frequency-divided by the frequency dividing circuit 89 in the phase comparison circuit 83. The obtained signal is compared in phase with the signal of the reference frequency fr1 and the low-pass component in the output signal of the phase comparison circuit 83 is extracted by the low-pass filter 84.

【0015】そして、その低域通過フィルタ84の出力
電圧によって、分周回路82の出力信号の周波数(fo
−fx)/Nが基準周波数fr1と一致するように、す
なわちfo−fx=N・fr1となるように、電圧制御
発振回路81の発振周波数foが制御される。
The output voltage of the low pass filter 84 causes the frequency (fo) of the output signal of the frequency dividing circuit 82.
The oscillation frequency fo of the voltage controlled oscillation circuit 81 is controlled so that −fx) / N matches the reference frequency fr1, that is, fo−fx = N · fr1.

【0016】PLL回路部90においては、電圧制御発
振回路91の出力の周波数がfxの信号が、分周回路9
2において、端子87からの信号Snにより設定された
分周比1/Nで分周され、その分周回路92の出力の周
波数がfx/Nの信号が、位相比較回路93において、
固定発振回路88の発振出力が分周回路99により分周
されて得られた基準周波数fr2の信号と位相比較さ
れ、その位相比較回路93の出力信号中の低域成分が、
低域通過フィルタ94により取り出される。
In the PLL circuit section 90, a signal whose frequency of the output of the voltage controlled oscillation circuit 91 is fx is divided by the frequency dividing circuit 9
2, the frequency is divided by the frequency division ratio 1 / N set by the signal Sn from the terminal 87, and the signal whose frequency of the output of the frequency dividing circuit 92 is fx / N is input to the phase comparison circuit 93.
The oscillation output of the fixed oscillation circuit 88 is phase-compared with the signal of the reference frequency fr2 obtained by frequency division by the frequency division circuit 99, and the low frequency component in the output signal of the phase comparison circuit 93 is
It is taken out by the low pass filter 94.

【0017】そして、その低域通過フィルタ94の出力
電圧によって、分周回路92の出力信号の周波数fx/
Nが基準周波数fr2と一致するように、すなわちfx
=N・fr2となるように、電圧制御発振回路91の発
振周波数fxが制御される。
The output voltage of the low-pass filter 94 causes the frequency fx / of the output signal of the frequency dividing circuit 92.
So that N matches the reference frequency fr2, that is, fx
The oscillation frequency fx of the voltage-controlled oscillation circuit 91 is controlled so that = N · fr2.

【0018】基準周波数fr1,fr2は、上記の式か
ら明らかなように、fr2/fr1=fx/(fo−f
x)の関係にされる。そして、PLL回路部80の電圧
制御発振回路81の発振信号が、PLL回路部80およ
び90からなるPLL回路の発振出力として取り出され
る。
The reference frequencies fr1 and fr2 are, as is clear from the above equation, fr2 / fr1 = fx / (fo-f
x). Then, the oscillation signal of the voltage controlled oscillation circuit 81 of the PLL circuit unit 80 is taken out as the oscillation output of the PLL circuit including the PLL circuit units 80 and 90.

【0019】このミキシングダウン方式のPLL回路に
よれば、そのPLL回路部80の分周回路82およびP
LL回路部90の分周回路92における分周数Nを、図
4に示したPLL回路の分周回路72における分周数N
と比べて、小さくすることができる。
According to this mixing down type PLL circuit, the frequency dividing circuit 82 and P of the PLL circuit section 80 are provided.
The frequency dividing number N in the frequency dividing circuit 92 of the LL circuit unit 90 is the frequency dividing number N in the frequency dividing circuit 72 of the PLL circuit shown in FIG.
It can be smaller than

【0020】例えば、上記のようにPLL回路の発振出
力を1.6GHz帯において25kHz間隔で変える場
合、図4に示したPLL回路では、分周数Nを64,0
00を中心に変えなければならないのに対して、図5に
示したミキシングダウン方式のPLL回路では、例えば
電圧制御発振回路91の発振周波数fxを0.8GHz
帯とし、fr1=fr2=25kHzとすれば、分周数
Nを32,000を中心に変えればよい。ただし、その
場合には、分周回路99は不要で、分周回路89の出力
信号が位相比較回路93にも供給されればよい。
For example, when the oscillation output of the PLL circuit is changed at 25 kHz intervals in the 1.6 GHz band as described above, the frequency division number N is 64,0 in the PLL circuit shown in FIG.
In the mixing down type PLL circuit shown in FIG. 5, for example, the oscillation frequency fx of the voltage controlled oscillation circuit 91 is 0.8 GHz.
If the band is set and fr1 = fr2 = 25 kHz, the frequency division number N may be changed around 32,000. However, in that case, the frequency dividing circuit 99 is not necessary, and the output signal of the frequency dividing circuit 89 may be supplied to the phase comparison circuit 93.

【0021】したがって、ミキシングダウン方式のPL
L回路によれば、PLL回路の発振周波数foが所望周
波数にロックするまでの時間が短縮化される。
Therefore, the mixing down type PL
According to the L circuit, the time until the oscillation frequency fo of the PLL circuit is locked at the desired frequency is shortened.

【0022】ミキシングアップ方式のPLL回路は、図
示していないが、発振周波数がfxの電圧制御発振回路
を有する、図5のPLL回路部90のようなPLL回路
部と、発振周波数がfyの電圧制御発振回路を有する、
同じく図5のPLL回路部90のようなPLL回路部と
が設けられて、両者の電圧制御発振回路の発振出力が混
合回路において混合され、その混合回路の出力信号中の
周波数がfo=fx+fyの成分が、PLL回路の発振
出力として取り出されるものである。
Although not shown, the mixing-up type PLL circuit has a PLL circuit section such as the PLL circuit section 90 of FIG. 5 having a voltage controlled oscillation circuit having an oscillation frequency of fx, and a voltage having an oscillation frequency of fy. Having a controlled oscillator circuit,
Similarly, a PLL circuit unit such as the PLL circuit unit 90 of FIG. 5 is provided, and the oscillation outputs of the voltage controlled oscillation circuits of both are mixed in the mixing circuit, and the frequency in the output signal of the mixing circuit is fo = fx + fy. The component is extracted as the oscillation output of the PLL circuit.

【0023】このミキシングアップ方式のPLL回路に
おいても、それぞれのPLL回路部の分周回路における
分周数を小さくすることができ、PLL回路の発振周波
数foが所望周波数にロックするまでの時間が短縮化さ
れる。
Also in this mixing-up type PLL circuit, the frequency division number in the frequency dividing circuit of each PLL circuit section can be made small, and the time until the oscillation frequency fo of the PLL circuit is locked to the desired frequency is shortened. Be converted.

【0024】[0024]

【発明が解決しようとする課題】しかしながら、上述し
たミキシングダウン方式またはミキシングアップ方式の
PLL回路は、それぞれが電圧制御発振回路、分周回
路、位相比較回路および低域通過フィルタを有する2個
の独立したPLL回路部を設けるので、PLL回路全体
の回路構成が複雑となる欠点がある。
However, the above-mentioned mixing-down type or mixing-up type PLL circuit has two independent circuits each having a voltage controlled oscillator circuit, a frequency dividing circuit, a phase comparison circuit and a low pass filter. Since the PLL circuit section is provided, there is a drawback that the circuit configuration of the entire PLL circuit becomes complicated.

【0025】そこで、この発明は、PLL回路の発振出
力を高い周波数帯において低い周波数間隔で変えること
ができるとともに、分周数を小さくすることによりPL
L回路の発振周波数が所望周波数にロックするまでの時
間を短縮化することができるように、2個の可変周波数
発振回路を用いる場合でも、分周回路、位相比較回路お
よび低域通過フィルタは、それぞれ一つでよく、PLL
回路全体の回路構成を簡単にすることができるようにし
たものである。
Therefore, according to the present invention, the oscillation output of the PLL circuit can be changed at a low frequency interval in a high frequency band, and the frequency division number can be reduced to make the
In order to shorten the time until the oscillation frequency of the L circuit locks to the desired frequency, even when using two variable frequency oscillation circuits, the frequency dividing circuit, the phase comparison circuit and the low pass filter are One for each, PLL
The circuit configuration of the entire circuit can be simplified.

【0026】[0026]

【課題を解決するための手段】この発明では、PLL回
路としては、第1の可変周波数発振回路と、この第1の
可変周波数発振回路の発振周波数より低い発振周波数の
第2の可変周波数発振回路と、上記第1および第2の可
変周波数発振回路の発振出力を混合して、上記第1およ
び第2の可変周波数発振回路の発振周波数の和および差
の周波数の発振信号を得る混合回路と、上記差の周波数
の発振信号を分周する分周回路と、この分周回路の出力
信号を基準周波数の信号と位相比較する位相比較回路
と、この位相比較回路の出力信号中の低域成分により上
記第1および第2の可変周波数発振回路の発振周波数を
制御する低域通過フィルタとを設け、上記和の周波数の
発振信号を当該PLL回路の発振出力として取り出す。
According to the present invention, the PLL circuit includes a first variable frequency oscillation circuit and a second variable frequency oscillation circuit having an oscillation frequency lower than the oscillation frequency of the first variable frequency oscillation circuit. And a mixing circuit that mixes the oscillation outputs of the first and second variable frequency oscillation circuits to obtain an oscillation signal of the sum and difference frequencies of the oscillation frequencies of the first and second variable frequency oscillation circuits. A frequency divider circuit that divides the oscillation signal of the difference frequency, a phase comparison circuit that compares the output signal of this frequency divider circuit with the signal of the reference frequency, and a low-frequency component in the output signal of this phase comparison circuit. A low pass filter for controlling the oscillation frequencies of the first and second variable frequency oscillation circuits is provided, and an oscillation signal of the sum frequency is taken out as an oscillation output of the PLL circuit.

【0027】このように構成した、この発明のPLL回
路においては、混合回路からの、第1の可変周波数発振
回路の発振周波数f1と第2の可変周波数発振回路の発
振周波数f2との差fd=f1−f2の周波数の発振信
号が、1/Nに分周されて得られた、分周回路の出力
の、周波数がfd/N=(f1−f2)/Nの信号が、
位相比較回路において基準周波数frの信号と位相比較
され、その位相比較回路の出力信号中の低域成分によ
り、分周回路の出力信号の周波数fd/N=(f1−f
2)/Nが基準周波数frと一致するように、すなわち
f1−f2=N・frとなるように、第1および第2の
可変周波数発振回路の発振周波数f1およびf2が制御
される。
In the PLL circuit of the present invention thus constructed, the difference fd between the oscillation frequency f1 of the first variable frequency oscillation circuit and the oscillation frequency f2 of the second variable frequency oscillation circuit from the mixing circuit is fd = An oscillation signal having a frequency of f1-f2 is obtained by dividing the frequency by 1 / N, and a signal having a frequency of fd / N = (f1-f2) / N of the output of the frequency dividing circuit is
The phase comparison circuit performs phase comparison with the signal of the reference frequency fr, and the low-frequency component in the output signal of the phase comparison circuit causes the frequency fd / N = (f1-f of the frequency division circuit output signal.
Oscillation frequencies f1 and f2 of the first and second variable frequency oscillator circuits are controlled so that 2) / N matches the reference frequency fr, that is, f1-f2 = N · fr.

【0028】したがって、PLL回路の発振出力を高い
周波数帯において低い周波数間隔で変えることができる
とともに、分周回路における分周数Nを小さくすること
ができ、PLL回路の発振周波数faが所望周波数にロ
ックするまでの時間を短縮化することができる。
Therefore, the oscillation output of the PLL circuit can be changed at low frequency intervals in the high frequency band, and the frequency division number N in the frequency divider circuit can be reduced, so that the oscillation frequency fa of the PLL circuit becomes the desired frequency. The time to lock can be shortened.

【0029】例えば、PLL回路の発振出力を1.6G
Hz帯において25kHz間隔で変える場合、一例とし
て、第1の可変周波数発振回路の発振周波数f1を0.
85GHz帯とし、第2の可変周波数発振回路の発振周
波数f2を0.75GHz帯とし、fr=10kHzと
して、分周数Nを100MHz/10kHz=10,0
00を中心に変えればよい。
For example, if the oscillation output of the PLL circuit is 1.6 G
When the frequency is changed at intervals of 25 kHz in the Hz band, as an example, the oscillation frequency f1 of the first variable frequency oscillation circuit is 0.
In the 85 GHz band, the oscillation frequency f2 of the second variable frequency oscillation circuit is in the 0.75 GHz band, fr = 10 kHz, and the frequency division number N is 100 MHz / 10 kHz = 10,0.
You can change it around 00.

【0030】また、この発明では、受信機としては、こ
の発明のPLL回路の発振出力である、上記の和の周波
数fa=f1+f2の発振信号により、受信信号を周波
数変換する。
Further, in the present invention, as a receiver, the received signal is frequency-converted by the oscillation signal of the above sum frequency fa = f1 + f2, which is the oscillation output of the PLL circuit of the present invention.

【0031】[0031]

【発明の実施の形態】BEST MODE FOR CARRYING OUT THE INVENTION

〔請求項1の発明の実施形態〕図1は、請求項1の発明
のPLL回路の一実施形態を示す。
[Embodiment of the Invention of Claim 1] FIG. 1 shows an embodiment of a PLL circuit of the invention of claim 1.

【0032】この実施形態のPLL回路10は、2個の
電圧制御発振回路11,12、混合回路13、2個の帯
域通過フィルタ14,15、分周回路16、位相比較回
路17および低域通過フィルタ18からなる。電圧制御
発振回路11,12の発振周波数f1,f2は、互いに
異ならされる。すなわち、f1>f2とされる。
The PLL circuit 10 of this embodiment includes two voltage controlled oscillation circuits 11 and 12, a mixing circuit 13, two band pass filters 14 and 15, a frequency divider circuit 16, a phase comparison circuit 17 and a low pass filter. It comprises a filter 18. The oscillation frequencies f1 and f2 of the voltage controlled oscillation circuits 11 and 12 are different from each other. That is, f1> f2.

【0033】このPLL回路10においては、電圧制御
発振回路11,12の出力の周波数がf1,f2の信号
が、混合回路13において混合され、その混合回路13
の出力信号中の周波数がfa=f1+f2の成分が、帯
域通過フィルタ14により取り出されるとともに、混合
回路13の出力信号中の周波数がfd=f1−f2の成
分が、帯域通過フィルタ15により取り出される。
In the PLL circuit 10, the signals having the frequencies f1 and f2 of the outputs of the voltage controlled oscillation circuits 11 and 12 are mixed in the mixing circuit 13, and the mixing circuit 13 is mixed.
The component whose output signal has a frequency of fa = f1 + f2 is extracted by the bandpass filter 14, and the component whose output signal of the mixing circuit 13 has a frequency of fd = f1-f2 is extracted by the bandpass filter 15.

【0034】さらに、帯域通過フィルタ15の出力の周
波数がfd=f1−f2の信号が、分周回路16におい
て、端子21からの信号Snにより設定された分周比1
/Nで分周され、その分周回路16の出力の周波数がf
d/N=(f1−f2)/Nの信号が、位相比較回路1
7において、端子22からの基準周波数frの信号と位
相比較され、その位相比較回路17の出力信号中の低域
成分が、低域通過フィルタ18により取り出される。
Further, the signal whose frequency of the output of the band pass filter 15 is fd = f1-f2 is divided by the frequency division circuit 16 by the signal Sn from the terminal 21 in the frequency division circuit 16.
The frequency of the output of the frequency dividing circuit 16 is f
The signal of d / N = (f1-f2) / N is the phase comparison circuit 1
7, the phase comparison is performed with the signal of the reference frequency fr from the terminal 22, and the low-pass component in the output signal of the phase comparison circuit 17 is taken out by the low-pass filter 18.

【0035】そして、その低域通過フィルタ18の出力
電圧Vcによって、分周回路16の出力信号の周波数f
d/N=(f1−f2)/Nが基準周波数frと一致す
るように、すなわちf1−f2=N・frとなるよう
に、電圧制御発振回路11,12の発振周波数f1,f
2が制御される。
The output voltage Vc of the low pass filter 18 causes the frequency f of the output signal of the frequency dividing circuit 16 to be changed.
Oscillation frequencies f1 and f of the voltage controlled oscillation circuits 11 and 12 so that d / N = (f1−f2) / N matches the reference frequency fr, that is, f1−f2 = N · fr.
2 is controlled.

【0036】ここで、電圧制御発振回路11,12の、
制御電圧Vcに対する発振周波数f1,f2の変化の特
性を、図2の実線F1,F2で示すように、電圧制御発
振回路11,12の、制御電圧Vcに対する発振周波数
f1,f2の変化率(傾き)Kv1,Kv2は、互いに
異ならされる。
Here, in the voltage controlled oscillation circuits 11 and 12,
As shown by the solid lines F1 and F2 in FIG. 2, the characteristics of changes in the oscillation frequencies f1 and f2 with respect to the control voltage Vc are shown in solid lines F1 and F2. ) Kv1 and Kv2 are made different from each other.

【0037】これは、制御電圧Vcに対する発振周波数
f1,f2の変化率Kv1,Kv2が等しいと、上記の
差の周波数fd=f1−f2が、図2の破線Fdのよう
に制御電圧Vcに対して変化しないで、常に一定値とな
り、PLL回路の発振周波数である上記の和の周波数f
a=f1+f2を、制御電圧Vcにより制御することが
できないからである。
This is because when the change rates Kv1 and Kv2 of the oscillation frequencies f1 and f2 with respect to the control voltage Vc are equal, the frequency fd = f1-f2 of the above difference is relative to the control voltage Vc as indicated by a broken line Fd in FIG. Does not change and always becomes a constant value, and the frequency f of the above sum, which is the oscillation frequency of the PLL circuit,
This is because a = f1 + f2 cannot be controlled by the control voltage Vc.

【0038】発振周波数f1,f2の制御電圧Vcに対
する変化率Kv1,Kv2が異ならされることによっ
て、和の周波数fa=f1+f2の制御電圧Vcに対す
る変化の特性は、図2の実線Faで示すようになり、差
の周波数fd=f1−f2が図2の破線Fdのように制
御されることにより、PLL回路の発振周波数fa=f
1+f2を制御することができる。
As the change rates Kv1 and Kv2 of the oscillation frequencies f1 and f2 with respect to the control voltage Vc are made different, the characteristic of the change of the sum frequency fa = f1 + f2 with respect to the control voltage Vc is as shown by the solid line Fa in FIG. Then, the difference frequency fd = f1-f2 is controlled as shown by the broken line Fd in FIG. 2, so that the oscillation frequency fa = f of the PLL circuit
1 + f2 can be controlled.

【0039】したがって、PLL回路の発振周波数fa
=f1+f2の制御量は、発振周波数f1,f2の制御
電圧Vcに対する変化率Kv1,Kv2によって決ま
る。
Therefore, the oscillation frequency fa of the PLL circuit
The control amount of = f1 + f2 is determined by the change rates Kv1 and Kv2 of the oscillation frequencies f1 and f2 with respect to the control voltage Vc.

【0040】例えば、PLL回路10の発振出力を1.
6GHz帯において25kHz間隔で変える場合、一例
として、電圧制御発振回路11の発振周波数f1を0.
85GHz帯とし、電圧制御発振回路12の発振周波数
f2を0.75GHz帯とし、fr=10kHzとし
て、分周数Nを100MHz/10kHz=10,00
0を中心に変えればよい。
For example, if the oscillation output of the PLL circuit 10 is 1.
When the frequency is changed at 25 kHz intervals in the 6 GHz band, the oscillation frequency f1 of the voltage controlled oscillator circuit 11 is set to 0.
In the 85 GHz band, the oscillation frequency f2 of the voltage controlled oscillator circuit 12 is in the 0.75 GHz band, fr = 10 kHz, and the frequency division number N is 100 MHz / 10 kHz = 10,000.
You can change it around 0.

【0041】この場合、N=9,999とされるときに
は、 f1=0.85GHz−17.5kHz, f2=0.75GHz−7.5kHz, fd=f1−f2=100MHz−10kHz, fa=f1+f2=1.6GHz−25kHz, となり、N=10,000とされるときには、 f1=0.85GHz±0kHz, f2=0.75GHz±0kHz, fd=f1−f2=100MHz±0kHz, fa=f1+f2=1.6GHz±0kHz, となり、N=10,001とされるときには、 f1=0.85GHz+17.5kHz, f2=0.75GHz+7.5kHz, fd=f1−f2=100MHz+10kHz, fa=f1+f2=1.6GHz+25kHz, となる。
In this case, when N = 9,999, f1 = 0.85 GHz-17.5 kHz, f2 = 0.75 GHz-7.5 kHz, fd = f1-f2 = 100 MHz-10 kHz, fa = f1 + f2 = 1.6 GHz-25 kHz, and when N = 10,000, f1 = 0.85 GHz ± 0 kHz, f2 = 0.75 GHz ± 0 kHz, fd = f1-f2 = 100 MHz ± 0 kHz, fa = f1 + f2 = 1. 6 GHz ± 0 kHz, and when N = 10,001, f1 = 0.85 GHz + 17.5 kHz, f2 = 0.75 GHz + 7.5 kHz, fd = f1-f2 = 100 MHz + 10 kHz, fa = f1 + f2 = 1.6 GHz + 25 kHz, .

【0042】したがって、PLL回路10の発振出力を
高い周波数帯において低い周波数間隔で変えることがで
きるとともに、分周回路16における分周数Nを小さく
することができ、PLL回路10の発振周波数faが所
望周波数にロックするまでの時間を短縮化することがで
きる。
Therefore, the oscillation output of the PLL circuit 10 can be changed at low frequency intervals in the high frequency band, and the frequency division number N in the frequency dividing circuit 16 can be reduced, so that the oscillation frequency fa of the PLL circuit 10 can be reduced. The time required to lock to the desired frequency can be shortened.

【0043】そして、この請求項1の発明によれば、こ
のようにPLL回路10の発振出力を高い周波数帯にお
いて低い周波数間隔で変えることができるとともに、分
周数Nを小さくすることによりPLL回路10の発振周
波数faが所望周波数にロックするまでの時間を短縮化
することができるように、2個の電圧制御発振回路1
1,12を用いる場合でも、分周回路、位相比較回路お
よび低域通過フィルタは、分周回路16、位相比較回路
17および低域通過フィルタ18として示すように、そ
れぞれ一つでよく、PLL回路10全体の回路構成を簡
単にすることができる。
According to the first aspect of the present invention, the oscillation output of the PLL circuit 10 can be changed at low frequency intervals in the high frequency band as described above, and the frequency division number N can be reduced to reduce the frequency division number N. In order to shorten the time until the oscillation frequency fa of 10 locks to the desired frequency, two voltage controlled oscillation circuits 1
Even when 1 and 12 are used, the frequency dividing circuit, the phase comparing circuit and the low pass filter may be one each as shown by the frequency dividing circuit 16, the phase comparing circuit 17 and the low pass filter 18, and the PLL circuit may be used. The circuit configuration of the entire 10 can be simplified.

【0044】なお、第1および第2の可変周波数発振回
路としては、電流制御発振回路を用いることもできる。
A current controlled oscillator circuit can be used as the first and second variable frequency oscillator circuits.

【0045】〔請求項2,3の発明の実施形態〕図3
は、請求項2,3の発明の受信機の一実施形態を示す。
[Embodiment of the Invention of Claims 2 and 3] FIG.
Shows an embodiment of the receiver of the invention of claims 2 and 3.

【0046】この実施形態は、請求項2,3の発明をデ
ジタルセルラー携帯電話機に適用して、1.5GHz帯
のチャンネル間隔が25kHzの受信信号を、請求項1
の発明のPLL回路10の発振出力により、100MH
zの第1中間周波数fi1に周波数変換し、さらにその
第1中間周波数fi1の信号を、固定発振回路23から
の発振信号により、500kHzの第2中間周波数fi
2に周波数変換する場合である。
In this embodiment, the inventions of claims 2 and 3 are applied to a digital cellular mobile phone, and a received signal with a channel interval of 25 GHz in the 1.5 GHz band is obtained.
100 MHz by the oscillation output of the PLL circuit 10 of the invention
The frequency is converted to the first intermediate frequency fi1 of z, and the signal of the first intermediate frequency fi1 is further converted into the second intermediate frequency fi of 500 kHz by the oscillation signal from the fixed oscillation circuit 23.
This is the case of frequency conversion into 2.

【0047】すなわち、アンテナ31から、1.5GH
z帯を通過帯域とする帯域通過フィルタ32を通じて受
信された、1.5GHz帯のチャンネル間隔が25kH
zの受信信号が、増幅回路33を通じて第1混合回路3
4に供給される。また、図1に示して上述したPLL回
路10の帯域通過フィルタ14からの和の周波数fa=
f1+f2の発振信号が、第1混合回路34に供給され
る。
That is, 1.5 GH from the antenna 31
The channel spacing of the 1.5 GHz band received by the band pass filter 32 having the z band as the pass band is 25 kHz.
The received signal of z is passed through the amplifier circuit 33 to the first mixing circuit 3
4 is supplied. Further, the sum frequency fa = from the band pass filter 14 of the PLL circuit 10 shown in FIG.
The oscillation signal of f1 + f2 is supplied to the first mixing circuit 34.

【0048】この場合、固定発振回路23からのfb=
fi1+fi2=100.5MHzの周波数の発振信号
が、分周回路24において所定の分周比で分周されて、
分周回路24からfr=10kHzの周波数の信号が得
られ、この分周回路24からのfr=10kHzの周波
数の信号が、上述したようにPLL回路10の位相比較
17に供給される。
In this case, fb = from the fixed oscillation circuit 23
The oscillation signal having a frequency of fi1 + fi2 = 100.5 MHz is frequency-divided by the frequency dividing circuit 24 at a predetermined frequency division ratio,
A signal having a frequency of fr = 10 kHz is obtained from the frequency dividing circuit 24, and the signal having a frequency of fr = 10 kHz from the frequency dividing circuit 24 is supplied to the phase comparison unit 17 of the PLL circuit 10 as described above.

【0049】PLL回路10は、上述したように、例え
ば、電圧制御発振回路11の発振周波数f1を0.85
GHz帯とし、電圧制御発振回路12の発振周波数f2
を0.75GHz帯とし、fr=10kHzとして、分
周回路16における分周数Nを10,000を中心とし
て変えることにより、PLL回路10の発振周波数であ
る和の周波数fa=f1+f2を、1.5GHzより1
00MHz高い1.6GHzを中心として25kHz間
隔で変えられるようにしたものである。
In the PLL circuit 10, as described above, for example, the oscillation frequency f1 of the voltage controlled oscillation circuit 11 is 0.85.
In the GHz band, the oscillation frequency f2 of the voltage controlled oscillation circuit 12
Is set to 0.75 GHz band, fr = 10 kHz, and the frequency division number N in the frequency dividing circuit 16 is changed around 10,000 to set the sum frequency fa = f1 + f2, which is the oscillation frequency of the PLL circuit 10, to 1. 1 from 5 GHz
It is arranged such that it can be changed at intervals of 25 kHz centered on 1.6 GHz, which is higher by 00 MHz.

【0050】そして、第1混合回路34において、受信
信号と、この受信信号の周波数f0より100MHz高
いPLL回路10の発振出力とが混合されることによっ
て、第1混合回路34からは、第1中間周波数fi1で
ある100MHzの信号、および2f0+fi1の周波
数の信号が得られる。
Then, in the first mixing circuit 34, the reception signal and the oscillation output of the PLL circuit 10 which is 100 MHz higher than the frequency f0 of the reception signal are mixed, so that the first mixing circuit 34 outputs the first intermediate signal. A signal of 100 MHz having a frequency fi1 and a signal having a frequency of 2f0 + fi1 are obtained.

【0051】この第1混合回路34からの信号が、第1
中間周波数fi1を中心とする帯域を通過させる特性を
有する第1中間周波回路35に供給されて、第1中間周
波回路35からfi1=100MHzの信号が取り出さ
れ、その100MHzの信号が、第2混合回路36に供
給される。また、固定発振回路23からのfb=10
0.5MHzの周波数の発振信号が、第2混合回路36
に供給される。
The signal from the first mixing circuit 34 is the first
The signal of fi1 = 100 MHz is supplied from the first intermediate frequency circuit 35 to the first intermediate frequency circuit 35 having a characteristic of passing the band centered on the intermediate frequency fi1 and the signal of 100 MHz is mixed with the second mixed signal. It is supplied to the circuit 36. In addition, fb = 10 from the fixed oscillation circuit 23
The oscillation signal having a frequency of 0.5 MHz is supplied to the second mixing circuit 36.
Is supplied to.

【0052】したがって、第2混合回路36からは、第
2中間周波数fi2である500kHzの信号、および
fb+fi1の周波数の信号が得られる。
Therefore, from the second mixing circuit 36, a signal of 500 kHz which is the second intermediate frequency fi2 and a signal of the frequency fb + fi1 are obtained.

【0053】この第2混合回路36からの信号が、第2
中間周波数fi2を中心とする帯域を通過させる特性を
有する第2中間周波回路37に供給されて、第2中間周
波回路37からfi2=500kHzの信号が取り出さ
れ、その500kHzの信号が、復調回路38に供給さ
れて復調される。復調後は、図示していないが、デジタ
ルセルラー携帯電話機としてのデジタル処理がなされ
る。
The signal from the second mixing circuit 36 is the second
It is supplied to the second intermediate frequency circuit 37 having a characteristic of passing a band centered on the intermediate frequency fi2, a signal of fi2 = 500 kHz is taken out from the second intermediate frequency circuit 37, and the signal of 500 kHz is output to the demodulation circuit 38. Is supplied to and demodulated. After demodulation, although not shown, digital processing as a digital cellular mobile phone is performed.

【0054】なお、受信機としての請求項2,3の発明
は、ラジオ受信機やトランシーバなどにも適用すること
ができる。
The inventions of claims 2 and 3 as a receiver can be applied to a radio receiver, a transceiver and the like.

【0055】[0055]

【発明の効果】上述したように、この発明によれば、P
LL回路の発振出力を高い周波数帯において低い周波数
間隔で変えることができるとともに、分周数を小さくす
ることによりPLL回路の発振周波数が所望周波数にロ
ックするまでの時間を短縮化することができるように、
2個の可変周波数発振回路を用いる場合でも、分周回
路、位相比較回路および低域通過フィルタは、それぞれ
一つでよく、PLL回路全体の回路構成を簡単にするこ
とができる。
As described above, according to the present invention, P
It is possible to change the oscillation output of the LL circuit at low frequency intervals in a high frequency band, and shorten the time until the oscillation frequency of the PLL circuit locks to the desired frequency by reducing the frequency division number. To
Even when two variable frequency oscillation circuits are used, only one frequency divider circuit, one phase comparison circuit, and one low pass filter are required, and the circuit configuration of the entire PLL circuit can be simplified.

【図面の簡単な説明】[Brief description of drawings]

【図1】この発明のPLL回路の一例を示すブロック図
である。
FIG. 1 is a block diagram showing an example of a PLL circuit of the present invention.

【図2】図1のPLL回路の説明に供する特性図であ
る。
FIG. 2 is a characteristic diagram for explaining the PLL circuit of FIG.

【図3】この発明の受信機の一例を示すブロック図であ
る。
FIG. 3 is a block diagram showing an example of a receiver of the present invention.

【図4】PLL回路の基本構成を示すブロック図であ
る。
FIG. 4 is a block diagram showing a basic configuration of a PLL circuit.

【図5】ミキシングダウン方式のPLL回路を示すブロ
ック図である。
FIG. 5 is a block diagram showing a mixing down type PLL circuit.

【符号の説明】[Explanation of symbols]

10 PLL回路 11 電圧制御発振回路(第1の可変周波数発振回路) 12 電圧制御発振回路(第2の可変周波数発振回路) 13 混合回路 14 帯域通過フィルタ 15 帯域通過フィルタ 16 分周回路 17 位相比較回路 18 低域通過フィルタ 10 PLL Circuit 11 Voltage Controlled Oscillation Circuit (First Variable Frequency Oscillation Circuit) 12 Voltage Controlled Oscillation Circuit (Second Variable Frequency Oscillation Circuit) 13 Mixing Circuit 14 Bandpass Filter 15 Bandpass Filter 16 Frequency Divider 17 Phase Comparison Circuit 18 Low pass filter

Claims (3)

【特許請求の範囲】[Claims] 【請求項1】第1の可変周波数発振回路と、 この第1の可変周波数発振回路の発振周波数より低い発
振周波数の第2の可変周波数発振回路と、 上記第1および第2の可変周波数発振回路の発振出力を
混合して、上記第1および第2の可変周波数発振回路の
発振周波数の和および差の周波数の発振信号を得る混合
回路と、 上記差の周波数の発振信号を分周する分周回路と、 この分周回路の出力信号を基準周波数の信号と位相比較
する位相比較回路と、 この位相比較回路の出力信号中の低域成分により上記第
1および第2の可変周波数発振回路の発振周波数を制御
する低域通過フィルタとを備え、 上記和の周波数の発振信号を当該PLL回路の発振出力
として取り出すPLL回路。
1. A first variable frequency oscillator circuit, a second variable frequency oscillator circuit having an oscillation frequency lower than the oscillation frequency of the first variable frequency oscillator circuit, and the first and second variable frequency oscillator circuits. A mixing circuit for obtaining the oscillation signals of the sum and difference frequencies of the oscillation frequencies of the first and second variable frequency oscillation circuits, and a frequency divider for dividing the oscillation signals of the difference frequency. Circuit, a phase comparison circuit that compares the phase of the output signal of the frequency divider circuit with a signal of the reference frequency, and the oscillation of the first and second variable frequency oscillation circuits due to the low-frequency components in the output signal of the phase comparison circuit. A PLL circuit that includes a low-pass filter that controls the frequency, and extracts an oscillation signal of the sum frequency as an oscillation output of the PLL circuit.
【請求項2】請求項1のPLL回路の上記和の周波数の
発振信号により受信信号を周波数変換する受信機。
2. A receiver for frequency-converting a received signal by an oscillation signal of the sum frequency of the PLL circuit according to claim 1.
【請求項3】請求項1のPLL回路の上記和の周波数の
発振信号により受信信号を第1中間周波数に周波数変換
し、所定周波数の信号により上記第1中間周波数の信号
を第2中間周波数に周波数変換する受信機。
3. The PLL circuit according to claim 1, wherein the received signal is frequency-converted into a first intermediate frequency by the oscillation signal of the sum frequency, and the first intermediate frequency signal is converted into a second intermediate frequency by a predetermined frequency signal. Receiver that converts frequency.
JP7234712A 1995-08-21 1995-08-21 Pll circuit and receiver Pending JPH0964734A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7234712A JPH0964734A (en) 1995-08-21 1995-08-21 Pll circuit and receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7234712A JPH0964734A (en) 1995-08-21 1995-08-21 Pll circuit and receiver

Publications (1)

Publication Number Publication Date
JPH0964734A true JPH0964734A (en) 1997-03-07

Family

ID=16975204

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7234712A Pending JPH0964734A (en) 1995-08-21 1995-08-21 Pll circuit and receiver

Country Status (1)

Country Link
JP (1) JPH0964734A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2002035712A3 (en) * 2000-10-23 2002-09-06 Sepura Ltd Radio transmitters
EP1383244A1 (en) * 2002-07-16 2004-01-21 Hitachi, Ltd. Multiple PLL oscillator and multiple CW radar using such an oscillator

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2002035712A3 (en) * 2000-10-23 2002-09-06 Sepura Ltd Radio transmitters
EP1383244A1 (en) * 2002-07-16 2004-01-21 Hitachi, Ltd. Multiple PLL oscillator and multiple CW radar using such an oscillator
US6747488B2 (en) 2002-07-16 2004-06-08 Hitachi, Ltd. Multiple PLL oscillator and multiple CW radar used therefore

Similar Documents

Publication Publication Date Title
EP0729238B1 (en) Transmitter and transceiver
CA2010176C (en) Tuner station selecting apparatus
GB2312107A (en) Multiband receiver and quadrature demodulator with selectable local oscillator
CA1091310A (en) Pll synthesizer
US4963838A (en) Frequency synthesizer
US6621853B1 (en) Frequency synthesizing device and method for dual frequency hopping with fast lock time
US7945218B1 (en) Method and system for tuning quality factor in high-Q, high-frequency filters
EP1227592A2 (en) Frequency synthesizer and method of generating frequency-divided signal
KR19980087241A (en) Lock-up Fastening Circuit of Frequency Synthesizer Using Phase-locked Loop
US4339826A (en) Radio receiver having phase locked loop frequency synthesizer
US20070013451A1 (en) Circuits for use in radio communications
JPH0964734A (en) Pll circuit and receiver
KR960000141B1 (en) Radio receiver circuit
JP3282682B2 (en) Mobile phone
US20050089119A1 (en) Receiver
KR950007491B1 (en) The frequency stabilizing system of cellular rf device
JPH0799448A (en) Pll frequency synthesizer circuit
KR920004374B1 (en) Phase locked loop circuit for compensating frequency deviation of mobile telephone
JP2003324365A (en) Integrated circuit for high-frequency reception and high- frequency receiving apparatus equipped with the same
JP2796969B2 (en) Mobile radio equipment
KR100387068B1 (en) Phase loked loop of mobile communication station
FI86351B (en) Method for channel-dependent control of a voltage- controlled interphase filter in a receiver of a radio telephone
WO2005107076A1 (en) Circuits for use in radio communications
JPS6234292B2 (en)
JPS601926A (en) Transmitter and receiver for very high frequency band