JPH0832641A - 周波数誤差検出回路 - Google Patents

周波数誤差検出回路

Info

Publication number
JPH0832641A
JPH0832641A JP6159878A JP15987894A JPH0832641A JP H0832641 A JPH0832641 A JP H0832641A JP 6159878 A JP6159878 A JP 6159878A JP 15987894 A JP15987894 A JP 15987894A JP H0832641 A JPH0832641 A JP H0832641A
Authority
JP
Japan
Prior art keywords
frequency error
fading
timing
frequency
symbol
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP6159878A
Other languages
English (en)
Inventor
Masaru Adachi
勝 安達
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Denshi KK
Original Assignee
Hitachi Denshi KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Denshi KK filed Critical Hitachi Denshi KK
Priority to JP6159878A priority Critical patent/JPH0832641A/ja
Publication of JPH0832641A publication Critical patent/JPH0832641A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Time-Division Multiplex Systems (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

(57)【要約】 【目的】 自動周波数制御回路用の周波数誤差検出回路
において,経年,温度変化などに左右されず,常に安定
した周波数誤差情報が得られる周波数誤差検出回路を提
供することを目的とする。 【構成】 受信装置において,フェージング補償回路よ
り得られるフェージング歪量データを利用して,送受間
の周波数誤差情報を算出する手段を備える。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は自動周波数制御回路に用
いられる周波数誤差検出回路の改良に関するものであ
る。
【0002】
【従来の技術】従来技術を図4を用いて説明する。この
方式は,“TDMA通信”(電子情報通信学会出版,1
989年4月5日発行,p87〜88)に記載されてい
る方式である。まず,受信装置において,受信被変調波
信号が搬送波再生部6に入力され,この受信被変調波信
号から搬送波を再生する。この再生された搬送波を,振
幅,位相特性が図5に示すような特性を有する搬送波再
生用タンク回路7に入力する。図5に示すように,搬送
波再生用タンク回路7の位相特性は,再生されるべき周
波数f0 において0°で,かつ位相特性が周波数に対し
て直線特性となっているため,送受間に周波数オフセッ
トが存在すると,この搬送波再生用タンク回路7の入力
と出力の間には,周波数オフセット量に対応した位相差
が生じる。したがって,この搬送波再生用タンク回路7
の入力と出力を位相比較器8に入力して2つの入力信号
間の位相差を検出することによって周波数誤差情報を検
出することができる。
【0003】
【発明が解決しようとする課題】しかし,前述の従来技
術では,搬送波再生用タンク回路7の位相特性を利用し
て周波数誤差情報を抽出しているため,抽出される周波
数誤差情報はタンク回路の特性に左右される。ところ
が,一般にこのタンク回路は,温度や経年変化の影響を
受けやすいインダクタやコンデンサ等の部品で構成され
ているため,特性が変化しやすく,このタンク回路の特
性が変化した場合,正しい周波誤差情報が検出できない
といった問題があった。本発明の目的は,この問題を除
去し,常に安定した周波数誤差情報が得られる周波数誤
差検出回路を提供することにある。
【0004】
【課題を解決するための手段】本発明は上記の目的を達
成するために,フェージング補償用に用いられるパイロ
ットシンボルにおけるフェージング歪量データから周波
数オフセット量を算出し,得られた周波数オフセット量
の平均値を周波数誤差情報としたものである。
【0005】
【作用】搬送波再生用タンク回路などの回路素子の特性
を用いて周波数誤差情報を抽出せず,温度や経年変化の
影響を受けないディジタル信号処理手段を用いて,送受
間の周波数誤差を検出することができるため,回路素子
の特性変動による誤検出などが生じなくなる。
【0006】
【実施例】本発明の実施例を16QAM変調方式の例を
用いて説明する。16QAM変調方式における信号空間
配置図を図2に示す。○で示した点は,16QAM変調
の16個のデータシンボルで,●で示した点は,フェー
ジング補償用のパイロットシンボルである。また,デー
タを伝送するときのフレーム構成は,例えば,図3で示
される構成とする。この図3において,斜線部が図2に
おけるパイロットシンボルで,その他がデータシンボル
である。以下,本実施例を図1を用いて説明する。受信
被変調波信号は,検波部1により複素ベースバンド信号
に変換される。変換された複素ベースバンド信号は,フ
レーム検出部2,タイミング再生部3,フェージング補
償部4に入力される。フレーム検出部2,タイミング再
生部3では,それぞれフレームタイミングとシンボルタ
イミングを再生する。また,フェージング補償部4で
は,再生されたフレームタイミング,シンボルタイミン
グによって,以下の原理に基づいてフェージング補償を
行う。
【0007】今,受信複素ベースバンド信号Rは,送信
複素ベースバンド信号をZ,フェージングによる歪(複
素数)をCとすると, R=C・Z‥‥‥‥(1) となる。パイロットシンボルは図2に示すように既知の
値(予め定められた振幅値,位相差)のシンボルである
ため,パイロットシンボルの送信複素ベースバンド信号
をP,受信複素ベースバンド信号をRpとすると, Cp=Rp/P‥‥‥‥(2) を算出することによって,パイロットシンボル伝送時の
フェージング歪量(複素数)Cpが求まる。この求めた
パイロットシンボルにおけるフェージング歪量データに
より,パイロットシンボルに挟まれたデータシンボルの
フェージング歪量を推定し,データシンボルにおけるフ
ェージング歪の補償を行う。
【0008】次に,周波数誤差算出部5の詳細ブロック
図を図6に示す。フェージング補償部4より出力される
パイロットシンボルにおけるフェージング歪量データ
(複素数)Cp=Cpi+jCpqを入力して,位相算
出部11において, Θ=tan~1(Cpq/Cpi)‥‥‥‥(3) を演算して位相歪量Θを求める。この求めた位相歪量Θ
をデータ遅延部12及び位相差周波数誤差算出部13に
入力する。位相差周波数誤差算出部13では,データ遅
延部12でデータ遅延させた位相歪量Θ-1と現在の位相
歪量Θとの差とにより, f=(Θ−Θ-1)/T(Tは1フレームの時間)‥‥‥‥(4) を演算し,周波数誤差fを求める。この求めた周波数誤
差fには送受間の周波数オフセット分とフェージングに
よる周波数変動が含まれている。ただし,フェージング
による変動周波数はランダムに発生しその平均値はゼロ
となる特性が有るため,フェージングによる変動周波数
が十分ゼロとみなせるサンプル数N個分の平均値を求め
れば,送受間の周波数オフセットを求めることが可能と
なる。そこで,移動平均処理部14でサンプル数N個に
よる移動平均favg
【0009】
【数1】
【0010】を計算することにより,精度の高い周波数
誤差情報が得られる。
【0011】
【発明の効果】本発明によれば,搬送波再生用タンク回
路などの,回路素子の特性を用いて周波数誤差情報を抽
出せず,フェージング補償回路で算出したフェージング
歪量データを利用して,該フェージング歪量データから
周波数誤差情報を得るように構成したため,ディジタル
信号処理手段を用いて実現でき,回路素子の特性変動に
よる誤検出などが生じず,常に正しい周波数誤差情報を
抽出することが可能となる。
【図面の簡単な説明】
【図1】本発明の一実施例を示すブロック図。
【図2】16QAMの信号点配置図。
【図3】フレーム構成の一例を示す図。
【図4】従来技術の一実施例を示すブロック図。
【図5】従来技術における搬送波再生用タンク回路の特
性を示すグラフ。
【図6】本発明の一実施例における周波数誤差算出部の
詳細ブロック図。
【符号の説明】
1 検波部 2 フレーム検出部 3 タイミング再生部 4 フェージング補償部 5 周波数誤差算出部 6 搬送波再生部 7 搬送波再生用タンク回路 8 位相比較器 11 位相算出部 12 データ遅延部 13 位相差周波数誤差算出部

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】 所定の振幅及び位相を有するパイロット
    シンボルを,定期的にデータシンボル列の間に挿入した
    フレーム構成でデータを伝送するデータ伝送システムに
    おいて,受信装置に上記パイロットシンボルから求めた
    フェージング歪量データを用いて送受間の周波数誤差を
    算出する手段を具備することを特徴とする周波数誤差検
    出回路。
JP6159878A 1994-07-12 1994-07-12 周波数誤差検出回路 Pending JPH0832641A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP6159878A JPH0832641A (ja) 1994-07-12 1994-07-12 周波数誤差検出回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6159878A JPH0832641A (ja) 1994-07-12 1994-07-12 周波数誤差検出回路

Publications (1)

Publication Number Publication Date
JPH0832641A true JPH0832641A (ja) 1996-02-02

Family

ID=15703182

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6159878A Pending JPH0832641A (ja) 1994-07-12 1994-07-12 周波数誤差検出回路

Country Status (1)

Country Link
JP (1) JPH0832641A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009232478A (ja) * 1999-07-28 2009-10-08 Panasonic Corp 受信方法及び受信装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009232478A (ja) * 1999-07-28 2009-10-08 Panasonic Corp 受信方法及び受信装置

Similar Documents

Publication Publication Date Title
KR100457987B1 (ko) 심볼처리가향상된전송시스템및수신기
EP0684708A1 (en) Adaptive equalizer
US4899367A (en) Multi-level quadrature amplitude modulator system with fading compensation means
JPS6194419A (ja) アダプテイブ受信装置
US20010017902A1 (en) Timing error detection circuit, demodulation circuit and methods thereof
KR20010053243A (ko) 주파수 동기 신호의 위치 결정 방법, 장치 및 시스템
JP3153869B2 (ja) フェージング歪補償方式及びその回路
US7315587B2 (en) Demodulation method and apparatus based on differential detection system for π/4 shifted QPSK modulated wave
JP3344353B2 (ja) 位相同期ループ回路と受信システム
US6294960B1 (en) Phase lock loop circuit using signal estimator
JPH1041992A (ja) 準同期検波復調装置
JPH0832641A (ja) 周波数誤差検出回路
EP1098312B1 (en) Waveform equalizer
US6563894B1 (en) Method and apparatus for acquiring and tracking the sampling phase of a signal
EP0986883B1 (en) Method and apparatus for band-adaptive demodulation
EP0621712B1 (en) Distortion canceller for line receivers
JP3405507B2 (ja) 符号伝送における復調装置及びその方法
JP3149236B2 (ja) 受信システム
KR100390433B1 (ko) 디지털 tv 수신기의 에러 추적 장치
EP0644677B1 (en) Equalizer - matched filter combination
JP2001203768A (ja) 受信ベースバンド回路
JP3338364B2 (ja) 無線受信装置
JP2720582B2 (ja) 掃引周波数発振器と準同期検波回路
JPS6352822B2 (ja)
JPH10173716A (ja) 位相検出器