JPH08293126A - Tilt controller - Google Patents

Tilt controller

Info

Publication number
JPH08293126A
JPH08293126A JP3529696A JP3529696A JPH08293126A JP H08293126 A JPH08293126 A JP H08293126A JP 3529696 A JP3529696 A JP 3529696A JP 3529696 A JP3529696 A JP 3529696A JP H08293126 A JPH08293126 A JP H08293126A
Authority
JP
Japan
Prior art keywords
signal
target value
pulse width
tilt control
orthogonal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP3529696A
Other languages
Japanese (ja)
Inventor
Koichi Takamine
浩一 高峯
Yasuaki Edahiro
泰明 枝廣
Hiromichi Ishibashi
広通 石橋
Mitsuro Moriya
充郎 守屋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP3529696A priority Critical patent/JPH08293126A/en
Publication of JPH08293126A publication Critical patent/JPH08293126A/en
Pending legal-status Critical Current

Links

Landscapes

  • Optical Recording Or Reproduction (AREA)

Abstract

PURPOSE: To always control vertically an orthogonal relation between an information surface of an optical disk and an optical axis of a light beam by changing a control target value of a tilt control means based on a pulse width fluctuation signal according to the fluctuation in a pulse width of an information reproducing signal. CONSTITUTION: A pulse width fluctuation detector 5 detects deviation in an edge between an RF pulse signal PRF and a reproduction reference clock, and outputs the pulse width fluctuation signal PD according to the deviation amount. A target value variable circuit 6 outputs a correction signal for changing a target value of a tilt servo to a tilt control circuit 9 according to the values of the signal PD and an orthogonal deviation signal TLE. A tilt sensor 7 outputs the deviation in the orthogonal relation between an optical disk 1 and the optical axis of the light beam 3 to output it to the circuit 9 through an orthogonal deviation detector 8. A slope mechanism 10 is controlled by the signal TLE and the correction signal from the circuit 9, and maintains the orthogonal relation between the disk 1 and the optical axis of the beam 3.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【発明の属する技術分野】本発明は、レ−ザ等の光源を
用いて記録媒体上に光学的に信号を記録する、あるいは
記録媒体上の信号を再生する光学式記録再生装置に関
し、特に情報記録再生用光ビームの光軸と記録媒体(デ
ィスク)の記録面との直交関係を維持するチルトサーボ
系を有するチルト制御装置に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an optical recording / reproducing apparatus for optically recording or reproducing a signal on a recording medium by using a light source such as a laser. The present invention relates to a tilt control device having a tilt servo system that maintains an orthogonal relationship between an optical axis of a recording / reproducing light beam and a recording surface of a recording medium (disk).

【0002】[0002]

【従来の技術】従来のチルト制御装置の一例として、例
えば特開昭61−51630(光学ヘッド装置)に示さ
れるようにディスクとディスク上の光ビームの光軸との
直交関係のずれを検出する専用センサ(チルトセンサ)
を用いて、検出された直交ずれ信号に応じて直交関係を
維持するよう制御するものが知られている。
2. Description of the Related Art As an example of a conventional tilt control device, for example, as shown in Japanese Patent Laid-Open No. 61-51630 (optical head device), a deviation of the orthogonal relationship between a disk and an optical axis of a light beam on the disk is detected. Dedicated sensor (tilt sensor)
It is known that the control is performed so as to maintain the orthogonal relationship according to the detected orthogonal shift signal.

【0003】以下、従来のチルト制御装置を説明する。A conventional tilt control device will be described below.

【0004】図41は従来のチルト制御装置の概略構成
を示すブロック図である。図41において、101は光
ディスクであって、スピンドルモータ111の回転軸上
に装着されている。102は光ピックアップであり、レ
ーザー発光素子、対物レンズ、および対物レンズアクチ
ュエータを有し、光ディスク101上に集束光ビームを
照射する。光ピックアップ102にはさらに受光素子が
設けられていて、これより情報再生信号とフォーカス誤
差信号やトラッキング誤差信号のサーボ信号を検出す
る。記録されている情報に対応した信号、すなわち情報
再生信号(RF)とは、光ディスク101上から反射さ
れた光を電気信号に変換したものである。フォーカス誤
差信号(FE)とは、上記集束光ビームの焦点位置と光
ディスク101の情報記録面との距離に応じた電気信号
である。このフォーカス誤差信号は焦点制御回路(図面
省略)を介して光ピックアップ102の対物レンズアク
チュエータにフィードバックされ、その結果、FEが略
ゼロとなるように制御される。
FIG. 41 is a block diagram showing a schematic configuration of a conventional tilt control device. In FIG. 41, 101 is an optical disk, which is mounted on the rotation shaft of a spindle motor 111. An optical pickup 102 has a laser light emitting element, an objective lens, and an objective lens actuator, and irradiates the optical disc 101 with a focused light beam. The optical pickup 102 is further provided with a light receiving element, which detects an information reproduction signal and a servo signal of a focus error signal or a tracking error signal. The signal corresponding to the recorded information, that is, the information reproduction signal (RF) is a signal obtained by converting the light reflected from the optical disc 101 into an electric signal. The focus error signal (FE) is an electric signal corresponding to the distance between the focal position of the focused light beam and the information recording surface of the optical disc 101. This focus error signal is fed back to the objective lens actuator of the optical pickup 102 via a focus control circuit (not shown), and as a result, FE is controlled to be substantially zero.

【0005】上述の焦点制御が行われた状態で、光ピッ
クアップ102が光ディスク101上のトラックに追従
するように制御されるトラッキング制御(図面省略)が
行われると、再生したRF信号から光ディスク101上
に記録されている情報を読み取ることができるようにな
る。
When tracking control (illustration omitted) in which the optical pickup 102 is controlled so as to follow a track on the optical disc 101 is performed in the state where the above-mentioned focus control is performed, on the optical disc 101 from the reproduced RF signal. You will be able to read the information recorded in.

【0006】しかし、光ディスク101と光ディスク1
01上に照射された光ビーム103の光軸との直交関係
のずれが発生すると再生した前記RF信号の識別誤りの
頻度が高くなる。そこで、ディスク101とディスク1
01上に照射された光ビーム103の光軸との直交関係
を維持するように制御されるチルトサーボが必要にな
る。
However, the optical disc 101 and the optical disc 1
When the deviation of the orthogonal relationship with the optical axis of the light beam 103 radiated on 01 occurs, the frequency of identification error of the reproduced RF signal increases. So, disc 101 and disc 1
01, a tilt servo controlled so as to maintain an orthogonal relationship with the optical axis of the light beam 103 radiated on 01 is required.

【0007】以下にチルトサーボについて説明する。The tilt servo will be described below.

【0008】光ピックアップ102上には光ディスク1
01と光ディスク101に照射された光ビーム103の
直交関係を検出するチルトセンサ107が搭載されてい
る。チルトセンサ107は、光ディスク101に向けて
光を発生する発光ダイオード等の光源と光ディスク10
1からの反射光を受光する受光素子より構成されてい
る。チルトセンサ107からの信号は直交ずれ検出器1
08に入力されて直交ずれ信号が生成される。傾斜機構
110には光ピックアップが搭載されており、直交ずれ
信号に基づきチルト制御回路109で光ディスク101
に対する光ディスク101に照射された光ビームの傾を
変化させ、前記直交関係のずれがゼロになるように制御
される。
The optical disc 1 is placed on the optical pickup 102.
01 and a tilt sensor 107 for detecting the orthogonal relationship between the optical beam 103 applied to the optical disc 101 are mounted. The tilt sensor 107 includes a light source such as a light emitting diode that emits light toward the optical disc 101 and the optical disc 10.
It is composed of a light receiving element that receives the reflected light from the light source 1. The signal from the tilt sensor 107 is the orthogonal shift detector 1
08, and an orthogonal shift signal is generated. An optical pickup is mounted on the tilt mechanism 110, and the tilt control circuit 109 drives the optical disk 101 based on the orthogonal shift signal.
The tilt of the light beam applied to the optical disc 101 with respect to is changed so that the deviation of the orthogonal relationship becomes zero.

【0009】[0009]

【発明が解決しようとする課題】しかし、上述の従来技
術においては、次に示す問題があった。すなわち、チル
トセンサ107を用いてチルトサーボを行う場合、チル
トセンサ107の固体差による特性のばらつきや装置の
組立誤差等があると、チルトサーボを動作させているに
もかかわらず光ディスク101と光ディスク101上に
照射された光ビームの光軸との直交関係にずれが発生す
る。
However, the above-mentioned prior art has the following problems. That is, when performing tilt servo using the tilt sensor 107, if there are variations in characteristics due to individual differences in the tilt sensor 107, assembly errors in the device, etc., the optical disk 101 and the optical disk 101 will be recorded even if the tilt servo is operating. A shift occurs in the orthogonal relationship with the optical axis of the irradiated light beam.

【0010】つまり、直交ずれ信号がゼロになっていて
もオフセットが発生しているため正規の直交関係が保た
れない。この直交ずれ信号のオフセットは組立工程で各
装置毎に所定値以下に調整しなければならず、生産コス
トが高くなるという問題があった。
That is, even if the quadrature shift signal is zero, the normal quadrature relationship cannot be maintained because the offset occurs. The offset of the orthogonal shift signal has to be adjusted to a predetermined value or less for each device in the assembly process, which causes a problem of high production cost.

【0011】また、チルトセンサ107の経時変化や温
度特性でセンサ出力に変化が生じると、直交ずれ信号に
オフセットが発生し、チルトサーボを行ったにもかかわ
らず光ディスク101と光ディスク101上に照射され
た光ビーム103の光軸との直交関係にずれが発生す
る。直交関係のずれが発生すると前述のように再生した
前記RF信号の識別誤りの頻度が高くなり、最適な状態
での記録または再生が行えなくなるという問題があっ
た。
Further, when the sensor output changes due to a change with time or temperature characteristics of the tilt sensor 107, an offset occurs in the orthogonal shift signal, and the optical disc 101 and the optical disc 101 are irradiated despite the tilt servo. A shift occurs in the orthogonal relationship with the optical axis of the light beam 103. When the deviation of the orthogonal relationship occurs, the frequency of identification error of the reproduced RF signal increases as described above, and there is a problem that recording or reproduction cannot be performed in an optimum state.

【0012】本発明は、上記課題を解決するためになさ
れたものであり、その目的とするところは、光ディスク
の情報面と光ディスクに収束照射された情報記録再生用
の光ビームの光軸との直交関係と、チルトセンサによっ
て検出された直交関係のずれとを補正することによっ
て、実際の直交関係が常に垂直になるように制御する。
The present invention has been made to solve the above problems, and its object is to provide an information surface of an optical disk and an optical axis of an information recording / reproducing light beam convergently irradiated on the optical disk. By correcting the orthogonal relationship and the deviation of the orthogonal relationship detected by the tilt sensor, control is performed so that the actual orthogonal relationship is always vertical.

【0013】[0013]

【課題を解決するための手段】本発明のチルト制御装置
は、光ディスクと該光ディスクに照射された光ビームの
光軸との直交関係のずれが最小となるように制御するチ
ルト制御装置であって、該光ビームを該光ディスク上に
照射し、該光ディスク上に記録されている情報を再生す
るための光ピックアップと、該光ディスクと該光軸との
直交関係のずれに応じた直交ずれ信号を出力する直交ず
れ検出手段と、該光軸を傾斜させる傾斜手段と、該直交
ずれ信号に応じて該傾斜手段を駆動して該光ディスクと
該光軸とが垂直に交わるように制御するチルト制御手段
と、該光ピックアップより得られる情報再生信号のパル
ス幅の変動に応じたパルス幅変動信号を出力するパルス
幅変動検出手段と、該パルス幅変動信号に基づいて該チ
ルト制御手段の制御目標値を変化させる目標値可変手段
と、を備えており、そのことにより上記目的が達成され
る。
A tilt control device of the present invention is a tilt control device for controlling so that a deviation of an orthogonal relationship between an optical disc and an optical axis of a light beam applied to the optical disc is minimized. , An optical pickup for irradiating the optical beam onto the optical disc to reproduce the information recorded on the optical disc, and an orthogonal shift signal according to a shift in the orthogonal relationship between the optical disc and the optical axis are output. An orthogonal deviation detecting means, an inclination means for inclining the optical axis, and a tilt control means for driving the inclination means according to the orthogonal deviation signal so as to control the optical disk and the optical axis to intersect each other vertically. A pulse width variation detecting means for outputting a pulse width variation signal according to a variation in the pulse width of an information reproduction signal obtained from the optical pickup, and a control of the tilt control means based on the pulse width variation signal. A target value changing means for changing the target value comprises a, the object is achieved.

【0014】ある実施例では、前記目標値可変手段は、
前記パルス幅変動信号が最小値をとるときの前記直交ず
れ信号の値を前記制御目標値として前記チルト制御手段
に出力する。
In one embodiment, the target value changing means is
The value of the orthogonal shift signal when the pulse width fluctuation signal has the minimum value is output to the tilt control means as the control target value.

【0015】ある実施例では、前記目標値可変手段は、
装置起動後に少なくとも1回、前記制御目標値を設定す
る。
In one embodiment, the target value varying means is
The control target value is set at least once after the device is activated.

【0016】ある実施例では、前記目標値可変手段は、
信号の記録または再生中に前記制御目標値を設定する。
In one embodiment, the target value changing means is
The control target value is set during signal recording or reproduction.

【0017】ある実施例では、前記目標値可変手段は、
信号の記録または再生中に前記パルス幅変動信号が所定
の値を越えた場合に前記制御目標値を設定する。
In one embodiment, the target value changing means is
The control target value is set when the pulse width variation signal exceeds a predetermined value during recording or reproduction of the signal.

【0018】ある実施例では、前記直交ずれ信号の交流
成分の中心レベルでタイミング信号を発生するタイミン
グ発生手段と、該タイミング信号に基づいて前記パルス
幅変動信号をサンプリングするサンプリング手段と、を
さらに備えており、前記目標値可変手段は、該サンプリ
ングされたパルス幅変動信号の値が最小になるように前
記チルト制御手段の目標値を制御する。
In one embodiment, a timing generating means for generating a timing signal at the center level of the AC component of the orthogonal shift signal and a sampling means for sampling the pulse width variation signal based on the timing signal are further provided. Therefore, the target value varying means controls the target value of the tilt controlling means so that the value of the sampled pulse width fluctuation signal is minimized.

【0019】ある実施例では、前記タイミング発生手段
は、前記直交ずれ信号の高周波成分を通過させる高域通
過フィルタと、該高域通過フィルタの出力信号を2値化
する2値化回路とを有する。
In one embodiment, the timing generating means has a high pass filter for passing a high frequency component of the orthogonal shift signal, and a binarization circuit for binarizing an output signal of the high pass filter. .

【0020】ある実施例では、前記目標値可変手段は、
前記傾斜手段によって前記光軸を前記光ディスクに対し
て傾斜させることによって、前記直交ずれ信号および前
記パルス幅変動信号の関係を関数で近似する関数近似手
段を有しており、前記目標値可変手段は、該関数近似手
段によって得られた関数を用いて、該パルス幅変動信号
に対応した制御目標値を変化させる。
In one embodiment, the target value varying means is
The target value varying means has a function approximating means for approximating the relationship between the orthogonal shift signal and the pulse width variation signal by a function by tilting the optical axis with respect to the optical disc by the tilting means. , The control target value corresponding to the pulse width variation signal is changed using the function obtained by the function approximating means.

【0021】ある実施例では、前記目標値可変手段は、
前記直交ずれ信号および前記パルス幅変動信号から前記
直交関係のずれの方向および量に対応する補正信号を出
力する補正信号検出手段を有している。
In one embodiment, the target value changing means is
It has a correction signal detecting means for outputting a correction signal corresponding to the direction and amount of the deviation of the orthogonal relationship from the orthogonal deviation signal and the pulse width variation signal.

【0022】ある実施例では、前記傾斜手段を所定の周
期で駆動するための外乱信号を発生する外乱信号発生手
段をさらに備えており、前記目標値可変手段は、該外乱
信号および前記パルス幅変動信号から前記直交関係のず
れの方向および量に対応する補正信号を出力する補正信
号検出手段を有している。
In one embodiment, a disturbance signal generating means for generating a disturbance signal for driving the inclining means in a predetermined cycle is further provided, and the target value varying means includes the disturbance signal and the pulse width variation. It has a correction signal detecting means for outputting a correction signal corresponding to the direction and amount of the deviation of the orthogonal relationship from the signal.

【0023】ある実施例では、光ディスクと該光ディス
クに照射された光ビームの光軸との直交関係のずれが最
小となるように制御するチルト制御装置であって、該光
ビームを該光ディスク上に照射し、該光ディスク上に記
録されている情報を再生するための光ピックアップと、
該光軸を傾斜させる傾斜手段と、該光ピックアップより
得られる情報再生信号のビットエラーレートに応じたビ
ットエラーレート信号を出力する再生エラー検出手段
と、該傾斜手段を所定の周期で駆動するための外乱信号
を発生する外乱信号発生手段と、該ビットエラーレート
信号および該外乱信号に応じて該傾斜手段の制御目標を
変化させる目標値可変手段と、を備えている。
In one embodiment, there is provided a tilt control device for controlling the deviation of the orthogonal relationship between the optical disc and the optical axis of the light beam applied to the optical disc to be minimized, and the light beam is directed onto the optical disc. An optical pickup for irradiating and reproducing the information recorded on the optical disc;
Inclination means for inclining the optical axis, reproduction error detection means for outputting a bit error rate signal corresponding to the bit error rate of the information reproduction signal obtained from the optical pickup, and for driving the inclination means in a predetermined cycle The disturbance signal generating means for generating the disturbance signal and the target value varying means for changing the control target of the inclining means according to the bit error rate signal and the disturbance signal.

【0024】本発明のチルト制御装置は、光ディスクと
該光ディスクに照射された光ビームの光軸との直交関係
のずれが最小となるように制御するチルト制御装置であ
って、該光ビームを該光ディスク上に照射し、該光ディ
スク上に記録されている情報を再生するための光ピック
アップと、該光ディスクと該光軸との直交関係のずれに
応じた直交ずれ信号を出力する直交ずれ検出手段と、該
光軸を傾斜させる傾斜手段と、該直交ずれ信号に応じて
該傾斜手段を駆動して該光ディスクと該光軸とが垂直に
交わるように制御するチルト制御手段と、該光ピックア
ップより得られる情報再生信号のビットエラーレートに
応じたビットエラーレート信号を出力する再生エラー検
出手段と、該ビットエラーレート信号に基づいて該チル
ト制御手段の制御目標を変化させる目標値可変手段と、
を備えており、そのことにより上記目的が達成される。
The tilt control device of the present invention is a tilt control device for controlling such that the deviation of the orthogonal relationship between the optical disc and the optical axis of the light beam applied to the optical disc is minimized. An optical pickup for irradiating an optical disc and reproducing information recorded on the optical disc, and an orthogonal shift detecting means for outputting an orthogonal shift signal according to a shift in the orthogonal relationship between the optical disc and the optical axis. An inclination means for inclining the optical axis, a tilt control means for controlling the inclination means by driving the inclination means according to the orthogonal shift signal so that the optical disk and the optical axis intersect perpendicularly, Reproduction error detection means for outputting a bit error rate signal corresponding to the bit error rate of the reproduced information reproduction signal, and control of the tilt control means based on the bit error rate signal A target value changing means for changing the target,
The above-mentioned object is achieved thereby.

【0025】ある実施例では、前記目標値可変手段は、
前記ビットエラーレートが最小値をとるときの前記直交
ずれ信号の値を前記制御目標値として前記チルト制御手
段に出力する。
In one embodiment, the target value varying means is
The value of the orthogonal shift signal when the bit error rate takes the minimum value is output to the tilt control means as the control target value.

【0026】本発明のチルト制御装置は、光ディスクと
該光ディスクに照射された光ビームの光軸との直交関係
のずれが最小となるように制御するチルト制御装置であ
って、該光ビームを該光ディスク上に照射し、該光ディ
スク上に記録されている情報を再生するための光ピック
アップと、該光軸を傾斜させる傾斜手段と、該光ピック
アップより得られる情報再生信号のパルス幅の変動に応
じたパルス幅変動信号を出力するパルス幅変動検出手段
と、該傾斜手段を所定の周期で駆動するための外乱信号
を発生する外乱信号発生手段と、該パルス幅変動信号お
よび該外乱信号に応じて該傾斜手段を駆動して該光ディ
スクと該光軸とが垂直に交わるように制御するチルト制
御手段と、該パルス幅変動信号および該外乱信号に基づ
いて該チルト制御手段の制御目標値を変化させる目標値
可変手段と、を備えており、そのことにより上記目的が
達成される。
The tilt control device of the present invention is a tilt control device for controlling such that the deviation of the orthogonal relationship between the optical disc and the optical axis of the light beam applied to the optical disc is minimized. An optical pickup for irradiating the optical disc to reproduce information recorded on the optical disc, an inclining means for inclining the optical axis, and a pulse width variation of an information reproduction signal obtained from the optical pickup. Pulse width variation detecting means for outputting the pulse width variation signal, disturbance signal generating means for generating a disturbance signal for driving the tilting means in a predetermined cycle, and the pulse width variation signal and the disturbance signal according to the disturbance signal. Tilt control means for driving the tilting means to control the optical disc so that the optical axis and the optical axis intersect perpendicularly, and the tilt control based on the pulse width variation signal and the disturbance signal. A target value changing means for changing a control target value of the stage comprises a said object is achieved.

【0027】[0027]

【発明の実施の形態】本発明によるチルト制御装置を図
面を参照しながら説明する。なお、同一の参照符号は、
同一の構成要素を示す。
DESCRIPTION OF THE PREFERRED EMBODIMENTS A tilt control device according to the present invention will be described with reference to the drawings. The same reference numerals are
The same components are shown.

【0028】(実施例1)図1は、本発明によるチルト
制御装置の第1の実施例のブロック図である。光ディス
ク1は、スピンドルモータ11の回転軸上に装着されて
いる。光ピックアップ2は、レーザー発光素子、対物レ
ンズ、およびアクチュエータを有しており、集束された
光ビーム3を光ディスク1上に照射する。アクチュエー
タは、対物レンズを光ビーム3の光軸方向に駆動する。
光ピックアップ2はさらに受光素子を有しており、この
受光素子によって情報再生信号RFと、フォーカス誤差
信号およびトラッキング誤差信号からなるサーボ信号と
が出力される。光ピックアップ2の受光素子は、光ディ
スク1の情報記録面において反射され受光素子に入射す
る光ビームを受け取り、光ディスク1上に記録された情
報に対応する情報再生信号RFを出力する。
(Embodiment 1) FIG. 1 is a block diagram of a tilt control device according to a first embodiment of the present invention. The optical disc 1 is mounted on the rotation shaft of a spindle motor 11. The optical pickup 2 has a laser light emitting element, an objective lens, and an actuator, and irradiates the optical disc 1 with a focused light beam 3. The actuator drives the objective lens in the optical axis direction of the light beam 3.
The optical pickup 2 further has a light receiving element, which outputs an information reproduction signal RF and a servo signal including a focus error signal and a tracking error signal. The light receiving element of the optical pickup 2 receives the light beam reflected on the information recording surface of the optical disc 1 and incident on the light receiving element, and outputs an information reproduction signal RF corresponding to the information recorded on the optical disc 1.

【0029】情報信号検出器4は、光ピックアップ2か
ら出力された情報再生信号RFを受け取り、入力された
情報再生信号RFを適当なしきい値によって2値化す
る。情報信号検出器4は、2値化された情報再生信号R
FをRFパルス信号PRFとしてパルス幅変動検出器5
に出力する。
The information signal detector 4 receives the information reproduction signal RF output from the optical pickup 2 and binarizes the input information reproduction signal RF with an appropriate threshold value. The information signal detector 4 uses the binarized information reproduction signal R
Pulse width fluctuation detector 5 with F as RF pulse signal PRF
Output to.

【0030】パルス幅変動検出器5は、RFパルス信号
PRFと再生の基準となるクロックとの位相を比較する
ことによって、これらの信号の位相が所定の関係(すな
わち同期がとれている状態)となるようにフェーズロッ
ク制御する。その結果、パルス幅変動検出器5は、RF
パルス信号PRFのエッジと再生基準クロックとのエッ
ジのずれを検出する。言い換えればパルス幅変動検出器
5は、RFパルス信号PRFのパルス幅が理想的なパル
ス幅のRFパルス信号のパルス幅に対してどれだけ広い
かまたは狭いかを検出し、エッジのずれの量に応じた電
気信号、すなわちパルス幅変動信号PDを出力する。
The pulse width fluctuation detector 5 compares the phase of the RF pulse signal PRF with the phase of the clock serving as a reference for reproduction, so that the phases of these signals have a predetermined relationship (that is, a synchronized state). Phase lock control is performed so that As a result, the pulse width fluctuation detector 5 is
The deviation of the edge between the pulse signal PRF and the reproduction reference clock is detected. In other words, the pulse width variation detector 5 detects whether the pulse width of the RF pulse signal PRF is wider or narrower than the pulse width of the RF pulse signal having the ideal pulse width, and determines the amount of edge shift. The corresponding electric signal, that is, the pulse width variation signal PD is output.

【0031】目標値可変回路6は、パルス幅変動信号P
Dおよび後述の直交ずれ信号TLEの値に応じて、チル
トサーボの目標値を変化させるための補正信号ΔTLE
を後述のチルト制御回路9に出力する。チルトセンサ7
は、光ディスク1と光ディスク1上に照射された光ビー
ムの光軸とが垂直に交わる状態からずれている量(以
下、単に「直交関係のずれ」という)に対応する信号を
出力する。直交ずれ検出器8は、チルトセンサ7から出
力された信号を受け取り、直交ずれ信号TLEをチルト
制御回路9に出力する。ここで「直交ずれ」とは、光デ
ィスク1の表面と光ビーム3とが垂直に交わる状態から
の誤差をいう。
The target value varying circuit 6 has a pulse width variation signal P.
A correction signal ΔTLE for changing the target value of the tilt servo according to the value of D and the orthogonal shift signal TLE described later.
Is output to the tilt control circuit 9 described later. Tilt sensor 7
Outputs a signal corresponding to the amount of deviation from the state where the optical disc 1 and the optical axis of the light beam irradiated on the optical disc 1 intersect perpendicularly (hereinafter, simply referred to as “orthogonal relation deviation”). The orthogonal shift detector 8 receives the signal output from the tilt sensor 7 and outputs the orthogonal shift signal TLE to the tilt control circuit 9. Here, the “orthogonal shift” means an error from a state where the surface of the optical disc 1 and the light beam 3 intersect perpendicularly.

【0032】図2は、チルトセンサ7および直交ずれ検
出器8の内部構成を示す図である。チルトセンサ7は、
2つの光検出器701および702とLED(発光ダイ
オード)703とを有している。LED703から出射
した光は、光ディスク1の表面で反射されて、光検出器
701および702に入射する。光検出器701および
702は、入射した光の強さに対応する電圧をもつ信号
を出力する。直交ずれ検出器8は、差動増幅器802を
有している。差動増幅器802は、その非反転入力端子
および反転入力端子において、それぞれ光検出器701
および702から出力された信号を受け取り、それらの
信号の電圧差をもつ信号を出力端子から直交ずれ信号T
LEとして出力する。光ビーム3の光軸と光ディスク1
の記録面とが垂直に交わる場合には、理想的には、光検
出器701および702から出力される信号の電圧は等
しくなり、その結果、直交ずれ信号TLEは、ゼロレベ
ルになる。また垂直に交わらない場合、例えば、光検出
器701に入射する光のほうが光検出器702に入射す
る光よりも強くなるように光ピックアップ2が光ディス
ク1に対して傾いている場合、直交ずれ信号TLEは、
プラスの電圧をもつ。逆の向きに光ピックアップ2が傾
いている場合は、直交ずれ信号TLEは、マイナスの電
圧をもつ。
FIG. 2 is a diagram showing the internal structure of the tilt sensor 7 and the orthogonal shift detector 8. The tilt sensor 7 is
It has two photodetectors 701 and 702 and an LED (light emitting diode) 703. The light emitted from the LED 703 is reflected on the surface of the optical disc 1 and enters the photodetectors 701 and 702. The photodetectors 701 and 702 output a signal having a voltage corresponding to the intensity of incident light. The quadrature shift detector 8 has a differential amplifier 802. The differential amplifier 802 has a photodetector 701 at its non-inverting input terminal and its inverting input terminal, respectively.
And 702, and outputs a signal having a voltage difference between the signals from the output terminal to the orthogonal shift signal T.
Output as LE. Optical axis of light beam 3 and optical disc 1
Ideally, the voltages of the signals output from the photodetectors 701 and 702 become equal, and as a result, the orthogonal shift signal TLE becomes zero level. If they do not intersect vertically, for example, if the optical pickup 2 is tilted with respect to the optical disc 1 so that the light incident on the photodetector 701 is stronger than the light incident on the photodetector 702, the orthogonal shift signal TLE is
It has a positive voltage. When the optical pickup 2 is tilted in the opposite direction, the orthogonal shift signal TLE has a negative voltage.

【0033】傾斜機構10は、光ディスク1と光ディス
ク1上に照射された光ビーム3の光軸との傾きを変化さ
せる。以下の実施例では、光ディスク1の径方向のチル
ト(いわゆるラジアルチルト)が傾斜機構10によって
変化する。チルト制御回路9は、直交ずれ信号TLEお
よび補正信号ΔTLEに応じて傾斜機構10を制御して
光ディスク1と光ディスク1上に照射された光ビーム3
の光軸との直交関係を維持する。
The tilting mechanism 10 changes the tilt between the optical disk 1 and the optical axis of the light beam 3 irradiated on the optical disk 1. In the following embodiments, the tilt in the radial direction of the optical disc 1 (so-called radial tilt) is changed by the tilting mechanism 10. The tilt control circuit 9 controls the tilting mechanism 10 according to the orthogonal shift signal TLE and the correction signal ΔTLE to control the optical disc 1 and the light beam 3 irradiated on the optical disc 1.
Maintains an orthogonal relationship with the optical axis of.

【0034】図3は、チルト制御回路9および傾斜機構
10の動作を説明するための図である。チルト制御回路
9は、直交ずれ信号TLEを受け取り、信号V=K2
(K1・TLE−CS)(K1:ゲイン調整回路901
のゲイン、K2:駆動回路903のゲイン)を出力す
る。傾斜機構10は、DCモータ1010およびウォー
ムギヤ1020を有する。DCモータ1010は、信号
Vに応じて角速度ω(ω=K3・V、K3:定数)でウ
ォームギヤ1020を駆動する。ウォームギヤ1020
は、光ピックアップ2をθ(θ=K4・ω、K4:定
数)だけ傾ける。
FIG. 3 is a diagram for explaining the operations of the tilt control circuit 9 and the tilt mechanism 10. The tilt control circuit 9 receives the orthogonal shift signal TLE, and the signal V = K2
(K1 · TLE-CS) (K1: gain adjustment circuit 901
, Gain of K2: gain of drive circuit 903). The tilt mechanism 10 includes a DC motor 1010 and a worm gear 1020. The DC motor 1010 drives the worm gear 1020 at an angular velocity ω (ω = K3 · V, K3: constant) according to the signal V. Worm gear 1020
Tilts the optical pickup 2 by θ (θ = K4 · ω, K4: constant).

【0035】以下、実施例1の動作を説明する。まず、
光ピックアップ2が出力するフォーカス誤差信号FE
は、焦点制御回路(不図示)を経て光ピックアップ2の
対物レンズアクチュエータにフィードバックされる。そ
の結果、対物レンズを通して出射された光ビーム3の焦
点と光ディスク情報記録面との距離はほぼ一定に保たれ
る。
The operation of the first embodiment will be described below. First,
Focus error signal FE output by the optical pickup 2
Is fed back to the objective lens actuator of the optical pickup 2 via a focus control circuit (not shown). As a result, the distance between the focal point of the light beam 3 emitted through the objective lens and the optical disk information recording surface is kept substantially constant.

【0036】上述の焦点制御が行われた状態で、光ビー
ム3が光ディスク1上のトラックに追従するように制御
するためのトラッキング制御(不図示)も行われると、
情報再生信号RFに基づいて光ディスク1上に記録され
た情報を再生することができる。
When the tracking control (not shown) for controlling the light beam 3 to follow the track on the optical disc 1 is also performed in the state where the above focus control is performed,
The information recorded on the optical disc 1 can be reproduced based on the information reproduction signal RF.

【0037】もし直交関係にずれが生じると、直交ずれ
検出器8が出力する直交ずれ信号TLEに対応する量だ
け、チルト制御回路9によって傾斜機構10を駆動す
る。その結果、光ディスク1の情報面と光ディスク1に
照射された光ビーム3の光軸との傾きが変化し、最終的
に直交ずれ信号TLEがゼロになるようにフィードバッ
ク制御が行われる。
If a shift occurs in the orthogonal relationship, the tilt control circuit 9 drives the tilt mechanism 10 by an amount corresponding to the orthogonal shift signal TLE output from the orthogonal shift detector 8. As a result, the inclination between the information surface of the optical disc 1 and the optical axis of the light beam 3 with which the optical disc 1 is irradiated changes, and feedback control is performed so that the orthogonal shift signal TLE finally becomes zero.

【0038】しかし前述のように、装置の組立誤差、チ
ルトセンサ7の経時的な特性変化、または温度変化が生
じた場合、直交ずれ信号TLEがゼロになるように制御
されていたとしても、光ディスク1と光ディスク1上に
照射された光ビームの光軸とは垂直に交わらない。
However, as described above, even if the orthogonal deviation signal TLE is controlled to be zero when there is an assembly error of the apparatus, a characteristic change of the tilt sensor 7 with time, or a temperature change, the optical disc is controlled. 1 and the optical axis of the light beam emitted onto the optical disc 1 do not intersect perpendicularly.

【0039】そこで、本発明のチルト制御装置は、装置
の立ち上げ時あるいは記録再生の途中において、チルト
サーボの制御目標値の最適点を探索する。
Therefore, the tilt control device of the present invention searches for the optimum point of the control target value of the tilt servo when the device is started up or during recording / reproduction.

【0040】図4は、直交ずれ量に対する再生信号RF
の波形およびRFパルス信号PRFの波形を示す図であ
る。光ピックアップ2の集束光ビーム3が光ディスク1
の記録面上に形成された情報ピットを走査したとき、光
ピックアップ2からは図4の(A)に示す再生信号RF
が再生され、さらに情報信号検出器4によって電位Vt
hをしきい値として2値化され、RFパルス信号PRF
が生成される。このとき前述の直交関係のずれがなけれ
ばRFパルス信号PRFのパルス幅は、所定の長さTと
なる。このTは、一般には光ディスク1に記録されてい
る情報の基準クロック信号の周期の整数倍に相当する。
ここで直交関係のずれが発生すると、RF信号の波形は
図4の(B)のように変化する。これは、直交関係のず
れが発生したことにより、光ピックアップ2上のサーボ
信号及び再生信号検出用の光検出器(不図示)へ入射す
るディスク1からの反射光の形状が変化して再生信号R
Fの信号品質が劣化したり、更にフォーカス誤差信号や
トラッキング誤差信号等のサーボ信号にオフセットが発
生して再生信号RFの信号品質が劣化したりするためで
ある。直交ずれが大きくなるほど、再生信号RFの信号
品質はさらに劣化して、その結果、図4の(C)に示す
ようにRFパルス信号PRFのパルス幅がさらに変化
(この場合は、パルス幅がより小さくなるように変化)
する。したがって、このパルス幅の変化を計測すれば、
直交ずれに対応する量を検出できる。
FIG. 4 shows the reproduction signal RF with respect to the orthogonal shift amount.
3A and 3B are diagrams showing the waveform of FIG. 4 and the waveform of the RF pulse signal PRF. Focused light beam 3 of optical pickup 2 is optical disc 1
When an information pit formed on the recording surface of the optical disc is scanned, the reproduction signal RF shown in FIG.
Is reproduced, and the potential Vt is further detected by the information signal detector 4.
RF pulse signal PRF binarized with h as a threshold
Is generated. At this time, the pulse width of the RF pulse signal PRF becomes a predetermined length T if there is no deviation of the above-mentioned orthogonal relationship. This T generally corresponds to an integral multiple of the cycle of the reference clock signal of the information recorded on the optical disc 1.
If a shift in the orthogonal relationship occurs here, the waveform of the RF signal changes as shown in FIG. This is because the deviation of the orthogonal relationship causes a change in the shape of the reflected light from the disc 1 which is incident on the photodetector (not shown) for detecting the servo signal and the reproduction signal on the optical pickup 2 and the reproduction signal. R
This is because the signal quality of the F signal is deteriorated, and the servo signal such as the focus error signal and the tracking error signal is offset to deteriorate the signal quality of the reproduction signal RF. As the quadrature shift increases, the signal quality of the reproduction signal RF further deteriorates, and as a result, the pulse width of the RF pulse signal PRF further changes (in this case, the pulse width becomes larger as shown in FIG. 4C). Change to become smaller)
To do. Therefore, if you measure this change in pulse width,
The amount corresponding to the orthogonal shift can be detected.

【0041】次に、パルス幅変動検出器5における、R
Fパルス信号PRFのパルス幅計測方法を説明する。
Next, in the pulse width fluctuation detector 5, R
A method of measuring the pulse width of the F pulse signal PRF will be described.

【0042】図5は、実施例1のパルス幅変動検出器5
のブロック図である。位相比較回路501は、RFパル
ス信号PRFの、VCO(電圧制御発振器)504から
出力されるクロック信号CLKに対する位相ずれを検出
する。具体的には、RFパルス信号PRFの位相がクロ
ック信号CLKの位相に対して進んでいるか、遅れてい
るかに応じて出力端子UPおよびDNから位相ずれに対
応するパルス幅をもったパルスを出力する。差動回路5
02は、位相比較回路501から出力されたパルス信号
UPおよびDNの差を計算し、積分回路503に出力す
る。積分回路503は、これらの信号の差を積分し、V
CO504に出力する。VCO504は、積分回路50
3の出力に応じた周波数をもつクロック信号CLKを位
相比較回路501に出力する。加算回路505は、位相
比較回路501から出力されたパルス信号UPおよびD
Nの和を計算し、LPF(ローパスフィルター)506
に出力する。LPF506は、入力された信号のうち低
い周波数成分をパルス幅変動信号PDとして出力する。
FIG. 5 shows the pulse width fluctuation detector 5 of the first embodiment.
It is a block diagram of. The phase comparison circuit 501 detects the phase shift of the RF pulse signal PRF with respect to the clock signal CLK output from the VCO (voltage controlled oscillator) 504. Specifically, a pulse having a pulse width corresponding to the phase shift is output from the output terminals UP and DN according to whether the phase of the RF pulse signal PRF leads or lags the phase of the clock signal CLK. . Differential circuit 5
02 calculates the difference between the pulse signals UP and DN output from the phase comparison circuit 501, and outputs the difference to the integration circuit 503. The integrating circuit 503 integrates the difference between these signals to obtain V
Output to CO504. The VCO 504 is an integrating circuit 50.
The clock signal CLK having a frequency corresponding to the output of No. 3 is output to the phase comparison circuit 501. The adder circuit 505 outputs the pulse signals UP and D output from the phase comparison circuit 501.
Calculate the sum of N and LPF (low pass filter) 506
Output to. The LPF 506 outputs the low frequency component of the input signal as the pulse width variation signal PD.

【0043】以下、図6を参照しながらパルス幅変動検
出器5の動作を説明する。図6は、RFパルス信号PR
F、クロック信号CLKおよびパルス信号UPおよびD
Nのタイミングを示す図である。実際には、例えばEF
M(eight to fourteen modulation)の場合、最も短い
RFパルス信号PRFのパルスに、VCO504から出
力されるクロック信号CLKのパルスが3つ入るような
関係になるのが一般的である。図6を用いた説明では、
簡単のため、RFパルス信号PRFおよびクロック信号
CLKのパルス幅が等しいと仮定している。
The operation of the pulse width fluctuation detector 5 will be described below with reference to FIG. FIG. 6 shows the RF pulse signal PR
F, clock signal CLK and pulse signals UP and D
It is a figure which shows the timing of N. In practice, for example, EF
In the case of M (eight to four teen modulation), it is general that the shortest pulse of the RF pulse signal PRF has three pulses of the clock signal CLK output from the VCO 504. In the explanation using FIG. 6,
For simplicity, it is assumed that the pulse widths of the RF pulse signal PRF and the clock signal CLK are equal.

【0044】位相比較回路501、差動回路502、積
分回路503、VCO504は、PLL(phase locked
loop)を構成する。まず、位相比較回路501は、R
Fパルス信号PRFとクロック信号CLKとの間の位相
差に対応するパルス信号UPおよびDNを図6に示すよ
うに出力する。すなわち、立ち上がりエッジおよび立ち
下がりエッジにおいて、RFパルス信号PRFがクロッ
ク信号CLKよりも進んでいる場合、その進みに対応す
る幅をもつパルス信号UPが出力される(図6中の
A)。一方、遅れている場合、その遅れに対応する幅を
もつパルス信号DNが出力される(図6中のB)。位相
の進み遅れは差動回路502によって正負のパルス信号
となり、さらに積分回路503によって累積加算された
信号となる。VCO504は、この加算された信号の電
圧に応じた周波数のクロック信号CLKを発生し、位相
比較回路501へとフィードバックする。その結果、ク
ロック信号CLKは、RFパルス信号PRFに対して、
位相差の平均がゼロになるように制御される。
The phase comparison circuit 501, the differential circuit 502, the integration circuit 503, and the VCO 504 are PLL (phase locked).
loop). First, the phase comparison circuit 501
The pulse signals UP and DN corresponding to the phase difference between the F pulse signal PRF and the clock signal CLK are output as shown in FIG. That is, when the RF pulse signal PRF leads the clock signal CLK at the rising edge and the falling edge, the pulse signal UP having a width corresponding to the leading is output (A in FIG. 6). On the other hand, when there is a delay, a pulse signal DN having a width corresponding to the delay is output (B in FIG. 6). The phase advance or delay becomes a positive / negative pulse signal by the differential circuit 502, and further becomes a signal that is cumulatively added by the integration circuit 503. The VCO 504 generates a clock signal CLK having a frequency corresponding to the voltage of the added signal and feeds it back to the phase comparison circuit 501. As a result, the clock signal CLK becomes
The average of the phase difference is controlled to be zero.

【0045】もしパルス幅の変動がなければ、フィード
バックの結果、パルス信号UPおよびDNは、位相差に
対応するパルスをもたない(すなわち、ゼロレベルのま
まである)。ここでRFパルス信号PRFがクロック信
号CLKよりもパルス幅が狭いとする(図6中のC)。
このとき、クロック信号CLKの立ち上がりエッジにお
いてパルス信号DNが発生し、RFパルス信号PRFの
立ち下がりエッジにおいてパルス信号UPが発生する。
反対に、RFパルス信号PRFがクロック信号CLKよ
りもパルス幅が広いとする(図6中のD)。このとき、
RFパルス信号PRFの立ち上がりエッジにおいてパル
ス信号UPが発生し、クロック信号CLKの立ち下がり
エッジにおいてパルス信号DNが発生する。
If there is no fluctuation in the pulse width, as a result of the feedback, the pulse signals UP and DN have no pulse corresponding to the phase difference (that is, remain at zero level). Here, it is assumed that the RF pulse signal PRF has a narrower pulse width than the clock signal CLK (C in FIG. 6).
At this time, the pulse signal DN is generated at the rising edge of the clock signal CLK, and the pulse signal UP is generated at the falling edge of the RF pulse signal PRF.
On the contrary, it is assumed that the RF pulse signal PRF has a wider pulse width than the clock signal CLK (D in FIG. 6). At this time,
The pulse signal UP is generated at the rising edge of the RF pulse signal PRF, and the pulse signal DN is generated at the falling edge of the clock signal CLK.

【0046】前述のように、PLLによって位相比較回
路501の入力UおよびVの位相差の平均がゼロになる
ように、クロック信号CLKの周波数および位相が制御
される。よってRFパルス信号PRFのパルス幅が変動
した場合、パルス信号UPおよびDNとして、それぞれ
同じ幅のパルスが出力される。その結果、加算回路50
5は、パルス幅の変動成分のみが出力する。LPF50
6は、このパルス幅の変動成分を平滑化することによっ
て、直流電圧化された信号をパルス幅変動信号PDとし
て出力する。
As described above, the frequency and phase of the clock signal CLK are controlled by the PLL so that the average of the phase differences between the inputs U and V of the phase comparison circuit 501 becomes zero. Therefore, when the pulse width of the RF pulse signal PRF fluctuates, pulses having the same width are output as the pulse signals UP and DN. As a result, the adder circuit 50
5 outputs only the fluctuation component of the pulse width. LPF50
6 smoothes the fluctuation component of the pulse width, and outputs a DC voltage converted signal as the pulse width fluctuation signal PD.

【0047】図7は、位相比較回路501の内部構成を
示す図である。RFパルス信号PRFの立ち上がりエッ
ジおよび立ち下がりエッジは、それぞれモノマルチによ
って検出される。これらのエッジ信号とクロック信号C
LKとのエッジのうち、早い方の信号エッジでフリップ
フロップをセットし、遅い方でリセットをかける回路が
挙げられる。また結果的にパルス信号UPおよびDNの
差動出力および加算出力を有する回路、つまり、(UP
−DN)および(UP+DN)を出力端子として備えて
いる回路であってもよい。(UP+DN)だけならば、
例えば、排他的論理和(エクスクルーシブOR)で直接
実現することができる。しかし比較的簡易な構成で(U
P−DN)および(UP+DN)を得るためには、パル
ス信号UPおよびDNを独立に出力できる回路のほうが
好ましい。なお、位相比較回路501の内部構成は、上
述の機能があればよく、他の回路構成によって実現する
こともできる。
FIG. 7 is a diagram showing the internal configuration of the phase comparison circuit 501. The rising edge and the falling edge of the RF pulse signal PRF are respectively detected by monomulti. These edge signal and clock signal C
Among the edges with LK, there is a circuit that sets the flip-flop at the earlier signal edge and resets it at the later signal edge. As a result, a circuit having a differential output and an addition output of the pulse signals UP and DN, that is, (UP
It may be a circuit including -DN) and (UP + DN) as output terminals. If only (UP + DN),
For example, it can be directly realized by an exclusive OR. However, with a relatively simple configuration (U
In order to obtain (P-DN) and (UP + DN), a circuit that can output the pulse signals UP and DN independently is preferable. The internal configuration of the phase comparison circuit 501 only needs to have the above-mentioned function, and can be realized by other circuit configurations.

【0048】次に、光ディスクと光ディスク上に照射さ
れた光ビームの光軸との関係が垂直になるように、チル
トサーボ目標値を探索する装置および方法について説明
する。
Next, an apparatus and method for searching the tilt servo target value so that the relationship between the optical disk and the optical axis of the light beam irradiated on the optical disk becomes vertical will be described.

【0049】図8は、チルトサーボ目標値を探索すると
きの直交ずれ信号TLEおよびパルス幅変動信号PDの
関係を示す図である。図8においては、直交ずれ信号T
LEがオフセットΔTLEの値をもつときに、光ディス
クと光ディスク上に照射された光ビームの光軸とが垂直
に交わる。一般に、直交ずれ信号TLEは、光ディスク
の回転や光ディスク自体の「そり」に伴って、図8の
(A)〜(C)に示すように、周期的に変化する。実際
には、目標値可変回路6から出力された補正信号CSが
ゼロの状態でチルトサーボを動作させても、直交ずれ信
号TLEには、チルトサーボが追従できない程度に高い
周波数成分をもつAC(交流)チルト成分が残る。この
とき、直交ずれ信号TLEは、周期的な変動の平均値が
ゼロとなるように制御される。
FIG. 8 is a diagram showing the relationship between the orthogonal shift signal TLE and the pulse width variation signal PD when searching for the tilt servo target value. In FIG. 8, the orthogonal shift signal T
When LE has a value of offset ΔTLE, the optical disk and the optical axis of the light beam irradiated on the optical disk intersect perpendicularly. In general, the orthogonal shift signal TLE periodically changes as shown in FIGS. 8A to 8C in accordance with the rotation of the optical disc and the “warpage” of the optical disc itself. Actually, even if the tilt servo is operated with the correction signal CS output from the target value variable circuit 6 being zero, the orthogonal deviation signal TLE has an AC (alternating current) having a high frequency component that the tilt servo cannot follow. The tilt component remains. At this time, the orthogonal shift signal TLE is controlled so that the average value of periodic fluctuations becomes zero.

【0050】オフセットΔTLEがACチルト成分の振
幅より大きい場合(図8の(A)の場合)、パルス幅変
動信号PDは、直交ずれ信号TLEの2つのピークのう
ち一方のピークで最小値をとる。目標値可変回路6のP
Dminタイミング検出器610は、 パルス幅変動信号P
Dが最小値をとるタイミングでサンプリングパルスを発
生する。図8の(A)に示すように、時刻t1でサンプ
リングパルスを発生し、補正信号発生器620に出力す
る。補正信号発生器620は、PDminタイミング検出
器610から出力されたサンプリングパルスのタイミン
グにおいて、直交ずれ信号TLEをサンプリングする。
図8の(A)においては、時刻t1においてΔTLE1
という値をもつ直交ずれ信号TLEがサンプリングされ
る。補正信号発生器620は、ΔTLE1という値をも
つ補正信号CSをチルト制御回路9に出力する。
When the offset ΔTLE is larger than the amplitude of the AC tilt component (case (A) of FIG. 8), the pulse width fluctuation signal PD takes the minimum value at one of the two peaks of the orthogonal shift signal TLE. . P of the target value variable circuit 6
The Dmin timing detector 610 uses the pulse width fluctuation signal P
A sampling pulse is generated at the timing when D takes the minimum value. As shown in FIG. 8A, a sampling pulse is generated at time t1 and output to the correction signal generator 620. The correction signal generator 620 samples the orthogonal shift signal TLE at the timing of the sampling pulse output from the PDmin timing detector 610.
In FIG. 8A, ΔTLE1 at time t1
The orthogonal shift signal TLE having a value of is sampled. The correction signal generator 620 outputs the correction signal CS having a value of ΔTLE1 to the tilt control circuit 9.

【0051】チルト制御回路9のゲイン調整回路901
は、直交ずれ信号TLEを受け取り、フィードバック制
御に必要なだけ直交ずれ信号TLEを増幅してから加算
器902に出力する。ここでは簡単のため、ゲイン調整
回路901のゲインが1である(すなわちゲイン調整回
路901の入力信号および出力信号のレベルが等しい)
とする。加算器902は、補正信号CSとゲイン調整回
路901からの信号とを加算して駆動回路903に出力
する。駆動回路903は、傾斜機構10を駆動する。Δ
TLE1という値をもつ補正信号CSが直交ずれ信号T
LEに加算される結果、図8の(B)に示すように、直
交ずれ信号TLEの平均値がΔTLE1となるように、
フィードバックループは制御される。光ディスクと光ビ
ームの光軸とが垂直に交わるとき(直交関係のずれがゼ
ロのとき)、直交ずれ信号TLEがとるであろう値、オ
フセットΔTLEと、図8の(B)における直交ずれ信
号TLEの変動の中心との差は、ΔTLE2(=ΔTL
E−ΔTLE1)となる。
Gain adjusting circuit 901 of tilt control circuit 9
Receives the orthogonal shift signal TLE, amplifies the orthogonal shift signal TLE as much as necessary for feedback control, and then outputs it to the adder 902. Here, for simplicity, the gain of the gain adjusting circuit 901 is 1 (that is, the levels of the input signal and the output signal of the gain adjusting circuit 901 are equal).
And The adder 902 adds the correction signal CS and the signal from the gain adjustment circuit 901 and outputs the result to the drive circuit 903. The drive circuit 903 drives the tilting mechanism 10. Δ
The correction signal CS having a value of TLE1 is the orthogonal shift signal T
As a result of being added to LE, as shown in FIG. 8B, the average value of the orthogonal shift signal TLE becomes ΔTLE1,
The feedback loop is controlled. When the optical disc and the optical axis of the light beam intersect perpendicularly (when the deviation of the orthogonal relationship is zero), the value that the orthogonal deviation signal TLE may take, the offset ΔTLE, and the orthogonal deviation signal TLE in FIG. 8B. The difference from the center of fluctuation is ΔTLE2 (= ΔTL
E-ΔTLE1).

【0052】図8の(B)に示すように、直交ずれ信号
TLEのACチルト成分の振幅の内に(すなわち2つの
ピーク値の間に)、オフセットΔTLEが位置すれば、
パルス幅変動信号PDは、光ディスク1の情報記録面と
光ビーム3の光軸とが垂直になったとき(例えば、時刻
t2)に最小値をとる。この時刻t2の近傍において
は、パルス幅変動信号PDのグラフは、折り返すように
変化する。
As shown in FIG. 8B, if the offset ΔTLE is located within the amplitude of the AC tilt component of the orthogonal shift signal TLE (that is, between the two peak values),
The pulse width variation signal PD has a minimum value when the information recording surface of the optical disc 1 and the optical axis of the light beam 3 are vertical (for example, time t2). In the vicinity of this time t2, the graph of the pulse width variation signal PD changes so as to turn back.

【0053】再びPDminタイミング検出器610は、
パルス幅変動信号PDが最小値をとるタイミングでサン
プリングパルスを発生する。図8の(B)に示すよう
に、時刻t2でサンプリングパルスを発生し、補正信号
発生器620に出力する。補正信号発生器620は、時
刻t2において、直交ずれ信号TLE(=ΔTLE1+
ΔTLE2)をサンプリングする。補正信号発生器62
0は、オフセットΔTLEという値をもつ補正信号CS
をチルト制御回路9に出力する。
Again, PDmin timing detector 610
A sampling pulse is generated at the timing when the pulse width variation signal PD takes the minimum value. As shown in FIG. 8B, a sampling pulse is generated at time t2 and output to the correction signal generator 620. The correction signal generator 620 causes the orthogonal shift signal TLE (= ΔTLE1 +) at the time t2.
Sample ΔTLE2). Correction signal generator 62
0 is a correction signal CS having a value of offset ΔTLE
Is output to the tilt control circuit 9.

【0054】サンプリングされたオフセットΔTLEが
直交ずれ信号TLEに加算される結果、図8の(C)に
示すように直交ずれ信号TLEの周期的な変動の中心位
置においては、光ディスク1と光ビーム3の光軸との直
交関係が満たされることになる。
As a result of adding the sampled offset ΔTLE to the orthogonal shift signal TLE, as shown in FIG. 8C, the optical disc 1 and the light beam 3 are located at the center position of the periodic shift of the orthogonal shift signal TLE. The orthogonal relationship with the optical axis of is satisfied.

【0055】以上の説明では、オフセットΔTLEは、
パルス幅変動信号PDが最小値をとるタイミングにおい
て直交ずれ信号TLEをサンプリングすることを2回行
うことによって、キャンセルできる。直交ずれ信号TL
EのACチルト成分の振幅とオフセットΔTLEとの差
が大きいほど、必要となるサンプリングの回数も増す。
In the above description, the offset ΔTLE is
This can be canceled by sampling the orthogonal shift signal TLE twice at the timing when the pulse width variation signal PD takes the minimum value. Orthogonal shift signal TL
The larger the difference between the amplitude of the AC tilt component of E and the offset ΔTLE, the greater the number of times of sampling required.

【0056】記録再生装置の動作中に常時、数式(1)
に示す補正を実行すれば、装置起動後に生じるチルトセ
ンサの温度変化に伴うセンサの誤差、および経時変化に
伴うセンサの誤差があっても、直交関係のずれをゼロに
することができる。
During the operation of the recording / reproducing apparatus, the mathematical expression (1) is always applied.
If the correction shown in (1) is executed, the deviation of the orthogonal relationship can be reduced to zero even if there is a sensor error due to a temperature change of the tilt sensor that occurs after the device is activated and a sensor error due to a change over time.

【0057】 ΔTLEi=ΔTLEi-1 +ΔTLEx …(1) ここでΔTLEi-1、ΔTLEiは、それぞれ(i−1)
回目(前回)、i回目(今回)の処理における補正オフ
セット量であり、ΔTLEx は、今回の処理で新たに加
えた補正オフセット量である。例えば、図8の(B)で
は、ΔTLEiがΔTLE、ΔTLEi-1がΔTLE1、
ΔTLExがΔTLE2にそれぞれ対応する。
ΔTLEi = ΔTLEi−1 + ΔTLEx (1) Here, ΔTLEi−1 and ΔTLEi are (i−1), respectively.
It is a correction offset amount in the process of the previous time (previous) and i-th time (this time), and ΔTLEx is the correction offset amount newly added in the process of this time. For example, in FIG. 8B, ΔTLEi is ΔTLE, ΔTLEi-1 is ΔTLE1,
ΔTLEx corresponds to ΔTLE2, respectively.

【0058】以上の説明では、実施例1のチルト制御回
路9にオフセットΔTLEを加えることによってチルト
制御の目標位置を設定した。以下には、オフセットΔT
LEを異なる点において制御ループに供給する場合の動
作を説明する。
In the above description, the target position for tilt control is set by adding the offset ΔTLE to the tilt control circuit 9 of the first embodiment. Below is the offset ΔT
The operation when the LE is supplied to the control loop at different points will be described.

【0059】図9は、実施例1において、補正信号を直
交ずれ検出器801のゲインバランスを変えることによ
ってチルト制御の目標値を変化させる構成を示す図であ
る。図1の構成と異なるのは、直交ずれ検出器801が
目標値可変回路6から出力された補正信号CSを受け取
ることである。
FIG. 9 is a diagram showing a configuration in which the target value of tilt control is changed by changing the gain balance of the orthogonal shift detector 801 for the correction signal in the first embodiment. The difference from the configuration of FIG. 1 is that the orthogonal shift detector 801 receives the correction signal CS output from the target value varying circuit 6.

【0060】図10は、チルトセンサ7および直交ずれ
検出器801の内部構成を示す図である。直交ずれ検出
器801は、差動増幅器802と、その非反転入力端子
に接続された可変増幅器803とを有する。可変増幅器
803は、その入力端子において光検出器701の出力
信号を受け取り、そのゲイン制御端子において目標値可
変回路6から出力された補正信号CSを受け取る。可変
増幅器803は、ゲイン制御端子から入力された補正信
号CSのレベルに応じたゲインによって入力された信号
を増幅し、差動増幅器802の非反転入力端子に出力す
る。その結果、補正信号CSに応じて、チルトセンサ7
の光検出器701および702から出力された信号のゲ
インバランスを変えることができる。上記構成により、
直交ずれ検出器801は、チルトセンサ7の出力信号を
差動増幅するときのゲインバランスを変えることによっ
て、チルト制御の目標値を変化させる。
FIG. 10 is a diagram showing the internal structure of the tilt sensor 7 and the orthogonal shift detector 801. The quadrature shift detector 801 has a differential amplifier 802 and a variable amplifier 803 connected to its non-inverting input terminal. The variable amplifier 803 receives the output signal of the photodetector 701 at its input terminal, and receives the correction signal CS output from the target value varying circuit 6 at its gain control terminal. The variable amplifier 803 amplifies the signal input by the gain according to the level of the correction signal CS input from the gain control terminal, and outputs the amplified signal to the non-inverting input terminal of the differential amplifier 802. As a result, according to the correction signal CS, the tilt sensor 7
The gain balance of the signals output from the photodetectors 701 and 702 can be changed. With the above configuration,
The quadrature shift detector 801 changes the target value of tilt control by changing the gain balance when differentially amplifying the output signal of the tilt sensor 7.

【0061】再び図9を参照する。チルト制御回路9A
は、補正信号CSによって制御目標値が修正された直交
ずれ信号TLEに応じて傾斜機構10を駆動する。その
結果、やはり図1に示した場合と同様、直交関係のずれ
がゼロになるような制御が可能となる。
Referring again to FIG. Tilt control circuit 9A
Drives the tilting mechanism 10 according to the orthogonal shift signal TLE whose control target value has been corrected by the correction signal CS. As a result, as in the case shown in FIG. 1, it is possible to perform control so that the deviation of the orthogonal relationship becomes zero.

【0062】以上、目標値を変化させるチルト制御を説
明したが、定常的に存在するオフセットΔTLEをフィ
ードバックループに与えることができればよく、補正信
号CSをループに加える箇所は、上述の例に限定されな
い。
Although the tilt control for changing the target value has been described above, it suffices that the offset ΔTLE that is constantly present can be given to the feedback loop, and the position where the correction signal CS is added to the loop is not limited to the above example. .

【0063】実施例1によれば、直交ずれを高感度で検
出し、さらに補正することによって直交位置を高精度で
探索することができる。
According to the first embodiment, the orthogonal position can be searched with high accuracy by detecting the orthogonal deviation with high sensitivity and further correcting it.

【0064】次に、パルス幅変動検出器5の他の例を図
11を参照しながら説明する。図11は、パルス幅変動
検出器5の位相比較回路の状態遷移図である。図11の
状態遷移図を実現する位相比較回路は、図5に示したパ
ルス幅変動検出器5の構成要素である位相比較回路50
1と同様に動作する。図11においてa、b、c、d、
e、fは状態を表すノードである。図11において数値
は、「U、V/UP、DN」という順に表記されてい
る。例えば、「11/00」は、U=1,V=1,UP
=0,DN=0であることを意味する。ここで「0」は
ロウレベル(L),「1」はハイレベル(H)を表す。
この状態遷移図の動作を図6のAの区間を例にとって説
明する。状態aは入力U、Vがともに(L)の状態であ
る。このときはなにも出力されない。ここで入力U(P
RF)が先行して立ち上がると出力UPが(H)になり
(U:V/UP:DN=10/10)、状態bへと遷移
する。次にV(CLK)が立ち上がるとUPは0となり
(U:V/UP:DN=11/00)、状態dへ遷移す
る。状態bの間出力UPが(H)となることがすなわち
立ち上がりエッジにおける位相進みパルスを発すること
を意味する。状態cは位相遅れパルスを意味し、状態
e、fはそれぞれ立ち下がりエッジにおける位相進み、
遅れパルスを出力することを意味する。
Next, another example of the pulse width fluctuation detector 5 will be described with reference to FIG. FIG. 11 is a state transition diagram of the phase comparison circuit of the pulse width variation detector 5. A phase comparison circuit that realizes the state transition diagram of FIG. 11 is a phase comparison circuit 50 that is a constituent element of the pulse width variation detector 5 shown in FIG.
It operates in the same manner as 1. In FIG. 11, a, b, c, d,
e and f are nodes that represent states. In FIG. 11, the numerical values are written in the order of “U, V / UP, DN”. For example, "11/00" means U = 1, V = 1, UP
= 0 and DN = 0. Here, "0" represents a low level (L) and "1" represents a high level (H).
The operation of this state transition diagram will be described by taking the section A of FIG. 6 as an example. State a is a state in which both inputs U and V are (L). At this time, nothing is output. Input U (P
When RF) rises earlier, the output UP becomes (H) (U: V / UP: DN = 10/10), and the state changes to state b. Next, when V (CLK) rises, UP becomes 0 (U: V / UP: DN = 11/00), and the state changes to state d. The output UP becomes (H) during the state b, which means that the phase advance pulse is generated at the rising edge. The state c means a phase-delayed pulse, and the states e and f respectively lead the phase at the falling edge,
This means outputting a delayed pulse.

【0065】上記状態遷移図を実現する論理回路を設計
すれば図11の動作を実現することができる。図12
は、図11の状態a〜fを3ビット(S1:S2:S
3)で示す図である。以下に示すように下位2ビット
(S2:S3)を出力UP、DNと一致するようにすれ
ば回路を簡単にすることができる。図12より上記状態
遷移を実現するための論理式は、数式(2)、数式
(3)、数式(4)に示すようになる。
The operation of FIG. 11 can be realized by designing a logic circuit that realizes the above state transition diagram. 12
11 state 3 a to 3 f (S1: S2: S).
It is a figure shown by 3). The circuit can be simplified by setting the lower 2 bits (S2: S3) to match the outputs UP and DN as shown below. From FIG. 12, the logical formulas for realizing the above state transitions are as shown in Formula (2), Formula (3), and Formula (4).

【0066】 S1=U・S1+V・S1+U・V・!S1 …(2) S2=U・!V・!S1+!U・V・S1 …(3) S3=!U・V・!S1+U・!V・S1 …(4) ここで、「!V」はVのNOT(否定)を表している。
「!U」はUのNOTを表している。「!S」はSのN
OTを表している。このとき出力UPは数式(5)に示
すようにすることができ、出力DNは数式(6)に示す
ようすることができる。
S1 = U · S1 + V · S1 + U · V ·! S1 (2) S2 = U! V! S1 +! U ・ V ・ S1 (3) S3 =! U ・ V ・! S1 + U! V · S1 (4) Here, “! V” represents NOT of V.
"! U" represents NOT of U. "! S" is N of S
It represents OT. At this time, the output UP can be set as shown in Expression (5), and the output DN can be set as shown in Expression (6).

【0067】 UP=S2 …(5) DN=S3 …(6) 上記構成による位相比較回路の特徴は図7で示したよう
にモノマルチを用いた立ち上がり・立ち下がりエッジ検
出を必要とせず、単純論理回路だけの簡易な回路構成で
実現できることにある。
UP = S2 (5) DN = S3 (6) The characteristic of the phase comparison circuit with the above configuration is that it does not require the rising / falling edge detection using monomulti as shown in FIG. It is to be realized with a simple circuit configuration of only a logic circuit.

【0068】次にパルス幅変動検出器のさらに他の例を
図13を参照しながら説明する。図13は、パルス幅変
動検出器のさらに他の例を示すブロック図である。差動
回路502、積分回路503、加算回路505およびL
PF(ローパスフィルタ)506は、図5と同様の動作
をする。クロック抽出回路510は、RFパルス信号P
RFからクロック信号CLKを抽出する。Dフリップフ
ロップ(ラッチ)512は、RFパルス信号PRFの立
ち上がりエッジおよび立ち下がりエッジをクロック信号
CLKのエッジのタイミングでラッチする。可変遅延回
路513は、積分回路503の出力電圧に応じてRFパ
ルス信号PRFを遅延させる。位相比較回路514は図
11で示したものと同様に動作する。
Next, still another example of the pulse width fluctuation detector will be described with reference to FIG. FIG. 13 is a block diagram showing still another example of the pulse width fluctuation detector. Differential circuit 502, integrating circuit 503, adding circuit 505 and L
The PF (low pass filter) 506 operates in the same manner as in FIG. The clock extraction circuit 510 uses the RF pulse signal P
The clock signal CLK is extracted from RF. The D flip-flop (latch) 512 latches the rising edge and the falling edge of the RF pulse signal PRF at the timing of the edge of the clock signal CLK. The variable delay circuit 513 delays the RF pulse signal PRF according to the output voltage of the integrating circuit 503. The phase comparison circuit 514 operates similarly to that shown in FIG.

【0069】上記構成のパルス幅変動検出器の動作を説
明する。まず、図11で示した状態遷移図を実現する位
相比較回路は、2入力信号のエッジを比較するので、P
LL動作時にはこれら2入力信号の周期は全く同じでな
ければならない。しかし一般にはRFパルス信号PRF
は、情報(すなわちディジタルデータ)によって変調さ
れていて、クロック信号CLKの周期(基本周期)の整
数倍の周期を含む。このようなとき、通常はエクスクル
ーシブOR型の位相比較回路を具備したPLLを用いれ
ばRFパルス信号PRFの基本周期成分にクロック信号
CLKを同期させることができる。しかし、この型の位
相比較回路は本質的に立ち上がり・立ち下がりエッジを
検出するものではなく、図11の位相比較回路のように
位相の進み・遅れをそれぞれ2出力に分離して出力する
ことができない。従って、パルス幅変動を検出すること
ができない。そこでここで説明する例では、上記のよう
にPRF信号からクロック信号CLKを抽出する手段、
すなわちPLLによるクロック信号抽出と、図11の位
相比較回路によるパルス幅変動検出とを分離している。
The operation of the pulse width fluctuation detector having the above configuration will be described. First, since the phase comparison circuit for realizing the state transition diagram shown in FIG. 11 compares the edges of two input signals, P
During the LL operation, the cycles of these two input signals must be exactly the same. However, in general, the RF pulse signal PRF
Is modulated with information (that is, digital data) and includes a cycle that is an integral multiple of the cycle (basic cycle) of the clock signal CLK. In such a case, the clock signal CLK can be synchronized with the fundamental period component of the RF pulse signal PRF by using a PLL normally equipped with an exclusive OR type phase comparison circuit. However, this type of phase comparison circuit does not essentially detect rising / falling edges, and can separate and output the lead and lag of the phase into two outputs like the phase comparison circuit of FIG. Can not. Therefore, the pulse width fluctuation cannot be detected. Therefore, in the example described here, means for extracting the clock signal CLK from the PRF signal as described above,
That is, the clock signal extraction by the PLL and the pulse width variation detection by the phase comparison circuit of FIG. 11 are separated.

【0070】クロック抽出回路510は、エクスクルー
シブOR型の位相比較回路、積分回路、VCOを具備し
たPLLで構成され、RFパルス信号PRFに対してV
CO出力を同期させ、これをクロック信号CLKとして
出力する。Dフリップフロップ512を通過したRFパ
ルス信号PRFの立ち上がり・立ち下がりエッジはすべ
てクロック信号CLKによって与えられるため、パルス
幅変動のない基準信号となる。しかし、入力前の信号に
対して約半クロック程度位相が遅れるのでPRF信号を
遅延させて両者の位相を揃える必要がある。この遅延の
ための手段として固定遅延線を用いることも考えられる
が、光ディスクの回転変動等の影響でRFパルス信号P
RFの周期が微妙に変化した場合など、Dフリップフロ
ップ512出力信号と遅延線出力信号との間に位相誤差
が発生し、これがパルス幅変動として誤検出される恐れ
がある。そこでこの例では、この位相誤差を位相比較回
路514で検出し、これを積分回路503を介して可変
遅延回路513にフィードバックしてキャンセルする。
図14は、図13に示すパルス幅変動検出器の各部の波
形を示す図である。図14の波形のハッチングされてい
る部分は、RFパルス信号PRFのパルス幅変動および
それに起因する他の信号の変動を示す。
The clock extraction circuit 510 is composed of a PLL equipped with an exclusive OR type phase comparison circuit, an integration circuit, and a VCO, and is V for the RF pulse signal PRF.
The CO output is synchronized and is output as the clock signal CLK. Since the rising and falling edges of the RF pulse signal PRF that have passed through the D flip-flop 512 are all given by the clock signal CLK, they serve as reference signals with no pulse width fluctuation. However, since the phase is delayed by about half a clock with respect to the signal before input, it is necessary to delay the PRF signal to align the phases of both. It is possible to use a fixed delay line as a means for this delay, but the RF pulse signal P is affected by the fluctuation of the rotation of the optical disk.
When the RF cycle changes subtly, a phase error may occur between the output signal of the D flip-flop 512 and the output signal of the delay line, and this may be erroneously detected as a pulse width fluctuation. Therefore, in this example, this phase error is detected by the phase comparison circuit 514 and is fed back to the variable delay circuit 513 via the integration circuit 503 to cancel.
FIG. 14 is a diagram showing a waveform of each part of the pulse width variation detector shown in FIG. The hatched portion of the waveform in FIG. 14 shows the pulse width variation of the RF pulse signal PRF and the variation of other signals caused thereby.

【0071】図13に示すパルス幅変動検出器によれ
ば、変調されたRFパルス信号PRFから簡易な位相比
較回路を用いてパルス幅変動量を検出することができ
る。なお、この例ではRFパルス信号PRFとそのラッ
チ信号との間の位相差を自動補正する場合について述べ
たが、前述のように可変遅延回路の代わりに固定遅延線
で補正してもよい。この場合、位相比較回路514の2
つの出力のうち(UP+DN)だけがあればよいので、
図13の位相比較回路514および加算回路505の代
わりにエクスクルーシブOR回路を用いることができ、
回路は簡略化される。以上、パルス幅変動検出器の具体
例を説明したが、本発明は上述のパルス幅変動検出器に
限定されない。
According to the pulse width fluctuation detector shown in FIG. 13, the pulse width fluctuation amount can be detected from the modulated RF pulse signal PRF by using a simple phase comparison circuit. In this example, the case where the phase difference between the RF pulse signal PRF and the latch signal thereof is automatically corrected has been described, but as described above, the fixed delay line may be used instead of the variable delay circuit. In this case, the phase comparison circuit 514-2
Of the two outputs, only (UP + DN) is required, so
An exclusive OR circuit can be used instead of the phase comparison circuit 514 and the addition circuit 505 of FIG.
The circuit is simplified. Although a specific example of the pulse width fluctuation detector has been described above, the present invention is not limited to the pulse width fluctuation detector described above.

【0072】実施例1において、強制的にAC(交流)
外乱信号をチルトサーボループに加えることによって、
直交ずれ探索を行うこともできる。図15は、AC外乱
信号をチルトサーボループに加えるための外乱発生器を
備えた構成を示す図である。外乱発生器950は、AC
成分をもつ外乱信号を発生し、加算器902に出力す
る。図15に示す構成によれば、より高精度の直交ずれ
探索を行うことができる。外乱発生器950は、ディス
ク回転によって発生するACチルト成分が小さすぎると
きに、ACチルト成分としてAC外乱信号をフィードバ
ックループに加えることが好ましい。また、ディスク回
転などによってもともと生じていたACチルト成分と、
外乱発生器950によって加えられたAC外乱信号との
和は、記録再生装置の動作に異常をきたさない程度の大
きさに制限されることが必要である。オフセット量を効
果的に探索するためには、フィードバックループに加え
られるAC外乱信号がディスク回転で発生するACチル
ト成分と同期していることが好ましい。図15において
は、外乱発生器950は、直交ずれ信号TLEを受け取
り、直交ずれ信号TLEのAC変動成分の周期を検出
し、その周期および位相と同期したAC外乱信号をチル
ト制御回路9に出力する。
In Example 1, forcibly AC (alternating current)
By adding the disturbance signal to the tilt servo loop,
Orthogonal deviation search can also be performed. FIG. 15 is a diagram showing a configuration including a disturbance generator for applying an AC disturbance signal to the tilt servo loop. The disturbance generator 950 is an AC
A disturbance signal having a component is generated and output to the adder 902. With the configuration shown in FIG. 15, it is possible to perform a more accurate orthogonal shift search. The disturbance generator 950 preferably adds an AC disturbance signal as an AC tilt component to the feedback loop when the AC tilt component generated by the disc rotation is too small. In addition, the AC tilt component originally generated by the rotation of the disk,
The sum with the AC disturbance signal applied by the disturbance generator 950 needs to be limited to a level that does not cause an abnormality in the operation of the recording / reproducing apparatus. In order to effectively search the offset amount, it is preferable that the AC disturbance signal applied to the feedback loop is synchronized with the AC tilt component generated by the disk rotation. In FIG. 15, the disturbance generator 950 receives the quadrature shift signal TLE, detects the period of the AC fluctuation component of the quadrature shift signal TLE, and outputs the AC disturbance signal synchronized with the period and the phase to the tilt control circuit 9. .

【0073】(実施例2)ACチルトの大小にかかわら
ず直交目標値の変動量を一定に保ちながら直交目標値探
索を行う第2の実施例を説明する。
(Embodiment 2) A second embodiment will be described in which the quadrature target value search is performed while keeping the variation amount of the quadrature target value constant regardless of the magnitude of the AC tilt.

【0074】図16は、実施例2のブロック図である。
タイミング回路12は、HPF(ハイパスフィルタ)1
201および2値化回路1202を有する。HPF12
01は、直交ずれ信号TLEを受け取り、直交ずれ信号
TLEの低域成分を遮断することによって、ディスクの
回転周波数に相当する高域成分を2値化回路1202に
出力する。2値化回路1202は、入力された信号を2
値化することによって、直交ずれ信号TLEのACチル
ト成分(特にディスクの回転周波数に相当するACチル
ト成分)をもつ波形が周期変動の中心をクロスするタイ
ミングを示すタイミング信号TSを出力する。
FIG. 16 is a block diagram of the second embodiment.
The timing circuit 12 includes an HPF (high pass filter) 1
It has 201 and a binarization circuit 1202. HPF12
01 receives the orthogonal shift signal TLE and blocks the low frequency component of the orthogonal shift signal TLE to output a high frequency component corresponding to the rotation frequency of the disk to the binarization circuit 1202. The binarization circuit 1202 converts the input signal into 2
By digitizing, the timing signal TS indicating the timing at which the waveform having the AC tilt component of the orthogonal shift signal TLE (in particular, the AC tilt component corresponding to the rotation frequency of the disk) crosses the center of the periodic fluctuation is output.

【0075】目標値可変回路6Bは、サンプリング回路
6B1、コントローラ6B2およびメモリ6B3を有し
ている。サンプリング回路6B1は、タイミング回路1
2から出力されたタイミング信号TSの立ち上がりエッ
ジおよび立ち下がりエッジにおいて、パルス幅変動信号
PDをサンプリングする。コントローラ6B2は、サン
プリングされたパルス幅変動信号PDのレベルを表すデ
ータをメモリ6B3に格納したり、メモリ6B3に格納
されたデータを取り出す。またコントローラ6B2は、
パルス幅変動信号PDの増減に応じて所定のステップ量
を補正信号CSに加えるか減じるかして加算器90に出
力する。加算器90は、直交ずれ信号TLEおよび補正
信号CSを受け取り、これらの信号を加算した信号を傾
斜機構10に出力する。
The target value varying circuit 6B has a sampling circuit 6B1, a controller 6B2 and a memory 6B3. The sampling circuit 6B1 is the timing circuit 1
The pulse width fluctuation signal PD is sampled at the rising edge and the falling edge of the timing signal TS outputted from the signal No. 2. The controller 6B2 stores the data representing the level of the sampled pulse width variation signal PD in the memory 6B3 or extracts the data stored in the memory 6B3. Further, the controller 6B2 is
A predetermined step amount is added to or subtracted from the correction signal CS according to the increase / decrease of the pulse width fluctuation signal PD, and is output to the adder 90. The adder 90 receives the orthogonal shift signal TLE and the correction signal CS, and outputs a signal obtained by adding these signals to the tilt mechanism 10.

【0076】上記構成のチルト制御装置の動作を説明す
る。図17は、実施例2を説明するための直交ずれ信号
TLEおよびパルス幅変動信号PDの図である。サーボ
動作状態においては、実施例1で述べたオフセットΔT
LEが存在するために、図17の(A)のように、直交
ずれ検出器8の出力はDC(直流)チルトサーボ成分
(ATLE1)にACチルト成分(図17では正弦波状
の変動)が重畳した直交ずれ信号TLEが出力される。
直交ずれ信号TLEは、タイミング回路12のHPF1
201に入力される。タイミング回路12は、パルス幅
変動信号PDをサンプリングするためのタイミング信号
TSをサンプリング回路6B1のタイミング入力端子に
出力する。サンプリング回路6B1は、パルス幅変動検
出器5から出力されたパルス幅変動信号PDをタイミン
グ回路12から出力されたタイミング信号TSに従って
サンプリングする。目標値可変回路6Bは、PDが最小
値あるいは所定値以下になるような補正信号CSを出力
し、加算器90に出力する。
The operation of the tilt control device having the above configuration will be described. FIG. 17 is a diagram of the orthogonal shift signal TLE and the pulse width variation signal PD for explaining the second embodiment. In the servo operating state, the offset ΔT described in the first embodiment
Due to the presence of LE, as shown in FIG. 17A, the output of the quadrature shift detector 8 has an AC tilt component (sinusoidal variation in FIG. 17) superimposed on a DC (direct current) tilt servo component (ATLE1). The orthogonal shift signal TLE is output.
The orthogonal shift signal TLE is the HPF1 of the timing circuit 12.
It is input to 201. The timing circuit 12 outputs a timing signal TS for sampling the pulse width variation signal PD to the timing input terminal of the sampling circuit 6B1. The sampling circuit 6B1 samples the pulse width variation signal PD output from the pulse width variation detector 5 in accordance with the timing signal TS output from the timing circuit 12. The target value varying circuit 6B outputs a correction signal CS such that PD becomes a minimum value or a predetermined value or less, and outputs the correction signal CS to the adder 90.

【0077】具体的な動作を図17を参照して説明す
る。図17の(A)においては、ACチルト成分の変動
の中心(ATLE1)とオフセットΔTLEとが異な
る。一般にTLE信号は、DCチルトにACチルトを重
畳したような信号になり、ディスクの回転周波数で周期
的に変化する。これに対してPD信号は直交ずれが比較
的大きい場合(図17の(A))は、ディスクの回転周
波数で周期的に変化するTLEのAC成分(ACチル
ト)に対応した波形になる。直交ずれが比較的小さくな
ってきた場合(図17の(B)および(C))は、必ず
しもACチルトに対応した波形にはならない。図17の
(B)においては、パルス幅変動信号PDは、その最小
値で折り返された結果、最小値を2つ有する信号になっ
ている。したがって、パルス幅変動信号PDのAC成分
は対称な波形になっていない。また、図17の(C)に
おいては、直交ずれ信号のAC成分がATLE3を横切
ったとき、PDは最小値となっている。
The specific operation will be described with reference to FIG. In FIG. 17A, the center of variation of the AC tilt component (ATLE1) and the offset ΔTLE are different. Generally, the TLE signal is a signal obtained by superimposing an AC tilt on a DC tilt, and periodically changes at the rotation frequency of the disc. On the other hand, when the PD signal has a relatively large orthogonal shift ((A) in FIG. 17), it has a waveform corresponding to the AC component (AC tilt) of TLE which periodically changes at the rotation frequency of the disk. When the orthogonal shift becomes relatively small ((B) and (C) in FIG. 17), the waveform does not necessarily correspond to the AC tilt. In FIG. 17B, the pulse width fluctuation signal PD is a signal having two minimum values as a result of being folded back at the minimum value. Therefore, the AC component of the pulse width variation signal PD does not have a symmetrical waveform. Further, in FIG. 17C, PD has a minimum value when the AC component of the orthogonal shift signal crosses ATLE3.

【0078】初期状態では、目標値可変回路6Bは、チ
ルトサーボループにDC的な外乱を印加していないとす
る。すなわちコントローラ6B2の出力する補正信号C
Sは、ゼロレベルをもつ。よって、加算器90の出力
は、直交ずれ信号TLEと同じ信号が出力される。この
ときのACチルト変動の中心をATLE1とする。タイ
ミング回路12の出力タイミング信号TSは、チルトの
AC成分がATLE1をクロスするタイミングで立ち上
がりエッジおよび立ち下がりエッジをもつ。サンプリン
グ回路6B1は、タイミング信号TSの立ち上がりエッ
ジおよび立ち下がりエッジにおいて、パルス幅変動信号
PDをサンプリングする。図17の(A)においては、
時刻t1においてサンプリングされたパルス幅変動信号
PDは、レベルPD1をもつ。コントローラ6B2は、
このレベルPD1の大きさを表すデータをメモリ6B3
に格納する。
In the initial state, it is assumed that the target value varying circuit 6B does not apply DC disturbance to the tilt servo loop. That is, the correction signal C output by the controller 6B2
S has a zero level. Therefore, the output of the adder 90 is the same signal as the orthogonal shift signal TLE. The center of the AC tilt fluctuation at this time is ATLE1. The output timing signal TS of the timing circuit 12 has a rising edge and a falling edge at the timing when the AC component of tilt crosses ATLE1. The sampling circuit 6B1 samples the pulse width variation signal PD at the rising edge and the falling edge of the timing signal TS. In FIG. 17A,
The pulse width variation signal PD sampled at the time t1 has the level PD1. The controller 6B2 is
Data representing the size of the level PD1 is stored in the memory 6B3.
To be stored.

【0079】次に、コントローラ6B2は、ゼロレベル
である現在の補正信号CSにΔTLE1を加算した新し
い補正信号CS(レベルΔTLE1をもつ)を加算器9
0に出力する。その結果、直交ずれ信号TLEは、AT
LE2(=ATLE1+ΔTLE1)を中心として周期
的に変動する。タイミング回路12は、チルトのAC成
分が変動の中心ATLE2をクロスするタイミングを表
すタイミング信号TSをサンプリング回路6B1に出力
する。サンプリング回路6B1は、時刻t2においてパ
ルス幅変動信号PDをサンプリングする。図17の
(B)に示すように、サンプリングされた値は、PD2
のレベルをもつ。
Next, the controller 6B2 adds a new correction signal CS (having a level ΔTLE1) obtained by adding ΔTLE1 to the current correction signal CS having a zero level to the adder 9
Output to 0. As a result, the orthogonal shift signal TLE becomes
It periodically changes with LE2 (= ATLE1 + ΔTLE1) as the center. The timing circuit 12 outputs to the sampling circuit 6B1 a timing signal TS that represents the timing at which the AC component of tilt crosses the center ATLE2 of fluctuation. The sampling circuit 6B1 samples the pulse width variation signal PD at time t2. As shown in FIG. 17B, the sampled value is PD2.
With a level of.

【0080】コントローラ6B2は、ここでメモリに格
納されたPD1と、PD2とを比較する。もしPD1>
PD2ならば、ΔTLE1の極性(ΔTLE1=ATL
E2−ATLE1>0)は、適切であったとして、同様
の処理を繰り返す。繰り返す処理の間に、ACチルト成
分が変動の中心をクロスするタイミングでパルス幅変動
信号PDをサンプリングし、サンプリングされた値が所
定値以下になるかどうかを判定する。
The controller 6B2 compares the PD1 stored in the memory here with the PD2. If PD1>
If PD2, the polarity of ΔTLE1 (ΔTLE1 = ATL
E2-ATLE1> 0), the same processing is repeated as appropriate. During the repeated processing, the pulse width fluctuation signal PD is sampled at the timing when the AC tilt component crosses the center of fluctuation, and it is determined whether the sampled value is equal to or less than a predetermined value.

【0081】図17の(C)においては、補正信号CS
にΔTLE1を加算することによって、パルス幅変動信
号PDは、PD1からPD2へと減少する。したがって
補正信号CSには、ΔTLE2を加算する。その結果、
図17(C)に示すように、直交ずれ信号TLEが変動
の中心(すなわちATLE3)をクロスする時刻t3に
おいて、パルス幅変動信号PDは、最小値PDmin(こ
こではゼロレベル)をとる。ここでさらに、ΔTLE1
およびΔTLE2と同じ極性(正)をもつ信号を補正信
号CSに加算すると、直交ずれ信号TLEが変動の中心
をクロスするタイミングにおけるパルス幅変動信号PD
の値は、逆に増加してしまう。
In FIG. 17C, the correction signal CS
By adding ΔTLE1 to, the pulse width variation signal PD decreases from PD1 to PD2. Therefore, ΔTLE2 is added to the correction signal CS. as a result,
As shown in FIG. 17C, at time t3 when the orthogonal shift signal TLE crosses the center of fluctuation (that is, ATLE3), the pulse width fluctuation signal PD takes the minimum value PDmin (here, zero level). Here, further, ΔTLE1
And a signal having the same polarity (positive) as ΔTLE2 are added to the correction signal CS, the pulse width fluctuation signal PD at the timing when the orthogonal shift signal TLE crosses the center of fluctuation.
On the contrary, the value of increases.

【0082】反対に、もしPD1<PD2であれば、極
性が逆(すなわち負)のΔTLE1を補正信号CSに加
算すべきだったことがわかる。このときコントローラ6
B2は、−ΔTLE1を補正信号CSに加算して、再び
同様の処理を繰り返す。
On the contrary, if PD1 <PD2, it can be seen that ΔTLE1 having the opposite polarity (that is, negative) should be added to the correction signal CS. At this time the controller 6
B2 adds −ΔTLE1 to the correction signal CS and repeats the same processing again.

【0083】実際には、直交ずれ信号TLEが変動の中
心をクロスするタイミングにおけるパルス幅変動信号P
Dの値が所定の範囲(図17ではPDmin〜PDth)に
入れば、繰り返し処理を終了することが好ましい。これ
により、パルス幅変動信号PDの値がPDminの近傍で
振動することを防ぐことができる。
Actually, the pulse width fluctuation signal P at the timing when the orthogonal shift signal TLE crosses the center of fluctuation.
When the value of D falls within a predetermined range (PDmin to PDth in FIG. 17), it is preferable to end the repeating process. This can prevent the value of the pulse width variation signal PD from vibrating near PDmin.

【0084】図17においては、補正信号CSに加算す
る信号のステップ幅であるΔTLE1およびΔTLE2
は等しいが、これには限られない。例えば、パルス幅変
動信号PDの変動の中心とゼロレベルとの差が小さくな
るにつれ、このステップ幅を小さくすることによって、
目標値探索をより精密に行うこともできる。
In FIG. 17, ΔTLE1 and ΔTLE2 which are the step widths of the signals added to the correction signal CS.
Are equal, but not limited to. For example, as the difference between the center of fluctuation of the pulse width fluctuation signal PD and the zero level becomes smaller, this step width is made smaller,
The target value search can be performed more precisely.

【0085】以下に目標値可変回路6Bからの補正信号
CSによってチルトサーボの制御目標を変化させる場合
の直交ずれ信号TLEの変動を説明する。実施例2にお
けるDC的な直交ずれ変動量の最大値(オフセット)は
ΔTLEである。直交位置探索時の直交ずれ変動量の最
小キザミ幅は、ΔTLE1(=ΔTLE2)とする。直
交位置探索を開始した後、最初の探索で補正信号CSに
ΔTLE1を加算する。ΔTLE1の加算によってパル
ス幅変動信号PDがかえって大きくなるときには、最も
直交ずれが大きくなる。ここで、直交位置探索前のパル
ス幅変動信号PDをPD1、直交位置探索時のΔTLE
1を加算した時のパルス幅変動信号PDの変化分をΔP
D、パルス幅変動信号PDの最大許容値をPDmpとす
ると、数式(7)に示す関係を満たすことが好ましい。
The variation of the orthogonal shift signal TLE when the control target of the tilt servo is changed by the correction signal CS from the target value varying circuit 6B will be described below. The maximum value (offset) of the DC orthogonal shift variation amount in the second embodiment is ΔTLE. The minimum gap width of the variation amount of the orthogonal shift at the time of searching the orthogonal position is ΔTLE1 (= ΔTLE2). After starting the orthogonal position search, ΔTLE1 is added to the correction signal CS in the first search. When the pulse width variation signal PD is rather increased by the addition of ΔTLE1, the orthogonal shift is the largest. Here, the pulse width fluctuation signal PD before the orthogonal position search is PD1, and ΔTLE at the time of the orthogonal position search.
The change in the pulse width fluctuation signal PD when 1 is added is ΔP
It is preferable to satisfy the relationship shown in Expression (7), where Dmp is the maximum allowable value of the pulse width fluctuation signal PD.

【0086】PD1+ΔPD≦PDmp … (7) つまり、直交位置探査開始直前のパルス幅検出信号PD
1に対して、さらにチルト制御回路へΔTLE1のオフ
セットを印可することによってΔPDだけパルス幅変動
が大きくなっても、パルス幅変動信号PDの最大許容値
PDmpを越えないことが好ましい。したがってΔTL
E1は、数式(7)を満たすように決定することが好ま
しい。
PD1 + ΔPD ≦ PDmp (7) That is, the pulse width detection signal PD immediately before the start of the orthogonal position search.
In contrast to 1, even if the pulse width variation increases by ΔPD by further applying the offset of ΔTLE1 to the tilt control circuit, it is preferable not to exceed the maximum allowable value PDmp of the pulse width variation signal PD. Therefore ΔTL
E1 is preferably determined so as to satisfy the mathematical expression (7).

【0087】なお、PDmpは、システムに要求される
ビットエラーレートを満足できるジッタ量の最大値や、
CLV(線速度一定)のディスクの場合は回転制御の安
定性によって決まる値である。
PDmp is the maximum jitter amount that can satisfy the bit error rate required for the system,
In the case of a CLV (constant linear velocity) disk, the value is determined by the stability of rotation control.

【0088】実施例2において、チルトサーボのゲイン
交差周波数(gain crossover frequency)をディスク1
の回転周波数より低く設定すれば、チルトサーボループ
は、サーボ動作状態であってもディスクの回転によって
生じるACチルト成分には追従しない。そのため、AC
チルト成分は直交ずれ信号にサーボ残差として残る。
In the second embodiment, the gain crossover frequency of the tilt servo is set to the disk 1
If the frequency is set lower than the rotation frequency of, the tilt servo loop does not follow the AC tilt component generated by the rotation of the disk even in the servo operating state. Therefore, AC
The tilt component remains as a servo residual in the orthogonal shift signal.

【0089】以上、説明したように、直交ずれ信号がA
Cチルト成分の変動の中心をクロスするときのパルス幅
変動信号PDを最小値あるいは所定値以下になるように
制御することによって最適なパルス幅変動信号PDとな
るようにディスク1の情報記録面と光ビーム3の光軸と
直交関係を維持できる。
As described above, the orthogonal shift signal is A
By controlling the pulse width fluctuation signal PD at the time of crossing the center of fluctuation of the C tilt component to be the minimum value or a predetermined value or less, the information recording surface of the disc 1 is set to be the optimum pulse width fluctuation signal PD. The orthogonal relationship with the optical axis of the light beam 3 can be maintained.

【0090】実施例2によれば、ACチルト成分の大小
にかかわらず、直交目標値を一定のステップ量で変化さ
せながら直交目標値探索を行うことができる。
According to the second embodiment, the quadrature target value search can be performed while changing the quadrature target value by a constant step amount regardless of the magnitude of the AC tilt component.

【0091】(実施例3)図18は、第3の実施例のブ
ロック図を示す。第3の実施例は、目標値可変回路6C
の構成を除いて、実施例1と同じである。目標値可変回
路6Cは、関数近似回路6C1およびオフセット発生器
6C2を有する。オフセット発生器6C2は、コントロ
ーラ6C3から出力される制御信号に基づいてオフセッ
トΔVを発生し、関数近似回路6C1およびチルト制御
回路9の加算器902に出力する。関数近似回路6C1
は、オフセットΔVおよびパルス幅変動信号PDを受け
取り、コントローラ6C3からの制御信号に基づいて、
直交ずれ信号TLEとパルス幅変動信号PDとの関係を
決める関数を求める(すなわち関数近似処理をおこな
う)。関数近似回路6C1は、関数近似処理によって関
数が求められた後は、コントローラ6C3の出力する制
御信号に基づいて、パルス幅変動信号PDが最小となる
オフセットΔTLEを補正信号CSとしてチルト制御回
路9に出力する。
(Embodiment 3) FIG. 18 shows a block diagram of a third embodiment. The third embodiment is a target value variable circuit 6C.
The configuration is the same as that of the first embodiment except for the configuration. The target value variable circuit 6C has a function approximation circuit 6C1 and an offset generator 6C2. The offset generator 6C2 generates an offset ΔV based on the control signal output from the controller 6C3, and outputs it to the function approximation circuit 6C1 and the adder 902 of the tilt control circuit 9. Function approximation circuit 6C1
Receives the offset ΔV and the pulse width fluctuation signal PD, and based on the control signal from the controller 6C3,
A function that determines the relationship between the orthogonal shift signal TLE and the pulse width variation signal PD is obtained (that is, function approximation processing is performed). After the function is obtained by the function approximation processing, the function approximation circuit 6C1 sends to the tilt control circuit 9 the offset ΔTLE that minimizes the pulse width fluctuation signal PD as the correction signal CS, based on the control signal output from the controller 6C3. Output.

【0092】直交ずれ信号TLEに加えるオフセットΔ
Vを横軸に、パルス幅変動信号PDを縦軸にとり、グラ
フをプロットすれば2次関数に近くなる。関数近似回路
6C1は、この2次関数を、PD=a・(ΔV−ΔV
0)2+b(ただしa、bおよびΔV0は定数)とおい
たときの、定数a、bおよびΔV0を求める。
Offset Δ added to orthogonal shift signal TLE
If the graph is plotted with V being the horizontal axis and the pulse width fluctuation signal PD being the vertical axis, it will be close to a quadratic function. The function approximation circuit 6C1 converts this quadratic function into PD = a · (ΔV−ΔV
0) 2 + b (where a, b and ΔV0 are constants), the constants a, b and ΔV0 are obtained.

【0093】図19は、関数の定数を求める関数近似処
理のフローチャートである。ステップ190において
は、オフセット発生器6C2は、オフセットΔVの値を
所定のきざみ幅で変化させ、パルス幅変動信号PDが最
小値PDminをとるときのオフセットΔVを上述の2次
関数におけるΔV0とする。ステップ191において、
最小値PDminを上述の2次関数の定数bとおく。
FIG. 19 is a flowchart of the function approximation processing for obtaining the function constant. In step 190, the offset generator 6C2 changes the value of the offset ΔV by a predetermined step width, and sets the offset ΔV when the pulse width fluctuation signal PD has the minimum value PDmin to ΔV0 in the above-described quadratic function. In step 191,
Let the minimum value PDmin be the constant b of the above-mentioned quadratic function.

【0094】ステップ192において、オフセット発生
器6C2は、(ΔV0+ΔV1)を関数近似回路6C1
に出力する。ステップ193において、関数近似回路6
C1は、(ΔV0+ΔV1)が供給されたときのパルス
幅変動信号PD1、ΔV1および定数bから定数a1を
求める。
In step 192, the offset generator 6C2 calculates (ΔV0 + ΔV1) from the function approximation circuit 6C1.
Output to. In step 193, the function approximation circuit 6
C1 obtains the constant a1 from the pulse width variation signals PD1, ΔV1 and constant b when (ΔV0 + ΔV1) is supplied.

【0095】ステップ194において、オフセット発生
器6C2は、(ΔV0−ΔV1)を関数近似回路6C1
に出力する。ステップ195において、関数近似回路6
C1は、(ΔV0−ΔV1)が供給されたときのパルス
幅変動信号PD2、ΔV1および定数bから定数a2を
求める。
In step 194, the offset generator 6C2 calculates (ΔV0-ΔV1) from the function approximation circuit 6C1.
Output to. In step 195, the function approximation circuit 6
C1 obtains a constant a2 from the pulse width variation signals PD2, ΔV1 and constant b when (ΔV0−ΔV1) is supplied.

【0096】ステップ196において、関数近似回路6
C1は、パルス幅変動信号PDをオフセットΔVの2次
関数として近似する式を決める。ここで、パルス幅変動
信号PDを表す式として2つあるのは、放物線の頂点を
中心として左右の領域において、異なるカーブを近似す
るためである。言い換えれば、オフセットがΔV0より
大きい領域における定数a1と、オフセットがΔV0よ
り小さい領域における定数a2とが異なる場合の近似の
精度を上げるためである。したがってこれら2つの領域
における定数a1およびa2が十分に近い値であれば、
どちらかの定数を用いることによって一つの近似式を用
いればよい。
In step 196, the function approximation circuit 6
C1 determines an equation for approximating the pulse width fluctuation signal PD as a quadratic function of the offset ΔV. Here, there are two expressions representing the pulse width variation signal PD in order to approximate different curves in the left and right regions with the apex of the parabola as the center. In other words, this is to improve the accuracy of approximation when the constant a1 in the region where the offset is larger than ΔV0 and the constant a2 in the region where the offset is smaller than ΔV0 are different. Therefore, if the constants a1 and a2 in these two regions are sufficiently close,
One approximation formula may be used by using either constant.

【0097】図20は、オフセットΔTLEを探索する
処理のフローチャートである。ステップ201におい
て、図19を参照して説明した関数近似処理をおこな
う。関数近似処理は、装置起動後に少なくとも1回おこ
なう。ステップ202において、パルス幅変動信号PD
からΔTLEを求める。パルス幅変動信号PDが変化し
たとき、例えば、図20において、パルス幅変動信号P
DがPDxをとるときを考える。関数近似によって求め
られた関数によって、値PDxから、逆に(ΔV0+Δ
TLE)および(ΔV0−ΔTLE)が求められる。こ
こで、パルス幅変動信号PDを値PDxから値PDminに
減少させるためには、補正信号CSとして+ΔTLEま
たは−ΔTLEのどちらかである。上述したようにパル
ス幅変動信号PDは2次関数で近似される。そのため、
パルス幅変動信号PDが値PDxをとることが既知であ
っても、現在の状態が点Pか点Qかを決めることができ
ない。すなわち補正信号CSとしてチルト制御回路9の
加算器902に印加すべき値は、値PDminからは、一
意的には求められない。
FIG. 20 is a flowchart of the processing for searching for the offset ΔTLE. In step 201, the function approximation process described with reference to FIG. 19 is performed. The function approximation process is performed at least once after the device is activated. In step 202, the pulse width variation signal PD
ΔTLE is obtained from When the pulse width variation signal PD changes, for example, in FIG. 20, the pulse width variation signal P
Consider when D takes PDx. By the function obtained by the function approximation, from the value PDx, conversely (ΔV0 + Δ
TLE) and (ΔV0−ΔTLE) are obtained. Here, in order to reduce the pulse width fluctuation signal PD from the value PDx to the value PDmin, the correction signal CS is either + ΔTLE or −ΔTLE. As described above, the pulse width fluctuation signal PD is approximated by a quadratic function. for that reason,
Even if it is known that the pulse width variation signal PD takes the value PDx, it is not possible to determine whether the current state is the point P or the point Q. That is, the value to be applied to the adder 902 of the tilt control circuit 9 as the correction signal CS cannot be uniquely obtained from the value PDmin.

【0098】ステップ203において、ΔTLEを印加
する極性を求める。言い換えれば、ステップ203にお
いて、先に述べた+ΔTLEおよび−ΔTLEのうちの
どちらを印加するかを判定する。判定する方法として
は、例えば、装置の動作状態に支障が生じない程度にオ
フセットを変化させ、このときのパルス幅変動信号PD
の値の変化によって現在の状態が点Pか点Qかを決める
ことができる。具体的には、補正信号CSとして正の値
をチルト制御回路9に出力して、パルス幅変動信号PD
が増加すれば、現在の状態は点P(−ΔTLEを印加す
る)であり、逆にPDが減少すれば、現在の状態は点Q
(+ΔTLEを印加する)にある。
At step 203, the polarity for applying ΔTLE is obtained. In other words, in step 203, it is determined which of + ΔTLE and −ΔTLE described above is to be applied. As a determination method, for example, the offset is changed to such an extent that the operation state of the device is not hindered, and the pulse width fluctuation signal PD at this time is changed.
It is possible to determine whether the current state is the point P or the point Q by the change of the value of. Specifically, a positive value is output to the tilt control circuit 9 as the correction signal CS, and the pulse width variation signal PD
Is increased, the current state is point P (apply −ΔTLE), and conversely, if PD is decreased, the current state is point Q.
(Apply + ΔTLE).

【0099】ΔTLEの値の大きさが、パルス幅変動信
号PDが最小値となるために印加すべき極性と逆の極性
で印加しても、装置の動作状態に支障がないような範囲
であれば、ステップ203を省略して、実際にΔTLE
を仮に印加して、パルス幅変動信号PDが減少するかど
うかによって、印加すべき極性を判断してもよい。すな
わちΔTLEを印加することによって、かえってパルス
幅変動信号PDが増加すれば、−ΔTLEを印加すれば
よいことがわかる。ステップ204において、ステップ
202で求められたΔTLEを、ステップ203で求め
られた極性でチルト制御回路9に出力する。
The value of ΔTLE must be within a range that does not hinder the operating state of the device even if the pulse width fluctuation signal PD has a minimum value and is applied with a polarity opposite to that which should be applied. If step 203 is omitted, ΔTLE is actually
May be applied, and the polarity to be applied may be determined depending on whether the pulse width variation signal PD decreases. That is, it is understood that if the pulse width variation signal PD is increased by applying ΔTLE, −ΔTLE may be applied. In step 204, ΔTLE obtained in step 202 is output to the tilt control circuit 9 with the polarity obtained in step 203.

【0100】実施例3によれば、関数近似を予めおこな
い、装置の動作中は、近似された関数に基づいて補正信
号CSを生成する。したがって、目標値探索をおこなう
必要がなくなる。その結果、高精度な補正を短い時間で
おこなうことができるという効果がある。
According to the third embodiment, the function approximation is performed in advance, and the correction signal CS is generated based on the approximated function during the operation of the apparatus. Therefore, it is not necessary to search for the target value. As a result, there is an effect that highly accurate correction can be performed in a short time.

【0101】(実施例4)パルス幅変動値PDと直交ず
れ信号TLEから直交関係ずれの極性とその大きさを検
出して、検出した直交関係のずれに基づいてパルス幅変
動値PDが最小となるようにチルト制御目標値を探索す
る第4の実施例を説明する。図21は、第4の実施例の
ブロック図である。目標値可変回路6Dは、直交ずれ検
出器8から出力された直交ずれ信号TLEとパルス幅変
動信号PDとから、パルス幅変動信号PDに対応した光
ディスク1と光ビーム3の光軸との直交関係のずれ量と
その極性とを電圧として検出して、検出した直交関係の
ずれ量とその極性とに応じたチルト制御の目標値をチル
ト制御回路9に出力する。
(Embodiment 4) The polarity and the magnitude of the orthogonal relationship deviation are detected from the pulse width fluctuation value PD and the orthogonal deviation signal TLE, and the pulse width fluctuation value PD is minimized based on the detected deviation of the orthogonal relationship. A fourth embodiment will be described in which the tilt control target value is searched so as to achieve the above. FIG. 21 is a block diagram of the fourth embodiment. The target value varying circuit 6D uses the orthogonal shift signal TLE output from the orthogonal shift detector 8 and the pulse width variation signal PD to determine the orthogonal relationship between the optical disc 1 and the optical axis of the light beam 3 corresponding to the pulse width variation signal PD. The deviation amount and the polarity thereof are detected as a voltage, and the tilt control target value is output to the tilt control circuit 9 according to the detected deviation amount and the polarity of the orthogonal relationship.

【0102】チルト制御回路9は、直交ずれ信号TLE
と補正信号CSとに基づいて傾斜機構10を制御して光
ディスク1と光ディスク1上に照射された光ビーム3の
光軸とが垂直に交わるように制御する。チルト制御回路
9の内部構成は、図1に示すとおりである。
The tilt control circuit 9 uses the orthogonal shift signal TLE.
The tilting mechanism 10 is controlled on the basis of the correction signal CS and the optical disc 1 so that the optical axis of the light beam 3 irradiated on the optical disc 1 intersects perpendicularly. The internal configuration of the tilt control circuit 9 is as shown in FIG.

【0103】図22は、目標値可変回路6Dの構成を示
すブロック図である。目標値検出器6D01は、直交ず
れ信号TLEとパルス幅変動信号PDとから目標値信号
TSを検出して後述の目標値発生回路6D02に送る。
目標値発生回路6D02は、目標値信号TSを受け取
り、目標値信号TSを所定の利得によって増幅してから
チルト制御の目標値を変化する補正信号CSとしてチル
ト制御回路9に出力する。
FIG. 22 is a block diagram showing the structure of the target value varying circuit 6D. The target value detector 6D01 detects the target value signal TS from the orthogonal shift signal TLE and the pulse width fluctuation signal PD and sends it to the target value generation circuit 6D02 described later.
The target value generation circuit 6D02 receives the target value signal TS, amplifies the target value signal TS by a predetermined gain, and then outputs it to the tilt control circuit 9 as a correction signal CS for changing the target value for tilt control.

【0104】HPF(ハイパスフィルタ)601は、直
交ずれ検出器8からの直交ずれ信号TLEのAC成分を
抽出する。パルス整形回路602は、HPF601から
の直交ずれ信号のAC成分をその中心レベルと比較する
ことによって、中心レベルより高い場合にはハイレベル
の信号を発生し、中心レベルより低い場合にはロウレベ
ルの信号を発生する。反転回路603は、パルス整形回
路602の信号を反転した信号を出力する。サンプル&
ホールド(S/H)回路604は、パルス整形回路60
2から出力されるパルス信号がハイレベルのときにパル
ス幅変動検出器5からのパルス幅変動信号PDを出力
し、ロウレベルのときにホールドする。S/H回路60
5は、反転回路603から出力されるパルス信号がハイ
レベルのときにパルス幅変動検出器5からのパルス幅変
動信号PDを出力し、ロウレベルのときにホールドす
る。差動演算回路606は、S/H回路604の出力と
S/H回路605の出力との差演算を行う。LPF(ロ
ーパスフィルタ)607は、差動演算回路606の出力
の低域成分を抽出する。
An HPF (high-pass filter) 601 extracts the AC component of the orthogonal deviation signal TLE from the orthogonal deviation detector 8. The pulse shaping circuit 602 compares the AC component of the orthogonal shift signal from the HPF 601 with its center level to generate a high level signal when the level is higher than the center level and a low level signal when the level is lower than the center level. To occur. The inverting circuit 603 outputs a signal obtained by inverting the signal of the pulse shaping circuit 602. sample&
The hold (S / H) circuit 604 is a pulse shaping circuit 60.
The pulse width fluctuation signal PD is output from the pulse width fluctuation detector 5 when the pulse signal output from 2 is high level, and is held when it is low level. S / H circuit 60
5 outputs the pulse width fluctuation signal PD from the pulse width fluctuation detector 5 when the pulse signal output from the inverting circuit 603 is at the high level, and holds it when the pulse signal is at the low level. The differential operation circuit 606 performs a difference operation between the output of the S / H circuit 604 and the output of the S / H circuit 605. An LPF (low pass filter) 607 extracts the low frequency component of the output of the differential operation circuit 606.

【0105】実施例4において目標値検出器6D01
は、直交ずれ検出器8からの直交ずれ信号TLEのAC
成分から直交ずれの極性を検出する。また検出した直交
ずれの極性に対応したパルス幅変動検出器5からのパル
ス幅変動値PDの極性とその大きさを検出した目標値信
号TSを出力する。目標値発生回路6D02は、目標値
検出器6D01からの目標値信号TSを増幅し、補正信
号CSとして出力する。
In the fourth embodiment, the target value detector 6D01
Is the AC of the orthogonal deviation signal TLE from the orthogonal deviation detector 8.
The polarities of orthogonal shifts are detected from the components. Further, the target value signal TS in which the polarity and the magnitude of the pulse width variation value PD from the pulse width variation detector 5 corresponding to the detected polarity of the orthogonal shift is detected is output. The target value generation circuit 6D02 amplifies the target value signal TS from the target value detector 6D01 and outputs it as a correction signal CS.

【0106】次に目標値検出器6D01の具体的な動作
について説明する。図23は、目標値検出器6D01の
動作説明のための直交関係のずれとパルス幅変動値PD
との関係を示す図である。図24は、直交関係のずれと
目標値検出器6D01の出力電圧TSとの関係を示す図
である。図25は、直交関係のずれが+ΔTLE発生し
た時の、目標値検出器6D01の動作を説明する図であ
る。図26は、直交関係のずれが−ΔTLE発生した時
の、目標値検出器6D01の動作を説明する図である。
図27は、直交ずれがゼロの時の、目標値検出器6D0
1の動作を説明する図である。
Next, the specific operation of the target value detector 6D01 will be described. FIG. 23 shows the deviation of the orthogonal relationship and the pulse width variation value PD for explaining the operation of the target value detector 6D01.
It is a figure which shows the relationship with. FIG. 24 is a diagram showing the relationship between the deviation of the orthogonal relationship and the output voltage TS of the target value detector 6D01. FIG. 25 is a diagram for explaining the operation of the target value detector 6D01 when the deviation of the orthogonal relationship occurs by + ΔTLE. FIG. 26 is a diagram for explaining the operation of the target value detector 6D01 when the deviation of the orthogonal relationship occurs by −ΔTLE.
FIG. 27 shows the target value detector 6D0 when the orthogonal shift is zero.
It is a figure explaining operation | movement of 1.

【0107】図23に示すように、直交関係のずれに対
してパルス幅変動値PDは、直交関係のずれがゼロの時
に最小値となり、直交関係のずれが+ΔTLEの時と−
ΔTLEの時で互いに逆極性となる。図23の点アで直
交関係のずれが+ΔTLE、直交ずれ信号のAC成分が
TLE(1)であった場合の目標値検出器6D01の動
作を図25を用いて説明する。図25の(A)は、HP
F601の出力である。図25の(B)は、パルス整形
回路602の出力である。図25の(C)は、反転回路
603の出力である。図25の(D)は、パルス幅変動
値PDである。図25の(E)は、S/H回路604の
出力である。図25の(F)は、S/H回路605の出
力である。図25の(G)は、差動演算回路606の出
力である。図25の(H)は、LPF607の出力であ
る。図25の(A)〜(H)は、図22の(A)〜
(H)における信号の波形を示す。図25の(B)は、
図25の(A)の信号(図23のTLE(1))が+Δ
TLEよりも大きい場合にハイレベルとなる信号であ
る。図25の(C)の信号は、図25の(B)が反転し
た信号である。図25の(E)は、図25の(B)によ
ってサンプル&ホールドされたパルス幅変動信号PDで
あって、図25の(B)の信号がハイレベルの時にサン
プリングされ、同信号がロウレベルの時にホールドされ
ている。図25の(F)は、図25の(C)によってサ
ンプル&ホールドされたパルス幅変動値PDであって、
図25の(C)の信号がハイレベルの時にサンプリング
され、ロウレベルの時にホールドされている。図25の
(G)は、図25の(E)および(F)の信号を差動演
算回路606で差をとった信号である。図25の(H)
は、LPF607で差動演算回路606の出力の直流成
分(DC成分)を抽出した信号であって、図23の点ア
のパルス幅変動信号PDに基づいた直交関係のずれの極
性とその大きさとを検出しており、正の電圧値として出
力される。
As shown in FIG. 23, the pulse width variation value PD with respect to the deviation of the orthogonal relationship becomes the minimum value when the deviation of the orthogonal relationship is zero, and when the deviation of the orthogonal relationship is + ΔTLE.
When ΔTLE, the polarities are opposite to each other. The operation of the target value detector 6D01 when the deviation of the orthogonal relationship is + ΔTLE and the AC component of the orthogonal deviation signal is TLE (1) at point A in FIG. 23 will be described with reference to FIG. 25. FIG. 25A shows HP
This is the output of F601. FIG. 25B shows the output of the pulse shaping circuit 602. FIG. 25C shows the output of the inverting circuit 603. 25D is the pulse width variation value PD. FIG. 25E shows the output of the S / H circuit 604. FIG. 25F shows the output of the S / H circuit 605. FIG. 25G shows the output of the differential operation circuit 606. FIG. 25H shows the output of the LPF 607. (A) to (H) of FIG. 25 correspond to (A) to (H) of FIG.
The waveform of the signal in (H) is shown. FIG. 25B shows
The signal in FIG. 25A (TLE (1) in FIG. 23) is + Δ
It is a signal that becomes high level when it is larger than TLE. The signal in (C) of FIG. 25 is an inverted signal of (B) in FIG. 25E is the pulse width variation signal PD sampled and held in FIG. 25B, and is sampled when the signal in FIG. 25B is at the high level, and the signal is at the low level. Sometimes held. 25F is the pulse width variation value PD sampled and held in FIG. 25C,
The signal shown in FIG. 25C is sampled when it is at high level and held when it is at low level. 25G is a signal obtained by subtracting the signals of FIGS. 25E and 25F by the differential operation circuit 606. 25 (H)
Is a signal obtained by extracting the DC component (DC component) of the output of the differential operation circuit 606 by the LPF 607, and the polarity and the magnitude of the deviation of the orthogonal relationship based on the pulse width fluctuation signal PD at point A in FIG. Is detected and is output as a positive voltage value.

【0108】図23の点イで直交関係のずれが−ΔTL
E、直交ずれ信号のAC成分がTLE(2)であった場
合の目標値検出器6D01の動作を図26を用いて説明
する。図26の(A)〜(H)は、図25の(A)〜
(H)と同様に図22の(A)〜(H)の信号の波形を
示す。なお、図25と重複する説明は省略する。図26
において、差動演算回路606は、図26の(E)およ
び(F)の信号を受け取り、それらの信号の差をとり、
図26の(G)に示す信号として出力する。図26の
(H)は、LPF607で差動演算回路606の出力の
直流成分(DC成分)を抽出した信号であって、図23
の点イのパルス幅変動値PDに基づいた直交関係のずれ
の極性とその大きさを検出しており、負の電圧値として
出力される。
The deviation of the orthogonal relationship at the point a in FIG. 23 is -ΔTL.
E, the operation of the target value detector 6D01 when the AC component of the orthogonal shift signal is TLE (2) will be described with reference to FIG. 26 (A) to (H) correspond to FIG. 25 (A) to (H).
Similar to (H), the waveforms of the signals in (A) to (H) of FIG. 22 are shown. Note that description that overlaps with FIG. 25 will be omitted. FIG. 26
26, the differential operation circuit 606 receives the signals of (E) and (F) of FIG. 26, takes the difference between these signals,
The signal is output as the signal shown in FIG. 26 (H) is a signal obtained by extracting the DC component (DC component) of the output of the differential operation circuit 606 by the LPF 607, and FIG.
The polarity and the magnitude of the deviation of the orthogonal relationship based on the pulse width variation value PD of point A are detected and output as a negative voltage value.

【0109】図23の点ウで直交関係のずれがゼロ、直
交ずれ信号のAC成分がTLE(3)であった場合の目
標値検出器6D01の動作を図27を用いて説明する。
図27の(A)〜(H)は、図25の(A)〜(H)と
同様に図22の(A)〜(H)の信号の波形を示す。な
お、図25と重複する説明は省略する。図27におい
て、差動演算回路606は、(E)および(F)の信号
を受け取り、それらの信号の差をとり、(G)として出
力する。図27の(H)は、LPF607で差動演算回
路606の出力の直流成分(DC成分)を抽出した信号
であって、図23の点ウのパルス幅変動値PDに基づい
た直交関係のずれの極性とその大きさを検出しており、
この時の出力負電圧値はゼロとなる。
The operation of the target value detector 6D01 when the deviation of the orthogonal relationship is zero at the point c in FIG. 23 and the AC component of the orthogonal deviation signal is TLE (3) will be described with reference to FIG.
(A) to (H) of FIG. 27 show the waveforms of the signals of (A) to (H) of FIG. 22 similarly to (A) to (H) of FIG. Note that description that overlaps with FIG. 25 will be omitted. In FIG. 27, the differential operation circuit 606 receives the signals (E) and (F), takes the difference between these signals, and outputs it as (G). (H) of FIG. 27 is a signal obtained by extracting the DC component (DC component) of the output of the differential operation circuit 606 by the LPF 607, and the deviation of the orthogonal relationship based on the pulse width variation value PD of point c in FIG. 23. The polarity and the size of
At this time, the output negative voltage value becomes zero.

【0110】以上図25〜27を用いて図23の点ア、
イ、ウについて目標値検出器6D01の動作を説明し
た。図24は、図23に示すような直交関係のずれとパ
ルス幅変動値PDの関係を、直交関係のずれと目標値検
出器6D01の出力電圧TSとの関係として示す。
The points a of FIG.
The operation of the target value detector 6D01 has been described with respect to a and c. FIG. 24 shows the relationship between the deviation of the orthogonal relationship and the pulse width variation value PD as shown in FIG. 23 as the relationship between the deviation of the orthogonal relationship and the output voltage TS of the target value detector 6D01.

【0111】以上説明したように実施例4の目標値可変
回路6Dは、パルス幅変動検出器5からのパルス幅変動
値PDと直交ずれ検出器8からの直交ずれ信号TLEと
から、パルス幅変動値PDが最小の時に直交関係のずれ
がゼロとなる目標値信号TSを検出し、目標値信号TS
に基づき補正信号CSを出力する。したがって、本発明
のチルト制御装置は、目標値可変回路6Dからの補正信
号CSに応じてチルト制御回路9の制御目標値を変化さ
せてパルス幅変動検出器5からのパルス幅変動値PDが
最小となるように動作する。本発明によれば、直交ずれ
信号TLEのAC成分とパルス幅変動値PDとから直交
関係のずれの極性とその大きさを検出することができる
ので、チルトセンサ7の経時的な変化や温度特性による
直交関係のずれが発生しても常にゼロになるようリアル
タイムで補正することができる。
As described above, the target value varying circuit 6D according to the fourth embodiment uses the pulse width variation value PD from the pulse width variation detector 5 and the orthogonal shift signal TLE from the orthogonal shift detector 8 to determine the pulse width variation. When the value PD is the minimum, the target value signal TS in which the deviation of the orthogonal relationship becomes zero is detected, and the target value signal TS is detected.
The correction signal CS is output based on Therefore, the tilt control device of the present invention changes the control target value of the tilt control circuit 9 according to the correction signal CS from the target value varying circuit 6D so that the pulse width variation value PD from the pulse width variation detector 5 is minimized. To work. According to the present invention, it is possible to detect the polarity and magnitude of the shift of the orthogonal relationship from the AC component of the orthogonal shift signal TLE and the pulse width variation value PD, so that the change over time of the tilt sensor 7 and the temperature characteristic. Even if the deviation of the orthogonal relationship due to occurs, it can be corrected in real time so that it is always zero.

【0112】(実施例5)第5の実施例においては、直
交ずれ信号のAC成分が小さい場合に、パルス幅変動値
PDと外乱信号Dとから直交関係ずれの極性とその大き
さを検出して、検出した直交関係のずれに基づいてパル
ス幅変動値PDが最小となるようにチルト制御目標値を
探索する。
(Fifth Embodiment) In the fifth embodiment, when the AC component of the quadrature deviation signal is small, the polarity of the quadrature relationship deviation and its magnitude are detected from the pulse width variation value PD and the disturbance signal D. Then, the tilt control target value is searched based on the detected deviation of the orthogonal relationship so that the pulse width variation value PD is minimized.

【0113】図28は、実施例5のブロック図である。
目標値可変回路6Eは、後述の外乱発生器13からの外
乱信号Dとパルス幅変動信号PDとからパルス幅変動信
号に対応した光ディスク1と光ビーム3の光軸との直交
関係のずれ量とその極性を電圧として検出して、検出し
た直交関係のずれ量とその極性に応じたチルト制御の目
標値をチルト制御回路9に出力する。
FIG. 28 is a block diagram of the fifth embodiment.
The target value varying circuit 6E calculates the deviation amount of the orthogonal relationship between the optical axis of the optical disc 1 and the optical axis of the light beam 3 corresponding to the pulse width variation signal from the disturbance signal D from the disturbance generator 13 and the pulse width variation signal PD described later. The polarity is detected as a voltage, and a tilt control target value is output to the tilt control circuit 9 according to the detected shift amount of the orthogonal relationship and the polarity.

【0114】チルト制御回路9は、直交ずれ信号TLE
に応じて後述の加算回路14を介して傾斜機構10を制
御して光ディスク1と光ディスク1上に照射された光ビ
ーム3の光軸とが垂直に交わるように制御する。チルト
制御回路9の内部構成は、図1に示すとおりである。外
乱発生器13は、後述の加算回路14の一方の入力端子
に外乱信号を出力し、傾斜機構10を一定周期で駆動す
る。加算回路14は、外乱発生器13からの外乱信号と
チルト制御回路9からの出力とを加算する。
The tilt control circuit 9 uses the orthogonal shift signal TLE.
Accordingly, the tilting mechanism 10 is controlled via an adding circuit 14 described later so that the optical disc 1 and the optical axis of the light beam 3 irradiated on the optical disc 1 intersect perpendicularly. The internal configuration of the tilt control circuit 9 is as shown in FIG. The disturbance generator 13 outputs a disturbance signal to one input terminal of an adding circuit 14, which will be described later, to drive the tilting mechanism 10 in a constant cycle. The adder circuit 14 adds the disturbance signal from the disturbance generator 13 and the output from the tilt control circuit 9.

【0115】図29は、目標値可変回路6Eの構成を示
すブロック図である。図29において、6E01は目標
値検出器であり、6E02は目標値発生回路である。目
標値発生回路6D02と同様に、目標値発生回路6E0
2は、目標値信号TSを受け取り、目標値信号TSを所
定の利得によって増幅してからチルト制御の目標値を変
化する補正信号CSとしてチルト制御回路9に出力す
る。図29の構成は、HPF601に外乱発生器13か
らの外乱信号Dが入力されているところ以外は、図22
の構成と同じである。HPF601は、外乱発生器13
からの外乱信号DのAC成分を抽出する。
FIG. 29 is a block diagram showing the structure of the target value variable circuit 6E. In FIG. 29, 6E01 is a target value detector and 6E02 is a target value generating circuit. Similar to the target value generation circuit 6D02, the target value generation circuit 6E0
2 receives the target value signal TS, amplifies the target value signal TS by a predetermined gain, and then outputs it to the tilt control circuit 9 as a correction signal CS that changes the target value for tilt control. The configuration of FIG. 29 is the same as that of FIG. 22 except that the disturbance signal D from the disturbance generator 13 is input to the HPF 601.
The configuration is the same as that of. The HPF 601 is the disturbance generator 13
The AC component of the disturbance signal D from is extracted.

【0116】本実施例において目標値検出器6E01
は、外乱発生器13からの外乱信号DのAC成分から外
乱信号の極性を検出する。また、外乱発生器13からの
外乱信号Dは、加算回路14を介して傾斜機構10に入
力され、傾斜機構10を一定周期で駆動する。目標値可
変回路6Eは、加算回路14を介して外乱信号Dで傾斜
機構10を駆動したとき、外乱信号の極性に対応したパ
ルス幅変動検出器5からのパルス幅変動信号PDの極性
とその大きさとを検出した目標値信号TSを出力する。
目標値発生回路6E02は、目標値検出器6E01から
の目標値信号TSを増幅し、補正信号CSとして出力す
る。
In this embodiment, the target value detector 6E01
Detects the polarity of the disturbance signal from the AC component of the disturbance signal D from the disturbance generator 13. Further, the disturbance signal D from the disturbance generator 13 is input to the tilting mechanism 10 via the adding circuit 14 to drive the tilting mechanism 10 at a constant cycle. When the tilting mechanism 10 is driven by the disturbance signal D via the adder circuit 14, the target value varying circuit 6E has the polarity and magnitude of the pulse width variation signal PD from the pulse width variation detector 5 corresponding to the polarity of the disturbance signal. A target value signal TS that detects S and S is output.
The target value generation circuit 6E02 amplifies the target value signal TS from the target value detector 6E01 and outputs it as a correction signal CS.

【0117】図30は、実施例5の目標値検出器6E0
1の動作説明のための直交関係のずれとパルス幅変動値
PDとの関係を示す図である。図31は、直交関係のず
れと目標値検出器6E01の出力電圧TSとの関係を示
す図である。図32は、直交関係のずれが+ΔTLE発
生した時の、目標値検出器6E01の動作を説明する図
である。図33は、直交関係のずれが−ΔTLE発生し
た時の、目標値検出器6E01の動作を説明する図であ
る。図34は、直交ずれがゼロの時の、目標値検出器6
E01の動作を説明する図である。
FIG. 30 shows the target value detector 6E0 of the fifth embodiment.
FIG. 3 is a diagram showing a relationship between a deviation of an orthogonal relationship and a pulse width variation value PD for explaining the operation of No. 1; FIG. 31 is a diagram showing the relationship between the deviation of the orthogonal relationship and the output voltage TS of the target value detector 6E01. FIG. 32 is a diagram for explaining the operation of the target value detector 6E01 when the deviation of the orthogonal relationship occurs by + ΔTLE. FIG. 33 is a diagram for explaining the operation of the target value detector 6E01 when the deviation of the orthogonal relationship is −ΔTLE. FIG. 34 shows the target value detector 6 when the orthogonal shift is zero.
It is a figure explaining operation | movement of E01.

【0118】図30に示すように、直交関係のずれに対
してパルス幅変動値PDは、直交関係のずれがゼロの時
に最小値となり、直交関係のずれが+ΔTLEの時と−
ΔTLEの時で互いに逆極性となる。図30の点アで直
交関係のずれが+ΔTLE、外乱信号DのAC成分がD
(1)であった場合の目標値検出器6E01の動作を図
32を用いて説明する。なお、図25の説明と重複する
説明は省略する。図32(A)〜(H)は、図29の
(A)〜(H)における信号の波形を示す図である。図
32の(A)は、外乱信号DのAC成分である。図32
の(B)は、図32の(A)の信号(図29のD
(1))が+ΔTLEよりも大きい場合にハイレベルと
なる信号である。図25の場合と同様に差動演算回路6
06は、図32の(E)および(F)の信号を受け取
り、それらの信号の差をとり、図32の(G)に示す信
号として出力する。図32の(H)は、LPF607で
DC成分を抽出した信号であって、図30の点アのパル
ス幅変動値PDに基づいた直交関係のずれの極性とその
大きさを検出しており、正の電圧値として出力される。
As shown in FIG. 30, the pulse width variation value PD with respect to the deviation of the orthogonal relationship has the minimum value when the deviation of the orthogonal relationship is zero, and is − when the deviation of the orthogonal relationship is + ΔTLE.
When ΔTLE, the polarities are opposite to each other. At point a in FIG. 30, the deviation of the orthogonal relationship is + ΔTLE, and the AC component of the disturbance signal D is D.
The operation of the target value detector 6E01 in the case of (1) will be described with reference to FIG. Note that the description overlapping with the description of FIG. 25 will be omitted. FIGS. 32A to 32H are diagrams showing the waveforms of the signals in FIGS. 29A to 29H. FIG. 32A shows the AC component of the disturbance signal D. FIG.
32B is the signal of FIG. 32A (D of FIG. 29).
This is a signal that becomes high level when (1)) is larger than + ΔTLE. As in the case of FIG. 25, the differential operation circuit 6
The signal 06 receives the signals of (E) and (F) of FIG. 32, takes the difference between these signals, and outputs it as the signal shown in (G) of FIG. 32 (H) is a signal in which the DC component is extracted by the LPF 607, and detects the polarity and magnitude of the shift in the orthogonal relationship based on the pulse width variation value PD at point A in FIG. It is output as a positive voltage value.

【0119】図30の点イで直交関係のずれが−ΔTL
E、外乱信号DのAC成分がD(2)であった場合の目
標値検出器6E01の動作を図33を用いて説明する。
尚、図25、図28、図32の説明と重複する説明は省
略する。図33の(A)〜(H)は、図32の(A)〜
(H)と同様に図29の(A)〜(H)に対応してい
る。図33において、(G)は(E)および(F)の信
号を差をとった信号であって、図25と同様の波形にな
っている。図33の(H)は、LPF607でDC成分
を抽出した信号であって、図30の点イのパルス幅変動
値PDに基づいた直交関係のずれの極性とその大きさを
検出しており、負の電圧値として出力される。
The deviation of the orthogonal relationship at the point a in FIG. 30 is -ΔTL.
E, the operation of the target value detector 6E01 when the AC component of the disturbance signal D is D (2) will be described with reference to FIG.
Descriptions that overlap with those of FIGS. 25, 28, and 32 will be omitted. (A) to (H) of FIG. 33 correspond to (A) to (H) of FIG.
Similar to (H), it corresponds to (A) to (H) in FIG. In FIG. 33, (G) is a signal obtained by subtracting the signals of (E) and (F), and has a waveform similar to that of FIG. 33 (H) is a signal in which the DC component is extracted by the LPF 607, and the polarity and the magnitude of the deviation of the orthogonal relationship based on the pulse width variation value PD of point a in FIG. 30 are detected, It is output as a negative voltage value.

【0120】図30の点ウで直交関係のずれがゼロ、外
乱信号DのAC成分がD(3)であった場合の目標値検
出器6E01の動作を図34を用いて説明する。尚、図
25、図27、図32の説明と重複する説明は省略す
る。図34の(A)〜(H)は、図32の(A)〜
(H)と同様に図29の(A)〜(H)に対応してい
る。図34において、(G)は(E)および(F)の信
号の差をとった信号であって、図27と同様の波形にな
っている。図34の(H)は、LPF607でDC成分
を抽出した信号で、図30の点ウのパルス幅変動値PD
に基づいた直交関係のずれの極性とその大きさを検出し
ており、この時の出力負電圧値はゼロとなる。
The operation of the target value detector 6E01 when the deviation of the orthogonal relationship is zero at point c in FIG. 30 and the AC component of the disturbance signal D is D (3) will be described with reference to FIG. 34. Note that the description overlapping with the description of FIGS. 25, 27, and 32 will be omitted. 34 (A) to (H) are similar to FIG. 32 (A) to (H).
Similar to (H), it corresponds to (A) to (H) in FIG. In FIG. 34, (G) is a signal obtained by taking the difference between the signals of (E) and (F), and has a waveform similar to that of FIG. 34 (H) is a signal in which the DC component is extracted by the LPF 607, and is the pulse width variation value PD at point c in FIG.
The polarity and the magnitude of the deviation of the orthogonal relationship based on are detected, and the output negative voltage value at this time becomes zero.

【0121】以上、図32〜34を用いて、図30の点
ア、イ、ウについて目標値検出器6E01の動作を説明
した。図31は、図30に示す直交関係のずれとパルス
幅変動値PDとの関係を、直交関係のずれと目標値検出
器6E01の出力電圧TSとの関係として示す図であ
る。
The operation of the target value detector 6E01 has been described above with reference to FIGS. FIG. 31 is a diagram showing the relationship between the deviation of the orthogonal relationship and the pulse width variation value PD shown in FIG. 30 as the relationship between the deviation of the orthogonal relationship and the output voltage TS of the target value detector 6E01.

【0122】以上説明したように本発明の目標値可変回
路6Eは、パルス幅変動検出器5からのパルス幅変動値
PDと外乱発生器13からの外乱信号Dとから、パルス
幅変動値PDが最小の時に直交関係のずれがゼロとなる
目標値信号TSを検出し、目標値信号TSに基づき補正
信号CSを出力する。したがって、実施例5において
は、目標値可変回路6Eからの補正信号CSに応じてチ
ルト制御回路9の制御目標値を変化させてパルス幅変動
検出器5からのパルス幅変動値PDが最小となるように
動作する。実施例5によれば、直交ずれ信号TLEのA
C成分が小さい場合でも、外乱発生器13からの外乱信
号DのAC成分とパルス幅変動値PDとから直交関係の
ずれの極性とその大きさとを検出することができるの
で、チルトセンサ7の経時的な変化や温度特性による直
交関係のずれが発生しても常にゼロになるようリアルタ
イムで補正することができる。
As described above, the target value variable circuit 6E of the present invention determines the pulse width variation value PD from the pulse width variation value PD from the pulse width variation detector 5 and the disturbance signal D from the disturbance generator 13. The target value signal TS having the zero deviation of the orthogonal relationship at the minimum is detected, and the correction signal CS is output based on the target value signal TS. Therefore, in the fifth embodiment, the control target value of the tilt control circuit 9 is changed according to the correction signal CS from the target value changing circuit 6E, and the pulse width fluctuation value PD from the pulse width fluctuation detector 5 is minimized. Works like. According to the fifth embodiment, A of the orthogonal shift signal TLE
Even if the C component is small, it is possible to detect the polarity and the magnitude of the deviation of the orthogonal relationship from the AC component of the disturbance signal D from the disturbance generator 13 and the pulse width variation value PD, so that the tilt sensor 7 can be used over time. It is possible to perform correction in real time so that it is always zero even if the orthogonal relationship shifts due to changes in temperature or temperature characteristics.

【0123】(実施例6)第6の実施例においては、チ
ルトセンサを用いずに、パルス幅変動信号PDと外乱信
号Dとから直交関係ずれの極性とその大きさとを検出し
て、検出した直交関係のずれに基づいてチルト制御を行
う。図35は、実施例6のブロック図である。目標値検
出器6E01は、後述の外乱発生器13からの外乱信号
Dとパルス幅変動検出器5からのパルス幅変動信号PD
とから、パルス幅変動信号PDに対応した光ディスク1
と光ビーム3の光軸との直交関係のずれ量とその極性を
電圧として検出して、検出した直交関係のずれ量とその
極性とに応じてチルト制御の目標値を変化させるための
信号、すなわち目標値信号TSを発生し、チルト制御回
路9Aに出力する。
(Sixth Embodiment) In the sixth embodiment, the polarity of the orthogonal relationship deviation and its magnitude are detected and detected from the pulse width fluctuation signal PD and the disturbance signal D without using the tilt sensor. Tilt control is performed based on the deviation of the orthogonal relationship. FIG. 35 is a block diagram of the sixth embodiment. The target value detector 6E01 has a disturbance signal D from a disturbance generator 13 and a pulse width fluctuation signal PD from the pulse width fluctuation detector 5 which will be described later.
From that, the optical disc 1 corresponding to the pulse width variation signal PD
And a signal for detecting a deviation amount of the orthogonal relationship between the light beam 3 and the optical axis of the light beam 3 and its polarity as a voltage, and changing a target value of tilt control according to the detected deviation amount of the orthogonal relationship and the polarity thereof. That is, the target value signal TS is generated and output to the tilt control circuit 9A.

【0124】チルト制御回路9Aは、目標値検出器6E
01から出力された目標値信号TSに応じて後述の加算
回路14を介して傾斜機構10を制御して光ディスク1
と光ディスク1上に照射された光ビーム3の光軸とが垂
直に交わるように制御する。チルト制御回路9Aは、図
9に示すとおりであるが、直交ずれ信号TLEの代わり
に補正信号CSを受け取る点だけが異なる。外乱発生器
13は、後述の加算回路14の一方の入力端子に外乱信
号Dを出力し、傾斜機構10を一定周期で駆動する。加
算回路14は、外乱発生器13からの外乱信号Dとチル
ト制御回路9Aからの出力信号とを加算する。
The tilt control circuit 9A has a target value detector 6E.
The optical disc 1 is controlled by controlling the tilting mechanism 10 via an adding circuit 14 described later in accordance with the target value signal TS output from the optical disc 1.
And the optical axis of the light beam 3 irradiated on the optical disk 1 are controlled to intersect perpendicularly. The tilt control circuit 9A is as shown in FIG. 9, except that it receives the correction signal CS instead of the orthogonal shift signal TLE. The disturbance generator 13 outputs a disturbance signal D to one input terminal of an adding circuit 14 to be described later, and drives the tilting mechanism 10 in a constant cycle. The adder circuit 14 adds the disturbance signal D from the disturbance generator 13 and the output signal from the tilt control circuit 9A.

【0125】上記構成のチルト制御装置の動作を図35
を参照しながら説明する。尚、第5の実施例と重複する
部分の説明は省略する。
FIG. 35 shows the operation of the tilt control device having the above configuration.
Will be described with reference to. It should be noted that the description of the same parts as those in the fifth embodiment will be omitted.

【0126】図35の目標値検出器6E01は、図29
の構成要素のそれと同じであり、目標値検出器6E01
への入力信号は外乱発生器13からの外乱信号Dおよび
パルス幅変動検出器5からのパルス幅変動信号PDであ
る。図35におけるチルト制御回路9Aは、図9のチル
ト制御回路9Aと同様の構成になっている。図9では、
チルト制御回路9Aの入力は直交ずれ検出器801から
の直交ずれ信号TLEであったが、図35では直交ずれ
信号TLEの代わりに目標値検出器6E01からの補正
信号CSが入力される。目標値検出器6E01は、図2
8の目標値可変回路6Eと同様の動作を行い、外乱発生
器13からの外乱信号Dとパルス幅変動検出器5からの
パルス幅変動値PDとから補正信号CSを検出する。す
なわち、実施例6においては、外乱発生器13からの外
乱信号Dに基づき一定周期で傾斜機構10を動かした時
の外乱信号Dとパルス幅変動値PDとから直交関係のず
れの極性とその大きさを目標値検出器6E01で補正信
号CSとして検出し、検出した補正信号CSに基づき、
加算回路14を介したチルト制御回路9Aからの信号で
傾斜機構10を制御して、補正信号CSがゼロとなるよ
うに動作する。
The target value detector 6E01 shown in FIG.
Of the target value detector 6E01
The input signals to are the disturbance signal D from the disturbance generator 13 and the pulse width fluctuation signal PD from the pulse width fluctuation detector 5. The tilt control circuit 9A in FIG. 35 has the same configuration as the tilt control circuit 9A in FIG. In Figure 9,
The input of the tilt control circuit 9A was the orthogonal shift signal TLE from the orthogonal shift detector 801, but in FIG. 35, the correction signal CS from the target value detector 6E01 is input instead of the orthogonal shift signal TLE. The target value detector 6E01 is shown in FIG.
The same operation as the target value variable circuit 6E of 8 is performed to detect the correction signal CS from the disturbance signal D from the disturbance generator 13 and the pulse width variation value PD from the pulse width variation detector 5. That is, in the sixth embodiment, the polarity and the magnitude of the deviation of the orthogonal relationship from the disturbance signal D and the pulse width variation value PD when the tilting mechanism 10 is moved at a constant cycle based on the disturbance signal D from the disturbance generator 13. Is detected as a correction signal CS by the target value detector 6E01, and based on the detected correction signal CS,
The tilt mechanism 10 is controlled by a signal from the tilt control circuit 9A via the adder circuit 14 to operate so that the correction signal CS becomes zero.

【0127】よって、実施例6によれば、パルス幅変動
検出器5からのパルス幅変動値PDと外乱発生器13か
らの外乱信号Dとによりパルス幅変動値PDが最小の
時、直交関係のずれがゼロとなるような直交関係のずれ
の極性とその大きさとを検出することができるので、チ
ルトセンサ7を用いずに直交関係のずれがゼロとなるよ
うに制御することができる。
Therefore, according to the sixth embodiment, when the pulse width fluctuation value PD is minimum due to the pulse width fluctuation value PD from the pulse width fluctuation detector 5 and the disturbance signal D from the disturbance generator 13, an orthogonal relationship is obtained. Since it is possible to detect the polarity and the magnitude of the deviation of the orthogonal relationship such that the deviation becomes zero, it is possible to perform control so that the deviation of the orthogonal relationship becomes zero without using the tilt sensor 7.

【0128】(実施例7)第7の実施例においては、再
生信号のビットエラーレートが最小になるようにチルト
制御を行う。図36は、実施例7のブロック図である。
ビットエラーレート計測回路15は、再生信号のビット
エラーレートを検出して、ビットエラーレートに対応し
た電圧信号BERを出力する。図37は、ビットエラー
レート計測回路15の内部構成を示すブロック図であ
る。ビットエラーレート計測回路15は、パリティエラ
ー検出器1501、ビットエラー検出器1502および
周期カウンタ1503を有する。パリティエラー検出器
1501は、RFパルス信号PRFを受け取り、パリテ
ィエラー信号PEを出力する。光ディスク1に記録され
ているデータには、1つのシンボルデータ毎にパリティ
ビットが付加されている。パリティエラー検出器150
1は、このパリティビットとRFパルス信号PRFから
再生されたデータとからパリティエラーが発生したとき
には、パリティエラー信号PEをハイレベルにする。周
期カウンタ1503は、周期的にパルス信号をビットエ
ラー検出器1502に出力する。ビットエラー検出器1
502は、周期カウンタ1503から出力されるパルス
信号の1周期の間にパリティエラー信号PEがハイにな
る回数をカウントし、ビットエラーレートを示す信号B
ERとして出力する。
(Embodiment 7) In the seventh embodiment, tilt control is performed so that the bit error rate of the reproduced signal is minimized. FIG. 36 is a block diagram of the seventh embodiment.
The bit error rate measuring circuit 15 detects the bit error rate of the reproduction signal and outputs the voltage signal BER corresponding to the bit error rate. FIG. 37 is a block diagram showing the internal configuration of the bit error rate measuring circuit 15. The bit error rate measuring circuit 15 has a parity error detector 1501, a bit error detector 1502 and a cycle counter 1503. The parity error detector 1501 receives the RF pulse signal PRF and outputs a parity error signal PE. A parity bit is added to the data recorded on the optical disc 1 for each symbol data. Parity error detector 150
1 sets the parity error signal PE to a high level when a parity error occurs from this parity bit and the data reproduced from the RF pulse signal PRF. The cycle counter 1503 periodically outputs a pulse signal to the bit error detector 1502. Bit error detector 1
Reference numeral 502 counts the number of times the parity error signal PE becomes high during one cycle of the pulse signal output from the cycle counter 1503, and outputs a signal B indicating a bit error rate.
Output as ER.

【0129】目標値検出器6Fは、後述の外乱発生器1
3から出力された外乱信号Dとビットエラーレート計測
回路15から出力された信号BERとから信号BERに
対応した光ディスク1と光ビーム3の光軸との直交関係
のずれ量とその極性とを電圧として検出して、検出した
直交関係のずれ量とその極性とに応じてチルト制御の目
標値を変化させるための信号、すなわち補正信号CSを
発生し、チルト制御回路9Aに出力する。チルト制御回
路9Aは、目標値検出器6Fから出力された補正信号C
Sに応じて後述の加算回路14を介して傾斜機構10を
制御して光ディスク1と光ディスク1上に照射された光
ビーム3の光軸とが垂直に交わるように制御する。チル
ト制御回路9Aは、図9に示すとおりであるが、直交ず
れ信号TLEの代わりに補正信号CSを受け取る点だけ
が異なる。外乱発生器13は、後述の加算回路14の一
方の入力端子に外乱信号Dを出力し、傾斜機構10を一
定周期で駆動する。加算回路14は、外乱発生器13か
ら出力された外乱信号Dとチルト制御回路9Aからの出
力とを加算し、傾斜機構10に出力する。
The target value detector 6F is the disturbance generator 1 described later.
From the disturbance signal D output from the optical disc 3 and the signal BER output from the bit error rate measuring circuit 15, the deviation amount of the orthogonal relationship between the optical axis of the optical disc 1 and the optical axis of the light beam 3 corresponding to the signal BER and the polarity thereof Then, a signal for changing the target value for tilt control, that is, a correction signal CS, is generated according to the detected deviation amount of the orthogonal relationship and its polarity, and is output to the tilt control circuit 9A. The tilt control circuit 9A uses the correction signal C output from the target value detector 6F.
According to S, the tilting mechanism 10 is controlled via an adding circuit 14 described later so that the optical disk 1 and the optical axis of the light beam 3 irradiated on the optical disk 1 intersect perpendicularly. The tilt control circuit 9A is as shown in FIG. 9, except that it receives the correction signal CS instead of the orthogonal shift signal TLE. The disturbance generator 13 outputs a disturbance signal D to one input terminal of an adding circuit 14 to be described later, and drives the tilting mechanism 10 in a constant cycle. The adder circuit 14 adds the disturbance signal D output from the disturbance generator 13 and the output from the tilt control circuit 9A, and outputs the added signal to the tilt mechanism 10.

【0130】上記構成のチルト制御装置の動作を図36
および38を参照して説明する。尚、前述の実施例と重
複する部分の説明は省略する。
FIG. 36 shows the operation of the tilt control device having the above configuration.
And 38. It should be noted that the description of the same parts as those in the above-described embodiment will be omitted.

【0131】図38は、目標値検出器6Fのブロック図
である。図38の構成要素は、図29の構成要素と同じ
であり、目標値検出器6Fが、入力信号として外乱発生
器13からの外乱信号Dと、ビットエラーレートを電圧
レベルの信号として表現するビットエラーレート計測回
路15から出力された信号BERとを受け取る点が異な
る。図36におけるチルト制御回路9Aは、図9および
35のチルト制御回路9Aと同様の構成である。図9で
はチルト制御回路9Aの入力は直交ずれ検出器801か
らの直交ずれ信号TLEであり、また図35ではTLE
の代わりに目標値検出器6E01からの補正信号CSが
入力されていたが、図36では直交ずれ信号TLEある
いは補正信号CSの代わりに目標値可変回路6Fからの
ビットエラーレートに基づく補正信号CSが入力されて
いる。目標値検出器6Fは、図28あるいは図35のそ
れと同様の動作を行い、外乱発生器13からの外乱信号
Dとエラーレート計測回路15から出力された信号BE
Rとを受け取り、補正信号CSを出力する。すなわち、
実施例7においては、外乱発生器13からの外乱信号D
に基づき一定周期で傾斜機構10を動かした時の外乱信
号Dとビットエラーレート計測回路15からのBERと
から直交関係のずれの極性とその大きさとを目標値検出
器6Fで補正信号CSとして検出し、検出された補正信
号CSに基づき、加算回路14を介したチルト制御回路
9Aからの信号で傾斜機構10を制御して、補正信号C
Sがゼロとなるように動作する。
FIG. 38 is a block diagram of the target value detector 6F. The components of FIG. 38 are the same as those of FIG. 29, and the target value detector 6F expresses the disturbance signal D from the disturbance generator 13 as an input signal and the bit error rate as a voltage level signal. The difference is that it receives the signal BER output from the error rate measuring circuit 15. The tilt control circuit 9A in FIG. 36 has the same configuration as the tilt control circuit 9A in FIGS. 9 and 35. In FIG. 9, the input of the tilt control circuit 9A is the orthogonal shift signal TLE from the orthogonal shift detector 801, and in FIG.
36, the correction signal CS from the target value detector 6E01 was input, but in FIG. 36, instead of the orthogonal shift signal TLE or the correction signal CS, the correction signal CS based on the bit error rate from the target value variable circuit 6F is input. It has been entered. The target value detector 6F performs the same operation as that of FIG. 28 or FIG. 35, and the disturbance signal D from the disturbance generator 13 and the signal BE output from the error rate measuring circuit 15 are output.
R and are received, and the correction signal CS is output. That is,
In the seventh embodiment, the disturbance signal D from the disturbance generator 13
Based on the disturbance signal D when the tilting mechanism 10 is moved at a constant cycle and the BER from the bit error rate measuring circuit 15, the polarity and the magnitude of the deviation of the orthogonal relationship are detected by the target value detector 6F as the correction signal CS. Then, based on the detected correction signal CS, the tilt mechanism 10 is controlled by the signal from the tilt control circuit 9A via the addition circuit 14 to obtain the correction signal C.
It operates so that S becomes zero.

【0132】よって、実施例7によれば、ビットエラー
レート計測回路15からのBERおよび外乱発生器13
からの外乱信号からビットエラーレート(BER)が最
小の時、直交関係のずれがゼロとなるような直交関係の
ずれの極性とその大きさとを検出することができる。そ
の結果、チルトセンサ7を用いずに直交関係のずれがゼ
ロとなるように制御することができる。
Therefore, according to the seventh embodiment, the BER from the bit error rate measuring circuit 15 and the disturbance generator 13 are provided.
It is possible to detect the polarity and the magnitude of the deviation of the orthogonal relationship such that the deviation of the orthogonal relationship becomes zero when the bit error rate (BER) is minimum from the disturbance signal from. As a result, it is possible to control the deviation of the orthogonal relationship to zero without using the tilt sensor 7.

【0133】(実施例8)第8の実施例においては、チ
ルトセンサを用いたチルトサーボにおいて再生信号のビ
ットエラーレートが最小になるようにチルト制御の目標
値を変化させる。図39は、第8の実施例のブロック図
である。第1の実施例ではパルス幅変動信号に基づいて
チルト制御の目標値を変化させていたのに対して、本実
施例ではエラーレートに基づいてチルト制御の目標値を
変化させるように構成されている。エラーレート計測回
路15は、図37を参照して実施例7において説明した
ように、再生信号のビットエラーレートを検出して、ビ
ットエラーレートに対応した電圧信号BERを出力す
る。目標値可変回路6Gは、エラーレート計測回路15
からの信号BERに基づいてチルト制御の目標値を変化
するための補正信号CSを発生し、チルト制御回路9に
出力する。目標値可変回路6Gは、ビットエラーレート
に対応した信号BERを受け取る点を除いて、実施例1
において説明したのと同様に機能する。チルト制御回路
9は、目標値可変回路6Gからの補正信号CSに応じて
チルト制御の目標値を変化させて光ディスク1と光ディ
スク1上に照射された光ビーム3の光軸とが垂直に交わ
るように制御する。また、チルト制御回路9には直交ず
れ検出器8からの直交ずれ信号TLEが入力されてお
り、既に実施例1で説明したように、チルト制御回路9
は直交ずれ検出器8からの直交ずれ信号TLEに基づい
てチルト制御を行う。
(Embodiment 8) In the eighth embodiment, the tilt control target value is changed so that the bit error rate of the reproduced signal is minimized in the tilt servo using the tilt sensor. FIG. 39 is a block diagram of the eighth embodiment. In the first embodiment, the target value for tilt control is changed based on the pulse width fluctuation signal, whereas in the present embodiment, the target value for tilt control is changed based on the error rate. There is. The error rate measuring circuit 15 detects the bit error rate of the reproduction signal and outputs the voltage signal BER corresponding to the bit error rate, as described in the seventh embodiment with reference to FIG. The target value variable circuit 6G includes an error rate measuring circuit 15
A correction signal CS for changing the target value of the tilt control is generated based on the signal BER from, and is output to the tilt control circuit 9. The target value varying circuit 6G is the same as the first embodiment except that it receives the signal BER corresponding to the bit error rate.
Functions as described above. The tilt control circuit 9 changes the target value for tilt control according to the correction signal CS from the target value varying circuit 6G so that the optical disc 1 and the optical axis of the light beam 3 irradiated on the optical disc 1 intersect perpendicularly. To control. Further, the orthogonal shift signal TLE from the orthogonal shift detector 8 is input to the tilt control circuit 9, and as described in the first embodiment, the tilt control circuit 9 is already input.
Performs tilt control based on the orthogonal deviation signal TLE from the orthogonal deviation detector 8.

【0134】上記構成のチルト制御装置の動作を図39
および40を参照して説明する。なお、実施例1と重複
する部分の説明は省略し、第8の実施例での光ディスク
と光ディスク上に照射された光ビームの光軸との直交関
係が垂直になるようにチルトサーボ目標値を探索する方
法について述べる。
FIG. 39 shows the operation of the tilt control device having the above configuration.
And 40. It should be noted that the description of the part overlapping with that of the first embodiment is omitted, and the tilt servo target value is searched so that the orthogonal relationship between the optical disc in the eighth embodiment and the optical axis of the light beam irradiated on the optical disc is vertical. How to do is described.

【0135】図40は、チルトサーボ目標値を探索する
ときの直交ずれ信号TLEおよびビットエラーレートB
ERの関係を示す図である。図40においては、直交ず
れ信号TLEがオフセットΔTLEの値をもつときに、
光ディスクと光ディスク上に照射された光ビームの光軸
とが垂直に交わる。一般に、直交ずれ信号TLEは、光
ディスクの回転や光ディスク自体の「そり」に伴って、
図40の(A)〜(C)に示すように、周期的に変化す
る。実際には、目標値可変回路6Gから出力された補正
信号CSがゼロの状態でチルトサーボを動作させても、
直交ずれ信号TLEには、チルトサーボが追従できない
程度に高い周波数成分をもつAC(交流)チルト成分が
残る。このとき、直交ずれ信号TLEは、周期的な変動
の平均値がゼロとなるように制御される。
FIG. 40 shows the orthogonal shift signal TLE and the bit error rate B when the tilt servo target value is searched.
It is a figure which shows the relationship of ER. In FIG. 40, when the orthogonal shift signal TLE has a value of offset ΔTLE,
The optical disk and the optical axis of the light beam irradiated on the optical disk intersect perpendicularly. Generally, the orthogonal shift signal TLE is generated by the rotation of the optical disc or the "warpage" of the optical disc itself.
As shown in (A) to (C) of FIG. 40, it changes periodically. Actually, even if the tilt servo is operated with the correction signal CS output from the target value varying circuit 6G being zero,
An AC (alternating current) tilt component having a high frequency component that cannot be followed by the tilt servo remains in the orthogonal shift signal TLE. At this time, the orthogonal shift signal TLE is controlled so that the average value of periodic fluctuations becomes zero.

【0136】オフセットΔTLEがACチルト成分の振
幅より大きい場合(図40の(A)の場合)、ビットエ
ラーレートBERは、直交ずれ信号TLEの2つのピー
クのうち一方のピークで最小値をとる。目標値可変回路
6GのBERminタイミング検出器6G10は、 ビット
エラーレートBERが最小値をとるタイミングでサンプ
リングパルスを発生する。図40の(A)に示すよう
に、時刻t1でサンプリングパルスを発生し、補正信号
発生器620に出力する。補正信号発生器620は、B
ERminタイミング検出器6G10から出力されたサン
プリングパルスのタイミングにおいて、直交ずれ信号T
LEをサンプリングする。図40の(A)においては、
時刻t1においてΔTLE1という値をもつ直交ずれ信
号TLEがサンプリングされる。補正信号発生器620
は、ΔTLE1という値をもつ補正信号CSをチルト制
御回路9に出力する。
When the offset ΔTLE is larger than the amplitude of the AC tilt component (case of FIG. 40A), the bit error rate BER takes the minimum value at one of the two peaks of the orthogonal shift signal TLE. The BERmin timing detector 6G10 of the target value varying circuit 6G generates a sampling pulse at the timing when the bit error rate BER takes the minimum value. As shown in (A) of FIG. 40, a sampling pulse is generated at time t1 and output to the correction signal generator 620. The correction signal generator 620 is
At the timing of the sampling pulse output from the ERmin timing detector 6G10, the orthogonal shift signal T
Sample LE. In FIG. 40 (A),
At time t1, the orthogonal shift signal TLE having a value of ΔTLE1 is sampled. Correction signal generator 620
Outputs a correction signal CS having a value of ΔTLE1 to the tilt control circuit 9.

【0137】チルト制御回路9のゲイン調整回路901
は、直交ずれ信号TLEを受け取り、フィードバック制
御に必要なだけ直交ずれ信号TLEを増幅してから加算
器902に出力する。ここでは簡単のため、ゲイン調整
回路901のゲインが1である(すなわちゲイン調整回
路901の入力信号および出力信号のレベルが等しい)
とする。加算器902は、補正信号CSとゲイン調整回
路901からの信号とを加算して駆動回路903に出力
する。駆動回路903は、傾斜機構10を駆動する。Δ
TLE1という値をもつ補正信号CSが直交ずれ信号T
LEに加算される結果、図40の(B)に示すように、
直交ずれ信号TLEの平均値がΔTLE1となるよう
に、フィードバックループは制御される。光ディスクと
光ビームの光軸とが垂直に交わるとき(直交関係のずれ
がゼロのとき)、直交ずれ信号TLEがとるであろう
値、オフセットΔTLEと、図40の(B)における直
交ずれ信号TLEの変動の中心との差は、ΔTLE2
(=ΔTLE−ΔTLE1)となる。
Gain adjusting circuit 901 of tilt control circuit 9
Receives the orthogonal shift signal TLE, amplifies the orthogonal shift signal TLE as much as necessary for feedback control, and then outputs it to the adder 902. Here, for simplicity, the gain of the gain adjusting circuit 901 is 1 (that is, the levels of the input signal and the output signal of the gain adjusting circuit 901 are equal).
And The adder 902 adds the correction signal CS and the signal from the gain adjustment circuit 901 and outputs the result to the drive circuit 903. The drive circuit 903 drives the tilting mechanism 10. Δ
The correction signal CS having a value of TLE1 is the orthogonal shift signal T
As a result of being added to LE, as shown in FIG.
The feedback loop is controlled so that the average value of the quadrature shift signal TLE becomes ΔTLE1. When the optical disc and the optical axis of the light beam intersect perpendicularly (when the deviation of the orthogonal relationship is zero), the value that the orthogonal deviation signal TLE may take, the offset ΔTLE, and the orthogonal deviation signal TLE in FIG. The difference from the center of fluctuation of ΔTLE2
(= ΔTLE−ΔTLE1).

【0138】図40の(B)に示すように、直交ずれ信
号TLEのACチルト成分の振幅の内に(すなわち2つ
のピーク値の間に)、オフセットΔTLEが位置すれ
ば、ビットエラーレートBERは、光ディスク1の情報
記録面と光ビーム3の光軸とが垂直になったとき(例え
ば、時刻t2)に最小値をとる。この時刻t2の近傍に
おいては、ビットエラーレートBERのグラフは、折り
返すように変化する。
As shown in FIG. 40B, if the offset ΔTLE is located within the amplitude of the AC tilt component of the orthogonal shift signal TLE (that is, between the two peak values), the bit error rate BER is , Takes the minimum value when the information recording surface of the optical disc 1 and the optical axis of the light beam 3 become vertical (for example, time t2). In the vicinity of this time t2, the graph of the bit error rate BER changes so as to turn back.

【0139】再びBERminタイミング検出器6G10
は、ビットエラーレートBERが最小値をとるタイミン
グでサンプリングパルスを発生する。図40の(B)に
示すように、時刻t2でサンプリングパルスを発生し、
補正信号発生器620に出力する。補正信号発生器62
0は、時刻t2において、直交ずれ信号TLE(=ΔT
LE1+ΔTLE2)をサンプリングする。補正信号発
生器620は、オフセットΔTLEという値をもつ補正
信号CSをチルト制御回路9に出力する。
BERmin timing detector 6G10 again
Generates a sampling pulse at the timing when the bit error rate BER takes the minimum value. As shown in FIG. 40B, a sampling pulse is generated at time t2,
Output to the correction signal generator 620. Correction signal generator 62
0 is the orthogonal shift signal TLE (= ΔT at time t2).
LE1 + ΔTLE2) is sampled. The correction signal generator 620 outputs a correction signal CS having a value of offset ΔTLE to the tilt control circuit 9.

【0140】サンプリングされたオフセットΔTLEが
直交ずれ信号TLEに加算される結果、図40の(C)
に示すように直交ずれ信号TLEの周期的な変動の中心
位置においては、光ディスク1と光ビーム3の光軸との
直交関係が満たされることになる。
As a result of adding the sampled offset ΔTLE to the orthogonal shift signal TLE, FIG.
As shown in, the orthogonal relationship between the optical disc 1 and the optical axis of the light beam 3 is satisfied at the center position of the periodic fluctuation of the orthogonal shift signal TLE.

【0141】以上の説明では、オフセットΔTLEは、
ビットエラーレートBERが最小値をとるタイミングに
おいて直交ずれ信号TLEをサンプリングすることを2
回行うことによって、キャンセルできる。直交ずれ信号
TLEのACチルト成分の振幅とオフセットΔTLEと
の差が大きいほど、必要となるサンプリングの回数も増
す。
In the above description, the offset ΔTLE is
The sampling of the orthogonal shift signal TLE at the timing when the bit error rate BER takes the minimum value
It can be canceled by performing it twice. The larger the difference between the amplitude of the AC tilt component of the orthogonal shift signal TLE and the offset ΔTLE, the greater the number of times of sampling required.

【0142】記録再生装置の動作中に常時、数式(8)
に示す補正を実行すれば、装置起動後に生じるチルトセ
ンサの温度変化に伴うセンサの誤差、および経時変化に
伴うセンサの誤差があっても、直交関係のずれをゼロに
することができる。
During operation of the recording / reproducing apparatus, the formula (8) is always satisfied.
If the correction shown in (1) is executed, the deviation of the orthogonal relationship can be reduced to zero even if there is a sensor error due to a temperature change of the tilt sensor that occurs after the device is activated and a sensor error due to a change over time.

【0143】 ΔTLEi=ΔTLEi-1 +ΔTLEx …(8) ここでΔTLEi-1、ΔTLEiは、それぞれ(i−1)
回目(前回)、i回目(今回)の処理における補正オフ
セット量であり、ΔTLEx は、今回の処理で新たに加
えた補正オフセット量である。例えば、図40の(B)
では、ΔTLEiがΔTLE、ΔTLEi-1がΔTLE
1、ΔTLExがΔTLE2にそれぞれ対応する。
ΔTLEi = ΔTLEi-1 + ΔTLEx (8) Here, ΔTLEi-1 and ΔTLEi are (i-1), respectively.
It is a correction offset amount in the process of the previous time (previous) and i-th time (this time), and ΔTLEx is the correction offset amount newly added in the process of this time. For example, FIG. 40 (B)
Then, ΔTLEi is ΔTLE and ΔTLEi-1 is ΔTLE.
1 and ΔTLEx correspond to ΔTLE2, respectively.

【0144】上述のように、実施例8によれば、ビット
エラーレートBERから直交ずれを高感度で検出して、
チルト制御の制御目標値を補正することによって直交位
置を高精度で探索することができる。また、実施例8に
おいては、図15を参照して説明したように外乱信号を
チルトサーボループに加えることによって、直交ずれ探
索をおこなってもよい。
As described above, according to the eighth embodiment, the orthogonal deviation is detected from the bit error rate BER with high sensitivity,
By correcting the control target value of tilt control, the orthogonal position can be searched with high accuracy. Further, in the eighth embodiment, the orthogonal shift search may be performed by adding the disturbance signal to the tilt servo loop as described with reference to FIG.

【0145】尚、以上に説明した第4、第5、第6の実
施例の目標値検出器はパルス幅変動値と、直交ずれ信号
あるいは外乱信号から直交関係のずれの極性とその大き
さを検出するように動作するものであれば本実施例の目
標値検出器の構成に限定されるものではない。
The target value detectors of the fourth, fifth and sixth embodiments described above show the pulse width variation value and the polarity and magnitude of the deviation of the orthogonal relationship from the orthogonal deviation signal or the disturbance signal. The configuration is not limited to the configuration of the target value detector of this embodiment as long as it operates so as to detect.

【0146】また、以上に説明した第7の実施例の目標
値検出器はビットエラーレートと外乱信号から直交関係
のずれとその大きさを検出するように動作するものであ
れば本実施例の目標値検出器の構成に限定されるもので
はない。
The target value detector of the seventh embodiment described above is the same as the target value detector of the present embodiment as long as it operates to detect the deviation and the magnitude of the orthogonal relationship from the bit error rate and the disturbance signal. The configuration is not limited to the target value detector.

【0147】また、以上に説明した第7の実施例のビッ
トエラーレート計測回路としてビットエラーレートに対
応した信号を発生するように構成したが、所定時間毎の
再生エラー量に対応した信号を発生するように構成すれ
ばビットエラーレートに限定されるものではない。
Although the bit error rate measuring circuit of the seventh embodiment described above is configured to generate a signal corresponding to the bit error rate, it generates a signal corresponding to the reproduction error amount at every predetermined time. However, the configuration is not limited to the bit error rate.

【0148】また、以上に説明した第7の実施例のビッ
トエラーレートを第2の実施例から第5の実施例におけ
るパルス幅変動値に置き換えて用いても同様の効果が得
られる。
The same effect can be obtained by replacing the bit error rate of the seventh embodiment described above with the pulse width variation values of the second to fifth embodiments.

【0149】また、以上に説明した第5、第6あるいは
第7の実施例において外乱発生器13からの外乱信号
は、外乱信号により傾斜機構を動かした分だけ直交関係
のずれが増加しても信号再生状態に支障のない外乱信号
とすることが好ましい。
Further, in the fifth, sixth or seventh embodiment described above, the disturbance signal from the disturbance generator 13 has a deviation in the orthogonal relationship which is increased by the amount of movement of the tilting mechanism by the disturbance signal. It is preferable to use a disturbance signal that does not hinder the signal reproduction state.

【0150】次に、以上に説明したパルス幅変動検出器
5あるいはビットエラーレート計測回路15を用いた高
精度なチルト制御装置の制御目標値探索動作のタイミン
グについて説明する。
Next, the timing of the control target value searching operation of the highly accurate tilt control device using the pulse width variation detector 5 or the bit error rate measuring circuit 15 described above will be described.

【0151】本発明のチルト制御の目標値探索動作は、
前述のように再生信号のパルス幅変動信号あるいはビッ
トエラーレートに応じて行っているので、装置起動後、
フォーカス制御、トラッキング制御、チルト制御等の各
制御系が動作状態で、光ディスクからの再生信号が得ら
れるようになった状態で行われる。そして、装置起動直
後に少なくとも1回制御目標値探索動作を行うことで、
センサ固体差による特性のばらつきや装置の組立誤差及
び装置の経時変化によるチルトサーボ動作状態での光デ
ィスクの記録面と光ディスクに照射された光ビームの光
軸との直交関係のずれが補正される。
The target value searching operation of the tilt control of the present invention is as follows.
Since it is performed according to the pulse width fluctuation signal of the reproduction signal or the bit error rate as described above, after starting the device,
This is performed in a state where each control system such as focus control, tracking control, and tilt control is in an operating state and a reproduction signal from the optical disc can be obtained. Then, by performing the control target value search operation at least once immediately after the device is activated,
The deviation of the orthogonal relationship between the recording surface of the optical disc and the optical axis of the light beam irradiated on the optical disc in the tilt servo operation state due to the variation of the characteristics due to the sensor individual difference, the assembly error of the device, and the aging of the device is corrected.

【0152】また、本発明のチルト制御の目標値探索動
作は、装置起動後、各制御系が動作状態で記録ディスク
からの情報を再生あるいは光ディスクに情報を記録中に
常に行われることで、装置起動直後の制御目標値探索動
作以降の装置の経時変化や温度特性によるチルトサーボ
動作状態での直交関係のずれが補正される。
Further, the target value searching operation of the tilt control of the present invention is always performed while the control system is in operation and reproducing information from the recording disk or recording information on the optical disk after the apparatus is activated. The deviation of the orthogonal relationship in the tilt servo operation state due to the temporal change of the device after the control target value searching operation immediately after the start-up and the temperature characteristic is corrected.

【0153】あるいは、本発明のチルト制御の目標値探
索動作は、装置起動後、各制御系が動作状態で記録ディ
スクからの再生信号が得られるようになった状態で、更
にパルス幅変動検出器で検出したパルス幅変動信号ある
いはビットエラーレート計測回路で計測したビットエラ
ーレートが所定の値を越えて増加した時に行うことで、
常に行う場合に比べて、制御目標値探索動作を必要最小
限に行うようにして、制御系に余裕を持たせることがで
きる。
Alternatively, in the tilt control target value searching operation of the present invention, after the apparatus is started, the pulse width variation detector is further operated in a state where the reproduction signal from the recording disk can be obtained while each control system is operating. By performing when the pulse width fluctuation signal detected by or the bit error rate measured by the bit error rate measuring circuit increases beyond a predetermined value,
Compared with the case of always performing the control target value searching operation, the control system can be provided with a margin by performing the control target value searching operation to the necessary minimum.

【0154】以上、本発明の実施例として光ディスクの
径方向のチルト(ラジアルチルト)制御について説明し
てきたが、本発明は光ディスクの円周方向のチルト(タ
ンジェンシャルチルト)制御についても傾斜機構の傾斜
方向とチルトセンサの取り付け方向をかえれば適用可能
である。
Although the radial tilt control of the optical disk has been described above as the embodiment of the present invention, the present invention also relates to the tilt (tangential tilt) control of the optical disk in the circumferential direction. It is applicable by changing the direction and the mounting direction of the tilt sensor.

【0155】[0155]

【発明の効果】本発明によれば、センサの固体差による
特性のばらつきや装置の組立誤差等があっても光ディス
クの情報面と光ディスクに照射された光ビームの光軸と
の直交関係を垂直にして、最適な状態での記録または再
生を可能とすることができる。
According to the present invention, the orthogonal relationship between the information surface of the optical disk and the optical axis of the light beam irradiated on the optical disk is perpendicular even if there are variations in characteristics due to individual differences in the sensor, assembly errors in the apparatus, and the like. Thus, it is possible to record or reproduce in an optimum state.

【0156】また、装置起動後にチルトセンサの経時変
化や温度特性でセンサ出力に変化が生じても光ディスク
の情報面と光ディスクに照射された光ビームの光軸との
直交関係を垂直にして、常に高精度のチルトサーボを行
うことができ、最適な状態での記録または再生を可能と
することができる。
Even if the tilt sensor changes with time or the sensor output changes due to temperature characteristics after the apparatus is activated, the orthogonal relationship between the information surface of the optical disk and the optical axis of the light beam irradiated on the optical disk is kept vertical, and is always maintained. It is possible to perform highly accurate tilt servo, and it is possible to perform recording or reproduction in an optimum state.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明によるチルト制御装置の第1の実施例の
ブロック図である。
FIG. 1 is a block diagram of a first embodiment of a tilt control device according to the present invention.

【図2】チルトセンサ7および直交ずれ検出器8の内部
構成を示す図である。
FIG. 2 is a diagram showing an internal configuration of a tilt sensor 7 and an orthogonal shift detector 8.

【図3】チルト制御回路9および傾斜機構10の動作を
説明するための図である。
FIG. 3 is a diagram for explaining operations of a tilt control circuit 9 and a tilt mechanism 10.

【図4】直交ずれ量に対する再生信号RFの波形および
RFパルス信号PRFの波形を示す図である。
FIG. 4 is a diagram showing a waveform of a reproduction signal RF and a waveform of an RF pulse signal PRF with respect to an orthogonal shift amount.

【図5】実施例1のパルス幅変動検出器5のブロック図
である。
FIG. 5 is a block diagram of a pulse width variation detector 5 according to the first embodiment.

【図6】RFパルス信号PRF、クロック信号CLKお
よびパルス信号UPおよびDNのタイミングを示す図で
ある。
FIG. 6 is a diagram showing timings of an RF pulse signal PRF, a clock signal CLK, and pulse signals UP and DN.

【図7】位相比較回路501の内部構成を示す図であ
る。
7 is a diagram showing an internal configuration of a phase comparison circuit 501. FIG.

【図8】チルトサーボ目標値を探索するときの直交ずれ
信号TLEおよびパルス幅変動信号PDの関係を示す図
である。
FIG. 8 is a diagram showing a relationship between an orthogonal deviation signal TLE and a pulse width variation signal PD when searching for a tilt servo target value.

【図9】実施例1において、補正信号を直交ずれ検出器
801のゲインバランスを変えることによってチルト制
御の目標値を変化させる構成を示す図である。
FIG. 9 is a diagram showing a configuration in which a target value for tilt control is changed by changing a gain balance of a quadrature shift detector 801 for a correction signal in the first embodiment.

【図10】チルトセンサ7および直交ずれ検出器801
の内部構成を示す図である。
FIG. 10: Tilt sensor 7 and orthogonal shift detector 801
It is a figure which shows the internal structure of.

【図11】パルス幅変動検出器5の位相比較回路の状態
遷移図である。
11 is a state transition diagram of the phase comparison circuit of the pulse width variation detector 5. FIG.

【図12】図11の状態a〜fを3ビット(S1:S
2:S3)で示す図である。
FIG. 12 shows the states a to f of FIG. 11 in 3 bits (S1: S).
2: It is a figure shown by S3).

【図13】パルス幅変動検出器のさらに他の例を示すブ
ロック図である。
FIG. 13 is a block diagram showing still another example of the pulse width fluctuation detector.

【図14】図13に示すパルス幅変動検出器の各部の波
形を示す図である。
14 is a diagram showing a waveform of each part of the pulse width variation detector shown in FIG.

【図15】AC外乱信号をチルトサーボループに加える
ための外乱発生器を備えた構成を示す図である。
FIG. 15 is a diagram showing a configuration including a disturbance generator for applying an AC disturbance signal to a tilt servo loop.

【図16】本発明によるチルト制御装置の第2の実施例
のブロック図である。
FIG. 16 is a block diagram of a second embodiment of the tilt control device according to the present invention.

【図17】実施例2を説明するための直交ずれ信号TL
Eおよびパルス幅変動信号PDの図である。
FIG. 17 is an orthogonal shift signal TL for explaining the second embodiment.
It is a figure of E and the pulse width fluctuation signal PD.

【図18】本発明によるチルト制御装置の第3の実施例
のブロック図を示す。
FIG. 18 shows a block diagram of a third embodiment of the tilt control device according to the present invention.

【図19】関数の定数を求める関数近似処理のフローチ
ャートである。
FIG. 19 is a flowchart of a function approximation process for obtaining a function constant.

【図20】オフセットΔTLEを探索する処理のフロー
チャートである。
FIG. 20 is a flowchart of a process for searching for an offset ΔTLE.

【図21】本発明によるチルト制御装置の第4の実施例
のブロック図である。
FIG. 21 is a block diagram of a fourth embodiment of the tilt control device according to the present invention.

【図22】目標値可変回路6Dの構成を示すブロック図
である。
FIG. 22 is a block diagram showing the configuration of a target value variable circuit 6D.

【図23】目標値検出器6D01の動作説明のための直
交関係のずれとパルス幅変動値PDとの関係を示す図で
ある。
FIG. 23 is a diagram showing the relationship between the deviation of the orthogonal relationship and the pulse width variation value PD for explaining the operation of the target value detector 6D01.

【図24】直交関係のずれと目標値検出器6D01の出
力電圧TSとの関係を示す図である。
FIG. 24 is a diagram showing the relationship between the deviation of the orthogonal relationship and the output voltage TS of the target value detector 6D01.

【図25】直交関係のずれが+ΔTLE発生した時の、
目標値検出器6D01の動作を説明する図である。
FIG. 25 is a graph showing a deviation of the orthogonal relationship + ΔTLE,
It is a figure explaining operation of target value detector 6D01.

【図26】直交関係のずれが−ΔTLE発生した時の、
目標値検出器6D01の動作を説明する図である。
FIG. 26 is a graph when a deviation of the orthogonal relationship occurs by −ΔTLE,
It is a figure explaining operation of target value detector 6D01.

【図27】直交ずれがゼロの時の、目標値検出器6D0
1の動作を説明する図である。
FIG. 27 is a target value detector 6D0 when the orthogonal shift is zero.
It is a figure explaining operation | movement of 1.

【図28】本発明によるチルト制御装置の第5の実施例
のブロック図である。
FIG. 28 is a block diagram of a fifth embodiment of the tilt control device according to the present invention.

【図29】目標値可変回路6Eの構成を示すブロック図
である。
FIG. 29 is a block diagram showing a configuration of a target value variable circuit 6E.

【図30】実施例5の目標値検出器6E01の動作説明
のための直交関係のずれとパルス幅変動値PDとの関係
を示す図である。
FIG. 30 is a diagram showing the relationship between the deviation of the orthogonal relationship and the pulse width variation value PD for explaining the operation of the target value detector 6E01 of the fifth embodiment.

【図31】直交関係のずれと目標値検出器6E01の出
力電圧TSとの関係を示す図である。
FIG. 31 is a diagram showing the relationship between the deviation of the orthogonal relationship and the output voltage TS of the target value detector 6E01.

【図32】直交関係のずれが+ΔTLE発生した時の、
目標値検出器6E01の動作を説明する図である。
FIG. 32 is a graph showing a deviation of the orthogonal relationship + ΔTLE,
It is a figure explaining operation | movement of the target value detector 6E01.

【図33】直交関係のずれが−ΔTLE発生した時の、
目標値検出器6E01の動作を説明する図である。
FIG. 33 is a graph showing a deviation of the orthogonal relationship of −ΔTLE,
It is a figure explaining operation | movement of the target value detector 6E01.

【図34】直交ずれがゼロの時の、目標値検出器6E0
1の動作を説明する図である。
FIG. 34 is a target value detector 6E0 when the orthogonal shift is zero.
It is a figure explaining operation | movement of 1.

【図35】本発明によるチルト制御装置の第6の実施例
のブロック図である。
FIG. 35 is a block diagram of a sixth embodiment of the tilt control device according to the present invention.

【図36】本発明によるチルト制御装置の第7の実施例
のブロック図である。
FIG. 36 is a block diagram of a tilt control device according to a seventh embodiment of the present invention.

【図37】ビットエラーレート計測回路15の内部構成
を示すブロック図である。
FIG. 37 is a block diagram showing an internal configuration of a bit error rate measuring circuit 15.

【図38】目標値検出器6Fのブロック図である。FIG. 38 is a block diagram of a target value detector 6F.

【図39】本発明によるチルト制御装置の第8の実施例
のブロック図である。
FIG. 39 is a block diagram of an eighth embodiment of the tilt control device according to the present invention.

【図40】チルトサーボ目標値を探索するときの直交ず
れ信号TLEおよびビットエラーレートBERの関係を
示す図である。
FIG. 40 is a diagram showing a relationship between the orthogonal deviation signal TLE and the bit error rate BER when searching for a tilt servo target value.

【図41】従来のチルト制御装置の概略構成を示すブロ
ック図である。
FIG. 41 is a block diagram showing a schematic configuration of a conventional tilt control device.

【符号の説明】[Explanation of symbols]

1 光ディスク 2 光ピックアップ 3 光ビーム 4 情報信号検出器 5 パルス幅変動検出器 6 目標値可変回路 7 チルトセンサ 8 直交ずれ検出器 9 チルト制御回路 10 傾斜機構 11 スピンドルモータ 610 PDminタイミング検出器 620 補正信号発生器 901 ゲイン調整回路 902 加算器 903 駆動回路 1 Optical Disc 2 Optical Pickup 3 Optical Beam 4 Information Signal Detector 5 Pulse Width Fluctuation Detector 6 Target Value Variable Circuit 7 Tilt Sensor 8 Orthogonal Deviation Detector 9 Tilt Control Circuit 10 Tilt Mechanism 11 Spindle Motor 610 PDmin Timing Detector 620 Correction Signal Generator 901 Gain adjustment circuit 902 Adder 903 Drive circuit

───────────────────────────────────────────────────── フロントページの続き (72)発明者 守屋 充郎 大阪府門真市大字門真1006番地 松下電器 産業株式会社内 ─────────────────────────────────────────────────── ─── Continuation of the front page (72) Inventor Mitsuro Moriya 1006 Kadoma, Kadoma City, Osaka Prefecture Matsushita Electric Industrial Co., Ltd.

Claims (29)

【特許請求の範囲】[Claims] 【請求項1】 光ディスクと該光ディスクに照射された
光ビームの光軸との直交関係のずれが最小となるように
制御するチルト制御装置であって、 該光ビームを該光ディスク上に照射し、該光ディスク上
に記録されている情報を再生するための光ピックアップ
と、 該光ディスクと該光軸との直交関係のずれに応じた直交
ずれ信号を出力する直交ずれ検出手段と、 該光軸を傾斜させる傾斜手段と、 該直交ずれ信号に応じて該傾斜手段を駆動して該光ディ
スクと該光軸とが垂直に交わるように制御するチルト制
御手段と、 該光ピックアップより得られる情報再生信号のパルス幅
の変動に応じたパルス幅変動信号を出力するパルス幅変
動検出手段と、 該パルス幅変動信号に基づいて該チルト制御手段の制御
目標値を変化させる目標値可変手段と、を備えているチ
ルト制御装置。
1. A tilt control device for controlling a deviation of an orthogonal relationship between an optical disc and an optical axis of a light beam applied to the optical disc to be minimum, and irradiating the optical beam onto the optical disc. An optical pickup for reproducing information recorded on the optical disc, an orthogonal shift detection means for outputting an orthogonal shift signal according to a shift in the orthogonal relationship between the optical disc and the optical axis, and an inclination of the optical axis. Tilting means, tilt control means for driving the tilting means according to the orthogonal shift signal so as to control the optical disc and the optical axis to intersect perpendicularly, and a pulse of an information reproduction signal obtained from the optical pickup. Pulse width variation detecting means for outputting a pulse width variation signal according to the variation of the width, target value varying means for varying the control target value of the tilt control means based on the pulse width variation signal, Tilt control device.
【請求項2】 前記目標値可変手段は、前記パルス幅変
動信号が最小値をとるときの前記直交ずれ信号の値を前
記制御目標値として前記チルト制御手段に出力する請求
項1に記載のチルト制御装置。
2. The tilt according to claim 1, wherein the target value changing means outputs the value of the orthogonal shift signal when the pulse width fluctuation signal has a minimum value to the tilt control means as the control target value. Control device.
【請求項3】 前記目標値可変手段は、装置起動後に少
なくとも1回、前記制御目標値を設定する請求項1に記
載のチルト制御装置。
3. The tilt control device according to claim 1, wherein the target value changing means sets the control target value at least once after the device is activated.
【請求項4】 前記目標値可変手段は、信号の記録また
は再生中に前記制御目標値を設定する請求項1に記載の
チルト制御装置。
4. The tilt control device according to claim 1, wherein the target value varying means sets the control target value during recording or reproduction of a signal.
【請求項5】 前記目標値可変手段は、信号の記録また
は再生中に前記パルス幅変動信号が所定の値を越えた場
合に前記制御目標値を設定する請求項1に記載のチルト
制御装置。
5. The tilt control device according to claim 1, wherein the target value varying means sets the control target value when the pulse width variation signal exceeds a predetermined value during recording or reproduction of the signal.
【請求項6】 前記直交ずれ信号の交流成分の中心レベ
ルでタイミング信号を発生するタイミング発生手段と、 該タイミング信号に基づいて前記パルス幅変動信号をサ
ンプリングするサンプリング手段と、をさらに備えてお
り、 前記目標値可変手段は、該サンプリングされたパルス幅
変動信号の値が最小になるように前記チルト制御手段の
目標値を制御する、請求項1に記載のチルト制御装置。
6. Further comprising: timing generating means for generating a timing signal at the center level of the AC component of the orthogonal shift signal; and sampling means for sampling the pulse width variation signal based on the timing signal, The tilt control device according to claim 1, wherein the target value changing means controls the target value of the tilt control means so that a value of the sampled pulse width variation signal is minimized.
【請求項7】 前記タイミング発生手段は、前記直交ず
れ信号の高周波成分を通過させる高域通過フィルタと、
該高域通過フィルタの出力信号を2値化する2値化回路
とを有する、請求項6に記載のチルト制御装置。
7. The high-pass filter for passing the high-frequency component of the orthogonal shift signal, the timing generating means,
The tilt control device according to claim 6, further comprising a binarization circuit that binarizes an output signal of the high-pass filter.
【請求項8】 前記目標値可変手段は、装置起動後に少
なくとも1回、前記制御目標値を設定する請求項6に記
載のチルト制御装置。
8. The tilt control device according to claim 6, wherein the target value varying means sets the control target value at least once after the device is activated.
【請求項9】 前記目標値可変手段は、信号の記録また
は再生中に前記制御目標値を設定する請求項6に記載の
チルト制御装置。
9. The tilt control device according to claim 6, wherein the target value varying means sets the control target value during recording or reproduction of a signal.
【請求項10】 前記目標値可変手段は、信号の記録ま
たは再生中に前記パルス幅変動信号が所定の値を越えた
場合に前記制御目標値を設定する請求項6に記載のチル
ト制御装置。
10. The tilt control device according to claim 6, wherein the target value varying means sets the control target value when the pulse width fluctuation signal exceeds a predetermined value during recording or reproduction of the signal.
【請求項11】 前記目標値可変手段は、前記傾斜手段
によって前記光軸を前記光ディスクに対して傾斜させる
ことによって、前記直交ずれ信号および前記パルス幅変
動信号の関係を関数で近似する関数近似手段を有してお
り、 前記目標値可変手段は、該関数近似手段によって得られ
た関数を用いて、該パルス幅変動信号に対応した制御目
標値を変化させる、請求項1に記載のチルト制御装置。
11. The function approximating means for approximating the relationship between the orthogonal shift signal and the pulse width fluctuation signal by a function by tilting the optical axis with respect to the optical disk by the tilting means. The tilt control device according to claim 1, wherein the target value varying means changes the control target value corresponding to the pulse width variation signal by using the function obtained by the function approximating means. .
【請求項12】 前記目標値可変手段は、装置起動後に
少なくとも1回、前記制御目標値を設定する請求項11
に記載のチルト制御装置。
12. The target value varying means sets the control target value at least once after the apparatus is activated.
The tilt control device according to.
【請求項13】 前記目標値可変手段は、信号の記録ま
たは再生中に前記制御目標値を設定する請求項11に記
載のチルト制御装置。
13. The tilt control device according to claim 11, wherein the target value varying means sets the control target value during recording or reproduction of a signal.
【請求項14】 前記目標値可変手段は、信号の記録ま
たは再生中に前記パルス幅変動信号が所定の値を越えた
場合に前記制御目標値を設定する請求項11に記載のチ
ルト制御装置。
14. The tilt control device according to claim 11, wherein the target value varying means sets the control target value when the pulse width variation signal exceeds a predetermined value during recording or reproduction of the signal.
【請求項15】 前記目標値可変手段は、前記直交ずれ
信号および前記パルス幅変動信号から前記直交関係のず
れの方向および量に対応する補正信号を出力する補正信
号検出手段を有している、請求項1に記載のチルト制御
装置。
15. The target value varying means has a correction signal detecting means for outputting a correction signal corresponding to a direction and an amount of deviation of the orthogonal relationship from the orthogonal deviation signal and the pulse width fluctuation signal. The tilt control device according to claim 1.
【請求項16】 前記目標値可変手段は、装置起動後に
少なくとも1回、前記制御目標値を設定する請求項15
に記載のチルト制御装置。
16. The target value varying means sets the control target value at least once after the apparatus is activated.
The tilt control device according to.
【請求項17】 前記目標値可変手段は、信号の記録ま
たは再生中に前記制御目標値を設定する請求項15に記
載のチルト制御装置。
17. The tilt control device according to claim 15, wherein the target value varying means sets the control target value during recording or reproduction of a signal.
【請求項18】 前記目標値可変手段は、信号の記録ま
たは再生中に前記パルス幅変動信号が所定の値を越えた
場合に前記制御目標値を設定する請求項15に記載のチ
ルト制御装置。
18. The tilt control device according to claim 15, wherein the target value varying means sets the control target value when the pulse width fluctuation signal exceeds a predetermined value during recording or reproduction of the signal.
【請求項19】 前記傾斜手段を所定の周期で駆動する
ための外乱信号を発生する外乱信号発生手段をさらに備
えており、 前記目標値可変手段は、該外乱信号および前記パルス幅
変動信号から前記直交関係のずれの方向および量に対応
する補正信号を出力する補正信号検出手段を有してい
る、請求項1に記載のチルト制御装置。
19. The apparatus further comprises a disturbance signal generating means for generating a disturbance signal for driving the inclining means in a predetermined cycle, wherein the target value varying means uses the disturbance signal and the pulse width variation signal to generate the disturbance signal. The tilt control device according to claim 1, further comprising a correction signal detection unit that outputs a correction signal corresponding to a direction and an amount of deviation of the orthogonal relationship.
【請求項20】 前記目標値可変手段は、装置起動後に
少なくとも1回、前記制御目標値を設定する請求項19
に記載のチルト制御装置。
20. The target value varying means sets the control target value at least once after the apparatus is activated.
The tilt control device according to.
【請求項21】 前記目標値可変手段は、信号の記録ま
たは再生中に前記制御目標値を設定する請求項19に記
載のチルト制御装置。
21. The tilt control device according to claim 19, wherein the target value varying means sets the control target value during recording or reproduction of a signal.
【請求項22】 前記目標値可変手段は、信号の記録ま
たは再生中に前記パルス幅変動信号が所定の値を越えた
場合に前記制御目標値を設定する請求項19に記載のチ
ルト制御装置。
22. The tilt control device according to claim 19, wherein the target value varying means sets the control target value when the pulse width variation signal exceeds a predetermined value during recording or reproduction of the signal.
【請求項23】 光ディスクと該光ディスクに照射され
た光ビームの光軸との直交関係のずれが最小となるよう
に制御するチルト制御装置であって、 該光ビームを該光ディスク上に照射し、該光ディスク上
に記録されている情報を再生するための光ピックアップ
と、 該光軸を傾斜させる傾斜手段と、 該光ピックアップより得られる情報再生信号のビットエ
ラーレートに応じたビットエラーレート信号を出力する
再生エラー検出手段と、 該傾斜手段を所定の周期で駆動するための外乱信号を発
生する外乱信号発生手段と、 該ビットエラーレート信号および該外乱信号に応じて該
傾斜手段の制御目標を変化させる目標値可変手段と、を
備えているチルト制御装置。
23. A tilt control device for controlling a deviation of an orthogonal relationship between an optical disc and an optical axis of a light beam applied to the optical disc to a minimum, wherein the light beam is applied to the optical disc. An optical pickup for reproducing information recorded on the optical disc, an inclination means for inclining the optical axis, and a bit error rate signal corresponding to a bit error rate of an information reproduction signal obtained from the optical pickup. Reproduction error detecting means, disturbance signal generating means for generating a disturbance signal for driving the inclining means in a predetermined cycle, and a control target of the inclining means according to the bit error rate signal and the disturbance signal. A tilt control device comprising:
【請求項24】 光ディスクと該光ディスクに照射され
た光ビームの光軸との直交関係のずれが最小となるよう
に制御するチルト制御装置であって、 該光ビームを該光ディスク上に照射し、該光ディスク上
に記録されている情報を再生するための光ピックアップ
と、 該光ディスクと該光軸との直交関係のずれに応じた直交
ずれ信号を出力する直交ずれ検出手段と、 該光軸を傾斜させる傾斜手段と、 該直交ずれ信号に応じて該傾斜手段を駆動して該光ディ
スクと該光軸とが垂直に交わるように制御するチルト制
御手段と、 該光ピックアップより得られる情報再生信号のビットエ
ラーレートに応じたビットエラーレート信号を出力する
再生エラー検出手段と、 該ビットエラーレート信号に基づいて該チルト制御手段
の制御目標を変化させる目標値可変手段と、を備えてい
るチルト制御装置。
24. A tilt control device for controlling such that a deviation of an orthogonal relationship between an optical disc and an optical axis of a light beam applied to the optical disc is minimized, the light control device irradiating the optical beam onto the optical disc. An optical pickup for reproducing information recorded on the optical disc, an orthogonal shift detection means for outputting an orthogonal shift signal according to a shift in the orthogonal relationship between the optical disc and the optical axis, and an inclination of the optical axis. Tilting means, tilt control means for driving the tilting means according to the orthogonal shift signal so as to control the optical disc and the optical axis to intersect perpendicularly, and a bit of an information reproduction signal obtained from the optical pickup. Reproduction error detection means for outputting a bit error rate signal according to the error rate, and a target for changing the control target of the tilt control means based on the bit error rate signal A tilt control device comprising a value varying means.
【請求項25】 前記目標値可変手段は、前記ビットエ
ラーレートが最小値をとるときの前記直交ずれ信号の値
を前記制御目標値として前記チルト制御手段に出力する
請求項24に記載のチルト制御装置。
25. The tilt control according to claim 24, wherein the target value varying means outputs the value of the orthogonal shift signal when the bit error rate has a minimum value to the tilt control means as the control target value. apparatus.
【請求項26】 前記目標値可変手段は、装置起動後に
少なくとも1回、前記制御目標値を設定する請求項24
に記載のチルト制御装置。
26. The target value varying means sets the control target value at least once after the apparatus is activated.
The tilt control device according to.
【請求項27】 前記目標値可変手段は、信号の記録ま
たは再生中に前記制御目標値を設定する請求項24に記
載のチルト制御装置。
27. The tilt control device according to claim 24, wherein the target value varying means sets the control target value during recording or reproduction of a signal.
【請求項28】 前記目標値可変手段は、信号の記録ま
たは再生中に前記パルス幅変動信号が所定の値を越えた
場合に前記制御目標値を設定する請求項24に記載のチ
ルト制御装置。
28. The tilt control device according to claim 24, wherein the target value varying means sets the control target value when the pulse width variation signal exceeds a predetermined value during recording or reproduction of the signal.
【請求項29】 光ディスクと該光ディスクに照射され
た光ビームの光軸との直交関係のずれが最小となるよう
に制御するチルト制御装置であって、 該光ビームを該光ディスク上に照射し、該光ディスク上
に記録されている情報を再生するための光ピックアップ
と、 該光軸を傾斜させる傾斜手段と、 該光ピックアップより得られる情報再生信号のパルス幅
の変動に応じたパルス幅変動信号を出力するパルス幅変
動検出手段と、 該傾斜手段を所定の周期で駆動するための外乱信号を発
生する外乱信号発生手段と、 該パルス幅変動信号および該外乱信号に応じて該傾斜手
段を駆動して該光ディスクと該光軸とが垂直に交わるよ
うに制御するチルト制御手段と、 該パルス幅変動信号および該外乱信号に基づいて該チル
ト制御手段の制御目標値を変化させる目標値可変手段
と、を備えているチルト制御装置。
29. A tilt control device for controlling a deviation of an orthogonal relationship between an optical disc and an optical axis of a light beam applied to the optical disc to be minimized, wherein the light beam is applied to the optical disc. An optical pickup for reproducing the information recorded on the optical disc, an inclining means for inclining the optical axis, and a pulse width variation signal corresponding to the variation of the pulse width of the information reproduction signal obtained from the optical pickup. A pulse width variation detecting means for outputting, a disturbance signal generating means for generating a disturbance signal for driving the tilting means at a predetermined cycle, and a tilting means for driving the tilting means according to the pulse width fluctuation signal and the disturbance signal. Tilt control means for controlling the optical disc and the optical axis to intersect perpendicularly, and a control target value of the tilt control means is changed based on the pulse width fluctuation signal and the disturbance signal. And a target value varying means for changing the target value.
JP3529696A 1995-02-22 1996-02-22 Tilt controller Pending JPH08293126A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3529696A JPH08293126A (en) 1995-02-22 1996-02-22 Tilt controller

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP3377295 1995-02-22
JP7-33772 1995-02-22
JP3529696A JPH08293126A (en) 1995-02-22 1996-02-22 Tilt controller

Publications (1)

Publication Number Publication Date
JPH08293126A true JPH08293126A (en) 1996-11-05

Family

ID=26372530

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3529696A Pending JPH08293126A (en) 1995-02-22 1996-02-22 Tilt controller

Country Status (1)

Country Link
JP (1) JPH08293126A (en)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0984439A2 (en) 1998-08-05 2000-03-08 Samsung Electronics Co., Ltd. Optical recording and reproducing apparatus, tilt adjusting method appropriate therefor, and recording control method
KR20000066358A (en) * 1999-04-15 2000-11-15 구자홍 Tilt control method for pickup
KR20010081271A (en) * 2000-02-11 2001-08-29 구자홍 Method for adjusting a drive mechanism of optical pick up
US6577568B1 (en) 1999-03-30 2003-06-10 Matsushita Electric Industrial Co., Ltd. Optical disk apparatus using tilt and aberration correction control system
US7046593B2 (en) 2001-11-28 2006-05-16 Hitachi-Lg Data Storage, Inc. Optical disk apparatus and method for adjusting tilt based on optical disk type
KR100693679B1 (en) * 2000-03-30 2007-03-09 엘지전자 주식회사 Method and apparatus for reproducing

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0984439A2 (en) 1998-08-05 2000-03-08 Samsung Electronics Co., Ltd. Optical recording and reproducing apparatus, tilt adjusting method appropriate therefor, and recording control method
EP0984439A3 (en) * 1998-08-05 2000-08-09 Samsung Electronics Co., Ltd. Optical recording and reproducing apparatus, tilt adjusting method appropriate therefor, and recording control method
US6282161B1 (en) 1998-08-05 2001-08-28 Samsung Electronics Co., Ltd. Optical recording and reproducing apparatus, tilt adjusting method appropriate therefor, and recording control method
US6577568B1 (en) 1999-03-30 2003-06-10 Matsushita Electric Industrial Co., Ltd. Optical disk apparatus using tilt and aberration correction control system
US7145848B2 (en) 1999-03-30 2006-12-05 Matsushita Electric Industrial Co., Ltd. Optical disk apparatus using tilt and aberration correction control system
KR20000066358A (en) * 1999-04-15 2000-11-15 구자홍 Tilt control method for pickup
KR20010081271A (en) * 2000-02-11 2001-08-29 구자홍 Method for adjusting a drive mechanism of optical pick up
KR100693679B1 (en) * 2000-03-30 2007-03-09 엘지전자 주식회사 Method and apparatus for reproducing
US7046593B2 (en) 2001-11-28 2006-05-16 Hitachi-Lg Data Storage, Inc. Optical disk apparatus and method for adjusting tilt based on optical disk type

Similar Documents

Publication Publication Date Title
US5886962A (en) Tilt control apparatus with tilt target value based on bit error rate signal
US7215632B2 (en) Signal processing apparatus and signal processing method
US4397010A (en) Optical servo-positioning system
US4531206A (en) Method and apparatus for detecting tracking error
US6459664B1 (en) Optical disc tilt control apparatus
JP3455298B2 (en) Optical beam movement detection method and optical disk reproducing apparatus
US7567488B2 (en) Dropout detection circuit and optical disc apparatus
JPS58105438A (en) Optical scanner
JPH11339274A (en) Recording device
US6259663B1 (en) Signal compensating apparatus, information reproducing apparatus and information recording apparatus
US5574707A (en) Pulse width control apparatus for optical disk
JPH08293126A (en) Tilt controller
KR100230228B1 (en) Focusing control device of optical disc system
US7218580B2 (en) Skew detection method, optical pickup, and optical disc device
US6198085B1 (en) Repeat control apparatus, information reproducing apparatus and information recording apparatus
JP4099104B2 (en) Information recording / reproducing device
JP2003217153A (en) Optical disk device
JP3880184B2 (en) Optical disk device
US20050117503A1 (en) Data reading device and pre-pit detection circuit
JP3192867B2 (en) Pulse width fluctuation detection device and in-focus position detection device using the same
JPH06187654A (en) Defect detecting circuit for optical disk device and optical disk device
JP2000123390A (en) Tilt detection, driving method and optical disk device
JP4494941B2 (en) Clock signal generator for data recording
JP2000155941A (en) Recording apparatus
JPH10208247A (en) Optical disk device, laser light correcting method, tracking signal correcting method for optical disk device, and focusing signal correcting method for optical disk device

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20021008