JPH08181302A - Semiconductor device and its manufacture as well as thin film transistor and its manufacture as well as liquid crystal display device - Google Patents

Semiconductor device and its manufacture as well as thin film transistor and its manufacture as well as liquid crystal display device

Info

Publication number
JPH08181302A
JPH08181302A JP32330294A JP32330294A JPH08181302A JP H08181302 A JPH08181302 A JP H08181302A JP 32330294 A JP32330294 A JP 32330294A JP 32330294 A JP32330294 A JP 32330294A JP H08181302 A JPH08181302 A JP H08181302A
Authority
JP
Japan
Prior art keywords
film
silicide layer
phosphorus
concentration
film transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP32330294A
Other languages
Japanese (ja)
Other versions
JP3377137B2 (en
Inventor
Atsushi Yoshinouchi
淳 芳之内
Yasuaki Murata
康明 村田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP32330294A priority Critical patent/JP3377137B2/en
Publication of JPH08181302A publication Critical patent/JPH08181302A/en
Application granted granted Critical
Publication of JP3377137B2 publication Critical patent/JP3377137B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Electrodes Of Semiconductors (AREA)
  • Thin Film Transistor (AREA)

Abstract

PURPOSE: To enhance a conductive characteristic and to lower resistance by a method wherein a silicide layer which contains a phosphorus or boron element and a hydrogen element at a concentration in a specific range is formed on respective surfaces of a doped source part and a doped drain part. CONSTITUTION: A silicon semiconductor film 3 is covered with a metal film 7. After that, phosphors or boron ions 8 are implanted together with hydrogen ions. Then, a silicide layer 9s is formed on the surface of a silicon semiconductor 3s as a source part, and a silicide layer 9p is formed on the surface of a silicon semiconductor 3p as a drain part. The silicide layers 9s, 9p contain a phosphorus or boron element at a concentration of 2×10<19> to 2×10<21> pieces/cm<3> , and they contain a hydrogen element at a concentration of 1×10<19> to 4×10<21> pieces/cm<3> . Thereby, the silicide layers with low resistance can be formed at a low temperature without executing a high temperature annealing treatment and without irradiating them with intense light such as a laser or the like.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、液晶ディスプレイや長
尺イメージセンサ等に好適に用いられる半導体装置及び
その製造方法、並びに薄膜トランジスタ及びその製造方
法、並びに液晶表示装置に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a semiconductor device preferably used for a liquid crystal display, a long image sensor and the like, a manufacturing method thereof, a thin film transistor and a manufacturing method thereof, and a liquid crystal display device.

【0002】[0002]

【従来の技術】近年、上述した液晶ディスプレイやイメ
ージセンサ等においては、外部実装駆動回路の薄膜トラ
ンジスタ(TFT)をディスプレイやイメージセンサに
備わった基板上に作り込む、つまり同一基板上に作製す
る必要性が高まっている。このようなTFTを作製する
にあたり、ゲート電極をマスクにしてイオン注入し、自
己整合的にソース/ドレイン部を形成する技術は、トラ
ンジスタのチャネル長を短くでき、高性能化が容易なこ
とから開発が進んでいる。
2. Description of the Related Art In recent years, in the above-described liquid crystal display, image sensor, etc., it is necessary to form a thin film transistor (TFT) of an external mounting drive circuit on a substrate provided in the display or the image sensor, that is, on the same substrate. Is increasing. In manufacturing such a TFT, a technique of implanting ions using the gate electrode as a mask to form source / drain parts in a self-aligned manner was developed because the transistor channel length can be shortened and high performance is easily achieved. Is progressing.

【0003】[0003]

【発明が解決しようとする課題】ところが、基板に安価
なガラス基板を用いようとすると、通常600℃以下、
好ましくは500℃以下の温度プロセスにする必要があ
り、このような低温で低抵抗なソース/ドレイン部を形
成することは難しい。
However, when an inexpensive glass substrate is used as the substrate, it is usually 600 ° C. or lower,
It is necessary to perform the temperature process preferably at 500 ° C. or less, and it is difficult to form the source / drain portion having such low temperature and low resistance.

【0004】例えば、トランジスタの半導体膜が非晶質
シリコン膜の場合、n型の抵抗率は103〜105Ω・c
mと極めて高い抵抗率であるため、ソース/ドレイン部
の抵抗が高くなり問題となっている。一方、トランジス
タの半導体膜が多結晶シリコン膜の場合、n型の抵抗率
は通常10-2Ω・cm程度であり、膜厚が100nmで
あれば、面抵抗は1kΩ/□となり比較的高抵抗であっ
た。特に、電界移動度が150cm2/V・sを超える
ようなTFTを作製しようとすると、500Ω/□以下
の面抵抗であることが必要であり、問題となっていた。
For example, when the semiconductor film of the transistor is an amorphous silicon film, the n-type resistivity is 10 3 to 10 5 Ω · c.
Since the resistivity is extremely high as m, the resistance of the source / drain portion becomes high, which is a problem. On the other hand, when the semiconductor film of the transistor is a polycrystalline silicon film, the n-type resistivity is usually about 10 -2 Ω · cm, and if the film thickness is 100 nm, the sheet resistance is 1 kΩ / □, which is a relatively high resistance. Met. In particular, when a TFT having an electric field mobility of more than 150 cm 2 / V · s is manufactured, it is necessary to have a sheet resistance of 500 Ω / □ or less, which is a problem.

【0005】そこで、ソース/ドレイン部上にシリサイ
ド膜を形成することによって実質的な抵抗を低減する方
法として、以下の3つが提案されている。第1の提案方
法は、n型またはp型不純物イオンを導入するイオン導
入工程後、シリコンと反応する金属膜を積層して加熱反
応させることによってシリサイド膜を形成する方法であ
る(特開平4−94133号)。通常、加熱処理を高温
で行わなければ低抵抗なシリサイドを形成することが困
難であり、この提案の場合、250〜300℃程度の低
温で処理しているため、面抵抗が10kΩ/□程度であ
り、かなり高抵抗なシリサイド膜しか形成できない。
Therefore, the following three methods have been proposed as a method for reducing the substantial resistance by forming a silicide film on the source / drain portions. The first proposed method is a method of forming a silicide film by laminating a metal film that reacts with silicon and heating and reacting it after an ion introduction step of introducing an n-type or p-type impurity ion (Japanese Patent Application Laid-Open No. Hei. 94133). Generally, it is difficult to form a low-resistance silicide unless heat treatment is performed at a high temperature. In this proposal, since the treatment is performed at a low temperature of about 250 to 300 ° C., the surface resistance is about 10 kΩ / □. Therefore, only a silicide film having a considerably high resistance can be formed.

【0006】第2の提案方法は、同様に、ソース/ドレ
イン部の非晶質半導体に不純物導入を行った後、シリコ
ンと反応する金属膜を積層してシリサイド膜を形成する
方法である(特開昭63−168052号)。通常、加
熱処理を高温で行わなければ低抵抗なシリサイドを形成
することが困難であり、明細書中には150℃、20分
程度のアニール処理を行ったほうが好ましいとあるが、
この場合も低温で処理されているため、面抵抗が約10
kΩ/□と、かなり高抵抗なシリサイド膜しか形成でき
ていない。
Similarly, the second proposed method is a method of forming a silicide film by laminating a metal film which reacts with silicon after introducing impurities into the amorphous semiconductor of the source / drain portions (special feature). (Kaisho 63-168052). Generally, it is difficult to form a low-resistance silicide unless the heat treatment is performed at a high temperature, and it is preferable to perform the annealing treatment at 150 ° C. for about 20 minutes in the specification.
Also in this case, the surface resistance is about 10 because it is processed at a low temperature.
Only a silicide film having a very high resistance of kΩ / □ can be formed.

【0007】第3の提案方法は、不純物を注入したソー
ス/ドレイン部のシリコン半導体膜を金属膜を形成した
後、金属膜に強光を照射して金属とシリコンを化合させ
ることによりシリサイド膜を形成する方法である(特開
平6−124962号)。この場合は、金属とシリコン
を化合させてシリサイド化する方法として、レーザー等
の強光を照射して反応させている。通常はこのように反
応させる部分を高温に上げてシリサイド化するのが普通
であり、強光を照射したり熱アニールを行ったりする余
分な工程が必要であった。
In the third proposed method, a metal film is formed on the silicon semiconductor film of the source / drain portion in which impurities are implanted, and then the metal film is irradiated with strong light to combine the metal and silicon to form the silicide film. It is a method of forming (JP-A-6-124962). In this case, as a method of combining a metal and silicon to form a silicidation, strong light such as a laser is irradiated and reacted. Usually, it is common to raise the temperature of the portion to be reacted in this way to silicidize, and an extra step of irradiating strong light or performing thermal annealing was necessary.

【0008】本発明は、このような従来技術の課題を解
決すべくなされたものであり、低抵抗なシリサイド層を
有する半導体装置およびその製造方法、並びに低抵抗な
ソース/ドレイン部を有する薄膜トランジスタおよびそ
の製造方法、並びに表示品位の高い液晶表示装置を提供
することを目的としている。
The present invention has been made to solve the problems of the prior art as described above, and a semiconductor device having a low resistance silicide layer and a method for manufacturing the same, and a thin film transistor having a low resistance source / drain portion, and It is an object of the present invention to provide a manufacturing method thereof and a liquid crystal display device having high display quality.

【0009】[0009]

【課題を解決するための手段】本発明の半導体装置は、
リンまたはボロン元素を含み、かつ1×1019〜4×1
21個/cm3濃度の水素元素を含むシリサイド層を有
し、そのことにより上記目的が達成される。
According to the present invention, there is provided a semiconductor device comprising:
Contains phosphorus or boron element and contains 1 × 10 19 to 4 × 1
It has a silicide layer containing a hydrogen element with a concentration of 0 21 pieces / cm 3 and thereby achieves the above object.

【0010】本発明の半導体装置において、前記シリサ
イド層が、2×1019〜2×1021個/cm3濃度のリ
ンまたはボロン元素を含むようにするのが好ましい。
In the semiconductor device of the present invention, it is preferable that the silicide layer contains phosphorus or boron element at a concentration of 2 × 10 19 to 2 × 10 21 pieces / cm 3 .

【0011】本発明の薄膜トランジスタは、シリコンを
含む半導体膜と、ゲート絶縁膜と、陽極酸化された酸化
膜によって被覆されたゲート電極とを有する薄膜トラン
ジスタにおいて、不純物ドーピングされたソース部およ
びドレイン部の各表面に、リンまたはボロン元素を含
み、かつ1×1019〜4×1021個/cm3濃度の水素
元素を含むシリサイド層が設けられ、そのことにより上
記目的が達成される。
The thin film transistor of the present invention has a semiconductor film containing silicon, a gate insulating film, and a gate electrode covered with an anodized oxide film. A silicide layer containing a phosphorus or boron element and a hydrogen element at a concentration of 1 × 10 19 to 4 × 10 21 pieces / cm 3 is provided on the surface, thereby achieving the above object.

【0012】本発明の薄膜トランジスタにおいて、前記
シリサイド層が、2×1019〜2×1021個/cm3
度のリンまたはボロン元素を含むようにするのが好まし
い。
In the thin film transistor of the present invention, it is preferable that the silicide layer contains phosphorus or boron element at a concentration of 2 × 10 19 to 2 × 10 21 pieces / cm 3 .

【0013】本発明の半導体装置の製造方法は、シリコ
ン半導体膜の上に金属膜を被覆する工程と、該シリコン
半導体膜と該金属膜との間に、リンまたはボロン元素と
水素元素とを含むシリサイド層を、水素イオンと共にリ
ンまたはボロンイオンをイオン注入することにより設け
る工程とを含み、そのことにより上記目的が達成され
る。
A method of manufacturing a semiconductor device according to the present invention includes a step of coating a metal film on a silicon semiconductor film, and a phosphorus or boron element and a hydrogen element between the silicon semiconductor film and the metal film. The step of providing the silicide layer by implanting phosphorus or boron ions together with hydrogen ions, whereby the above object is achieved.

【0014】本発明の半導体装置の製造方法において、
前記シリサイド層が2×1019〜2×1021個/cm3
濃度のリンまたはボロン元素を含み、かつ、1×1019
〜4×1021個/cm3濃度の水素元素を含むようにイ
オン注入を行うのが好ましい。 本発明の薄膜トランジ
スタの製造方法は、シリコン半導体膜を形成する工程
と、ゲート絶縁膜を形成する工程と、陽極酸化された酸
化膜によって被覆されたゲート電極を形成する工程とを
有する薄膜トランジスタの製造方法において、該シリコ
ン半導体膜の上に金属膜を被覆する工程と、該シリコン
半導体膜と該金属膜との間に、リンまたはボロン元素と
水素元素とを含むシリサイド層を、水素イオンと共にリ
ンまたはボロンイオンをイオン注入することにより設け
る工程とを含み、そのことにより上記目的が達成され
る。
In the method of manufacturing a semiconductor device of the present invention,
2 × 10 19 to 2 × 10 21 silicide layers / cm 3
Containing a concentration of phosphorus or boron element, and 1 × 10 19
Ion implantation is preferably performed so as to contain a hydrogen element at a concentration of up to 4 × 10 21 pieces / cm 3 . A method of manufacturing a thin film transistor according to the present invention includes a step of forming a silicon semiconductor film, a step of forming a gate insulating film, and a step of forming a gate electrode covered with an anodized oxide film. In a step of coating a metal film on the silicon semiconductor film, and forming a silicide layer containing a phosphorus or boron element and a hydrogen element between the silicon semiconductor film and the metal film together with hydrogen ions. And a step of providing by implanting ions, whereby the above object is achieved.

【0015】本発明の薄膜トランジスタの製造方法にお
いて、前記シリサイド層が2×1019〜2×1021個/
cm3濃度のリンまたはボロン元素を含み、かつ、1×
101 9〜4×1021個/cm3濃度の水素元素を含むよ
うにイオン注入を行うのが好ましい。
In the method of manufacturing a thin film transistor according to the present invention, the number of silicide layers is 2 × 10 19 to 2 × 10 21 /
Containing elemental phosphorus or boron at a concentration of cm 3 and 1 ×
Preferably, the ion implantation to contain 10 1 9 ~4 × 10 21 atoms / cm 3 concentration of hydrogen element.

【0016】本発明の薄膜トランジスタの製造方法にお
いて、前記ソース部およびドレイン部の上のシリサイド
層を、前記ゲート電極をマスクにして前記ゲート絶縁膜
をエッチングすることによって自己整合的に形成するの
が好ましい。
In the method of manufacturing a thin film transistor of the present invention, it is preferable that the silicide layer on the source portion and the drain portion is formed in a self-aligned manner by etching the gate insulating film using the gate electrode as a mask. .

【0017】本発明の薄膜トランジスタの製造方法にお
いて、前記シリサイド層を設ける工程およびそれ以降の
工程が、450℃以下の温度で行う工程であるようにす
るのがよい。
In the method of manufacturing a thin film transistor according to the present invention, it is preferable that the step of providing the silicide layer and the steps thereafter are performed at a temperature of 450 ° C. or lower.

【0018】本発明の液晶表示装置は、本発明の薄膜ト
ランジスタを、絵素部の薄膜トランジスタに用いた構成
とすることにより、上記目的が達成される。
The liquid crystal display device of the present invention achieves the above object by using the thin film transistor of the present invention as the thin film transistor of the picture element portion.

【0019】[0019]

【作用】本発明の半導体装置にあっては、リンまたはボ
ロン元素を含み、かつ1×1019〜4×1021個/cm
3濃度の水素元素を含むシリサイド層を有する。このシ
リサイド層は低抵抗であるため、半導体装置の電極や配
線の上に形成される。この場合、シリサイド層が2×1
19〜2×1021個/cm3濃度のリンまたはボロン元
素を含むようにすると、より低抵抗にできる。
According to the semiconductor device of the present invention, the element contains phosphorus or boron and contains 1 × 10 19 to 4 × 10 21 pieces / cm 3.
It has a silicide layer containing three concentrations of hydrogen element. Since this silicide layer has a low resistance, it is formed on the electrodes and wirings of the semiconductor device. In this case, the silicide layer is 2 × 1
If the phosphorus or boron element is contained at a concentration of 0 19 to 2 × 10 21 pieces / cm 3 , the resistance can be further reduced.

【0020】この半導体装置は、シリコン半導体膜の上
に金属膜を被覆する工程と、該シリコン半導体膜と該金
属膜との間に、リンまたはボロン元素と水素元素とを含
むシリサイド層を、水素イオンと共にリンまたはボロン
イオンをイオン注入することにより設ける工程とにより
製造できる。よって、高温のアニール処理やレーザー等
の強光を照射することなく、450℃以下、たとえば3
00℃以下の低温でシリサイド層を形成することができ
る。
In this semiconductor device, a step of coating a metal film on a silicon semiconductor film, and a silicide layer containing a phosphorus or boron element and a hydrogen element is formed between the silicon semiconductor film and the metal film with hydrogen. The process can be performed by implanting phosphorus or boron ions together with the ions. Therefore, without anneal treatment at high temperature or irradiation with strong light such as laser light, 450 ° C. or lower, for example, 3
The silicide layer can be formed at a low temperature of 00 ° C. or lower.

【0021】本発明の薄膜トランジスタについても、上
述の半導体装置と同様であるが、ソース部およびドレイ
ン部の上のシリサイド層を、ゲート電極をマスクにして
自己整合的に形成されている構造とすることにより、ソ
ース部およびドレイン部の抵抗値を極めて小さくするこ
とができる。
The thin film transistor of the present invention is also similar to the above-mentioned semiconductor device, but has a structure in which the silicide layer on the source part and the drain part is formed in a self-aligned manner by using the gate electrode as a mask. Thereby, the resistance values of the source part and the drain part can be made extremely small.

【0022】本発明の液晶表示装置は、絵素部に上記薄
膜トランジスタを用いることにより、電極配線部分の抵
抗による電圧降下やCRの時定数による遅延が解消さ
れ、表示品位の高い液晶表示装置とすることができる。
In the liquid crystal display device of the present invention, by using the above-mentioned thin film transistor in the picture element part, the voltage drop due to the resistance of the electrode wiring part and the delay due to the time constant of CR are eliminated, and the liquid crystal display device has a high display quality. be able to.

【0023】[0023]

【実施例】以下に、本発明の実施例を図面に基づいて詳
細に説明する。
Embodiments of the present invention will be described below in detail with reference to the drawings.

【0024】(実施例1)本実施例は、本発明を半導体
装置の一例である薄膜トランジスタに適用した場合であ
る。
Example 1 In this example, the present invention is applied to a thin film transistor which is an example of a semiconductor device.

【0025】図1(a)〜(g)は本実施例の薄膜トラ
ンジスタの製造方法を示す工程断面図であり、図1
(g)が本実施例の薄膜トランジスタを示す断面図であ
る。この薄膜トランジスタの構成を、工程順に説明す
る。
FIGS. 1A to 1G are process sectional views showing a method of manufacturing a thin film transistor of this embodiment.
(G) is sectional drawing which shows the thin-film transistor of a present Example. The configuration of this thin film transistor will be described in the order of steps.

【0026】図1(a)に示すように、ガラスからなる
絶縁性基板1の上に、SiO2膜等の絶縁膜からなる、
膜厚が100〜500nmのコーティング膜2を形成
し、続いて、このコーティング膜2を改善するために、
2雰囲気中600℃で12hのアニールを行った。こ
のコーティング膜2は、常圧CVD法により430℃で
SiH4ガスとO2ガスを用いて成膜したSiO2膜を用
いた。なお、本実施例では、常圧CVD法を用いたが、
スパッタ法、減圧CVD法、プラズマCVD法、および
リモートプラズマCVD法のいずれかによる膜厚100
〜500nmのSiO2膜を用いても良いことは言うま
でもない。また、本実施例ではSiO2膜を用いたが、
SiNX膜、Al23膜、Ta25膜またはこれらを2
以上で組み合わせた複数膜からなる膜を用いても良いこ
とは言うまでもない。
As shown in FIG. 1A, an insulating film such as a SiO 2 film is formed on an insulating substrate 1 made of glass.
In order to form the coating film 2 having a film thickness of 100 to 500 nm and subsequently improve the coating film 2,
Annealing was performed at 600 ° C. for 12 hours in an N 2 atmosphere. As the coating film 2, a SiO 2 film formed by atmospheric pressure CVD method at 430 ° C. using SiH 4 gas and O 2 gas was used. Although the atmospheric pressure CVD method was used in this embodiment,
A film thickness of 100 by any one of the sputtering method, the low pressure CVD method, the plasma CVD method, and the remote plasma CVD method.
It goes without saying that a SiO 2 film of up to 500 nm may be used. Further, although the SiO 2 film is used in this embodiment,
SiN x film, Al 2 O 3 film, Ta 2 O 5 film or these 2
It goes without saying that a film composed of a plurality of films combined as described above may be used.

【0027】次に、コーティング膜2の上に、膜厚が3
0〜150nmである島状に加工した半導体膜3を形成
する。半導体膜3の材質は、例えばシリコン(Si)や
シリコンゲルマニウム(SiGe)等の非晶質、微結
晶、多結晶または単結晶体を使用する。
Next, a film thickness of 3 is formed on the coating film 2.
The semiconductor film 3 processed into an island shape having a thickness of 0 to 150 nm is formed. As the material of the semiconductor film 3, for example, an amorphous material such as silicon (Si) or silicon germanium (SiGe), a microcrystal, a polycrystal, or a single crystal is used.

【0028】この半導体膜3の形成は、以下のようにし
て行われる。即ち、非晶質シリコン半導体の場合、プラ
ズマCVD法によりSiH4ガスとH2ガスとを用いて、
基板温度200〜300℃で成膜する。また、微結晶シ
リコン半導体の場合には、プラズマCVD法によりSi
4/H2のガス比率を1/30〜1/100の範囲と
し、基板温度200〜400℃で成膜する。
The semiconductor film 3 is formed as follows. That is, in the case of an amorphous silicon semiconductor, SiH 4 gas and H 2 gas are used by the plasma CVD method,
A film is formed at a substrate temperature of 200 to 300 ° C. Further, in the case of a microcrystalline silicon semiconductor, Si is formed by a plasma CVD method.
The gas ratio of H 4 / H 2 is set in the range of 1/30 to 1/100, and the film is formed at the substrate temperature of 200 to 400 ° C.

【0029】また、多結晶シリコン半導体の場合には、
減圧CVD法により基板温度450℃で成膜した非晶質
シリコン膜または前述のプラズマCVD法により成膜し
た非晶質シリコン膜を、N2ガス中550〜600℃で
24時間アニールすることにより多結晶シリコン膜を形
成する。ここで、原料ガスはSiH4以外にSi26
用いることができる。また、最初から多結晶シリコン膜
を成膜しても構わない。また、前述の非晶質シリコン膜
にレーザー照射やランプによる光照射により、多結晶シ
リコン膜を形成してもよい。また、単結晶体の場合は、
サファイア基板等を用いてシリコンを高温でエピタキシ
ャル成長させることによって基板上にシリコン膜を形成
するか、レーザー照射によって非晶質または多結晶シリ
コン膜から単結晶シリコン膜を形成する。または、単結
晶体であるシリコンウェハーそのものでもよい。
In the case of a polycrystalline silicon semiconductor,
The amorphous silicon film formed at a substrate temperature of 450 ° C. by the low pressure CVD method or the amorphous silicon film formed by the plasma CVD method described above is annealed in N 2 gas at 550 to 600 ° C. for 24 hours to obtain a large amount. A crystalline silicon film is formed. Here, Si 2 H 6 can be used as the source gas in addition to SiH 4 . Also, a polycrystalline silicon film may be formed from the beginning. Further, a polycrystalline silicon film may be formed on the above-mentioned amorphous silicon film by laser irradiation or light irradiation with a lamp. In the case of a single crystal,
A silicon film is formed on the substrate by epitaxially growing silicon at a high temperature using a sapphire substrate or the like, or a single crystal silicon film is formed from an amorphous or polycrystalline silicon film by laser irradiation. Alternatively, it may be a silicon wafer itself which is a single crystal.

【0030】このようにして作製したシリコン半導体膜
をエッチングによりパターニングして島状のシリコン半
導体膜3を形成する。
The silicon semiconductor film thus produced is patterned by etching to form the island-shaped silicon semiconductor film 3.

【0031】次に、島状のシリコン半導体膜3を覆った
状態でコーティング膜2の上に、例えば膜厚が50〜1
50nmのゲート絶縁膜4を形成し、続いて、ゲート絶
縁膜4を改善するために、N2雰囲気中600℃で12
hのアニールを行った。このゲート絶縁膜27は、常圧
CVD法により430℃でSiH4ガスとO2ガスとを用
いて成膜したSiO2膜を用いた。本実施例では常圧C
VD法を用いたが、スパッタ法、減圧CVD法、プラズ
マCVD法、およびリモートプラズマCVD法のいずれ
かによっても良い。更には、段差の被覆性良好な、TE
OS(Tetra−Ethyl−Ortho−Sili
cate,Si(OC254)ガスを用いた常圧CV
D法、プラズマCVD法を用いてもよい。また、本実施
例では、ゲート絶縁膜4としてSiO2膜を用いたが、
SiNX膜、Al23膜、Ta25膜またはこれらを2
以上組み合わせた複数膜からなる膜を用いても良い。
Next, the island-shaped silicon semiconductor film 3 is covered with a film having a thickness of, for example, 50 to 1 on the coating film 2.
Forming a gate insulating film 4 of 50 nm, followed by, in order to improve the gate insulating film 4, 12 at 600 ° C. in a N 2 atmosphere
Annealing of h was performed. As the gate insulating film 27, a SiO 2 film formed by atmospheric pressure CVD method at 430 ° C. using SiH 4 gas and O 2 gas was used. In this embodiment, normal pressure C
Although the VD method is used, any of a sputtering method, a low pressure CVD method, a plasma CVD method, and a remote plasma CVD method may be used. Furthermore, TE with good step coverage
OS (Tetra-Ethyl-Ortho-Sili
atmospheric pressure CV using cat, Si (OC 2 H 5 ) 4 ) gas
You may use D method and plasma CVD method. Further, in this embodiment, the SiO 2 film is used as the gate insulating film 4, but
SiN x film, Al 2 O 3 film, Ta 2 O 5 film or these 2
A film composed of a plurality of films combined as described above may be used.

【0032】次に、ゲート絶縁膜4の上であってシリコ
ン半導体膜3の上方に、膜厚が200〜400nmのゲ
ート金属電極5を形成する。ゲート金属電極5は、スパ
ッタ法により形成し、材料はTaまたは、Al、AlS
i、AlTiもしくはAlSc等のAlを含む金属を用
いた。特に、Alを含む金属のほうが低抵抗電極配線を
形成できるので好ましい。
Next, a gate metal electrode 5 having a film thickness of 200 to 400 nm is formed on the gate insulating film 4 and above the silicon semiconductor film 3. The gate metal electrode 5 is formed by a sputtering method, and the material is Ta, Al, AlS.
A metal containing Al such as i, AlTi or AlSc was used. In particular, a metal containing Al is preferable because a low resistance electrode wiring can be formed.

【0033】次に、ゲート金属電極5の外表面に、ゲー
ト金属電極5を陽極酸化した陽極酸化膜6を形成する。
陽極酸化膜6の膜厚は50nm〜1μmとする。以上の
ようにして、図1(a)の断面図に示す構造を作製し
た。
Next, an anodic oxide film 6 obtained by anodizing the gate metal electrode 5 is formed on the outer surface of the gate metal electrode 5.
The thickness of the anodic oxide film 6 is 50 nm to 1 μm. As described above, the structure shown in the sectional view of FIG.

【0034】次に、図1(b)に示すように、ゲート電
極5と陽極酸化膜6とをマスクにして自己整合でゲート
絶縁膜4をエッチングし、シリコン半導体膜3のソース
/ドレイン部となる部分を露出させる。エッチングには
エッチングにはエッチング液を用いたウェットエッチン
グやプラズマを用いたドライエッチングを用いることが
できる。
Next, as shown in FIG. 1B, the gate insulating film 4 is etched in a self-aligned manner by using the gate electrode 5 and the anodic oxide film 6 as a mask to form a source / drain portion of the silicon semiconductor film 3. The exposed area. For the etching, wet etching using an etching solution or dry etching using plasma can be used for the etching.

【0035】次に、露出したシリコン半導体膜3の表面
に自然酸化膜等の酸化膜が形成されると、後のシリサイ
ド化が不安定になる場合があるので、自然酸化膜等のシ
リコン酸化膜ができるだけない状態で、図1(c)に示
すように金属膜7をスパッタ法により被覆する。この金
属膜7の形成は、例えばシリコン半導体膜3を露出させ
た後、真空中またはN2ガス雰囲気中等の酸化しない雰
囲気に保った状態で、金属膜7の被覆工程を行うことが
好ましい。または、シリコン半導体膜3の表面に酸化膜
ができてしまった場合は、酸化膜をフッ酸系のエッチン
グ液等によるウェットエッチングで除去するか、または
CHF3等のフッ素系ガスを原料とするプラズマによる
ドライエッチングで除去してもよい。被覆する金属膜7
の膜厚は、後で注入する不純物イオンが透過できる程度
の膜厚であればよく、10〜30nmとした。金属膜7
の材料は、Mo、W、Cr、Ti、Ni、Pt、Pd、
CoまたはTa等のシリコンと化合する金属材料を用い
ることができる。
Next, when an oxide film such as a natural oxide film is formed on the exposed surface of the silicon semiconductor film 3, the subsequent silicidation may become unstable. Therefore, a silicon oxide film such as a natural oxide film is formed. 1C, the metal film 7 is coated by the sputtering method in the state where there is as little as possible. The metal film 7 is preferably formed by exposing the silicon semiconductor film 3 and then performing a coating process of the metal film 7 in a non-oxidizing atmosphere such as a vacuum atmosphere or an N 2 gas atmosphere. Alternatively, when an oxide film is formed on the surface of the silicon semiconductor film 3, the oxide film is removed by wet etching with a hydrofluoric acid-based etching solution or the like, or a plasma using a fluorine-based gas such as CHF 3 as a raw material. May be removed by dry etching. Metal film 7 to cover
The film thickness of 10 may be 10 to 30 nm as long as it can pass the impurity ions to be implanted later. Metal film 7
The materials of are Mo, W, Cr, Ti, Ni, Pt, Pd,
A metal material that combines with silicon, such as Co or Ta, can be used.

【0036】次に、金属膜7の被覆後、図1(d)に示
すように水素イオンを含む不純物イオン8を、以下に説
明するイオン注入装置を用いて注入する。この不純物イ
オンとしては、たとえばリンまたはボロン元素を含むイ
オンが該当する。
Next, after the metal film 7 is coated, as shown in FIG. 1D, the impurity ions 8 containing hydrogen ions are implanted by using the ion implantation device described below. As the impurity ions, for example, ions containing phosphorus or boron element are applicable.

【0037】図2は、本発明に用いたイオン注入装置の
概略構成を示す正面断面図である。このイオン注入装置
は、ガス導入口101と、プラズマ源を生成するプラズ
マ室を構成するチャンバー102と、プラズマ源を励起
するための高周波電源103と、プラズマ源に高周波電
力を供給するための高周波電極104と、イオン化効率
を上げプラズマ形状を整えるための磁石105とを備
え、これらによってプラズマ源が形成される。また、こ
のイオン注入装置は、プラズマ源からイオンを引き出す
ための1段目のイオン加速用電源106と、引き出され
たイオンをさらに加速するための2段目のイオン加速用
電源107と、2次電子抑制用の抑制電源108と、多
孔状の電極板109と、それぞれの電極板を絶縁するた
めの絶縁体110とを備え、これらによってイオン加速
部が構成される。更に、このイオン注入装置は、注入す
る基板112を装着する基板ホルダ111を備える。こ
の基板ホルダ111は、均一性向上のため回転機構を有
している。
FIG. 2 is a front sectional view showing a schematic structure of the ion implantation apparatus used in the present invention. This ion implantation apparatus includes a gas inlet 101, a chamber 102 forming a plasma chamber for generating a plasma source, a high frequency power source 103 for exciting the plasma source, and a high frequency electrode for supplying high frequency power to the plasma source. 104 and a magnet 105 for increasing the ionization efficiency and adjusting the plasma shape, which form a plasma source. In addition, this ion implantation apparatus includes a first-stage ion acceleration power supply 106 for extracting ions from the plasma source, a second-stage ion acceleration power supply 107 for further accelerating the extracted ions, and a secondary ion acceleration power supply 107. A suppression power supply 108 for suppressing electrons, a porous electrode plate 109, and an insulator 110 for insulating each electrode plate are provided, and these constitute an ion acceleration unit. Furthermore, this ion implantation apparatus includes a substrate holder 111 on which a substrate 112 to be implanted is mounted. The substrate holder 111 has a rotation mechanism for improving uniformity.

【0038】このイオン注入装置によるイオン注入は、
以下のようにして行われる。ガス導入口101より水素
希釈の原料ガス、例えば水素希釈のPH3やB26を導
入し、高周波電極104に高周波電力を印加することに
より励起したプラズマ源を形成し、加速電極板109間
で加速した後、基板ホルダ111に装着した基板112
にイオン注入する。この場合の注入条件の一例として
は、水素希釈5%のPH3ガス導入口より導入し、プラ
ズマ形成のための高周波パワーは100〜200W、イ
オンのトータル加速電圧は10〜60kV、イオン電流
密度は5〜20μA/cm2、全イオン注入量は2×1
14〜5×1016個/cm2とした。
Ion implantation by this ion implantation apparatus is
This is done as follows. A hydrogen-diluted source gas such as hydrogen-diluted PH 3 or B 2 H 6 is introduced from the gas introduction port 101, and high-frequency power is applied to the high-frequency electrode 104 to form an excited plasma source. Substrate 112 mounted on the substrate holder 111 after being accelerated by
Ion implantation. As an example of implantation conditions in this case, hydrogen is introduced from a PH 3 gas inlet of 5% dilution, high-frequency power for plasma formation is 100 to 200 W, total acceleration voltage of ions is 10 to 60 kV, and ion current density is 5 to 20 μA / cm 2 , total ion implantation amount is 2 × 1
It was set to 0 14 to 5 × 10 16 pieces / cm 2 .

【0039】なお、イオン注入装置として高周波電力に
より励起したプラズマ源を用いるものを使用している
が、これに限らず、熱フィラメントからの電子放出によ
って生成するプラズマ源を用いるもの等を使用できる。
Although an ion implantation apparatus using a plasma source excited by high-frequency power is used, the ion implantation apparatus is not limited to this, and a plasma source generated by electron emission from a hot filament can be used.

【0040】このように、イオン注入を金属膜7を被覆
した後に行うので、イオンビームによるチャージアップ
を防止することができる。イオンビームの持っていた電
荷は表面の金属膜7を通して放出される。これにより、
通常、イオン注入によって起こるチャージアップによる
デバイスの絶縁破壊を防ぐことができる利点がある。次
に、図1(e)に示すように、未反応の金属膜7部分を
エッチングして除去する。このようにして、不純物注入
されたソース部であるシリコン半導体3Sの表面にシリ
サイド層9Sと、不純物注入されたドレイン部であるシ
リコン半導体3Dの表面にシリサイド層9Dとを形成す
る。
As described above, since the ion implantation is performed after coating the metal film 7, it is possible to prevent the charge-up due to the ion beam. The electric charges possessed by the ion beam are emitted through the metal film 7 on the surface. This allows
Usually, there is an advantage that the dielectric breakdown of the device due to the charge-up caused by the ion implantation can be prevented. Next, as shown in FIG. 1E, the unreacted metal film 7 portion is etched and removed. In this way, the silicide layer 9 S is formed on the surface of the silicon semiconductor 3 S which is the impurity-implanted source portion, and the silicide layer 9 D is formed on the surface of the silicon semiconductor 3 D which is the impurity-implanted drain portion.

【0041】図3は、SIMS分析によってシリサイド
層中のリン元素の濃度を測定した値とシリサイド層の面
抵抗との関係を示すグラフである。この図3の関係は、
例えば被覆する金属膜7に膜厚20nmのMoを用い
て、30kVの加速電圧で水素イオンを含むリン系イオ
ンを注入した場合である。
FIG. 3 is a graph showing the relationship between the measured value of the concentration of phosphorus element in the silicide layer by SIMS analysis and the sheet resistance of the silicide layer. The relationship in this Fig. 3 is
For example, it is a case where Mo having a film thickness of 20 nm is used for the metal film 7 to be coated and phosphorus-based ions including hydrogen ions are implanted at an acceleration voltage of 30 kV.

【0042】この図3より理解されるように、リン元素
濃度が2×1019個/cm3以上の領域では従来よりも
面抵抗を小さくできるが、リン元素濃度が2×1019
/cm3未満の領域では面抵抗が10kΩ/□以上と高
くなり、あまり大きなメリットがない。但し、リン元素
濃度が2×1021個/cm3を越えると面抵抗がほとん
ど飽和状態になり、これ以上多量に注入してもスループ
ットが悪くなるばかりでメリットがない。従って、リン
元素濃度を上記2×1019個/cm3以上、好ましくは
2×1019〜2×1021個/cm3とすることにより、
容易に低抵抗なシリサイド層を形成できる。
As can be understood from FIG. 3, in the region where the phosphorus element concentration is 2 × 10 19 pieces / cm 3 or more, the sheet resistance can be made smaller than in the conventional case, but the phosphorus element concentration is 2 × 10 19 pieces / cm 3. In the region of less than 3 , the surface resistance is as high as 10 kΩ / □ or higher, and there is no great merit. However, when the phosphorus element concentration exceeds 2 × 10 21 pieces / cm 3 , the sheet resistance becomes almost saturated, and even if a larger amount is injected, the throughput is deteriorated and there is no merit. Therefore, by setting the phosphorus element concentration to 2 × 10 19 pieces / cm 3 or more, preferably 2 × 10 19 to 2 × 10 21 pieces / cm 3 ,
A low resistance silicide layer can be easily formed.

【0043】また、質量分離を行うイオン注入装置を用
いて不純物元素であるリンのみを上記と同じリン濃度に
なるように注入しても、本発明による5〜10倍程度の
抵抗値にしかできなかった。従って、不純物イオンと同
時に水素イオンを注入することが望ましい。特に、SI
MS分析によってシリサイド層中の水素元素の濃度を測
定したところ、上記範囲のリン濃度であり、かつ1×1
19〜4×1021個/cm3濃度の水素元素が含まれて
いることが、このような低抵抗なシリサイド層を形成で
きるポイントであることがわかった。水素元素がこの濃
度の範囲をはずれると、図3に示したシリサイド層の抵
抗の2倍以上高くなることがわかった。従って、1×1
19〜4×1021個/cm3濃度の水素元素が含まれて
いることが非常に好ましい。
Also, even if only the impurity element phosphorus is implanted to the same phosphorus concentration as above using an ion implanter for mass separation, the resistance value is only 5 to 10 times that of the present invention. There wasn't. Therefore, it is desirable to implant hydrogen ions at the same time as impurity ions. Especially SI
When the concentration of hydrogen element in the silicide layer was measured by MS analysis, it was found that the phosphorus concentration was in the above range and that it was 1 × 1.
It has been found that the fact that the hydrogen element is contained at a concentration of 0 19 to 4 × 10 21 pieces / cm 3 is the point at which such a low resistance silicide layer can be formed. It has been found that when the hydrogen element deviates from this concentration range, the resistance becomes higher than twice the resistance of the silicide layer shown in FIG. Therefore, 1 × 1
It is very preferable that the hydrogen element is contained at a concentration of 0 19 to 4 × 10 21 pieces / cm 3 .

【0044】更に、リン元素の代わりにボロン元素と同
様の実験を行ったところ同様の結果が得られたので、リ
ンでもボロンでも不純物元素はかまわない。シリコン半
導体をN型にしたいときはリンを、P型にしたいときは
ボロンを用いれば良い。
Further, the same result was obtained by conducting the same experiment as for the boron element instead of the phosphorus element, so that the impurity element may be phosphorus or boron. Phosphorus may be used to make the silicon semiconductor N-type, and boron may be used to make it P-type.

【0045】通常、シリサイド化には高温にする必要が
あり、熱アニールを行ったりレーザー等の強光を照射し
てシリサイド化反応を起こさせる必要がある。450℃
以下の低温では10kΩ/□程度の抵抗にしかならない
が、本実施例ではイオン注入後の熱アニール処理やレー
ザー等の強光の照射処理は必要とせず、以降の工程にお
いて温度が450℃以下、特に300℃以下でも10k
Ω/□〜100Ω/□の低抵抗なシリサイド層の形成が
できる。
Usually, it is necessary to raise the temperature for silicidation, and it is necessary to perform thermal annealing or irradiate strong light such as laser to cause silicidation reaction. 450 ° C
Although the resistance is only about 10 kΩ / □ at the low temperature below, thermal annealing treatment after ion implantation or intense light irradiation treatment such as laser irradiation is not necessary in this embodiment, and the temperature is 450 ° C. or lower in the subsequent steps, 10k even below 300 ° C
A silicide layer having a low resistance of Ω / □ to 100Ω / □ can be formed.

【0046】次に、この状態の基板1の上に、図1
(f)に示すように層間絶縁膜10を成膜する。層間絶
縁膜10は、断差の被覆性が良好な常圧CVD法による
SiO2膜、またはTEOS(Tetra−Ethyl
−Ortho−Silicate,Si(OC
254)ガスを用いた常圧CVD法、プラズマCVD
法によるSiO2膜を膜厚300〜500nmで成膜し
た。または、プラズマCVD法により200〜250℃
で窒化シリコン膜を形成しても良い。
Next, on the substrate 1 in this state, as shown in FIG.
The interlayer insulating film 10 is formed as shown in (f). The inter-layer insulating film 10 is a SiO 2 film formed by an atmospheric pressure CVD method or TEOS (Tetra-Ethyl) which has a good gap coverage.
-Ortho-Silicate, Si (OC
2 H 5 ) 4 ) Atmospheric pressure CVD method using gas, plasma CVD
A SiO 2 film was formed to a film thickness of 300 to 500 nm by the method. Or 200 to 250 ° C. by plasma CVD method
Alternatively, a silicon nitride film may be formed.

【0047】最後に、図1(g)に示すように、ソース
部であるシリコン半導体3Sおよびドレイン部であるシ
リコン半導体3Dの上の層間絶縁膜10部分にコンタク
トホールを形成する。続いて、このコンタクトホールに
一部を充填した状態の引出し電極11S、11Dを、スパ
ッタ法により成膜した後にパターニングすることにより
形成する。以上のようにして、薄膜トランジスタを作製
した。
Finally, as shown in FIG. 1G, a contact hole is formed in the interlayer insulating film 10 portion on the silicon semiconductor 3 S which is the source portion and the silicon semiconductor 3 D which is the drain portion. Subsequently, the extraction electrodes 11 S and 11 D in which the contact holes are partially filled are formed by forming a film by a sputtering method and then patterning it. A thin film transistor was manufactured as described above.

【0048】このように、本実施例による場合には、ゲ
ート電極等をマスクして自己整合で低抵抗なソース/ド
レイン部を作製することができるので、ソース/ドレイ
ン部の寄生抵抗によるオン電流の低下を最小限に抑える
ことができる。また、シリコン半導体膜に非晶質シリコ
ンを用いた場合、シリコンのダンジリングボンドをター
ミネイトするために水素を含んだ非晶質シリコンとなっ
ている。このような非晶質シリコン膜は、通常、プラズ
マCVD法により基板温度200〜300℃で成膜して
いるので、300℃以上の温度を経ると構造変化や水素
の脱離を起こしてしまうために、トランジスタ特性の劣
化を起こしてしまう。従って、通常は低抵抗なシリサイ
ド層やソース/ドレイン部を作ることができなかった
が、本発明によれば特別なアニール処理を必要とせず、
例えば300℃以下の低温で、10k〜100Ω/□程
度の低抵抗なシリサイド層を形成することができ、容易
に良好なソース/ドレイン部を形成できる。また、30
0℃以下の低温工程でトランジスタの全工程を完了でき
るから、上記のようなトランジスタ特性の劣化もなく、
良好なトランジスタ特性が得られた。
As described above, according to this embodiment, since the gate electrode and the like can be masked to form the low resistance source / drain portion by self-alignment, the on-current due to the parasitic resistance of the source / drain portion can be obtained. Can be minimized. Further, when amorphous silicon is used for the silicon semiconductor film, it is amorphous silicon containing hydrogen in order to terminate the dangling bond of silicon. Since such an amorphous silicon film is usually formed at a substrate temperature of 200 to 300 ° C. by a plasma CVD method, a structure change or desorption of hydrogen occurs when a temperature of 300 ° C. or higher is passed. In addition, the transistor characteristics are deteriorated. Therefore, normally, a silicide layer or a source / drain portion having a low resistance could not be formed, but according to the present invention, a special annealing treatment is not required,
For example, a low resistance silicide layer of about 10 k to 100 Ω / □ can be formed at a low temperature of 300 ° C. or lower, and a good source / drain portion can be easily formed. Also, 30
Since the whole process of the transistor can be completed by the low temperature process of 0 ° C. or less, there is no deterioration of the transistor characteristics as described above.
Good transistor characteristics were obtained.

【0049】また、ゲート電極が陽極酸化された酸化膜
で被覆されていることにより、ソース/ドレイン部上の
シリサイド層とゲート電極とが短絡することを防ぐこと
ができる。また、通常最終工程までのアニール工程やイ
オン注入工程によって、A1系のメタルはヒロックと呼
ばれる突起が発生して層間絶縁膜を突き抜け、上部配線
との短絡またはリーク電流の増大等の問題があるが、陽
極酸化された酸化膜で被覆された構造とすることによ
り、陽極酸化膜がAlからヒロックが成長することを抑
え、Alの問題点であるヒロックの発生を抑制すること
ができる。更に、ゲート電極にAlを含む金属を用いる
と、低抵抗なゲート電極及びバスラインを形成すること
ができる。液晶ディスプレイに適用する場合は、CR時
定数による遅延を小さくすべくゲート電極およびバスラ
インは低抵抗材料を用いることが好ましく、低抵抗材料
であるAl系の材料が使用できれば非常に有利である。
Further, since the gate electrode is covered with the anodized oxide film, it is possible to prevent a short circuit between the silicide layer on the source / drain portion and the gate electrode. In addition, there is a problem that a protrusion called hillock is generated in the A1 metal by the annealing process or the ion implantation process up to the final process and penetrates through the interlayer insulating film to cause a short circuit with the upper wiring or an increase in leak current. With the structure covered with the anodized oxide film, it is possible to suppress the growth of hillocks from Al in the anodized film, and to suppress the generation of hillocks, which is a problem of Al. Further, when a metal containing Al is used for the gate electrode, a low resistance gate electrode and a bus line can be formed. When applied to a liquid crystal display, it is preferable to use a low resistance material for the gate electrode and the bus line in order to reduce the delay due to the CR time constant, and it is very advantageous if an Al-based material that is a low resistance material can be used.

【0050】(実施例2)本実施例2は、本発明を他の
構成の薄膜トランジスタに適用した場合である。図4
(a)〜(e)は、本実施例の薄膜トランジスタの製造
方法を示す工程断面図であり、図4(e)が本実施例の
薄膜トランジスタを示す断面図である。この薄膜トラン
ジスタの構成を、工程順に説明する。
Example 2 Example 2 is a case where the present invention is applied to a thin film transistor having another structure. FIG.
(A)-(e) is process sectional drawing which shows the manufacturing method of the thin-film transistor of this Example, and FIG.4 (e) is sectional drawing which shows the thin-film transistor of this Example. The configuration of this thin film transistor will be described in the order of steps.

【0051】図4(a)に示すように、ガラスからなる
絶縁性基板21の上に、膜厚が200〜400nmのゲ
ート金属電極22を形成する。このゲート金属電極22
は、スパッタ法により形成し、材料はTaまたはAlS
i、AlTi、AlSc等のAlを含む金属を用いた。
特に、Alを含む金属の方が低抵抗電極配線を形成でき
るのが好ましい。
As shown in FIG. 4A, a gate metal electrode 22 having a film thickness of 200 to 400 nm is formed on an insulating substrate 21 made of glass. This gate metal electrode 22
Is formed by the sputtering method, and the material is Ta or AlS
A metal containing Al such as i, AlTi, and AlSc was used.
In particular, it is preferable that the metal containing Al can form the low resistance electrode wiring.

【0052】次に、ゲート金属電極22の外表面に、そ
のゲート金属電極22を陽極酸化した、膜厚が20nm
〜1μmの陽極酸化膜23を形成する。
Next, on the outer surface of the gate metal electrode 22, the gate metal electrode 22 is anodized to have a film thickness of 20 nm.
An anodic oxide film 23 of about 1 μm is formed.

【0053】次に、陽極酸化膜23を覆った状態で基板
21の上に、膜厚が50〜300nmのゲート絶縁膜2
4を形成する。このゲート絶縁膜24は、プラズマCV
D法により200〜300℃で成膜した窒化シリコン膜
を用いた。ここでは窒化シリコン膜を用いたが、常圧C
VD法、スパッタ法、減圧CVD法、プラズマCVD
法、およびリモートプラズマCVD法のいずれかによる
膜厚50〜300nmのSiO2膜を用いてもよいこと
は言うまでもない。また、Al23、Ta25またはこ
れらの組み合わせを用いても良いことは言うまでもな
い。また、段差の被覆性が良好な、TEOS(Tetr
a−Ethyl−Ortho−Silicate,Si
(OC254)ガスを用いた常圧CVD法、プラズマ
CVD法によるSiO2膜を用いてもよい。また、窒化
シリコン膜またはSiO2膜を単独で用いる必要はな
く、これらの膜を組み合わせて用いても良いことは言う
までもない。 次に、ゲート絶縁膜24の上に、膜厚が
30〜200nmである島状に加工した半導体膜25を
形成する。この半導体膜25は、例えばSiやSiGe
等の非晶質、微結晶、多結晶、単結晶体を使用する。
Next, the gate insulating film 2 having a film thickness of 50 to 300 nm is formed on the substrate 21 while covering the anodic oxide film 23.
4 is formed. The gate insulating film 24 is formed by plasma CV.
A silicon nitride film formed by the D method at 200 to 300 ° C. was used. Although a silicon nitride film is used here, a normal pressure C
VD method, sputtering method, low pressure CVD method, plasma CVD
It goes without saying that a SiO 2 film having a film thickness of 50 to 300 nm formed by any one of the method and the remote plasma CVD method may be used. Needless to say, Al 2 O 3 , Ta 2 O 5, or a combination thereof may be used. In addition, TEOS (Tetr, which has good step coverage)
a-Ethyl-Ortho-Silicate, Si
An SiO 2 film formed by an atmospheric pressure CVD method using a (OC 2 H 5 ) 4 ) gas or a plasma CVD method may be used. Needless to say, it is not necessary to use the silicon nitride film or the SiO 2 film alone, and these films may be used in combination. Next, the island-shaped semiconductor film 25 having a film thickness of 30 to 200 nm is formed on the gate insulating film 24. This semiconductor film 25 is made of, for example, Si or SiGe.
Amorphous, microcrystalline, polycrystal, single crystal, etc. are used.

【0054】この半導体膜25の形成は、以下のように
して行われる。即ち、非晶質シリコン半導体の場合、プ
ラズマCVD法によりSiH4ガスとH4ガスとを用い
て、基板温度200〜300℃で成膜する。また、微結
晶シリコン半導体の場合には、プラズマCVD法によ
り、SiH4/H4のガス比率が1/30〜1/100の
範囲で、基板温度200〜400℃で成膜する。また、
多結晶シリコン半導体の場合には、減圧CVD法により
基板温度450℃で成膜した非晶質シリコン膜、または
前述のプラズマCVD法によって成膜した非晶質シリコ
ン膜をN2ガス中550〜600℃で24時間アニール
することにより多結晶シリコン膜を形成する。ここで、
原料ガスはSiH4以外にSi26も用いることができ
る。また、最初から多結晶シリコン膜を成膜しても構わ
ない。また、前述の非晶質シリコン膜にレーザー照射や
ランプによる光照射を行って多結晶シリコン膜を形成し
てもよい。また、単結晶体の場合は、サファイア基板等
を用いてシリコンを高温でエピタキシャル成長させるこ
とによって基板上にシリコン膜を形成するか、レーザー
照射によって非晶質または多結晶シリコン膜から単結晶
シリコン膜を形成する。または、単結晶体であるシリコ
ンウェハーそのものでもよい。
The semiconductor film 25 is formed as follows. That is, in the case of an amorphous silicon semiconductor, a film is formed by a plasma CVD method using SiH 4 gas and H 4 gas at a substrate temperature of 200 to 300 ° C. Further, in the case of a microcrystalline silicon semiconductor, a film is formed by a plasma CVD method at a substrate temperature of 200 to 400 ° C. with a SiH 4 / H 4 gas ratio of 1/30 to 1/100. Also,
In the case of a polycrystalline silicon semiconductor, an amorphous silicon film formed at a substrate temperature of 450 ° C. by a low pressure CVD method or an amorphous silicon film formed by the plasma CVD method described above is used in N 2 gas at 550 to 600. A polycrystalline silicon film is formed by annealing at 24 ° C. for 24 hours. here,
As the source gas, Si 2 H 6 can be used in addition to SiH 4 . Also, a polycrystalline silicon film may be formed from the beginning. Further, the above-mentioned amorphous silicon film may be irradiated with laser or light with a lamp to form a polycrystalline silicon film. In the case of a single crystal body, a silicon film is formed on the substrate by epitaxially growing silicon at a high temperature using a sapphire substrate or the like, or a single crystal silicon film is formed from an amorphous or polycrystalline silicon film by laser irradiation. Form. Alternatively, it may be a silicon wafer itself which is a single crystal.

【0055】このようにして作製したシリコン半導体膜
はエッチングによりパターニングして島状のシリコン半
導体膜25を形成する。
The silicon semiconductor film thus manufactured is patterned by etching to form an island-shaped silicon semiconductor film 25.

【0056】次に、陽極酸化膜23の上方であってシリ
コン半導体膜25の上に、膜厚が50〜300nmの絶
縁膜26を形成する。この絶縁膜26は、プラズマCV
D法により200〜300℃で成膜した窒化シリコン膜
を用いた。ここでは窒化シリコン膜を用いたが、常圧C
VD法、スパッタ法、減圧CVD法、プラズマCVD
法、およびリモートプラズマCVD法のいずれかによる
膜厚50〜300nmのSiO2膜を用いても良いこと
は言うまでもない。また、Al23、Ta25またはこ
れらの組み合わせを用いても良いことは言うまでもな
い。特に、この絶縁膜26のパターニング時には、絶縁
膜26を成膜した後フォトレジストを被覆し、基板21
側から紫外光を照射してゲート電極22をマスクにして
フォトレジストを感光させ、ゲート電極22とほぼ同じ
形状に絶縁膜26を加工すると、以降の工程でのソース
/ドレイン部の形成がゲート電極に対して自己整合的に
行えて好ましい。
Next, an insulating film 26 having a film thickness of 50 to 300 nm is formed on the silicon semiconductor film 25 above the anodic oxide film 23. The insulating film 26 is a plasma CV.
A silicon nitride film formed by the D method at 200 to 300 ° C. was used. Although a silicon nitride film is used here, a normal pressure C
VD method, sputtering method, low pressure CVD method, plasma CVD
Needless to say, a SiO 2 film having a film thickness of 50 to 300 nm formed by any one of the method and the remote plasma CVD method may be used. Needless to say, Al 2 O 3 , Ta 2 O 5, or a combination thereof may be used. In particular, at the time of patterning the insulating film 26, the insulating film 26 is formed and then covered with a photoresist to form the substrate 21.
By irradiating ultraviolet light from the side to expose the photoresist with the gate electrode 22 as a mask and processing the insulating film 26 into substantially the same shape as the gate electrode 22, the source / drain portions are formed in the subsequent steps. It is preferable that it can be self-aligned with.

【0057】前記絶縁膜26は、エッチングを行うこと
により最終的に形成されるが、そのとき、シリコン半導
体膜25のソース/ドレイン部と成る部分を露出させ
る。この場合のエッチングには、エッチング液を用いた
ウェットエッチングやプラズマを用いたドライエッチン
グを用いることができる。以上のようにして、図4
(a)の断面図に示す構造を作製した。
The insulating film 26 is finally formed by etching, but at that time, the portions of the silicon semiconductor film 25 that will be the source / drain portions are exposed. For etching in this case, wet etching using an etching solution or dry etching using plasma can be used. As described above, FIG.
The structure shown in the sectional view of FIG.

【0058】次に、露出したシリコン半導体膜25の表
面に自然酸化膜等の酸化膜が形成されると、後のシリサ
イド化が不安定になる場合があるので、自然酸化膜等の
シリコン酸化膜ができるだけない状態で、図4(b)に
示すように金属膜27をスパッタ法により被覆する。金
属膜27の形成は、例えばシリコン半導体膜25を露出
させた後、真空中またはN2ガス雰囲気中等の酸化しな
い雰囲気に保った状態で、金属膜27の被覆工程を行う
ことが好ましい。または、シリコン半導体膜25の表面
に酸化膜ができてしまった場合は、酸化膜をフッ酸系の
エッチング液等によるウェットエッチングで除去する
か、またはCHF3等のフッ素系ガスを原料とするプラ
ズマによるドライエッチングで除去してもよい。被覆す
る金属膜27の膜厚は、後で注入する不純物イオンが透
過できる程度の膜厚であればよく、10〜30nmとし
た。金属膜27の材料はMo、W、Cr、Ti、Ni、
Pt、Pd、CoまたはTa等のシリコンと化合する金
属材料を用いることができる。 次に、金属膜27の被
覆後、図4(c)に示すように水素イオンを含む不純物
イオン28を、例えば図3に示したイオン注入装置を実
施例1と同様に用いて注入する。上記不純物イオン28
としては、リンまたはボロン元素を含むイオンが該当す
る。このようにする場合は、実施例1と同様に金属膜2
7によりイオン注入によって起こるチャージアップを防
止し、デバイスの絶縁破壊を防ぐことができる利点があ
る。
Next, when an oxide film such as a natural oxide film is formed on the exposed surface of the silicon semiconductor film 25, the subsequent silicidation may become unstable. Therefore, a silicon oxide film such as a natural oxide film may be formed. 4B, the metal film 27 is coated by the spattering method in the state where there is as little as possible. The metal film 27 is preferably formed by, for example, exposing the silicon semiconductor film 25 and then performing a coating process of the metal film 27 in a non-oxidizing atmosphere such as vacuum or N 2 gas atmosphere. Alternatively, when an oxide film is formed on the surface of the silicon semiconductor film 25, the oxide film is removed by wet etching using a hydrofluoric acid-based etching solution or the like, or a plasma using a fluorine-based gas such as CHF 3 as a raw material. May be removed by dry etching. The film thickness of the metal film 27 to be coated may be 10 to 30 nm as long as it can pass the impurity ions to be implanted later. The material of the metal film 27 is Mo, W, Cr, Ti, Ni,
A metal material that combines with silicon, such as Pt, Pd, Co, or Ta, can be used. Next, after the metal film 27 is coated, as shown in FIG. 4C, impurity ions 28 containing hydrogen ions are implanted using the ion implanter shown in FIG. 3 as in the first embodiment. The impurity ion 28
The ion corresponds to an ion containing a phosphorus or boron element. In this case, the metal film 2 is formed as in the first embodiment.
7 has an advantage that charge-up caused by ion implantation can be prevented and dielectric breakdown of the device can be prevented.

【0059】次に、図4(d)に示すように、未反応の
金属膜27部分をエッチングして除去する。このように
して、不純物注入されたソース部であるシリコン半導体
25Sの表面にシリサイド層29Sと、不純物注入された
ドレイン部であるシリコン半導体25Dの表面にシリサ
イド層29Dとを形成する。
Next, as shown in FIG. 4D, the unreacted metal film 27 is removed by etching. In this way, a silicide layer 29 S is formed on the surface of the silicon semiconductor 25 S that is the impurity-implanted source portion, and a silicide layer 29 D is formed on the surface of the silicon semiconductor 25 D that is the impurity-implanted drain portion.

【0060】この場合において、例えば被覆する金属膜
27に膜厚20nmのMoを用いて、30kVの加速電
圧で水素イオンを含むリン系イオンを注入したとき、S
IMS分析によってシリサイド層中のリン元素の濃度を
測定した値とシリサイド層の面抵抗との関係は、前述の
図3と同一となった。
In this case, for example, when phosphorus having a thickness of 20 nm is used for the metal film 27 to be coated and phosphorus-based ions including hydrogen ions are implanted at an acceleration voltage of 30 kV, S
The relationship between the measured value of the phosphorus element concentration in the silicide layer by the IMS analysis and the sheet resistance of the silicide layer was the same as that in FIG. 3 described above.

【0061】したがって、リン元素濃度が2×1019
/cm3以上の領域では従来よりも面抵抗を小さくでき
るが、リン元素濃度が2×1019個/cm3未満の領域
では面抵抗が10kΩ/□以上と高くなり、あまり大き
なメリットがない。但し、リン元素濃度が2×1021
/cm3を越えると面抵抗がほとんど飽和状態になり、
これ以上多量に注入してもスループットが悪くなるばか
りでメリットがない。従って、リン元素濃度を上記2×
1019個/cm3以上、好ましくは2×1019〜2×1
21個/cm3とすることにより、容易に低抵抗なシリ
サイド層を形成できる。
Therefore, the surface resistance can be made smaller than in the conventional case in the region where the phosphorus element concentration is 2 × 10 19 pieces / cm 3 or more, but in the area where the phosphorus element concentration is less than 2 × 10 19 pieces / cm 3. It is as high as 10 kΩ / □ or higher, and there is no great merit. However, when the phosphorus element concentration exceeds 2 × 10 21 pieces / cm 3 , the sheet resistance becomes almost saturated,
Even if a larger amount is injected, the throughput is deteriorated and there is no merit. Therefore, the phosphorus element concentration should be 2 ×
10 19 pieces / cm 3 or more, preferably 2 × 10 19 to 2 × 1
By setting the number to be 21 / cm 3 , a low-resistance silicide layer can be easily formed.

【0062】また、質量分離を行うイオン注入装置を用
いて不純物元素であるリンのみを上記と同じリン濃度に
なるように注入しても、本発明による抵抗値よりも5〜
10倍程度の抵抗値にしかできなかった。従って、不純
物イオンと同時に水素イオンを注入することが望まし
い。特に、SIMS分析によってシリサイド層中の水素
元素の濃度を測定したところ、上記範囲のリン濃度であ
り、かつ1×1019〜4×1021個/cm3濃度の水素
元素が含まれていることが、このような低抵抗なシリサ
イド層を形成できるポイントであることがわかった。水
素元素がこの濃度の範囲をはずれると、図3に示したシ
リサイド層の抵抗の2倍以上高くなることがわかった。
従って1×1019〜4×1021個/cm3濃度の水素元
素が含まれていることが非常に好ましい。
Even if phosphorus, which is an impurity element, is implanted to the same phosphorus concentration as described above by using an ion implantation apparatus for mass separation, the resistance value of the present invention is 5 to more than the resistance value of the present invention.
The resistance value was only about 10 times. Therefore, it is desirable to implant hydrogen ions at the same time as impurity ions. In particular, when the concentration of the hydrogen element in the silicide layer was measured by SIMS analysis, it was found that the phosphorus concentration was in the above range and that the hydrogen element was contained at a concentration of 1 × 10 19 to 4 × 10 21 pieces / cm 3 . However, it was found that this is the point where such a low resistance silicide layer can be formed. It has been found that when the hydrogen element deviates from this concentration range, the resistance becomes higher than twice the resistance of the silicide layer shown in FIG.
Therefore, it is very preferable that the hydrogen element is contained at a concentration of 1 × 10 19 to 4 × 10 21 pieces / cm 3 .

【0063】さらに、リン元素の代わりにボロン元素で
同様の実験を行ったところ同様の結果が得られたので、
リンでもボロンでも不純物元素はかまわない。シリコン
半導体をN型にしたいときはリンを、P型にしたいとき
はボロンを用いれば良い。
Further, when a similar experiment was conducted by using a boron element instead of the phosphorus element, the same result was obtained.
The impurity element may be phosphorus or boron. Phosphorus may be used to make the silicon semiconductor N-type, and boron may be used to make it P-type.

【0064】通常、シリサイド化には高温にする必要が
あり、熱アニールを行ったりレーザー等の強光を照射し
てシリサイド化反応を起こさせる必要がある。450℃
以下の温度では10kΩ/□程度の抵抗にしかならない
が、上記の本発明ではイオン注入後の熱アニール処理や
レーザー等の強光の照射処理は必要とせず、以降の工程
における温度が450℃以下、特に300℃以下でも1
0kΩ/□〜100Ω/□の低抵抗なシリサイド層を形
成できる。
Usually, it is necessary to raise the temperature for silicidation, and it is necessary to perform thermal annealing or irradiate strong light such as laser to cause silicidation reaction. 450 ° C
Although the resistance is only about 10 kΩ / □ at the following temperature, the above-mentioned present invention does not require thermal annealing treatment after ion implantation or irradiation with strong light such as laser, and the temperature in the subsequent steps is 450 ° C. or less. , Especially below 300 ° C
A silicide layer having a low resistance of 0 kΩ / □ to 100 Ω / □ can be formed.

【0065】最後に、図4(e)に示すように、引出し
電極30S、30Dをスパッタ法により成膜した後パター
ニングして形成する。以上のようにして、薄膜トランジ
スタを作製した。
Finally, as shown in FIG. 4E, the extraction electrodes 30 S and 30 D are formed by sputtering and then patterning. A thin film transistor was manufactured as described above.

【0066】このように、本実施例による場合には、ゲ
ート電極等をマスクにして自己整合的にソース/ドレイ
ン部を作製することができるので、ソース/ドレイン部
の寄生抵抗によるオン電流の低下を最小限に抑えること
ができる。また、シリコン半導体に非晶質シリコンを用
いた場合、シリコンのダングリングボンドをターミネイ
トするために水素を含んだ非晶質シリコンとなってい
る。このような非晶質シリコン膜は通常プラズマCVD
法により基板温度200〜300℃で成膜しているの
で、300℃以上の温度を経ると構造変化や水素の脱離
を起こしてしまうため、トランジスタ特性の劣化を起こ
してしまう。従って、通常は低抵抗なシリサイド層やソ
ース/ドレイン部を作ることができなかったが、本発明
によれば特別なアニール処理を必要とせず、例えば30
0℃以下の低温で、10k〜100Ω/□程度の低抵抗
なシリサイド層を形成することができ、容易に良好なソ
ース/ドレイン部を形成できる。300℃以下の低温工
程でトランジスタの全工程を完了できることから、上記
のようなトランジスタ特性の劣化もなく、良好なトラン
ジスタ特性が得られた。
As described above, according to the present embodiment, since the source / drain portions can be formed in a self-aligned manner by using the gate electrode or the like as a mask, the on-current is reduced due to the parasitic resistance of the source / drain portions. Can be minimized. When amorphous silicon is used for the silicon semiconductor, the amorphous silicon contains hydrogen in order to terminate dangling bonds of silicon. Such an amorphous silicon film is usually formed by plasma CVD.
Since the film is formed by the method at a substrate temperature of 200 to 300 ° C., a structure change or desorption of hydrogen occurs at a temperature of 300 ° C. or higher, which causes deterioration of transistor characteristics. Therefore, normally, it was not possible to form a silicide layer or a source / drain portion having a low resistance, but according to the present invention, a special annealing treatment is not required, and for example, 30
A low resistance silicide layer of about 10 k to 100 Ω / □ can be formed at a low temperature of 0 ° C. or lower, and a good source / drain portion can be easily formed. Since all steps of the transistor can be completed at a low temperature step of 300 ° C. or lower, good transistor characteristics were obtained without the above-mentioned deterioration of transistor characteristics.

【0067】なお、上述した実施例1の図1(e)や実
施例2の図4(d)において、未反応の金属膜をエッチ
ングして除去しているが、そのまま電極や配線に利用で
きる部分は除去せずに残してもかまわない。例えば、図
1(d)の工程の後に、金属膜7の上にレジスト等を塗
布し、金属膜7の残したい部分に対応するレジスト等の
部分のみを残した状態にフォトリソグラフィ技術により
パターニングし、図5に示すように上記金属膜7を引出
し配線12S、12Dとしても良い。なお、図5(b)は
平面図であり、図5(a)は図5(b)のA−A’線に
よる断面図である。このことは、図4で示した実施例2
でも同様に行うことができる。
Although the unreacted metal film is removed by etching in FIG. 1 (e) of the first embodiment and FIG. 4 (d) of the second embodiment, it can be used as it is for electrodes and wiring. The part may be left without being removed. For example, after the step of FIG. 1D, a resist or the like is applied on the metal film 7, and patterning is performed by a photolithography technique in a state in which only the resist or the like corresponding to the desired portion of the metal film 7 is left. As shown in FIG. 5, the metal film 7 may be used as lead wires 12 S and 12 D. 5B is a plan view, and FIG. 5A is a cross-sectional view taken along the line AA ′ of FIG. 5B. This means that the second embodiment shown in FIG.
But you can do the same.

【0068】(実施例3)本実施例は、本発明を液晶表
示装置の絵素部に設けられるTFTに適用した場合であ
る。
(Embodiment 3) In this embodiment, the present invention is applied to a TFT provided in a picture element portion of a liquid crystal display device.

【0069】図6は本実施例の液晶表示装置を示す回路
構成図であり、図7はその液晶表示装置のディスプレイ
部を示す斜視図であり、図8はそのディスプレイ部を示
す断面図である。この液晶表示装置は、図6に示すよう
に、ディスプレイ部1001にゲート線1004および
データ線1005が互いに交差して形成され、各交差部
近傍にはTFT1006が液晶部1007および補助容
量1008に接続して形成されている。また、ディスプ
レイ部1001の周辺にはゲート線駆動回路1002お
よびデータ線駆動回路1003が設けられ、各々ゲート
線1004およびデータ線1005によりTFT100
6と接続されている。
FIG. 6 is a circuit diagram showing the liquid crystal display device of this embodiment, FIG. 7 is a perspective view showing the display portion of the liquid crystal display device, and FIG. 8 is a sectional view showing the display portion. . As shown in FIG. 6, in this liquid crystal display device, a gate line 1004 and a data line 1005 are formed in a display unit 1001 so as to intersect with each other, and a TFT 1006 is connected to a liquid crystal unit 1007 and an auxiliary capacitor 1008 near each intersection. Is formed. A gate line driving circuit 1002 and a data line driving circuit 1003 are provided around the display portion 1001. The TFT 100 is provided by the gate line 1004 and the data line 1005, respectively.
It is connected with 6.

【0070】図7に示すように、TFT1006、走査
線1004、データ線1005および画素電極2007
は基板2001上に形成されている。また、図8に示す
ように、TFT1006のゲート電極5がゲート線10
04と接続され、ソース部であるシリコン半導体3S
間にシリサイド層9Sを介してデータ線1005と接続
され、ドレイン部であるシリコン半導体3Dが間にシリ
サイド層9Dおよびコンタクト用バッファ金属3009
を介して画素電極2007と接続されている。
As shown in FIG. 7, the TFT 1006, the scanning line 1004, the data line 1005 and the pixel electrode 2007.
Are formed on the substrate 2001. Further, as shown in FIG. 8, the gate electrode 5 of the TFT 1006 is connected to the gate line 10.
04, the silicon semiconductor 3 S serving as the source portion is connected to the data line 1005 via the silicide layer 9 S therebetween, and the silicon semiconductor 3 D serving as the drain portion is interposed between the silicide layer 9 D and the buffer metal for contact. 3009
It is connected to the pixel electrode 2007 via.

【0071】この基板2001には、さらに液晶配向膜
3012が形成され、共通電極2008、カラーフィル
ター2009および第2の液晶配向膜3015が形成さ
れた対向基板2002と対向配設されている。両基板の
間隙には液晶層2003が設けられて液晶パネルとなっ
ており、画素電極2007と共通電極2008との対向
部分が各絵素(前述の液晶部1007)となっている。
A liquid crystal alignment film 3012 is further formed on the substrate 2001, and the liquid crystal alignment film 3012 is provided so as to face the counter substrate 2002 on which the common electrode 2008, the color filter 2009 and the second liquid crystal alignment film 3015 are formed. A liquid crystal layer 2003 is provided in a gap between both substrates to form a liquid crystal panel, and a portion where the pixel electrode 2007 and the common electrode 2008 face each other is each pixel (the above-mentioned liquid crystal portion 1007).

【0072】液晶パネルの両外側には偏光板2010、
2011が設けられ、基板2001側から白色光201
2が照射されて透過光が表示される。TFT1006
は、基板2001上に前記ソース部、前記ドレイン部、
チャネル部を有する半導体層が形成され、その上にゲー
ト絶縁膜4を間に介してゲート電極5が形成されてい
る。ゲート電極5の上には層間絶縁膜3006が形成さ
れ、その上にはデータ線1005が形成されている。デ
ータ線1005は層間絶縁膜3006に設けられてコン
タクトホールを通ってソース部の上のシリサイド9S
接続されている。
Polarizing plates 2010 are provided on both outer sides of the liquid crystal panel.
2011, white light 201 is provided from the substrate 2001 side.
2 is illuminated and the transmitted light is displayed. TFT1006
On the substrate 2001, the source portion, the drain portion,
A semiconductor layer having a channel portion is formed, and a gate electrode 5 is formed on the semiconductor layer with a gate insulating film 4 interposed therebetween. An interlayer insulating film 3006 is formed on the gate electrode 5, and a data line 1005 is formed thereon. The data line 1005 is provided in the interlayer insulating film 3006 and is connected to the silicide 9 S on the source portion through the contact hole.

【0073】データ線1005の上には第2の層間絶縁
膜3008が設けられ、その上にコンタクト用バッファ
金属3009および画素電極2007が設けられてい
る。画素電極2007は層間絶縁膜3006および第2
の層間絶縁膜3008に設けられたコンタクトホールを
通り、コンタクト用バッファ金属3009を介してドレ
イン部の上のシリサイド層9Dに接続されている。ま
た、補助容量用線1005と第2の層間絶縁膜3006
と画素電力2007の重畳部分は補助容量部1008と
なっている。さらに、その上に保護膜3011および液
晶配向膜3012が形成されている。
A second interlayer insulating film 3008 is provided on the data line 1005, and a contact buffer metal 3009 and a pixel electrode 2007 are provided thereon. The pixel electrode 2007 includes the interlayer insulating film 3006 and the second
Through the contact hole formed in the interlayer insulating film 3008, and is connected to the silicide layer 9 D above the drain portion through the contact buffer metal 3009. In addition, the auxiliary capacitance line 1005 and the second interlayer insulating film 3006.
The overlapping portion of the pixel power 2007 and the pixel power 2007 is an auxiliary capacitance portion 1008. Further, a protective film 3011 and a liquid crystal alignment film 3012 are formed on it.

【0074】TFT1006のソース/ドレイン部は実
施例1、2で説明したように、容易に低抵抗化できるの
で、ソース/ドレイン部の寄生抵抗によるオン電流の低
下を最小限に抑えることができ良好なトランジスタ特性
が得られ、表示品位の高い液晶表示装置とすることがで
きる。
Since the source / drain portion of the TFT 1006 can easily have a low resistance as described in the first and second embodiments, it is possible to minimize the reduction of the on-current due to the parasitic resistance of the source / drain portion. It is possible to obtain a liquid crystal display device having high display quality with excellent transistor characteristics.

【0075】本実施例3は実施例1のTFTを液晶表示
装置の絵素部に設けられるTFTに適用しているが、本
発明はこれに限らず、実施例2のTFTを液晶表示装置
の絵素部に設けられるTFTに適用することが可能であ
る。
In the third embodiment, the TFT of the first embodiment is applied to the TFT provided in the picture element portion of the liquid crystal display device, but the present invention is not limited to this, and the TFT of the second embodiment is applied to the liquid crystal display device. It can be applied to the TFT provided in the pixel portion.

【0076】[0076]

【発明の効果】以上説明したように、本発明の半導体装
置にあっては、リンまたはボロン元素を含み、かつ1×
1019〜4×1021個/cm3濃度の水素元素を含む、
低抵抗なシリサイド層を有する。このため、シリサイド
層を半導体装置の電極や配線の上に形成すると、電導特
性の向上を図れる。また、この場合において、シリサイ
ド層が2×1019〜2×1021個/cm3濃度のリンま
たはボロン元素を含むようにすると、より低抵抗にでき
る。
As described above, the semiconductor device of the present invention contains phosphorus or boron and contains 1 ×.
10 19 to 4 × 10 21 elements / cm 3 containing hydrogen element concentration,
It has a low resistance silicide layer. Therefore, when the silicide layer is formed on the electrodes and wirings of the semiconductor device, the electric conduction characteristics can be improved. Further, in this case, if the silicide layer contains phosphorus or boron element at a concentration of 2 × 10 19 to 2 × 10 21 pieces / cm 3 , the resistance can be further lowered.

【0077】このような半導体装置は、シリコン半導体
膜の上に金属膜を被覆する工程と、該シリコン半導体膜
と該金属膜との間に、リンまたはボロン元素と水素元素
とを含むシリサイド層を、水素イオンと共にリンまたは
ボロンイオンをイオン注入することにより設ける工程と
により製造できるので、高温のアニール処理やレーザー
等の強光を照射することなく、450℃以下、たとえば
300℃以下の低温でシリサイド層を形成することがで
きる。
In such a semiconductor device, a step of coating a metal film on a silicon semiconductor film and a silicide layer containing a phosphorus or boron element and a hydrogen element is provided between the silicon semiconductor film and the metal film. Since it can be manufactured by a step of implanting phosphorus or boron ions together with hydrogen ions, it can be silicided at a low temperature of 450 ° C. or lower, for example 300 ° C. or lower, without annealing at a high temperature or irradiating strong light such as laser light. Layers can be formed.

【0078】また、本発明の薄膜トランジスタにあって
も、ソース/ドレイン部の表面に低抵抗なシリサイド層
を備えるため、電導特性の向上を図れる。また、シリサ
イド層が2×1019〜2×1021個/cm3濃度のリン
またはボロン元素を含むようにするとより低抵抗にでき
る。また、このような薄膜トランジスタは、450℃以
下の低温で低抵抗なシリサイド層を形成することができ
る。従来、低温では通常低抵抗なシリサイド層やソース
/ドレイン部を作ることができなかったが、本発明によ
れば特別なアニール処理を必要とせず、例えば300℃
以下の低温で、10k〜100Ω/□程度の低抵抗なシ
リサイド層を形成することができ、容易に良好なソース
/ドレイン部を形成できる。シリコン半導体に非晶質シ
リコンを用いた場合、シリコンのダングリングボンドを
ターミネイトするために水素を含んで非晶質シリコンと
なっている。このような非晶質シリコン膜は通常プラズ
マCVD法により基板温度200〜300℃で成膜して
いるので、300℃以上の温度を経ると構造変化や水素
の脱離を起こしてしまうために、トランジスタ特性の劣
化を起こしてしまう。本発明では300℃以下の低温工
程でトランジスタの全工程を完了できることから、上記
のようなトランジスタ特性の劣化もなく、良好なトラン
ジスタ特性が得られる。
Further, even in the thin film transistor of the present invention, since the low resistance silicide layer is provided on the surface of the source / drain portion, the conductivity characteristic can be improved. Further, if the silicide layer contains phosphorus or boron element with a concentration of 2 × 10 19 to 2 × 10 21 pieces / cm 3, the resistance can be further lowered. Further, such a thin film transistor can form a silicide layer having a low resistance at a low temperature of 450 ° C. or lower. Conventionally, it was not possible to form a silicide layer or a source / drain part having a low resistance at a low temperature, but according to the present invention, a special annealing treatment is not required, and the temperature is, for example, 300 ° C.
A low resistance silicide layer of about 10 k to 100 Ω / □ can be formed at the following low temperature, and a good source / drain portion can be easily formed. When amorphous silicon is used for the silicon semiconductor, it contains hydrogen so as to terminate the dangling bond of silicon, so that the amorphous silicon is obtained. Since such an amorphous silicon film is usually formed by a plasma CVD method at a substrate temperature of 200 to 300 ° C., a structure change or desorption of hydrogen occurs when a temperature of 300 ° C. or higher is passed. It causes deterioration of transistor characteristics. In the present invention, since all steps of the transistor can be completed in a low temperature step of 300 ° C. or lower, good transistor characteristics can be obtained without deterioration of the transistor characteristics as described above.

【0079】また、金属膜を被覆した上からイオン注入
を行うので、イオン注入によって起こるチャージアップ
を防止することができ、デバイスの絶縁破壊を防いで良
品率を向上することができる。
Further, since the ion implantation is performed after the metal film is coated, the charge-up caused by the ion implantation can be prevented, the dielectric breakdown of the device can be prevented, and the non-defective rate can be improved.

【0080】また、前記ソース/ドレイン部の上のシリ
サイド層は前記ゲート電極をマスクにして前記ゲート絶
縁膜をエッチングすることによって自己整合で形成され
ている構造とすることにより、ソース/ドレイン部の抵
抗値を極めて小さくすることができる。
The silicide layer on the source / drain portion is formed in a self-aligned manner by etching the gate insulating film using the gate electrode as a mask. The resistance value can be made extremely small.

【0081】さらに、本発明の液晶表示装置は、絵素部
に上記薄膜トランジスタを用いることにより、電極配線
部分の抵抗による電圧降下やCRの時定数による遅延が
解消され、表示品位の高い液晶表示装置とすることがで
きる。
Further, in the liquid crystal display device of the present invention, by using the above-mentioned thin film transistor in the picture element portion, the voltage drop due to the resistance of the electrode wiring portion and the delay due to the time constant of CR are eliminated, and the liquid crystal display device of high display quality is obtained. Can be

【0082】以上のように、低抵抗なシリサイド層を有
する半導体装置およびその製造方法、並びに低抵抗なソ
ース/ドレイン部を有する薄膜トランジスタおよびその
製造方法、並びに表示品位の高い液晶表示装置を提供す
ることができる。
As described above, it is intended to provide a semiconductor device having a low-resistance silicide layer, a manufacturing method thereof, a thin-film transistor having a low-resistance source / drain portion, a manufacturing method thereof, and a liquid crystal display device having high display quality. You can

【図面の簡単な説明】[Brief description of drawings]

【図1】(a)〜(g)は本実施例1の薄膜トランジス
タの製造方法を示す工程断面図である。
1A to 1G are process cross-sectional views showing a method of manufacturing a thin film transistor according to a first embodiment.

【図2】本発明に用いたイオン注入装置の概略構成を示
す正面断面図である。
FIG. 2 is a front sectional view showing a schematic configuration of an ion implantation device used in the present invention.

【図3】シリサイド層中のリン元素の濃度とシリサイド
層の面抵抗との関係を示すグラフである。
FIG. 3 is a graph showing the relationship between the phosphorus element concentration in the silicide layer and the sheet resistance of the silicide layer.

【図4】(a)〜(e)は本実施例2の薄膜トランジス
タの製造方法を示す工程断面図である。
4A to 4E are process cross-sectional views showing the method of manufacturing the thin film transistor of the second embodiment.

【図5】(b)は本発明の別の薄膜トランジスタの製造
工程を示す平面図であり、(a)は(b)のA−A′線
による断面図である。
5 (b) is a plan view showing another manufacturing process of the thin film transistor of the present invention, and FIG. 5 (a) is a sectional view taken along line AA ′ of FIG. 5 (b).

【図6】本実施例3の液晶表示装置を示す回路構成図で
ある。
FIG. 6 is a circuit configuration diagram showing a liquid crystal display device of a third embodiment.

【図7】図6の液晶表示装置のディスプレイ部を示す斜
視図である。
7 is a perspective view showing a display unit of the liquid crystal display device of FIG.

【図8】図7のディスプレイ部を示す断面図である。8 is a cross-sectional view showing the display unit of FIG.

【符号の説明】[Explanation of symbols]

1 基板 2 コーティング膜 3 シリコン半導体膜 4 ゲート絶縁膜 5 ゲート金属電極 6 陽極酸化膜 7 金属膜 8 水素イオンを含む不純物イオン 9S,9D シリサイド層 10 層間絶縁膜 11S,11D 引出し電極 12S,12D 引出し電極 21 基板 22 ゲート金属電極 23 陽極酸化膜 24 ゲート絶縁膜 25 シリコン半導体膜 26 絶縁膜 27 金属膜 28 水素イオンを含む不純物イオン 29S,29D シリサイド層 30S,30D 引出し電極 101 ガス導入口 102 プラズマ室を構成するチャンバー 103 高周波電源 104 高周波電極 105 磁石 106 1段目のイオン加速用電源 107 2段目のイオン加速用電源 108 2次電子抑制用の抑制電源 109 多孔状の電極板 110 絶縁体 111 基板ホルダ 112 注入する基板 1001 ディスプレイ部 1002 ゲート線駆動回路部 1003 データ線駆動回路部 1004 ゲート線 1005 データ線 1006 TFT 1007 液晶部 1008 補助容量 2001 基板 2002 対向基板 2003 液晶層 2007 画素電極 2008 共通電極 2009 カラーフィルター 2010 偏光板 2011 偏光板 2012 白色光 3006 層間絶縁膜 3008 第2の層間絶縁膜 3009 コンタクト用バッファ 3011 保護膜 3012 液晶配向膜 3015 第2の液晶配向膜DESCRIPTION OF SYMBOLS 1 Substrate 2 Coating film 3 Silicon semiconductor film 4 Gate insulating film 5 Gate metal electrode 6 Anodized film 7 Metal film 8 Impurity ion containing hydrogen ions 9 S , 9 D Silicide layer 10 Interlayer insulating film 11 S , 11 D Extraction electrode 12 S , 12 D Extraction electrode 21 Substrate 22 Gate metal electrode 23 Anodized film 24 Gate insulating film 25 Silicon semiconductor film 26 Insulating film 27 Metal film 28 Impurity ion containing hydrogen ion 29 S , 29 D Silicide layer 30 S , 30 D Extraction Electrode 101 Gas inlet 102 Plasma chamber chamber 103 High-frequency power supply 104 High-frequency electrode 105 Magnet 106 First-stage ion acceleration power supply 107 Second-stage ion acceleration power supply 108 Secondary electron suppression power supply 109 Porous Electrode plate 110 Insulator 111 Substrate holder 112 Inject Plate 1001 Display unit 1002 Gate line driving circuit unit 1003 Data line driving circuit unit 1004 Gate line 1005 Data line 1006 TFT 1007 Liquid crystal unit 1008 Auxiliary capacitance 2001 Substrate 2002 Counter substrate 2003 Liquid crystal layer 2007 Pixel electrode 2008 Common electrode 2009 Color filter 2010 Polarizing plate 2011 Polarizing plate 2012 White light 3006 Interlayer insulating film 3008 Second interlayer insulating film 3009 Contact buffer 3011 Protective film 3012 Liquid crystal alignment film 3015 Second liquid crystal alignment film

フロントページの続き (51)Int.Cl.6 識別記号 庁内整理番号 FI 技術表示箇所 H01L 21/336 H01L 29/78 616 S Continuation of the front page (51) Int.Cl. 6 Identification code Internal reference number FI Technical display location H01L 21/336 H01L 29/78 616 S

Claims (11)

【特許請求の範囲】[Claims] 【請求項1】 リンまたはボロン元素を含み、かつ1×
1019〜4×1021個/cm3濃度の水素元素を含むシ
リサイド層を有する半導体装置。
1. Containing elemental phosphorus or boron, and 1 ×
A semiconductor device having a silicide layer containing a hydrogen element at a concentration of 10 19 to 4 × 10 21 pieces / cm 3 .
【請求項2】 前記シリサイド層が、2×1019〜2×
1021個/cm3濃度のリンまたはボロン元素を含む請
求項1に記載の半導体装置。
2. The silicide layer is 2 × 10 19 to 2 ×.
The semiconductor device according to claim 1, which contains a phosphorus or boron element at a concentration of 10 21 pieces / cm 3 .
【請求項3】 シリコンを含む半導体膜と、ゲート絶縁
膜と、陽極酸化された酸化膜によって被覆されたゲート
電極とを有する薄膜トランジスタにおいて、 不純物ドーピングされたソース部およびドレイン部の各
表面に、リンまたはボロン元素を含み、かつ1×1019
〜4×1021個/cm3濃度の水素元素を含むシリサイ
ド層が設けられた薄膜トランジスタ。
3. A thin film transistor having a semiconductor film containing silicon, a gate insulating film, and a gate electrode covered with an anodized oxide film, wherein phosphorus is formed on each surface of the impurity-doped source part and drain part. Or containing boron element and 1 × 10 19
A thin film transistor provided with a silicide layer containing a hydrogen element at a concentration of 4 × 10 21 pieces / cm 3 or less.
【請求項4】 前記シリサイド層が、2×1019〜2×
1021個/cm3濃度のリンまたはボロン元素を含む請
求項3に記載の薄膜トランジスタ。
4. The silicide layer is 2 × 10 19 to 2 ×.
The thin film transistor according to claim 3, wherein the thin film transistor contains phosphorus or boron at a concentration of 10 21 pieces / cm 3 .
【請求項5】 シリコン半導体膜の上に金属膜を被覆す
る工程と、 該シリコン半導体膜と該金属膜との間に、リンまたはボ
ロン元素と水素元素とを含むシリサイド層を、水素イオ
ンと共にリンまたはボロンイオンをイオン注入すること
により設ける工程とを含む半導体装置の製造方法。
5. A step of coating a metal film on a silicon semiconductor film, and a silicide layer containing phosphorus or a boron element and a hydrogen element between the silicon semiconductor film and the metal film, together with hydrogen ions. Alternatively, a method of manufacturing a semiconductor device including a step of providing boron ions by ion implantation.
【請求項6】 前記シリサイド層が2×1019〜2×1
21個/cm3濃度のリンまたはボロン元素を含み、か
つ、1×1019〜4×1021個/cm3濃度の水素元素
を含むようにイオン注入を行う請求項5に記載の半導体
装置の製造方法。
6. The silicide layer is 2 × 10 19 to 2 × 1.
6. The semiconductor device according to claim 5, wherein the ion implantation is performed so as to contain a phosphorus or boron element having a concentration of 0 21 pieces / cm 3 and a hydrogen element having a concentration of 1 × 10 19 to 4 × 10 21 pieces / cm 3. Manufacturing method.
【請求項7】 シリコン半導体膜を形成する工程と、ゲ
ート絶縁膜を形成する工程と、陽極酸化された酸化膜に
よって被覆されたゲート電極を形成する工程とを有する
薄膜トランジスタの製造方法において、 該シリコン半導体膜の上に金属膜を被覆する工程と、 該シリコン半導体膜と該金属膜との間に、リンまたはボ
ロン元素と水素元素とを含むシリサイド層を、水素イオ
ンと共にリンまたはボロンイオンをイオン注入すること
により設ける工程とを含む薄膜トランジスタの製造方
法。
7. A method of manufacturing a thin film transistor, which comprises a step of forming a silicon semiconductor film, a step of forming a gate insulating film, and a step of forming a gate electrode covered with an anodized oxide film. A step of coating a metal film on the semiconductor film; and a step of ion-implanting a silicide layer containing a phosphorus or boron element and a hydrogen element between the silicon semiconductor film and the metal film together with a hydrogen ion and a phosphorus or boron ion. The manufacturing method of the thin-film transistor including the process of providing by doing.
【請求項8】 前記シリサイド層が2×1019〜2×1
21個/cm3濃度のリンまたはボロン元素を含み、か
つ、1×1019〜4×1021個/cm3濃度の水素元素
を含むようにイオン注入を行う請求項7に記載の薄膜ト
ランジスタの製造方法。
8. The silicide layer is 2 × 10 19 to 2 × 1.
8. The thin film transistor according to claim 7, wherein the ion implantation is performed so that the phosphorus or boron element has a concentration of 0 21 pieces / cm 3 and the hydrogen element has a concentration of 1 × 10 19 to 4 × 10 21 pieces / cm 3 . Production method.
【請求項9】 前記ソース部およびドレイン部の上のシ
リサイド層を、前記ゲート電極をマスクにして前記ゲー
ト絶縁膜をエッチングすることによって自己整合的に形
成する請求項7または8に記載の薄膜トランジスタの製
造方法。
9. The thin film transistor according to claim 7, wherein the silicide layer on the source portion and the drain portion is formed in a self-aligned manner by etching the gate insulating film using the gate electrode as a mask. Production method.
【請求項10】 前記シリサイド層を設ける工程および
それ以降の工程が、450℃以下の温度で行う工程であ
る請求項7、8または9に記載の薄膜トランジスタの製
造方法。
10. The method of manufacturing a thin film transistor according to claim 7, wherein the step of providing the silicide layer and the subsequent steps are steps performed at a temperature of 450 ° C. or lower.
【請求項11】 請求項3または4に記載の薄膜トラン
ジスタを、絵素部の薄膜トランジスタに用いた液晶表示
装置。
11. A liquid crystal display device using the thin film transistor according to claim 3 as a thin film transistor in a pixel portion.
JP32330294A 1994-12-26 1994-12-26 Semiconductor device and its manufacturing method, thin film transistor and its manufacturing method, and liquid crystal display device Expired - Fee Related JP3377137B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP32330294A JP3377137B2 (en) 1994-12-26 1994-12-26 Semiconductor device and its manufacturing method, thin film transistor and its manufacturing method, and liquid crystal display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP32330294A JP3377137B2 (en) 1994-12-26 1994-12-26 Semiconductor device and its manufacturing method, thin film transistor and its manufacturing method, and liquid crystal display device

Publications (2)

Publication Number Publication Date
JPH08181302A true JPH08181302A (en) 1996-07-12
JP3377137B2 JP3377137B2 (en) 2003-02-17

Family

ID=18153269

Family Applications (1)

Application Number Title Priority Date Filing Date
JP32330294A Expired - Fee Related JP3377137B2 (en) 1994-12-26 1994-12-26 Semiconductor device and its manufacturing method, thin film transistor and its manufacturing method, and liquid crystal display device

Country Status (1)

Country Link
JP (1) JP3377137B2 (en)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11103070A (en) * 1997-08-01 1999-04-13 Sony Corp Thin film transistor
WO2000054339A1 (en) * 1999-03-10 2000-09-14 Matsushita Electric Industrial Co., Ltd. Thin-film transistor, panel, and methods for producing them
JP2001156295A (en) * 1999-11-30 2001-06-08 Semiconductor Energy Lab Co Ltd Manufacturing method for semiconductor device
US6506669B1 (en) 1998-06-30 2003-01-14 Matsushita Electric Industrial Co., Ltd. Method of fabricating a thin film transistor
KR100449895B1 (en) * 2002-03-13 2004-09-22 광주과학기술원 Fabrication Method of Thermally Stable Nickel mono-silicide Using Hydrogen Implantation
JP2006179874A (en) * 2004-11-26 2006-07-06 Semiconductor Energy Lab Co Ltd Method of manufacturing semiconductor device
JP2009054719A (en) * 2007-08-24 2009-03-12 Tokyo Electron Ltd Manufacturing method of semiconductor, manufacturing apparatus for semiconductor and display unit
US8338238B2 (en) 2004-11-26 2012-12-25 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of semiconductor device

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11103070A (en) * 1997-08-01 1999-04-13 Sony Corp Thin film transistor
US6506669B1 (en) 1998-06-30 2003-01-14 Matsushita Electric Industrial Co., Ltd. Method of fabricating a thin film transistor
US6534353B1 (en) 1998-06-30 2003-03-18 Matsushita Electric Industrial Co., Ltd. Method of fabricating a thin-film transistor
WO2000054339A1 (en) * 1999-03-10 2000-09-14 Matsushita Electric Industrial Co., Ltd. Thin-film transistor, panel, and methods for producing them
GB2354882A (en) * 1999-03-10 2001-04-04 Matsushita Electric Ind Co Ltd Thin-film transistor,panel and methods for producing them
GB2354882B (en) * 1999-03-10 2004-06-02 Matsushita Electric Ind Co Ltd Thin film transistor panel and their manufacturing method
JP2001156295A (en) * 1999-11-30 2001-06-08 Semiconductor Energy Lab Co Ltd Manufacturing method for semiconductor device
KR100449895B1 (en) * 2002-03-13 2004-09-22 광주과학기술원 Fabrication Method of Thermally Stable Nickel mono-silicide Using Hydrogen Implantation
JP2006179874A (en) * 2004-11-26 2006-07-06 Semiconductor Energy Lab Co Ltd Method of manufacturing semiconductor device
US8338238B2 (en) 2004-11-26 2012-12-25 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of semiconductor device
JP2009054719A (en) * 2007-08-24 2009-03-12 Tokyo Electron Ltd Manufacturing method of semiconductor, manufacturing apparatus for semiconductor and display unit

Also Published As

Publication number Publication date
JP3377137B2 (en) 2003-02-17

Similar Documents

Publication Publication Date Title
US5595944A (en) Transistor and process for fabricating the same
US6261875B1 (en) Transistor and process for fabricating the same
US6346486B2 (en) Transistor device and method of forming the same
JP2002299348A (en) Thin-film transistor including polysilicon active layer, and method of manufacturing the same
JPH06232158A (en) Thin film transistor and manufacture thereof
JP3325992B2 (en) Method for manufacturing semiconductor device
JP2516951B2 (en) Method for manufacturing semiconductor device
JP3282582B2 (en) Top gate type thin film transistor and method of manufacturing the same
JP3377137B2 (en) Semiconductor device and its manufacturing method, thin film transistor and its manufacturing method, and liquid crystal display device
JPH098313A (en) Fabrication of semiconductor device and liquid crystal display
JP3347340B2 (en) Method for manufacturing thin film transistor
JP3338182B2 (en) Method for manufacturing semiconductor device
JP3338434B2 (en) Method for manufacturing thin film transistor
JPH04340725A (en) Manufacture of thin film transistor
JP3084159B2 (en) Method for manufacturing thin film transistor
JP4547857B2 (en) Method for manufacturing transistor
JP3210568B2 (en) Method of manufacturing thin film transistor, method of manufacturing thin film transistor array, and method of manufacturing liquid crystal display device
JP4316132B2 (en) Method for manufacturing semiconductor device
JP3417402B2 (en) Method for manufacturing thin film semiconductor device
JP2000124461A (en) Thin film transistor and its manufacture
JP3357038B2 (en) Method of manufacturing thin film transistor and method of manufacturing liquid crystal display device
JP3467571B2 (en) Method for manufacturing thin film transistor
JP3953605B2 (en) Thin film transistor manufacturing method
JP2003197638A (en) Thin film transistor and its manufacturing method
JP3461348B2 (en) Method for manufacturing thin film transistor array and method for manufacturing liquid crystal display device

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20021121

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20071206

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081206

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091206

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091206

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101206

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101206

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111206

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111206

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121206

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121206

Year of fee payment: 10

LAPS Cancellation because of no payment of annual fees