JPH0792874B2 - Alarm processor - Google Patents

Alarm processor

Info

Publication number
JPH0792874B2
JPH0792874B2 JP61275948A JP27594886A JPH0792874B2 JP H0792874 B2 JPH0792874 B2 JP H0792874B2 JP 61275948 A JP61275948 A JP 61275948A JP 27594886 A JP27594886 A JP 27594886A JP H0792874 B2 JPH0792874 B2 JP H0792874B2
Authority
JP
Japan
Prior art keywords
alarm
memory
alarm information
signal
collection
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP61275948A
Other languages
Japanese (ja)
Other versions
JPS63128496A (en
Inventor
治子 井上
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP61275948A priority Critical patent/JPH0792874B2/en
Publication of JPS63128496A publication Critical patent/JPS63128496A/en
Publication of JPH0792874B2 publication Critical patent/JPH0792874B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Alarm Systems (AREA)

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は警報処理装置に関し、特に警報検出部よりシリ
アル情報である警報情報を収集し、判定を行う警報処理
装置に関する。
The present invention relates to an alarm processing device, and more particularly to an alarm processing device that collects alarm information, which is serial information, from an alarm detection unit and makes a determination.

〔従来の技術〕[Conventional technology]

従来、この種の警報処理装置は、警報情報収集部と警報
判定部とが一体に構成され、警報判定部にある処理回路
の制御で、警報検出部からの警報情報を順次、収集して
内部メモリに格納し、その後、内部メモリの警報情報の
判定を行なっていた。
Conventionally, this type of alarm processing device has an alarm information collecting unit and an alarm determining unit that are integrally configured, and the processing of the alarm determining unit is controlled to sequentially collect the alarm information from the alarm detecting unit and internally It was stored in the memory and then the alarm information in the internal memory was judged.

〔発明が解決しようとする問題点〕[Problems to be solved by the invention]

上述した従来の警報処理装置は、内部メモリに警報検出
部より警報情報を直接取りこんでいたので、警報情報の
収集の間は判定処理を行なうことができず、警報処理時
間は、警報収集時間に警報判定時間を加えた時間になる
という欠点がある。
In the above-described conventional alarm processing device, since the alarm information is directly fetched from the alarm detection unit into the internal memory, the judgment process cannot be performed during the collection of the alarm information, and the alarm processing time is equal to the alarm collection time. There is a drawback that it becomes the time including the alarm determination time.

〔問題点を解決するための手段〕[Means for solving problems]

本発明の警報処理装置は、 ストローブ信号を入力すると、警報情報を出力する複数
の警報検出部と、 該警報情報をシリアル/パラレル変換するシリアル/パ
ラレル変換回路と、パラレル変換された警報情報が格納
されるメモリと、起動信号を入力するとストローブ信号
を複数の警報検出部に順次に出力するとともに警報検出
部から出力された警報情報をシリアル/パラレル変換回
路を介してメモリに順次格納し、全ての警報情報の格納
が終了すると終了信号を出力し、転送指示信号を入力す
ると前記メモリの警報情報をブロック転送する収集タイ
ミング回路とを含む警報収集部と、 メモリと、前記終了信号が入力すると、前記転送指示信
号を収集タイミング回路に出力して前記警報収集部のメ
モリからブロック転送されてきた警報情報を該メモリに
一旦格納した後、順次続出して判定処理を行うとともに
収集タイミング回路へ起動信号を出力する警報処理回路
とを含む警報判定部とを有している。
The alarm processing device of the present invention stores a plurality of alarm detection units that output alarm information when a strobe signal is input, a serial / parallel conversion circuit that performs serial / parallel conversion of the alarm information, and parallel converted alarm information. Memory and the strobe signal is sequentially output to a plurality of alarm detection units when a start signal is input, and the alarm information output from the alarm detection units is sequentially stored in the memory via the serial / parallel conversion circuit. When the storage of the alarm information is completed, an end signal is output, and when a transfer instruction signal is input, an alarm collection unit including a collection timing circuit that block-transfers the alarm information in the memory, a memory, and when the end signal is input, the A transfer instruction signal is output to the collection timing circuit to output the alarm information block-transferred from the memory of the alarm collection unit. Once stored in the memory, and a warning decision unit comprising an alarm processing circuit for outputting a start signal to the acquisition timing circuit performs the determination process by sequentially one after another.

〔作用〕[Action]

このように、警報収集部と警報判定部を分離し、それぞ
れにメモリを有することにより、警報の収集と判定を独
立に、かつ並行して行なうことが可能となり、警報処理
時間を大幅に減らすことができる。
In this way, the alarm collection unit and the alarm determination unit are separated and each has a memory, so that the alarm collection and the determination can be performed independently and in parallel, and the alarm processing time can be significantly reduced. You can

〔実施例〕〔Example〕

次に、本発明の実施例について図面を参照して説明す
る。
Next, embodiments of the present invention will be described with reference to the drawings.

第1図は本発明の警報処理装置の一実施例のブロック図
である。
FIG. 1 is a block diagram of an embodiment of the alarm processing device of the present invention.

本実施例はn個の警報検出部11,12,…,1nと、収集タ
イミング回路21とシリアル/パラレル変換回路22とメモ
リ23とからなり、警報検出部11〜1nからの警報情報5を
収集する警報収集部2と、警報処理回路31とメモリ32
からなり警報収集部2で収集された警報情報5を判定す
る警報判定部3で構成されている。
This example n number of the alarm detecting unit 1 1, 1 2, ..., 1n and consists acquisition timing circuit 2 1 and the serial / parallel conversion circuit 2 2 and the memory 2 3 which, from the alarm detecting unit 1 1 1n The alarm collecting unit 2 for collecting the alarm information 5 and the alarm judging unit 3 for judging the alarm information 5 collected by the alarm collecting unit 2 are composed of the alarm processing circuit 3 1 and the memory 3 2 .

収集タイミング回路21は、起動信号11を受けると、警報
検出部11〜1nにストローブ信号4を自動的に順次送出
し、当時に、シリアル/パラレル変換回路22とメモリ23
を制御する。すなわち、ストローブ信号4により警報検
出部11〜1nより送出されたシリアル警報情報5をシリア
ル/パラレル変換回路22を介してデータバス8にのせ、
メモリ23に格納する制御を制御信号6,7で行う。そして
全警報情報の格納が終了すると、収集タイミング回路21
より終了信号10が警報判定部3の警報処理回路31へ送出
される。警報処理回路31は終了信号10を入力すると、転
送要求信号12を収集タイミング回路21に出力する。これ
により収集タイミング回路21は内部メモリ23に格納され
ている警報情報5をメモリ32にデータバス9によりブロ
ック転送する。警報処理回路31はメモリ32の警報情報5
の判定処理を行いつつ、警報収集部2に警報情報5の収
集開始の起動信号11を送出し、以後同様の動作が繰返さ
れる。
Collection timing circuit 2 1 receives the activation signal 11 to automatically sequentially sends a strobe signal 4 to the alarm detecting unit 1 1 1n, in time, the serial / parallel conversion circuit 2 2 and memory 2 3
To control. That is, the serial alarm information 5 that is sent from the alarm detecting unit 1 1 1n by the strobe signal 4 placed on the data bus 8 via a serial / parallel conversion circuit 2 2,
Performs control to store in the memory 2 3 control signal 6,7. When the storage of all alarm information is completed, the collection timing circuit 2 1
As a result, the end signal 10 is sent to the alarm processing circuit 3 1 of the alarm determination unit 3. When the alarm processing circuit 3 1 receives the end signal 10, it outputs the transfer request signal 12 to the collection timing circuit 2 1 . As a result, the collection timing circuit 2 1 transfers the alarm information 5 stored in the internal memory 2 3 to the memory 3 2 in blocks via the data bus 9. The alarm processing circuit 3 1 is the alarm information 5 in the memory 3 2.
While performing the determination process of 1, the start signal 11 for starting the collection of the alarm information 5 is sent to the alarm collection unit 2, and the same operation is repeated thereafter.

〔発明の効果〕〔The invention's effect〕

以上説明したように本発明は、警報収集部と警報判定部
とを分離し、独立に処理を行うことにより、警報収集と
警報判定を同時に行なえるため、従来よりも多量の警報
情報を判定することができ、また、警報処理時間が多く
とれる場合は、さらに詳細な警報処理を行なうことが可
能となるという効果がある。
As described above, according to the present invention, since the alarm collection unit and the alarm determination unit are separated and independently processed, the alarm collection and the alarm determination can be performed at the same time. Further, if the alarm processing time is long, it is possible to perform more detailed alarm processing.

【図面の簡単な説明】[Brief description of drawings]

第1図は本発明の警報処理装置の一実施例のブロック図
である。 11〜1n…警報検出部、2……警報収集部、21……収集タ
イミング回路、22……シリアル/パラレル変換回路、23
……メモリ、3……警報判定部、31……警報処理回路、
32……メモリ、4……ストローブ信号、5……シリアル
警報情報、6,7……制御信号、8,9……データバス、10…
…終了信号、11……起動信号、12……転送要求信号。
FIG. 1 is a block diagram of an embodiment of the alarm processing device of the present invention. 1 1 1n ... alarm detection unit, 2 ...... alarm collection section, 2 1 ...... collection timing circuit, 2 2 ...... serial / parallel conversion circuit, 2 3
...... Memory, 3 …… Alarm judgment unit, 3 1 …… Alarm processing circuit,
3 2 ... Memory, 4 ... Strobe signal, 5 ... Serial alarm information, 6,7 ... Control signal, 8,9 ... Data bus, 10 ...
… End signal, 11 …… Start signal, 12 …… Transfer request signal.

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】ストローブ信号を入力すると、警報情報を
出力する複数の警報検出部と、 該警報情報をシリアル/パラレル変換するシリアル/パ
ラレル変換回路と、パラレル変換された警報情報が格納
されるメモリと、起動信号を入力するとストローブ信号
を複数の警報検出部に順次に出力するとともに警報検出
部から出力された警報情報をシリアル/パラレル変換回
路を介してメモリに順次格納し、全ての警報情報の格納
が終了すると終了信号を出力し、転送指示信号を入力す
ると前記メモリの警報情報をブロック転送する収集タイ
ミング回路とを含む警報収集部と、 メモリと、前記終了信号が入力すると、前記転送指示信
号を収集タイミング回路に出力して前記警報収集部のメ
モリからブロック転送されてきた警報情報を該メモリに
一旦格納した後、順次読出して判定処理を行うとともに
収集タイミング回路へ起動信号を出力する警報処理回路
とを含み、前記警報収集部とは分離して設けられた警報
判定部とを有する警報処理装置。
1. A plurality of alarm detection units for outputting alarm information when a strobe signal is input, a serial / parallel conversion circuit for converting the alarm information into serial / parallel, and a memory for storing the alarm information converted in parallel. When the activation signal is input, the strobe signal is sequentially output to the plurality of alarm detection units, and the alarm information output from the alarm detection unit is sequentially stored in the memory through the serial / parallel conversion circuit, and all the alarm information When the storage is completed, an end signal is output, and when a transfer instruction signal is input, an alarm collection unit including a collection timing circuit that block-transfers the alarm information in the memory, a memory, and the transfer instruction signal when the end signal is input. To the collection timing circuit to temporarily output the alarm information block-transferred from the memory of the alarm collection unit to the memory. After pay, and a warning processing circuit for outputting a start signal to the acquisition timing circuit performs a determination process Te sequentially reading, alarm processing apparatus having an alarm determination section provided separately from the said alarm collection unit.
JP61275948A 1986-11-18 1986-11-18 Alarm processor Expired - Lifetime JPH0792874B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61275948A JPH0792874B2 (en) 1986-11-18 1986-11-18 Alarm processor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61275948A JPH0792874B2 (en) 1986-11-18 1986-11-18 Alarm processor

Publications (2)

Publication Number Publication Date
JPS63128496A JPS63128496A (en) 1988-06-01
JPH0792874B2 true JPH0792874B2 (en) 1995-10-09

Family

ID=17562655

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61275948A Expired - Lifetime JPH0792874B2 (en) 1986-11-18 1986-11-18 Alarm processor

Country Status (1)

Country Link
JP (1) JPH0792874B2 (en)

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6180498A (en) * 1984-09-28 1986-04-24 能美防災株式会社 Automatic fire alam equipment

Also Published As

Publication number Publication date
JPS63128496A (en) 1988-06-01

Similar Documents

Publication Publication Date Title
JPH0792874B2 (en) Alarm processor
US6751512B1 (en) Data recorder and module
JP4420542B2 (en) Waveform recorder
JPS5833631B2 (en) data processing system
JPS61233873A (en) Data collection processing device
JP2734023B2 (en) Index search method
JP3159793B2 (en) Elevator data collection device
JPS6167132A (en) Program synthesis processing system
JP2744029B2 (en) System bus monitor for electronic exchange
JPS5698026A (en) Analog-digital conversion system
JPH0611474Y2 (en) Battery voltage recorder
JPH0774744B2 (en) Vehicle data recording device
JPH083780B2 (en) Measuring system
JP2999837B2 (en) Sales data processing equipment
JPS6142188Y2 (en)
SU1190253A1 (en) System of automatic defectometry
JPH06259251A (en) Thinning register control circuit
JPH01188959A (en) Information history memory
JPH02139640A (en) Investigation information output system
JPS5666988A (en) Line signal processing system
JPH05225357A (en) Data collecting system
JPH046965B2 (en)
JPS63111555A (en) Data observing device
JPH0787617B2 (en) Rearrangement method of analog input data
JPH05340771A (en) Data collecting device

Legal Events

Date Code Title Description
EXPY Cancellation because of completion of term