JPH0759026A - Picture-in-picture circuit - Google Patents

Picture-in-picture circuit

Info

Publication number
JPH0759026A
JPH0759026A JP20649393A JP20649393A JPH0759026A JP H0759026 A JPH0759026 A JP H0759026A JP 20649393 A JP20649393 A JP 20649393A JP 20649393 A JP20649393 A JP 20649393A JP H0759026 A JPH0759026 A JP H0759026A
Authority
JP
Japan
Prior art keywords
signal
clock
burst
screen
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP20649393A
Other languages
Japanese (ja)
Inventor
Toshio Sarugaku
寿雄 猿楽
Takafumi Kasai
啓文 葛西
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP20649393A priority Critical patent/JPH0759026A/en
Publication of JPH0759026A publication Critical patent/JPH0759026A/en
Pending legal-status Critical Current

Links

Abstract

PURPOSE:To eliminate ruggedness of a contour line by generating a slave screen signal based on a clock signal synchronously with a horizontal synchronizing signal so as to reproduce an original picture with fidelity when a black/white signal without a burst signal is received as an input signal for a slave screen. CONSTITUTION:A horizontal synchronizing signal extracted and separated from an input signal SS is fed to a 2nd clock generating circuit 32, from which a line clock signal CH locked to a horizontal synchronizing signal is generated. A color killer signal outputted from a color killer circuit 30 provided in relation to a color demodulation circuit 28 is fed to a changeover circuit 33 as a burst discrimination signal. The signal CH is used for a signal processing clock when no burst signal is included in the input signal SS. Since the relation between the signal CH and the horizontal synchronizing signal is made constant by synchronizing the signal CH with the horizontal synchronizing signal in this way, data with an arranged time relation are written as they are to a field memory 40 even when no burst signal is in existence. Thus, the position of the clock signal between adjacent lines, that is, the position of the picture element is decided definitely and white and black edges (longitudinal lines) are completely arranged.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】この発明はテレビジョン受像機、
特に親画面に子画面をはめ込んで表示できるようにした
テレビジョン受像機に適用して好適なピクチャー・イン
・ピクチャー回路、特に子画面の画面乱れを改善したピ
クチャー・イン・ピクチャー回路に関する。
BACKGROUND OF THE INVENTION The present invention relates to a television receiver,
Particularly, the present invention relates to a picture-in-picture circuit suitable for application to a television receiver in which a sub-screen can be fitted into a main screen for display, and more particularly to a picture-in-picture circuit in which the screen disorder of the sub-screen is improved.

【0002】[0002]

【従来の技術】最近のテレビジョン受像機には画面の大
型化に伴って、図7のようにその映出画面(親画面)M
の一部に、別の画面(子画面)Sを挿入できるようなピ
クチャー・イン・ピクチャー回路が搭載されるようにな
ってきた。
2. Description of the Related Art In recent television receivers, the screen (parent screen) M has been displayed as shown in FIG.
A picture-in-picture circuit that allows another screen (child screen) S to be inserted has come to be mounted in part of the device.

【0003】図8はピクチャー・イン・ピクチャー回路
10の概要を示すもので、端子11には親画面用の入力
信号(テレビジョン信号など)SMが供給され、端子1
2には子画面用の入力信号(テレビジョン信号など)S
Sが供給され、これらは共に切り替え回路50に供給さ
れる。
FIG. 8 shows an outline of the picture-in-picture circuit 10. The terminal 11 is supplied with an input signal (TV signal, etc.) SM for the main screen, and the terminal 1
2 includes an input signal (TV signal, etc.) S for the sub screen.
S is supplied, and both are supplied to the switching circuit 50.

【0004】入力信号SM,SSはさらに画面切り替え
信号生成回路60に供給されて親画面用の入力信号SM
の同期信号に同期した画面切り替え信号が生成され、こ
の画面切り替え信号で入力信号SMとSSが切り替えら
れる。端子70には親画面のどの位置に子画面をはめ込
むかの制御信号が供給される。
The input signals SM and SS are further supplied to the screen switching signal generation circuit 60 to input the parent screen input signal SM.
A screen switching signal that is synchronized with the synchronization signal of is generated, and the input signals SM and SS are switched by this screen switching signal. The terminal 70 is supplied with a control signal at which position on the parent screen the child screen is fitted.

【0005】子画面信号は例えば次のようにして生成さ
れる。まず、子画面用の入力信号がディジタル化され、
その後挿入すべき子画面の大きさに合わせて入力信号を
間引いてフィールドメモリに書き込むことによって画面
サイズを小さくする。そして親画面(主画面)用テレビ
ジョン信号の水平同期信号、垂直同期信号に同期させな
がら所定のタイミングでフィールドメモリに書き込まれ
た入力信号を読み出して親画面用のテレビジョン信号に
代えてCRTに供給される。これによって予め定められ
た親画面Mの位置に、この親画面Mに代えて子画面Sを
挿入(はめ込み)することができる。
The child screen signal is generated as follows, for example. First, the input signal for the child screen is digitized,
After that, the screen size is reduced by thinning the input signal according to the size of the child screen to be inserted and writing it in the field memory. Then, the input signal written in the field memory is read at a predetermined timing while being synchronized with the horizontal synchronizing signal and the vertical synchronizing signal of the main screen (main screen) television signal, and the CRT is used instead of the main screen television signal. Supplied. As a result, the child screen S can be inserted (fitted) in place of the parent screen M at a predetermined position of the parent screen M.

【0006】[0006]

【発明が解決しようとする課題】子画面用の信号は通常
その入力信号に挿入されたバースト信号を抽出し、この
バースト信号にロックした例えば4倍のクロック(バー
ストクロック)を生成し、このバーストクロックで入力
信号をディジタル変換したり、フィールドメモリに書き
込んだりしている。フィールドメモリからの読み出しは
親画面用テレビジョン信号のバースト信号にロックした
クロック信号に基づいて読み出される。
As a signal for a child screen, a burst signal inserted in its input signal is usually extracted, and a clock (burst clock) of, for example, four times locked to this burst signal is generated. Input signals are digitally converted by clocks and written to field memory. The reading from the field memory is performed based on the clock signal locked to the burst signal of the main screen television signal.

【0007】何れの場合でもフィールドメモリなどへの
データ書き込みは入力バースト信号にロックしたバース
トクロック信号によって行なわれている。子画面用の入
力信号としては色々な形態の信号が入力する場合があ
る。
In any case, data writing to the field memory or the like is performed by the burst clock signal locked to the input burst signal. Various types of signals may be input as the input signals for the sub screen.

【0008】そのなかには、バースト信号のない白黒信
号が入力信号として供給される場合もある。従来のピク
チャー・イン・ピクチャー回路10では、子画面用の入
力信号がバースト信号を含まない白黒信号であった場合
には、このバースト信号にロックすべきバーストクロッ
ク信号はその基準を失ないバーストクロック周波数は一
意には定まらなくなってしまう。そのため、本来満たす
べきバーストクロック周波数と水平周波数の関係すなわ
ち水平周波数の整数倍がバーストクロック周波数である
という関係が満たされなくなってしまう。
In some cases, a black and white signal without a burst signal may be supplied as an input signal. In the conventional picture-in-picture circuit 10, when the sub-picture input signal is a black and white signal that does not include a burst signal, the burst clock signal to be locked to this burst signal does not lose its reference. The frequency cannot be uniquely determined. Therefore, the relationship between the burst clock frequency and the horizontal frequency that should be originally satisfied, that is, the relationship that the integral multiple of the horizontal frequency is the burst clock frequency cannot be satisfied.

【0009】バーストクロック周波数と水平周波数との
関係が整数倍の関係を満たさないということは、例えば
図9に示す子画面にあって水平ラインごとにサンプリン
グクロックつまり画素の位置がずれるので、白黒の境界
(縦線)が図のようにギザギザになって画面が見苦しく
なってしまう。
The fact that the relationship between the burst clock frequency and the horizontal frequency does not satisfy the integral multiple relationship means that the sampling clock, that is, the position of the pixel shifts for each horizontal line in the child screen shown in FIG. The border (vertical line) becomes jagged as shown in the figure, and the screen becomes unsightly.

【0010】因みに、このギザギザの幅は読み出しクロ
ックの1/3の幅である。読み出しクロックが14.3
MHz(=4fsc;fscはサブキャリア周波数)である
ときは約25nsec、18MHz(=5fsc)であるとき
には約20nsec分となる。
Incidentally, this jagged width is 1/3 the width of the read clock. Read clock is 14.3
When the frequency is MHz (= 4 fsc; fsc is a subcarrier frequency), it is about 25 nsec, and when it is 18 MHz (= 5 fsc), it is about 20 nsec.

【0011】そこで、この発明はこのような従来の課題
を解決したものであって、バースト信号の挿入されてい
ない入力信号が供給された場合でも画面が見苦しくなら
ないようにしたピクチャー・イン・ピクチャー回路を提
案するものである。
Therefore, the present invention solves the above-mentioned conventional problem, and a picture-in-picture circuit is provided so that the screen does not become uncomfortable even when an input signal in which a burst signal is not inserted is supplied. Is proposed.

【0012】[0012]

【課題を解決するための手段】上述した課題を解決する
ためこの発明では、従来のピクチャー・イン・ピクチャ
ー回路に加え、子画面用入力信号の水平同期信号に同期
したクロック生成回路とバースト信号有無検出回路が新
たに設けられ、バースト信号を有する入力信号に対して
は従来通りの動作、つまりバースト信号にロックしたバ
ーストクロック信号によって信号を処理する。
In order to solve the above problems, according to the present invention, in addition to a conventional picture-in-picture circuit, a clock generation circuit synchronized with a horizontal synchronizing signal of a child screen input signal and the presence / absence of a burst signal are provided. A detection circuit is newly provided, and an input signal having a burst signal is processed by a conventional operation, that is, a signal is processed by a burst clock signal locked to the burst signal.

【0013】これに対してバースト信号のない入力信号
が供給されたときには、入力信号の水平同期信号に同期
したラインクロック信号を生成し、このラインクロック
信号で信号処理を行なうようにしたことを特徴とするも
のである。
On the other hand, when an input signal without a burst signal is supplied, a line clock signal synchronized with the horizontal synchronizing signal of the input signal is generated and the signal processing is performed by this line clock signal. It is what

【0014】[0014]

【作用】図1に示すように、入力信号のバースト信号に
ロックしたバーストクロック信号CBが第1のクロック
生成回路31で生成される他、第2のクロック生成回路
32で入力信号の水平同期信号にロックしたラインクロ
ック信号CHが生成される。
As shown in FIG. 1, the burst clock signal CB locked to the burst signal of the input signal is generated by the first clock generation circuit 31 and the horizontal synchronization signal of the input signal is generated by the second clock generation circuit 32. A line clock signal CH locked to is generated.

【0015】バーストクロック信号CBとラインクロッ
ク信号CHとはカラーキラー信号によって切り替えら
れ、バースト信号がないときだけラインクロック信号C
Hが信号処理のクロックとして選択される。
The burst clock signal CB and the line clock signal CH are switched by the color killer signal, and only when there is no burst signal, the line clock signal C
H is selected as the clock for signal processing.

【0016】このように入力信号にバースト信号が存在
しないときだけラインクロック信号CHを水平同期信号
に同期させることにより、ラインクロック信号CHと水
平同期信号との関係が一定になるので、バースト信号が
ないときでもフィールドメモリ40には時間関係の揃っ
たデータがそのまま書き込まれることになる。
By synchronizing the line clock signal CH with the horizontal synchronizing signal only when the burst signal does not exist in the input signal, the relationship between the line clock signal CH and the horizontal synchronizing signal becomes constant, so that the burst signal is Even when there is no data, the time-related data is written in the field memory 40 as it is.

【0017】これによって隣接するライン間でのクロッ
クの位置つまり画素の位置が一義的に定まり、図3のよ
うに白と黒のエッジ(縦線)が完全に揃う。その結果、
バースト信号がないような白黒信号が入力したときでも
子画面の見苦しさは解消される。
As a result, the position of the clock between adjacent lines, that is, the position of the pixel is uniquely determined, and the white and black edges (vertical lines) are perfectly aligned as shown in FIG. as a result,
Even when a black-and-white signal without a burst signal is input, the unsightly appearance of the child screen is eliminated.

【0018】[0018]

【実施例】続いて、この発明に係るピクチャー・イン・
ピクチャー回路の一例を図1以下を参照して詳細に説明
する。
EXAMPLE Next, a picture-in
An example of the picture circuit will be described in detail with reference to FIG.

【0019】図1に示すピクチャー・イン・ピクチャー
回路10において、端子11には上述したように親画面
となる入力信号SMが供給される。この入力信号として
は通常オンエアされたテレビジョン信号である。端子1
2に供給される子画面用の入力信号SSとしてはオンエ
アされたテレビジョン信号(標準信号)の他に、VTR
やその他の再生装置で再生されたビデオ信号などの非標
準信号が考えられる。
In the picture-in-picture circuit 10 shown in FIG. 1, the terminal 11 is supplied with the input signal SM serving as the parent screen as described above. The input signal is a television signal which is normally on air. Terminal 1
In addition to the on-air television signal (standard signal), the VTR is used as the sub-screen input signal SS supplied to
A non-standard signal such as a video signal reproduced by a reproduction apparatus or other reproduction apparatus can be considered.

【0020】子画面用の入力信号SSは画面はめ込み用
に種々の信号処理が施されて所定の画面サイズに変更さ
れた子画面用信号SS′に変換されて出力され、これと
親画面用の入力信号SMとが切り替え回路13に供給さ
れ、メモリコントロール回路35より出力された画面切
り替え信号に基づいて両者が切り替えられて端子14に
出力される。切り替えられた信号をCTRに出力すれば
例えば図7のような2画面表示となる。
The sub-screen input signal SS is converted into a sub-screen signal SS 'which has been subjected to various signal processing for screen fitting and changed to a predetermined screen size and is output. The input signal SM and the input signal SM are supplied to the switching circuit 13, and both are switched based on the screen switching signal output from the memory control circuit 35 and output to the terminal 14. If the switched signal is output to the CTR, for example, a two-screen display as shown in FIG. 7 is displayed.

【0021】続いて、子画面用信号SS′を生成するた
めの回路系について説明する。端子12に供給されたチ
ューナーまたはVTR(何れも図示しない)からの入力
信号(コンポジット映像信号)がA/Dコンバータ21
を用いてディジタル信号に変換される。ディジタル化し
たコンポジット映像信号はY/C分離すべくまず水平方
向のディジタルローパスフィルタ22に供給されて輝度
信号が取り出される。
Next, a circuit system for generating the sub-picture signal SS 'will be described. The input signal (composite video signal) from the tuner or VTR (not shown) supplied to the terminal 12 is the A / D converter 21.
Is converted into a digital signal. The digitized composite video signal is first supplied to the horizontal digital low-pass filter 22 for Y / C separation, and the luminance signal is extracted.

【0022】分離した輝度信号Yはさらに垂直方向のフ
ィルタリングを行なうべくディジタルローパスフィルタ
23に供給される。垂直方向のフィルタリングは隣接す
る数ラインの輝度信号を用いて行なわれるからラインメ
モリ25が使用される。本例では3ラインを用いてフィ
ルタリング処理した場合であるので、直前の2ラインの
ライン情報をメモリするためラインメモリ25としては
2個のラインメモリが使用される。
The separated luminance signal Y is supplied to a digital low pass filter 23 for further vertical filtering. Since the filtering in the vertical direction is performed using the luminance signals of several adjacent lines, the line memory 25 is used. In this example, since the filtering process is performed using 3 lines, two line memories are used as the line memory 25 to store the line information of the immediately preceding 2 lines.

【0023】垂直方向のフィルタリングは入力信号とし
て非標準信号が入力したときに特に有効である。非標準
信号の場合ではその水平周波数や垂直周波数は規定のそ
れらと若干相違することが多いので、非標準信号に挿入
されたバースト信号を基準にして子画面用信号SS′を
形成した場合には図2Aのようにライン間におけるクロ
ックの位置(画素の位置)が一定しない。
Vertical filtering is particularly effective when a nonstandard signal is input as an input signal. In the case of a non-standard signal, its horizontal frequency and vertical frequency are often slightly different from those specified, so when the sub-screen signal SS 'is formed with reference to the burst signal inserted in the non-standard signal, As shown in FIG. 2A, clock positions (pixel positions) between lines are not constant.

【0024】このままでは映像の輪郭がギザギザとな
り、見苦しい画面がそのままはめ込まれてしまう。
If this is left as it is, the contour of the image becomes jagged, and the unsightly screen is fitted as it is.

【0025】これを改善するために垂直方向におけるフ
ィルタリング処理が行なわれる。例えば、隣接する3ラ
インを使用し、それらの平均をフィルタリング処理後の
ライン情報として使用すれば、図2Aのライン情報は同
図Bのライン情報のようになるから、輪郭部分の変動が
平均化されてその変動分を抑えることができるからであ
る。
To improve this, a filtering process in the vertical direction is performed. For example, if three adjacent lines are used and their average is used as the line information after the filtering process, the line information of FIG. 2A becomes like the line information of FIG. This is because the fluctuation amount can be suppressed.

【0026】水平方向と垂直方向のフィルタリング処理
は、後述するように子画面用信号SS′を生成するため
に行なわれるデータの間引き処理によって発生する折り
返し歪を抑制する働きもある。
The filtering processing in the horizontal and vertical directions also has a function of suppressing aliasing distortion caused by data thinning processing performed to generate the sub-picture signal SS 'as described later.

【0027】フィルタリング処理された輝度信号Yはマ
ルチプレクサ24に供給されて後述する色信号と合成さ
れる。
The filtered luminance signal Y is supplied to the multiplexer 24 and is combined with the color signal described later.

【0028】色信号は3.58MHzの帯域通過フィル
タ(BPF)26によって分離される。色信号は変調さ
れた信号なので、ディジタルクランプ回路27でクラン
プ処理したのち色信号復調回路28においてRとBの各
コンポーネント信号(R−Y、B−Yの色差信号)に戻
される。
The color signals are separated by a 3.58 MHz band pass filter (BPF) 26. Since the color signal is a modulated signal, it is clamped by the digital clamp circuit 27 and then returned to the R and B component signals (color difference signals of RY and BY) in the color signal demodulation circuit 28.

【0029】これらコンポーネント信号は水平方向のデ
ィジタルローパスフィルタ29に供給されて水平方向の
フィルタリング処理がなされる。親画面に挿入すべき子
画面用信号SS′を生成するためにはデータの間引き処
理を行なう必要があるため、データの間引き処理をする
前に低域領域でのフィルタリング処理を行なって予めデ
ータをその周囲にばらしておく必要があるからである。
こうすることによって間引き処理で輪郭データなどの欠
如を防止できる。
These component signals are supplied to the horizontal digital low-pass filter 29 and subjected to horizontal filtering processing. Since it is necessary to perform data decimation processing in order to generate the child screen signal SS ′ to be inserted in the parent screen, the data is preliminarily processed by performing the filtering processing in the low frequency region before the data decimation processing. This is because it is necessary to keep them around.
By doing so, it is possible to prevent the lack of contour data in the thinning process.

【0030】フィルタリング処理されたコンポーネント
信号はマルチプレクサ24に供給されて輝度信号Yと時
分割多重される。
The filtered component signal is supplied to the multiplexer 24 and time-division multiplexed with the luminance signal Y.

【0031】さて、上述した一連のディジタル処理は何
れも入力信号SSから生成したクロックに基づいて行な
われる。そのため、端子12に供給された入力信号SS
から抽出分離されたバースト信号は第1のクロック生成
回路31に供給されてバースト信号にロックしたこの例
では4fsc(fscはバースト周波数)のバーストクロッ
ク信号CBが生成される。
Now, the series of digital processes described above are all performed based on the clock generated from the input signal SS. Therefore, the input signal SS supplied to the terminal 12
The burst signal extracted and separated from is supplied to the first clock generation circuit 31 and is locked to the burst signal. In this example, a burst clock signal CB of 4 fsc (fsc is a burst frequency) is generated.

【0032】この他に、この発明ではさらに入力信号S
Sから抽出分離された水平同期信号が第2のクロック生
成回路32に供給されて水平同期信号にロックしたこの
例では610fH(fHは水平周波数)のラインクロック
信号CHが生成される。
In addition to the above, according to the present invention, the input signal S
In this example in which the horizontal synchronizing signal extracted and separated from S is supplied to the second clock generating circuit 32 and locked to the horizontal synchronizing signal, a line clock signal CH of 610 fH (fH is a horizontal frequency) is generated.

【0033】バーストクロック信号CBは入力信号SS
にバースト信号があるときに使用される信号処理用クロ
ックであり、ラインクロック信号CHは入力信号SSに
バースト信号がないときの信号処理用クロックとして使
用される。
The burst clock signal CB is the input signal SS
The line clock signal CH is used as a signal processing clock when there is no burst signal in the input signal SS, and is used as a signal processing clock when there is no burst signal in the input signal SS.

【0034】このように入力信号にバースト信号が存在
しないときだけラインクロック信号CHを水平同期信号
に同期させることにより、ラインクロック信号CHと水
平同期信号との関係が一定になるので、バースト信号が
ないときでもフィールドメモリ40には時間関係の揃っ
たデータがそのまま書き込まれることになる。
By synchronizing the line clock signal CH with the horizontal synchronizing signal only when the burst signal does not exist in the input signal, the relationship between the line clock signal CH and the horizontal synchronizing signal becomes constant, so that the burst signal Even when there is no data, the time-related data is written in the field memory 40 as it is.

【0035】これによって隣接するライン間でのクロッ
クの位置つまり画素の位置が一義的に定まり、図3のよ
うに白と黒のエッジ(縦線)が完全に揃う。その結果、
バースト信号がないような白黒信号が入力したときでも
子画面の見苦しさは解消される。
As a result, the position of the clock between adjacent lines, that is, the position of the pixel is uniquely determined, and white and black edges (vertical lines) are perfectly aligned as shown in FIG. as a result,
Even when a black-and-white signal without a burst signal is input, the unsightly appearance of the child screen is eliminated.

【0036】バーストクロック信号CBとラインクロッ
ク信号CHは切り替え回路33に供給され、バースト判
別信号に基づいてその何れかが選択される。本例ではバ
ースト信号の有無を検出する検出回路としてカラーキラ
ー回路30が使用され、色復調回路28に関連して設け
られたこのカラーキラー回路30から出力されるカラー
キラー信号がバースト判別信号として切り替え回路33
に供給される。
The burst clock signal CB and the line clock signal CH are supplied to the switching circuit 33, and one of them is selected based on the burst discrimination signal. In this example, the color killer circuit 30 is used as a detection circuit for detecting the presence / absence of a burst signal, and the color killer signal output from the color killer circuit 30 provided in association with the color demodulation circuit 28 is switched as a burst discrimination signal. Circuit 33
Is supplied to.

【0037】選択されたクロック信号は上述したA/D
コンバータ21を始めとしてクロック信号が必要な全て
の処理回路に供給される他、メモリコントロール回路3
5にも供給される。
The selected clock signal is the above-mentioned A / D.
The clock signal is supplied to all necessary processing circuits including the converter 21 and the memory control circuit 3
5 is also supplied.

【0038】メモリコントロール回路35は指定された
大きさで、指定された親画面の位置に子画面を挿入でき
るような子画面用信号SS′を生成するために必要な制
御系である。そのために端子12に供給された入力信号
SSにあっては、これより分離された水平駆動信号(水
平同期信号と同じ)HDがメモリコントロール回路35
に供給されると共に、この水平駆動信号HDと垂直同期
信号Vsyncから生成された垂直駆動信号(垂直同期信号
Vsyncを波形成形したものと同じ)VDが供給される。
37は垂直駆動信号VDの生成回路である。
The memory control circuit 35 is a control system required to generate a child screen signal SS 'having a specified size and capable of inserting the child screen at the specified position of the parent screen. Therefore, in the input signal SS supplied to the terminal 12, the horizontal drive signal (same as the horizontal synchronizing signal) HD separated from this is the memory control circuit 35.
And a vertical drive signal (which is the same as the waveform of the vertical sync signal Vsync) VD generated from the horizontal drive signal HD and the vertical sync signal Vsync.
Reference numeral 37 is a vertical drive signal VD generation circuit.

【0039】端子11に供給された親画面用入力信号S
Mにあっても水平駆動信号HDと垂直駆動信号VDが供
給される。端子36には子画面の大きさや挿入位置を指
定するための制御信号が供給される。本例では図6に示
すように親画面に対して1/9の大きさの子画面を斜線
で示す何れかの位置に挿入できるようになっている。こ
の制御信号はテレビジョン受像機に設けられたコマンダ
(図示はしない)などから入力される。
Input signal S for parent screen supplied to terminal 11
Even in M, the horizontal drive signal HD and the vertical drive signal VD are supplied. The terminal 36 is supplied with a control signal for designating the size and insertion position of the small screen. In this example, as shown in FIG. 6, the child screen having a size of 1/9 of the parent screen can be inserted at any position indicated by diagonal lines. This control signal is input from a commander (not shown) or the like provided in the television receiver.

【0040】子画面用信号SS′は上述したようにデー
タの間引き処理によって生成する。その具体例を次に説
明する。
The sub-screen signal SS 'is generated by the data thinning process as described above. A specific example will be described below.

【0041】子画面は親画面に対して1/9の大きさで
あるので垂直方向には3ラインに付き2ラインが間引き
される。水平方向に関しても3画素につき2画素を間引
けばよいが、水平方向に関してはメモリ読み出し後の補
間処理によってデータを増やすことができるので、本例
では輝度信号に関しては6画素につき5画素を間引く処
理が行なわれる。つまり、元のデータは1/6に圧縮さ
れる。
Since the child screen is 1/9 the size of the parent screen, two lines out of every three lines are thinned out in the vertical direction. In the horizontal direction, it is only necessary to thin out 2 pixels out of 3 pixels, but in the horizontal direction, data can be increased by interpolation processing after memory reading. Is performed. That is, the original data is compressed to 1/6.

【0042】輝度信号と色信号(コンポーネント信号)
とでは間引き率が相違する。コンポーネント信号の情報
は輝度信号のそれに比べて1/4位であるから、コンポ
ーネント信号は間引き処理によってこの例では1/12
に圧縮される。
Luminance signal and color signal (component signal)
And the thinning rate is different. Since the information of the component signal is about 1/4 of that of the luminance signal, the component signal is 1/12 in this example by the thinning process.
Is compressed to.

【0043】輝度信号のデータを1/6に圧縮し、コン
ポーネント信号のデータを1/12に圧縮することで、
使用するフィールドメモリ40の容量を大幅に削減でき
る。
By compressing the luminance signal data to 1/6 and the component signal data to 1/12,
The capacity of the field memory 40 used can be significantly reduced.

【0044】以上のような圧縮・補間処理を図4と図5
を参照して説明する。図4は圧縮処理の例であって、同
図AとBには元の輝度信号と色信号(コンポーネント信
号)が示されている。同図Bを1クロックシフトすると
同図Cとなる。マルチプレクサ24では輝度信号を6サ
ンプル(6クロックと同義であり、このクロック信号は
バーストクロック信号CB若しくはラインクロック信号
CHである)に1サンプルの割で取り出し、RとBのコ
ンポーネント信号については12サンプルに1サンプル
の割で取り出して時分割多重処理が行なわれる。時分割
多重された信号を図4Dに示す。
The above-mentioned compression / interpolation processing is shown in FIGS.
Will be described with reference to. FIG. 4 shows an example of compression processing, and FIGS. 4A and 4B show original luminance signals and chrominance signals (component signals). When the same figure B is shifted by one clock, it becomes the same figure C. The multiplexer 24 takes out a luminance signal of 6 samples (which is synonymous with 6 clocks, and this clock signal is the burst clock signal CB or the line clock signal CH) every 1 sample, and 12 samples for the R and B component signals. The sample is taken out every 1 sample and the time division multiplexing process is performed. The time division multiplexed signal is shown in FIG. 4D.

【0045】コンポーネント信号に関しては12サンプ
ルに付き1サンプルの割で時分割多重されるので、最初
の12クロックサイクルでコンポーネント信号のうちR
のコンポーネント信号RYが多重され、次の12クロッ
クサイクルではBのコンポーネント信号BYが多重され
ることになる。
Since the component signal is time-division-multiplexed at a rate of 1 sample out of 12 samples, R of the component signal is read in the first 12 clock cycles.
Component signal RY of B is multiplexed, and the component signal BY of B is multiplexed in the next 12 clock cycles.

【0046】時分割多重信号は同図Eに示すライトイネ
ーブル信号WEによってメモリ、この例ではフィールド
メモリ40に書き込まれる。したがって、フィールドメ
モリ40の対応するアドレスには同図Fに示すような状
態で、間引きされたデータYi、RYi、BYiが順次
書き込まれる。メモリコントロール回路35より出力さ
れる書き込みクロックはバーストクロック信号CB若し
くはラインクロック信号CHである。
The time division multiplexed signal is written in the memory, in this example the field memory 40, by the write enable signal WE shown in FIG. Therefore, the thinned data Yi, RYi, and BYi are sequentially written in the corresponding addresses of the field memory 40 in the state shown in FIG. The write clock output from the memory control circuit 35 is the burst clock signal CB or the line clock signal CH.

【0047】時分割多重された信号の読み出し動作を図
5を参照して説明する。フィールドメモリ40に書き込
まれたデータは、親画面の走査が子画面のはめ込み位置
に到達したとき親画面用入力信号SMの水平駆動信号H
Dと垂直駆動信号VDとに同期して読み出される。フィ
ールドメモリ40に書き込まれたデータは同図A(=図
4F)であり、同図Bに示すリードイネーブル信号RE
によってそのローレベルの期間だけデータの読み出しが
行なわれる結果、同図Cのようなデータ列の時分割多重
信号が読み出される。このようなデータ列としたのは後
述する補間処理の都合上である。
The read operation of the time-division multiplexed signal will be described with reference to FIG. The data written in the field memory 40 is the horizontal drive signal H of the parent screen input signal SM when the scanning of the parent screen reaches the inset position of the child screen.
It is read in synchronization with D and the vertical drive signal VD. The data written in the field memory 40 is A in FIG. 4 (= FIG. 4F), and the read enable signal RE shown in B in FIG.
As a result, the data is read only during the low level period, and as a result, the time division multiplexed signal of the data string as shown in FIG. The reason why such a data string is used is for the sake of interpolation processing described later.

【0048】リードクロック信号CB′は親画面用の入
力信号SMのバースト信号若しくは水平同期信号にそれ
ぞれロックしたクロック周波数が使用される。本例で
は、4fscであるが、その周波数は親画面用入力信号S
Mのバースト信号にロックした周波数(例えば5fsc)
を使用してもよい。
As the read clock signal CB ', a clock frequency locked to the burst signal or the horizontal synchronizing signal of the input signal SM for the parent screen is used. In this example, it is 4 fsc, but its frequency is the input signal S for the parent screen.
Frequency locked to M burst signal (eg 5 fsc)
May be used.

【0049】読み出された時分割多重信号は後段の信号
分離回路41に供給されて輝度信号Yと、RおよびBの
コンポーネント信号に分離される(同図D,E)。分離
された輝度信号Yは1クロック分遅延されたのち輝度信
号補間回路42に供給されて前後する輝度データより直
線補間(平均値補間)される。直線補間は、前値補間
(前値ホールド)よりも補間後の直線性が改善される。
The read time-division multiplexed signal is supplied to the signal separation circuit 41 in the subsequent stage and separated into a luminance signal Y and R and B component signals (D and E in the same figure). The separated luminance signal Y is delayed by one clock and then supplied to the luminance signal interpolation circuit 42 to be linearly interpolated (average value interpolation) from the preceding and following luminance data. In the linear interpolation, the linearity after the interpolation is improved as compared with the previous value interpolation (previous value hold).

【0050】補間結果を同図Fに示す。この補間処理に
よって輝度データは2倍に増えるので、水平方向に関し
て丁度データを1/3に圧縮したのと等価になる。
The result of interpolation is shown in FIG. This interpolation process doubles the luminance data, which is equivalent to just compressing the data to 1/3 in the horizontal direction.

【0051】RとBのコンポーネント信号に関しても同
様に補間回路43に供給されて、直線補間処理が行なわ
れるが、同じ色成分のコンポーネント信号は12クロッ
クサイクルごとに得られるから、補間処理も同図Gのよ
うに同じ色成分のコンポーネント信号を使用して行なわ
れる。
Similarly, the R and B component signals are also supplied to the interpolation circuit 43 to be subjected to linear interpolation processing. However, since the component signals of the same color component are obtained every 12 clock cycles, the interpolation processing is also shown in FIG. This is done using component signals of the same color component as G.

【0052】コンポーネント信号が存在するところでは
補間処理はしないで、そのコンポーネント信号をそのま
ま使用し、Rのコンポーネント信号の次はBのコンポー
ネント信号が位置するため、補間処理は同じ色成分ごと
に交互に行なわれる。その際、前後するコンポーネント
信号にはその補間距離に合った重み付けがなされた状態
で演算処理がなされる。
Interpolation processing is not performed where there is a component signal, and the component signal is used as it is. Since the B component signal is located next to the R component signal, the interpolation processing alternates for each same color component. Done. At that time, the arithmetic processing is performed on the preceding and following component signals in a weighted state according to the interpolation distance.

【0053】図Gでは同じ色成分のコンポーネント信号
から遠ざかるにしたがってその重み係数が「3→2→
1」のように遷移する。したがってRY1に最も近い画
素での補間は、RY1の重み係数を3とし、12クロッ
ク先にあるRY25の重み係数を1として、 (3RY1+RY25)/4 として求められる。
In FIG. G, as the distance from the component signal of the same color component increases, the weighting coefficient becomes “3 → 2 →
1 ”. Therefore, the interpolation at the pixel closest to RY1 is calculated as (3RY1 + RY25) / 4 by setting the weighting factor of RY1 to 3 and the weighting factor of RY25 12 clocks ahead.

【0054】このような補間処理によって色データは2
倍に増えるので、結局水平方向に関してデータを1/6
に圧縮したのと等価になる。
By this interpolation processing, the color data is 2
Since it will double, the data will be 1/6 in the horizontal direction.
It is equivalent to compressing to.

【0055】同図F,Gから明らかなように輝度信号Y
とRおよびBのコンポーネント信号の比率は、 Y:R−Y:B−Y=4:1:1 となる。
As is clear from FIGS. 6A and 6B, the luminance signal Y
The ratio of R and B component signals is Y: RY-BY: BY = 4: 1: 1.

【0056】補間された輝度信号とコンポーネント信号
は画質や画枠に対するコントロール回路44に供給され
て、子画面の画質(ブライトネス、シャープネスなど)
のコントロールが行なわれる他、子画面をはめ込むとき
の画枠信号(白枠など)が生成される。これらのコント
ロールが行なわれた後合成回路45でコンポジットの映
像信号に周波数多重される。コンポジット映像信号はD
/Aコンバータ46でアナログ信号に戻されて子画面用
信号SS′として上述した切り替え回路13に供給され
る。
The interpolated luminance signal and component signal are supplied to the control circuit 44 for the image quality and the image frame, and the image quality (brightness, sharpness, etc.) of the sub-screen.
In addition to the control of (1), the image frame signal (white frame etc.) when the sub-screen is fitted is generated. After these controls are performed, the synthesizing circuit 45 frequency-multiplexes the composite video signal. Composite video signal is D
The signal is converted into an analog signal by the / A converter 46 and supplied to the above-mentioned switching circuit 13 as the sub-screen signal SS '.

【0057】メモリコントロール回路35からは、はめ
込み位置に応じた切り替え信号(信号SMに同期した信
号)が出力され、これで切り替え回路13が制御されて
図7のような2画面表示がなされる。
The memory control circuit 35 outputs a switching signal (a signal synchronized with the signal SM) according to the fitting position, and the switching circuit 13 is controlled by this so that a two-screen display as shown in FIG. 7 is made.

【0058】[0058]

【発明の効果】以上説明したようにこの発明に係るピク
チャー・イン・ピクチャー回路では、子画面用の入力信
号としてバースト信号のない白黒信号が入力したときで
もその水平同期信号に同期したクロックを生成し、この
クロックで子画面信号を生成するようにしたものであ
る。
As described above, in the picture-in-picture circuit according to the present invention, even when a black-and-white signal without a burst signal is input as an input signal for a child screen, a clock synchronized with the horizontal synchronizing signal is generated. However, this clock is used to generate the child screen signal.

【0059】これによれば、バースト信号のない白黒信
号が入力したときでも、元の画像をより忠実に再現した
子画面をはめ込むことができ、従来のように輪郭線がギ
ザギザとなる見苦しさを完全に一掃できる実益を有す
る。
According to this, even when a black-and-white signal without a burst signal is input, it is possible to fit a sub-screen that more faithfully reproduces the original image, and the unsightly contour line is jagged. There is a real benefit that can be completely wiped out.

【0060】また、子画面用の入力信号が非標準信号で
あっても乱れのない画面を子画面としてはめ込むことが
できるなどの効果を有する。
Further, even if the input signal for the small screen is a non-standard signal, it is possible to fit a screen without disturbance as a small screen.

【図面の簡単な説明】[Brief description of drawings]

【図1】この発明に係るピクチャー・イン・ピクチャー
回路の一例を示す系統図である。
FIG. 1 is a system diagram showing an example of a picture-in-picture circuit according to the present invention.

【図2】非標準信号入力時の画面の乱れを説明する図で
ある。
FIG. 2 is a diagram for explaining screen disorder when a non-standard signal is input.

【図3】バースト信号がないときの子画面の輪郭部を説
明する図である。
FIG. 3 is a diagram illustrating a contour portion of a child screen when there is no burst signal.

【図4】子画面用データ書き込み動作の一例を示すタイ
ミングチャートである。
FIG. 4 is a timing chart showing an example of a child screen data write operation.

【図5】子画面用データ読み出し動作の一例を示すタイ
ミングチャートである。
FIG. 5 is a timing chart showing an example of a child screen data reading operation.

【図6】子画面の挿入位置を説明する図である。FIG. 6 is a diagram illustrating an insertion position of a child screen.

【図7】親画面と子画面との関係を示す図である。FIG. 7 is a diagram showing a relationship between a parent screen and a child screen.

【図8】従来のピクチャー・イン・ピクチャー回路の系
統図である。
FIG. 8 is a system diagram of a conventional picture-in-picture circuit.

【図9】バースト信号がないときの子画面の輪郭部を説
明する図である。
FIG. 9 is a diagram illustrating a contour portion of a child screen when there is no burst signal.

【符号の簡単な説明】[Simple explanation of symbols]

10 ピクチャー・イン・ピクチャー回路 13 切り替え回路 22,23,29 ローパスフィルタ 30 カラーキラー回路 31 第1のクロック生成回路 32 第2のクロック生成回路 35 メモリコントロール回路 40 フィールドメモリ 42,43 補間回路 SM 親画面用の入力信号 SS 子画面用の入力信号 SS′ 子画面用信号 10 picture-in-picture circuit 13 switching circuit 22, 23, 29 low-pass filter 30 color killer circuit 31 first clock generation circuit 32 second clock generation circuit 35 memory control circuit 40 field memory 42, 43 interpolation circuit SM parent screen Input signal for SS SS input signal for child screen SS 'signal for child screen

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】 入力信号のバースト信号にロックしたク
ロックを発生する子画面用の第1のクロック生成回路
と、 上記入力信号の水平同期信号にロックしたクロックを発
生する子画面用の第2のクロック生成回路と、 バースト信号の有無を判別するバースト判別回路と、 このバースト信号判別信号に基づいてバースト信号にロ
ックしたクロックか水平同期信号にロックしたクロック
かを切り替えるクロック切り替え回路を有し、 バースト信号の挿入されていない白黒信号が入力したと
きでも、上記入力信号をより忠実に画面上に表示できる
ようにしたことを特徴とするピクチャー・イン・ピクチ
ャー回路。
1. A first clock generation circuit for a child screen that generates a clock locked to a burst signal of an input signal, and a second clock generation circuit for a child screen that generates a clock locked to a horizontal synchronizing signal of the input signal. It has a clock generation circuit, a burst discrimination circuit that discriminates the presence or absence of a burst signal, and a clock switching circuit that switches between a clock locked to the burst signal and a clock locked to the horizontal synchronization signal based on this burst signal discrimination signal. A picture-in-picture circuit characterized in that the input signal can be displayed more faithfully on the screen even when a black-and-white signal without a signal is input.
【請求項2】 入力信号のバースト信号にロックしたク
ロックを発生する子画面用のクロック生成回路と、 上記入力信号の垂直方向に対するローパスフィルタとを
有し、 このローパスフィルタで垂直方向のフィルタリングを行
なうことによって、上記入力信号として非標準信号が入
力したときでも画面が乱れることなく子画面を挿入でき
るようにしたことを特徴とするピクチャー・イン・ピク
チャー回路。
2. A clock generation circuit for a sub-screen that generates a clock locked to a burst signal of an input signal, and a low-pass filter for the vertical direction of the input signal. The low-pass filter performs vertical filtering. Thus, the picture-in-picture circuit is characterized in that the sub-screen can be inserted without disturbing the screen even when a non-standard signal is input as the input signal.
JP20649393A 1993-08-20 1993-08-20 Picture-in-picture circuit Pending JPH0759026A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP20649393A JPH0759026A (en) 1993-08-20 1993-08-20 Picture-in-picture circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP20649393A JPH0759026A (en) 1993-08-20 1993-08-20 Picture-in-picture circuit

Publications (1)

Publication Number Publication Date
JPH0759026A true JPH0759026A (en) 1995-03-03

Family

ID=16524289

Family Applications (1)

Application Number Title Priority Date Filing Date
JP20649393A Pending JPH0759026A (en) 1993-08-20 1993-08-20 Picture-in-picture circuit

Country Status (1)

Country Link
JP (1) JPH0759026A (en)

Similar Documents

Publication Publication Date Title
CA2241457C (en) High definition television for simultaneously displaying plural images contained in broadcasting signals of mutually different broadcasting systems
JPS63104582A (en) Television signal processing system
JPH0372796A (en) Television signal processing unit
JPH0918799A (en) Caption data display controller
US5029326A (en) Picture display system
JP2669546B2 (en) Television receiver
JPH0759026A (en) Picture-in-picture circuit
JPH0759027A (en) Picture-in-picture circuit
JP2713699B2 (en) High-definition television receiver with two-screen display function
JPH07203300A (en) Video display system
JP2525431B2 (en) RGB multi-terminal input type progressive scan conversion television receiver
JPH0210988A (en) Television receiver
JPH0759006A (en) Picture-in-picture circuit
JPH08331520A (en) Edtv decoder
JP2872269B2 (en) Standard / high-definition television receiver
JP3017240U (en) Television signal processor
KR0159531B1 (en) Muse/ntsc tv signal converter
JP2725376B2 (en) Television receiver
JP2646132B2 (en) Television receiver
JP2820479B2 (en) High-definition / standard television shared receiver
KR0148187B1 (en) Double screen and pip circuit
JP2545631B2 (en) Television receiver
JP2993460B2 (en) Television receiver with two-screen display function
JPH0430789B2 (en)
KR0143167B1 (en) Pip display circuit of wide screen television receiver