JPH075509Y2 - Video signal mute circuit - Google Patents
Video signal mute circuitInfo
- Publication number
- JPH075509Y2 JPH075509Y2 JP16814288U JP16814288U JPH075509Y2 JP H075509 Y2 JPH075509 Y2 JP H075509Y2 JP 16814288 U JP16814288 U JP 16814288U JP 16814288 U JP16814288 U JP 16814288U JP H075509 Y2 JPH075509 Y2 JP H075509Y2
- Authority
- JP
- Japan
- Prior art keywords
- video signal
- video
- signal
- mute
- preamplifier
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Landscapes
- Studio Circuits (AREA)
- Picture Signal Circuits (AREA)
Description
【考案の詳細な説明】 〔産業上の利用分野〕 本考案はCRTディスプレイの映像信号ミュート回路に関
する。DETAILED DESCRIPTION OF THE INVENTION [Industrial application] The present invention relates to a video signal mute circuit for a CRT display.
従来のミュート回路は、ビデオプリアンプと出力端子と
の間に抵抗器を介在させて、出力端子を接地したり、電
源側に接続したりするものや、ブライト端子の電圧を変
化させたり、ビデオプリアンプのゲインを下げたりする
ものが知られていた。A conventional mute circuit is one in which a resistor is interposed between the video preamplifier and the output terminal to ground the output terminal or connect to the power supply side, change the voltage of the bright terminal, It was known to lower the gain of.
ところがミューティング時にノイズが生じたり、ミュー
トされた信号が元にもどる時にノイズが生じることがあ
った。However, noise may occur during muting, or noise may occur when the muted signal returns.
本考案はこの様な問題点を解決することを目的としてな
されたものである。The present invention has been made for the purpose of solving such problems.
本考案による映像信号ミュート回路は、再生映像信号を
ビデオプリアンプを介して出力回路に導くようにして成
る映像信号再生装置において、前記ビデオプリアンプの
ブライト制御端子をミュート信号によって制御すると共
に、ビデオプリアンプの出力を上記ミュート信号によっ
て接地することにより映像信号をミュートすることを特
徴とするものである。A video signal mute circuit according to the present invention is a video signal reproducing device configured to guide a reproduced video signal to an output circuit through a video preamplifier, and controls a bright control terminal of the video preamplifier by a mute signal and a video preamplifier. The video signal is muted by grounding the output by the mute signal.
本考案は以上の様な構成を有するものであるから、ミュ
ーティング操作に応じてミューティングが段階的に二重
にかかるので、1つのミューティングによる減衰量は比
較的少なくすることが出来、スイッチング時のノイズが
極めて少なくなる。Since the present invention has the above-described configuration, muting is applied in a stepwise manner in response to a muting operation, so the amount of attenuation by one muting can be made relatively small, and switching can be performed. The time noise is extremely low.
図は本考案の一実施例であり、1及び2はそれぞれミュ
ーティング信号及びビデオ信号の入力端子、3及び4は
それぞれ反転・遅延回路及びビデオプリアンプである。
ビデオ信号のブライトコントロールボリューム6には、
その摺動子と+B電源間にスイッチングトランジスタ5
が接続されている。出力回路9とビデオアンプ4との間
には抵抗器7が接続され、スイッチングトランジスタ8
によりミューティングが行われる。1 shows an embodiment of the present invention, wherein 1 and 2 are input terminals for a muting signal and a video signal, respectively, and 3 and 4 are an inverting / delaying circuit and a video preamplifier, respectively.
Bright control volume 6 of the video signal,
Switching transistor 5 between the slider and + B power supply
Are connected. A resistor 7 is connected between the output circuit 9 and the video amplifier 4, and a switching transistor 8
Muting is performed by.
以上の構成において、入力端子1のミュート信号がHiに
なると、トランジスタ2がオンになり直ちに出力回路9
への映像信号はミュートされ画面はカットオフとなる。
上記ミュート信号は反転遅延回路3により遅延され、や
や遅れてトランジスタ1がオンとなる。ここで、ビデオ
プリアンプ4は、ブライトコントロールボリューム6か
らの出力電位が上がると、出力直流電位が高くなり画面
の輝度は暗くなる様になされている。従って、トランジ
スタ5がオンになると、画面は暗くなる。In the above configuration, when the mute signal at the input terminal 1 becomes Hi, the transistor 2 is turned on and the output circuit 9 is immediately turned on.
The video signal to is muted and the screen is cut off.
The mute signal is delayed by the inverting delay circuit 3 and the transistor 1 is turned on with a slight delay. Here, in the video preamplifier 4, when the output potential from the bright control volume 6 rises, the output DC potential rises and the brightness of the screen becomes dark. Therefore, when the transistor 5 is turned on, the screen becomes dark.
次に、入力端子1のミュート信号がLOWになるとトラン
ジスタ8はオフになるが、未だトランジスタ5がオンな
のでミュートがかかったままである。従ってノイズは現
れない。やや遅れてトランジスタ5がオフとなり画面が
現れる。この時、コンデンサ10によりビデオプリアンプ
4は、ブライト電圧に対してゆるやかに反応するので、
画面が急に光るというような不快感がない。Next, when the mute signal of the input terminal 1 becomes LOW, the transistor 8 is turned off, but since the transistor 5 is still on, the mute is still applied. Therefore, no noise appears. After a short delay, the transistor 5 turns off and the screen appears. At this time, the capacitor 10 causes the video preamplifier 4 to gently respond to the bright voltage.
There is no discomfort that the screen suddenly glows.
以上の様に本考案によれば、ミューティングを解除する
さいに画面の輝度に乱れを生ずる等のノイズが発生する
ことがない。As described above, according to the present invention, when muting is released, noise such as disturbance of the screen brightness does not occur.
図は本考案の一実施例を示すブロツク図である。 3……反転遅延回路 4……ビデオプリアンプ 9……出力回路 The drawing is a block diagram showing an embodiment of the present invention. 3 ... Inversion delay circuit 4 ... Video preamplifier 9 ... Output circuit
Claims (1)
出力回路に導くようにして成る映像信号再生装置におい
て、前記ビデオプリアンプのブライト制御端子をミュー
ト信号によって制御すると共に、ビデオプリアンプの出
力を上記ミュート信号によって接地することにより映像
信号をミュートすることを特徴とする映像信号ミュート
回路。1. A video signal reproducing apparatus configured to guide a reproduced video signal to an output circuit via a video preamplifier, wherein a bright control terminal of the video preamplifier is controlled by a mute signal, and an output of the video preamplifier is muted. A video signal mute circuit for muting a video signal by grounding the signal.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP16814288U JPH075509Y2 (en) | 1988-12-26 | 1988-12-26 | Video signal mute circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP16814288U JPH075509Y2 (en) | 1988-12-26 | 1988-12-26 | Video signal mute circuit |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH0289487U JPH0289487U (en) | 1990-07-16 |
JPH075509Y2 true JPH075509Y2 (en) | 1995-02-08 |
Family
ID=31457064
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP16814288U Expired - Lifetime JPH075509Y2 (en) | 1988-12-26 | 1988-12-26 | Video signal mute circuit |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH075509Y2 (en) |
-
1988
- 1988-12-26 JP JP16814288U patent/JPH075509Y2/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JPH0289487U (en) | 1990-07-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1400427A (en) | Video signal processing apparatus | |
US4218662A (en) | Circuit arrangement for optional dynamic compression or expansion | |
US4491800A (en) | Switching circuit operable as an amplifier and a muting circuit | |
JPH075509Y2 (en) | Video signal mute circuit | |
KR840000139A (en) | Noise Sensitivity Reduction Circuit for Automatic Gain Control System of Television Receiver | |
DE3127278C1 (en) | NF amplifier for a television set | |
SE336009B (en) | ||
US4490687A (en) | Electronic amplifier | |
US5043676A (en) | Automatic level control circuit | |
JPS6241449Y2 (en) | ||
JPH0623109Y2 (en) | Video control circuit | |
GB1276752A (en) | A variable attenuation amplifier | |
JP2522936B2 (en) | Automatic loudness control circuit | |
JPH0314817Y2 (en) | ||
JPS57111112A (en) | Variable gain amplifier | |
KR830000429B1 (en) | Control signal generating circuit | |
JPH0623060Y2 (en) | Volume control device | |
JPS591280Y2 (en) | reverberation device | |
JPH0510407Y2 (en) | ||
JPH01300608A (en) | Amplifier circuit | |
JPS5811095Y2 (en) | Television receiver volume adjustment circuit | |
JPS6216080Y2 (en) | ||
JPS57199396A (en) | Speaker input controlling circuit | |
JPS595919Y2 (en) | echo microphone | |
JPS577680A (en) | Automatic picture-quality regulator |