JPH073977B2 - パケツト交換方式 - Google Patents
パケツト交換方式Info
- Publication number
- JPH073977B2 JPH073977B2 JP21138686A JP21138686A JPH073977B2 JP H073977 B2 JPH073977 B2 JP H073977B2 JP 21138686 A JP21138686 A JP 21138686A JP 21138686 A JP21138686 A JP 21138686A JP H073977 B2 JPH073977 B2 JP H073977B2
- Authority
- JP
- Japan
- Prior art keywords
- input
- line
- speed
- output line
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Landscapes
- Data Exchanges In Wide-Area Networks (AREA)
- Communication Control (AREA)
Description
【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、音声情報や画像情報の如き高速情報をパケッ
ト形式で転送するときに要求される高速なパケット交換
を可能にするパケット交換方式に関するものである。
ト形式で転送するときに要求される高速なパケット交換
を可能にするパケット交換方式に関するものである。
かかる高速なパケット交換方式の一例を本発明者等は、
先に提案し特許出願をした。以下、かかる既提案に係る
パケット交換方式を第7図を参照して説明する。
先に提案し特許出願をした。以下、かかる既提案に係る
パケット交換方式を第7図を参照して説明する。
第7図は既提案に係るパケット交換方式を示すブロック
図である。同図において、(11−1),(11−i),
(11−n)はそれぞれ入力回線、(1−1),(1−
i),(1−n)はそれぞれ入力回線制御部、(8−
1),(8−i),(8−n)はそれぞれ、書き込みア
ドレスを発生する書き込み用カウンタ、(7−1),
(7−i),(7−n)はそれぞれ、出力回線番号記憶
用レジスタ、(6−1),(6−i),(6−n)はそ
れぞれ、書き込み用メモリ面番号記憶用レジスタ、(3
−1),(3−j),(3−l)はそれぞれメモリ面
(バッフアメモリ面)、4は空きメモリ面番号蓄積用キ
ュー、(2−1),(2−k),(2−m)はそれぞれ
出力回線制御部、(10−1),(10−k),(10−m)
はそれぞれ、読み出しアドレスを発生する読み出し用カ
ウンタ、(9−1),(9−k),(9−m)はそれぞ
れ、読み出し用メモリ面番号記憶用レジスタ、(5−
1),(5−k),(5−m)はそれぞれ出力待ちメモ
リ面番号蓄積用キュー、(12−1),(12−k),(12
−m)はそれぞれ出力回線、である。
図である。同図において、(11−1),(11−i),
(11−n)はそれぞれ入力回線、(1−1),(1−
i),(1−n)はそれぞれ入力回線制御部、(8−
1),(8−i),(8−n)はそれぞれ、書き込みア
ドレスを発生する書き込み用カウンタ、(7−1),
(7−i),(7−n)はそれぞれ、出力回線番号記憶
用レジスタ、(6−1),(6−i),(6−n)はそ
れぞれ、書き込み用メモリ面番号記憶用レジスタ、(3
−1),(3−j),(3−l)はそれぞれメモリ面
(バッフアメモリ面)、4は空きメモリ面番号蓄積用キ
ュー、(2−1),(2−k),(2−m)はそれぞれ
出力回線制御部、(10−1),(10−k),(10−m)
はそれぞれ、読み出しアドレスを発生する読み出し用カ
ウンタ、(9−1),(9−k),(9−m)はそれぞ
れ、読み出し用メモリ面番号記憶用レジスタ、(5−
1),(5−k),(5−m)はそれぞれ出力待ちメモ
リ面番号蓄積用キュー、(12−1),(12−k),(12
−m)はそれぞれ出力回線、である。
メモリ面(3−1),(3−j),(3−l)にそれぞ
れ、面番号「1」,「j」,「l」を付したとすると、
今メモリ面(3−1),(3−j),(3−l)のそれ
ぞれが何れも空きであるとすると、該面番号「1」,
「j」,「l」が空きメモリ面番号蓄積用キュー4に蓄
積されていることになる。
れ、面番号「1」,「j」,「l」を付したとすると、
今メモリ面(3−1),(3−j),(3−l)のそれ
ぞれが何れも空きであるとすると、該面番号「1」,
「j」,「l」が空きメモリ面番号蓄積用キュー4に蓄
積されていることになる。
次に回路動作を説明する。
今パケット形式を採る入力情報が入力回線(1−1)を
介して入力回線制御部(1−1)に入力したとすると、
該制御部内の図示せざる手段によって、該入力情報は受
け付けられるべきものか否かが判断され、受け付けられ
るべきものと判断されたときは、該入力情報(パケッ
ト)に含まれている行き先情報としてのアドレス情報の
出力回線番号を取り出し、レジスタ(7−1)に記憶さ
せる。そして空きメモリ面番号蓄積用キュー4から空き
メモリ面番号、例えば「j」なら「j」を取り出してき
てレジスタ(6−1)に記憶させる。
介して入力回線制御部(1−1)に入力したとすると、
該制御部内の図示せざる手段によって、該入力情報は受
け付けられるべきものか否かが判断され、受け付けられ
るべきものと判断されたときは、該入力情報(パケッ
ト)に含まれている行き先情報としてのアドレス情報の
出力回線番号を取り出し、レジスタ(7−1)に記憶さ
せる。そして空きメモリ面番号蓄積用キュー4から空き
メモリ面番号、例えば「j」なら「j」を取り出してき
てレジスタ(6−1)に記憶させる。
続いてカウンタ(8−1)から順次書き込みアドレスを
発生させてその空きのメモリ面(3−j)に入力情報を
順次書き込み記憶させる。全ての入力情報がメモリ面
(3−j)に書き込まれると、レジスタ(7−1)に記
憶されている出力回線番号、例えは(12−k)なら(12
−k)に従い、その回線制御部(2−k)の出力待ちメ
モリ面番号蓄積用キュー(5−k)にメモリ面番号
「j」をトークンとして送る。
発生させてその空きのメモリ面(3−j)に入力情報を
順次書き込み記憶させる。全ての入力情報がメモリ面
(3−j)に書き込まれると、レジスタ(7−1)に記
憶されている出力回線番号、例えは(12−k)なら(12
−k)に従い、その回線制御部(2−k)の出力待ちメ
モリ面番号蓄積用キュー(5−k)にメモリ面番号
「j」をトークンとして送る。
出力回線制御部(2−k)では、出力待ちメモリ面番号
蓄積用キュー(5−k)からメモリ面番号「j」を取り
出し、読み出し用メモリ面番号記憶用レジスタ(9−
k)に蓄積する。該レジスタ(9−k)に蓄積されてい
るメモリ面番号「j」に従ってメモリ面(3−j)を選
択し、カウンタ(10−k)から順次読み出しアドレスを
発生させて該メモリ面(3−j)から入力情報を読み出
し出力回線(12−k)に出力する。全入力情報のメモリ
面(3−j)からの読み出し、出力回線(12−k)への
送出が終了したらレジスタ(9−k)に蓄積されている
メモリ面番号「j」(トークン)を空きメモリ面番号蓄
積用キュー4に戻してやる。このようにしてメモリ面
(3−j)は再び他の入力回線から入力される入力情報
の記憶用として使用されることが可能になる。
蓄積用キュー(5−k)からメモリ面番号「j」を取り
出し、読み出し用メモリ面番号記憶用レジスタ(9−
k)に蓄積する。該レジスタ(9−k)に蓄積されてい
るメモリ面番号「j」に従ってメモリ面(3−j)を選
択し、カウンタ(10−k)から順次読み出しアドレスを
発生させて該メモリ面(3−j)から入力情報を読み出
し出力回線(12−k)に出力する。全入力情報のメモリ
面(3−j)からの読み出し、出力回線(12−k)への
送出が終了したらレジスタ(9−k)に蓄積されている
メモリ面番号「j」(トークン)を空きメモリ面番号蓄
積用キュー4に戻してやる。このようにしてメモリ面
(3−j)は再び他の入力回線から入力される入力情報
の記憶用として使用されることが可能になる。
空きメモリ面番号蓄積用キュー4と出力待ちメモリ面番
号蓄積用キュー(5−1),(5−k),(5−m)は
何れもFIFO(フアースト・イン・フアースト・アウト)
構成をとっている。出力待ちメモリ面番号蓄積用キュー
(5−1),(5−k),(5−m)は、複数の入力回
線制御部から相次いでメモリ面番号(トークン)を送ら
れたときに、それらを待ち合わせさせておくためのもの
である。
号蓄積用キュー(5−1),(5−k),(5−m)は
何れもFIFO(フアースト・イン・フアースト・アウト)
構成をとっている。出力待ちメモリ面番号蓄積用キュー
(5−1),(5−k),(5−m)は、複数の入力回
線制御部から相次いでメモリ面番号(トークン)を送ら
れたときに、それらを待ち合わせさせておくためのもの
である。
以上、説明した如き、既提案に係るパケット交換方式で
は、速度の異なる複数の入力回線および出力回線に対し
て共通に、複数のバッファメモリ面(3−1),(3−
j),(3−l)等を用いてパケット交換を行おうとす
ると、異なる複数の速度のうちの最大の速度に入出力回
線数を乗じた速度でメモリ面へアクセスする必要があ
り、それ故、高速なメモリを必要とするものであった。
このため、結果的に、低速な回線に対しても高速なメモ
リを必要とし、収容回線数が制限されるところから共通
メモリの使用効率が低くなるという欠点があった。
は、速度の異なる複数の入力回線および出力回線に対し
て共通に、複数のバッファメモリ面(3−1),(3−
j),(3−l)等を用いてパケット交換を行おうとす
ると、異なる複数の速度のうちの最大の速度に入出力回
線数を乗じた速度でメモリ面へアクセスする必要があ
り、それ故、高速なメモリを必要とするものであった。
このため、結果的に、低速な回線に対しても高速なメモ
リを必要とし、収容回線数が制限されるところから共通
メモリの使用効率が低くなるという欠点があった。
そこで本発明は、音声情報や画像情報の如き高速情報を
対象としたパケット交換を可能とし、かつ異なる速度の
入出力回線制御部を持つパケット交換方式において、共
通メモリの使用効率の向上を図ることを解決すべき問題
点としている。
対象としたパケット交換を可能とし、かつ異なる速度の
入出力回線制御部を持つパケット交換方式において、共
通メモリの使用効率の向上を図ることを解決すべき問題
点としている。
上記目的を達成するため、本発明では、入力回線対応に
設けられた入力回線制御部と、出力回線対応に設けられ
出力回線制御部と、その両者間に位置する複数のバッフ
アメモリ面と、から成り、入力回線を介してパケット形
式で入力回線制御部に入力される情報を、該制御部から
空きのバッフアメモリ面を選択して書き込み記憶すると
共に、該入力情報に含まれるアドレス情報からその出力
すべき出力回線を判断して対応の出力回線制御部に出力
要求を登録すると、該出力回線制御部は前記バッフアメ
モリ面から入力情報を読み出すことにより所要のパケッ
ト交換を行って出力回線に送出するようにしたパケット
交換方式において、前記複数のバッフアメモリ面のそれ
ぞれに付与されたメモリ面番号につき、入力回線対応に
それぞれの空塞を管理して記憶し表示する空塞表示メモ
リと、前記各入力回線と各出力回線の間の回線速度の大
小関係を記憶し表示する回線速度表示メモリとを設け
た。
設けられた入力回線制御部と、出力回線対応に設けられ
出力回線制御部と、その両者間に位置する複数のバッフ
アメモリ面と、から成り、入力回線を介してパケット形
式で入力回線制御部に入力される情報を、該制御部から
空きのバッフアメモリ面を選択して書き込み記憶すると
共に、該入力情報に含まれるアドレス情報からその出力
すべき出力回線を判断して対応の出力回線制御部に出力
要求を登録すると、該出力回線制御部は前記バッフアメ
モリ面から入力情報を読み出すことにより所要のパケッ
ト交換を行って出力回線に送出するようにしたパケット
交換方式において、前記複数のバッフアメモリ面のそれ
ぞれに付与されたメモリ面番号につき、入力回線対応に
それぞれの空塞を管理して記憶し表示する空塞表示メモ
リと、前記各入力回線と各出力回線の間の回線速度の大
小関係を記憶し表示する回線速度表示メモリとを設け
た。
入力回線を介してパケット形式で入力回線制御部に入力
された情報を、該制御部から前記空塞表示メモリを参照
することにより見出した空きのバッフアメモリ面に書き
込む際は、入力情報に含まれるアドレス情報から判断し
たその出力すべき出力回線の速度を、前記回線速度表示
メモリを参照して知り、該出力回線の速度が入力回線の
速度と同速または低速であるときには、バッフアメモリ
面へ入力情報の書き込みを開始した時点で出力回線制御
部に出力要求を登録して該バッフアメモリ面からの入力
情報の読み取りを開始させ、前記出力回線の速度が入力
回線の速度より高速であるときは、バッフアメモリ面へ
入力情報の書き込みを終了した時点で出力回線制御部に
出力要求を登録して該バッフアメモリ面からの入力情報
の読み取りを開始させ、 出力回線制御部でバッフアメモリ面から入力情報を読み
出して対応の出力回線に送出した後、当該バッフアメモ
リ面の前記空塞表示メモリにおける表示を空きに変更す
るとき、その出力回線と同速または低速の入力回線に対
しては、該バッフアメモリ面からの入力情報読み出しを
開始した時点で空塞表示を空きに転じ、その出力回線よ
り高速の入力回線に対しては、該バッフアメモリ面から
の入力情報の読み出しを終了した時点で空塞表示を空き
に転じるようにする。
された情報を、該制御部から前記空塞表示メモリを参照
することにより見出した空きのバッフアメモリ面に書き
込む際は、入力情報に含まれるアドレス情報から判断し
たその出力すべき出力回線の速度を、前記回線速度表示
メモリを参照して知り、該出力回線の速度が入力回線の
速度と同速または低速であるときには、バッフアメモリ
面へ入力情報の書き込みを開始した時点で出力回線制御
部に出力要求を登録して該バッフアメモリ面からの入力
情報の読み取りを開始させ、前記出力回線の速度が入力
回線の速度より高速であるときは、バッフアメモリ面へ
入力情報の書き込みを終了した時点で出力回線制御部に
出力要求を登録して該バッフアメモリ面からの入力情報
の読み取りを開始させ、 出力回線制御部でバッフアメモリ面から入力情報を読み
出して対応の出力回線に送出した後、当該バッフアメモ
リ面の前記空塞表示メモリにおける表示を空きに変更す
るとき、その出力回線と同速または低速の入力回線に対
しては、該バッフアメモリ面からの入力情報読み出しを
開始した時点で空塞表示を空きに転じ、その出力回線よ
り高速の入力回線に対しては、該バッフアメモリ面から
の入力情報の読み出しを終了した時点で空塞表示を空き
に転じるようにする。
つまり入力回線制御部と出力回線制御部の速度条件に対
応して共通メモリの空塞制御を最適化し、このことによ
り共通メモリの使用効率の向上を図っている。そしてこ
の点で従来技術(既提案にかかるパケット交換方式)と
相違している。
応して共通メモリの空塞制御を最適化し、このことによ
り共通メモリの使用効率の向上を図っている。そしてこ
の点で従来技術(既提案にかかるパケット交換方式)と
相違している。
〔実施例〕 次に図を参照して本発明の実施例を説明する。
第1図は本発明の一実施例を示すブロック図である。同
図において、第7図におけるのと同じものには同じ符号
を付してある。そのほか、13は入出力回線の各速度の大
小関係を記憶しておき、表示することの出来る回線速度
表示メモリ、14は各バッフアメモリ面を入力回線対応に
その空塞を管理して記憶し表示する空塞表示メモリ、で
ある。
図において、第7図におけるのと同じものには同じ符号
を付してある。そのほか、13は入出力回線の各速度の大
小関係を記憶しておき、表示することの出来る回線速度
表示メモリ、14は各バッフアメモリ面を入力回線対応に
その空塞を管理して記憶し表示する空塞表示メモリ、で
ある。
次に回路動作を説明する。
今パケット形式を採る入力情報が入力回線(11−1)を
介して入力回線制御部(1−1)に入力したとすると、
該制御部内の図示せざる手段によって、該入力情報は受
け付けられるべきものか否かが判断され、受け付けられ
るべきものと判断されたときは、該入力情報(パケッ
ト)に含まれている行き先情報としてのアドレス情報か
ら出力回線番号を取り出し、レジスタ(7−1)に記憶
させる。そして空塞表示メモリ14を参照して空きメモリ
面番号、例えば「j」なら「j」を取り出してきてレジ
スタ(6−1)に記憶させる。
介して入力回線制御部(1−1)に入力したとすると、
該制御部内の図示せざる手段によって、該入力情報は受
け付けられるべきものか否かが判断され、受け付けられ
るべきものと判断されたときは、該入力情報(パケッ
ト)に含まれている行き先情報としてのアドレス情報か
ら出力回線番号を取り出し、レジスタ(7−1)に記憶
させる。そして空塞表示メモリ14を参照して空きメモリ
面番号、例えば「j」なら「j」を取り出してきてレジ
スタ(6−1)に記憶させる。
続いてカウンタ(8−1)から順次書き込みアドレスを
発生させてその空きのメモリ面(3−j)に入力情報を
順次書き込み記憶させる。次いで、レジスタ(7−1)
に記憶されている出力回線番号、例えは(12−k)なら
(12−k)に従い、その回線制御部(2−k)の出力待
ちメモリ面番号蓄積用キュー(5−k)にメモリ面番号
「j」を移して該出力回線制御部(2−k)に出力要求
(メモリ面(3−j)からの入力情報の読み出し送出の
要求)を行うわけであるが、前記空きメモリ面番号、例
えば「j」なら「j」を捕捉した段階で、回線速度表示
メモリ13を参照して、当該入力回線(11−1)の速度
と、入力情報(パケット)に含まれている行き先情報と
してのアドレス情報から求めた出力回線(12−k)の速
度とを知り、出力回線の速度が入力回線の速度に等しい
か、或いはそれより低速であるときは、前記メモリ面
(3−j)に入力情報を書き込み始めた時点で、出力回
線制御部(2−k)の出力待ちメモリ面番号蓄積用キュ
ー(5−k)にメモリ面番号「j」を移して該メモリ面
(3−j)からの入力情報の読み出し送出の要求を行い
実行させる。これにより、入力回線制御部からの共通メ
モリへの情報(パケット)の書き込みと、出力回線制御
部による情報(パケット)の読み出し送出が時間的に重
なって行われるので、共通メモリを占有している保留時
間がそれだけ短くなる。
発生させてその空きのメモリ面(3−j)に入力情報を
順次書き込み記憶させる。次いで、レジスタ(7−1)
に記憶されている出力回線番号、例えは(12−k)なら
(12−k)に従い、その回線制御部(2−k)の出力待
ちメモリ面番号蓄積用キュー(5−k)にメモリ面番号
「j」を移して該出力回線制御部(2−k)に出力要求
(メモリ面(3−j)からの入力情報の読み出し送出の
要求)を行うわけであるが、前記空きメモリ面番号、例
えば「j」なら「j」を捕捉した段階で、回線速度表示
メモリ13を参照して、当該入力回線(11−1)の速度
と、入力情報(パケット)に含まれている行き先情報と
してのアドレス情報から求めた出力回線(12−k)の速
度とを知り、出力回線の速度が入力回線の速度に等しい
か、或いはそれより低速であるときは、前記メモリ面
(3−j)に入力情報を書き込み始めた時点で、出力回
線制御部(2−k)の出力待ちメモリ面番号蓄積用キュ
ー(5−k)にメモリ面番号「j」を移して該メモリ面
(3−j)からの入力情報の読み出し送出の要求を行い
実行させる。これにより、入力回線制御部からの共通メ
モリへの情報(パケット)の書き込みと、出力回線制御
部による情報(パケット)の読み出し送出が時間的に重
なって行われるので、共通メモリを占有している保留時
間がそれだけ短くなる。
出力回線の速度が入力回線の速度より高速であるとき
は、前記メモリ面(3−j)に入力情報を1パッケット
分、書き込み終えてから、出力回線制御部(2−k)の
出力待ちメモリ面番号蓄積用キュー(5−k)にメモリ
面番号「j」を移し、該メモリ面(3−j)からの入力
情報の読み出し送出の要求を行い実行させる。この場合
は共通メモリを占有している保留時間が短くならない。
は、前記メモリ面(3−j)に入力情報を1パッケット
分、書き込み終えてから、出力回線制御部(2−k)の
出力待ちメモリ面番号蓄積用キュー(5−k)にメモリ
面番号「j」を移し、該メモリ面(3−j)からの入力
情報の読み出し送出の要求を行い実行させる。この場合
は共通メモリを占有している保留時間が短くならない。
一方、前記メモリ面(3−j)から入力情報(パケッ
ト)を読み出して送出した後は、該メモリ面を空きとし
て空塞表示メモリ14に再び登録して次の使用に備えるわ
けであるが、メモリ面(3−j)から入力情報(パケッ
ト)の読み出しを開始した時点で、該メモリ面(3−
j)を空きとして空塞表示メモリ14に登録すれば、未だ
該メモリ面(3−j)から入力情報(パケット)を読み
出して送出中であっても、その送出中の出力回線と同速
か或いはそれ以下の低速の入力回線に対してはそのメモ
リ面(3−j)を使用させることが出来る。
ト)を読み出して送出した後は、該メモリ面を空きとし
て空塞表示メモリ14に再び登録して次の使用に備えるわ
けであるが、メモリ面(3−j)から入力情報(パケッ
ト)の読み出しを開始した時点で、該メモリ面(3−
j)を空きとして空塞表示メモリ14に登録すれば、未だ
該メモリ面(3−j)から入力情報(パケット)を読み
出して送出中であっても、その送出中の出力回線と同速
か或いはそれ以下の低速の入力回線に対してはそのメモ
リ面(3−j)を使用させることが出来る。
第2図は、第1図において情報(パケット)を書き込
み、読み出すのに用いる共通メモリ面のメモリとしての
使用法を示す説明図である。
み、読み出すのに用いる共通メモリ面のメモリとしての
使用法を示す説明図である。
第2図において、メモリアドレス1からkmまでを持つ1
個のメモリは、バッフア内アドレス1乃至mを持つk個
のバッフア面(メモリ面)として使用可能であることが
理解されるであろう。従ってバッフア面番号とバッフア
内アドレスによりメモリのアドレスが決定されることに
なる。入力回線制御部からは1ビットまたは複数ビット
から成るワードを単位としてパケット情報がメモリ面に
書き込まれ、また同様に、メモリ面から出力回線制御部
に対してなされる読み出しも、1ビットまたは複数ビッ
トから成るワードを単位として行われる。
個のメモリは、バッフア内アドレス1乃至mを持つk個
のバッフア面(メモリ面)として使用可能であることが
理解されるであろう。従ってバッフア面番号とバッフア
内アドレスによりメモリのアドレスが決定されることに
なる。入力回線制御部からは1ビットまたは複数ビット
から成るワードを単位としてパケット情報がメモリ面に
書き込まれ、また同様に、メモリ面から出力回線制御部
に対してなされる読み出しも、1ビットまたは複数ビッ
トから成るワードを単位として行われる。
第3図は、第1図においてバッフア面(メモリ面)にパ
ケット情報を書き込む書き込み特性とその読み出し特性
とを示したグラフである。横軸は経過時刻を示し、縦軸
はアクセスされるアドレスを示している。
ケット情報を書き込む書き込み特性とその読み出し特性
とを示したグラフである。横軸は経過時刻を示し、縦軸
はアクセスされるアドレスを示している。
第3図(イ)は、複数ワードから成る一つのパケットを
バッフア面に書き込み終えてからその読み出しを開始す
る場合であり、(W)は書き込み特性を、(a)は出力
回線速度が入力回線速度より高速であるときの読み出し
特性を、(b)は出力回線速度が入力回線速度と等しい
ときの読み出し特性を、(c)は出力回線速度が入力回
線速度より低速であるときの読み出し特性を、それぞれ
示している。
バッフア面に書き込み終えてからその読み出しを開始す
る場合であり、(W)は書き込み特性を、(a)は出力
回線速度が入力回線速度より高速であるときの読み出し
特性を、(b)は出力回線速度が入力回線速度と等しい
ときの読み出し特性を、(c)は出力回線速度が入力回
線速度より低速であるときの読み出し特性を、それぞれ
示している。
第3図(ロ)は、パケット情報のバッフア面に対する書
き込み開始直後に、その読み出しを開始する場合であ
り、第3図(イ)の場合と同様、(W)は書き込み特性
を、(a)は出力回線速度が入力回線速度より高速であ
るときの読み出し特性を、(b)は出力回線速度が入力
回線速度と等しいときの読み出し特性を、(c)は出力
回線速度が入力回線速度より低速であるときの読み出し
特性を、それぞれ示している。
き込み開始直後に、その読み出しを開始する場合であ
り、第3図(イ)の場合と同様、(W)は書き込み特性
を、(a)は出力回線速度が入力回線速度より高速であ
るときの読み出し特性を、(b)は出力回線速度が入力
回線速度と等しいときの読み出し特性を、(c)は出力
回線速度が入力回線速度より低速であるときの読み出し
特性を、それぞれ示している。
第3図(ロ)から分かるように、書き込み開始直後に読
み出しが可能なのは、出力回線速度が入力回線速度と等
しい(b)の場合か、出力回線速度が入力回線速度より
低速である(c)の場合だけである。出力回線速度が入
力回線速度より高速である(a)の場合は、書き込み開
始直後に読み出しを行うと、書き込みを行う前に読み出
しが行われることが起こり得るため、正しいパケット交
換が行われない。
み出しが可能なのは、出力回線速度が入力回線速度と等
しい(b)の場合か、出力回線速度が入力回線速度より
低速である(c)の場合だけである。出力回線速度が入
力回線速度より高速である(a)の場合は、書き込み開
始直後に読み出しを行うと、書き込みを行う前に読み出
しが行われることが起こり得るため、正しいパケット交
換が行われない。
第3図(イ)と第3図(ロ)を対比すれば明らかなよう
に、書き込み開始直後に読み出しを開始すると、書き込
み終了後に読み出しを開始する場合に比べ、バッフア面
の保留時間を短縮でき、少ないバッフア容量でパケット
交換機を実現できるという利点が生まれるが、入出力回
線速度に応じて読み出しを開始する時点を制御すること
が必要となり、第1図において、回線速度表示メモリ13
はかかる制御のために参照されるものであることは、既
に述べた通りである。
に、書き込み開始直後に読み出しを開始すると、書き込
み終了後に読み出しを開始する場合に比べ、バッフア面
の保留時間を短縮でき、少ないバッフア容量でパケット
交換機を実現できるという利点が生まれるが、入出力回
線速度に応じて読み出しを開始する時点を制御すること
が必要となり、第1図において、回線速度表示メモリ13
はかかる制御のために参照されるものであることは、既
に述べた通りである。
第4図は、第1図においてバッフア面(メモリ面)に書
き込んだパケット情報を読み出す読み出し特性と、その
後、そのバッフア面を空きとして空塞表示メモリ14に再
び登録し、他の入力回線からのパケット情報の書き込み
に使用するときの書き込み特性とを示したグラフであ
る。横軸は経過時刻を示し、縦軸はアクセスされるアド
レスを示している。
き込んだパケット情報を読み出す読み出し特性と、その
後、そのバッフア面を空きとして空塞表示メモリ14に再
び登録し、他の入力回線からのパケット情報の書き込み
に使用するときの書き込み特性とを示したグラフであ
る。横軸は経過時刻を示し、縦軸はアクセスされるアド
レスを示している。
第4図(イ)は、複数ワードから成る一つのパケットを
バッフア面から読み出し終えてからその返還(空きとし
て空塞表示メモリ14に登録すること)を行う場合であ
り、(R)は読み出し特性を、(a)は出力回線速度が
入力回線速度より高速であるときの書き込み特性を、
(b)は出力回線速度が入力回線速度と等しいときの書
き込み特性を、(c)は出力回線速度が入力回線速度よ
り低速であるときの書き込み特性を、それぞれ示してい
る。
バッフア面から読み出し終えてからその返還(空きとし
て空塞表示メモリ14に登録すること)を行う場合であ
り、(R)は読み出し特性を、(a)は出力回線速度が
入力回線速度より高速であるときの書き込み特性を、
(b)は出力回線速度が入力回線速度と等しいときの書
き込み特性を、(c)は出力回線速度が入力回線速度よ
り低速であるときの書き込み特性を、それぞれ示してい
る。
第4図(ロ)は、パケット情報のバッフア面からの読み
出し開始直後に、該バッフア面を返還(空きとして空塞
表示メモリ14に登録すること)を行う場合であり、
(R)は読み出し特性を、(a)は出力回線速度が入力
回線速度より高速であるときの書き込み特性を、(b)
は出力回線速度が入力回線速度と等しいときの書き込み
特性を、(c)は出力回線速度が入力回線速度より低速
であるときの書き込み特性を、それぞれ示している。
出し開始直後に、該バッフア面を返還(空きとして空塞
表示メモリ14に登録すること)を行う場合であり、
(R)は読み出し特性を、(a)は出力回線速度が入力
回線速度より高速であるときの書き込み特性を、(b)
は出力回線速度が入力回線速度と等しいときの書き込み
特性を、(c)は出力回線速度が入力回線速度より低速
であるときの書き込み特性を、それぞれ示している。
第4図(ロ)から分かるように、読み出し開始直後にバ
ッフア面を返還できるのは、そのバッフア面が、出力中
の出力回線の速度に等しい速度を持つ入力回線によって
書き込まれる(b)の場合か、出力中の出力回線の速度
より低い速度を持つ入力回線によって書き込まれる
(c)の場合だけである。出力中の出力回線の速度より
高い速度を持つ入力回線によって書き込まる(a)の場
合には、読み出し開始直後にバッフア面の返還を行う
と、読み出しを行う前に書き込みが行われることが起こ
り得るため、正しいパケット交換が行われない。
ッフア面を返還できるのは、そのバッフア面が、出力中
の出力回線の速度に等しい速度を持つ入力回線によって
書き込まれる(b)の場合か、出力中の出力回線の速度
より低い速度を持つ入力回線によって書き込まれる
(c)の場合だけである。出力中の出力回線の速度より
高い速度を持つ入力回線によって書き込まる(a)の場
合には、読み出し開始直後にバッフア面の返還を行う
と、読み出しを行う前に書き込みが行われることが起こ
り得るため、正しいパケット交換が行われない。
第4図(イ)と第4図(ロ)を対比すれば明らかなよう
に、読み出し開始直後にバッフア面を返還すると、読み
出しを終了してから返還する場合に比べ、バッフア面の
容量を多重に有効利用できるという利点が生まれるが、
入出力回線速度に応じてバッフア面の使用許可を制御す
ることが必要となり、第1図において、空塞表示メモリ
14に、入力回線速度毎に各メモリ面の使用の可否を定め
て登録しておくことが必要になるのは、かかる制御を可
能にするためである。
に、読み出し開始直後にバッフア面を返還すると、読み
出しを終了してから返還する場合に比べ、バッフア面の
容量を多重に有効利用できるという利点が生まれるが、
入出力回線速度に応じてバッフア面の使用許可を制御す
ることが必要となり、第1図において、空塞表示メモリ
14に、入力回線速度毎に各メモリ面の使用の可否を定め
て登録しておくことが必要になるのは、かかる制御を可
能にするためである。
第5図は、第1図における回線速度表示メモリ13の構成
例を示した説明図である。
例を示した説明図である。
第5図において、横方向に出力回線番号1,2,3,……6を
表示すると共に、番号1の出力回線の速度が1.5、番号
2の出力回線の速度が2、番号3の出力回線の速度が
8、番号4の出力回線の速度が16、等として表示されて
いる。他方、縦方向に入力回線番号1,2,3,……6が表示
され、番号1の入力回線の速度が0.5、番号2の入力回
線の速度が3、番号3の入力回線の速度が10、番号4の
入力回線の速度が20、等として表示されている。
表示すると共に、番号1の出力回線の速度が1.5、番号
2の出力回線の速度が2、番号3の出力回線の速度が
8、番号4の出力回線の速度が16、等として表示されて
いる。他方、縦方向に入力回線番号1,2,3,……6が表示
され、番号1の入力回線の速度が0.5、番号2の入力回
線の速度が3、番号3の入力回線の速度が10、番号4の
入力回線の速度が20、等として表示されている。
次いで、入力回線と出力回線を比較し、入力回線の速度
<出力回線の速度であるなら、入力回線の行と出力回線
の列の交点に0を書き込み、入力回線の速度>出力回線
の速度であるなら、入力回線の行と出力回線の列の交点
に1を書き込む。
<出力回線の速度であるなら、入力回線の行と出力回線
の列の交点に0を書き込み、入力回線の速度>出力回線
の速度であるなら、入力回線の行と出力回線の列の交点
に1を書き込む。
例えば、入力回線1と出力回線1を比較した場合、入力
回線1の速度<出力回線1の速度であるから、入力回線
1の行と出力回線1の列の交点に0を書き込む。また入
力回線6と出力回線1を比較した場合、入力回線6の速
度>出力回線1の速度であるから、入力回線6の行と出
力回線1の列の交点に1を書き込むと言う具合である。
回線1の速度<出力回線1の速度であるから、入力回線
1の行と出力回線1の列の交点に0を書き込む。また入
力回線6と出力回線1を比較した場合、入力回線6の速
度>出力回線1の速度であるから、入力回線6の行と出
力回線1の列の交点に1を書き込むと言う具合である。
従って入力回線番号と出力回線番号が与えられれば、こ
の回線速度表示メモリ13を参照することにより、直ちに
両回線の速度の大小関係を知ることができる。バッフア
面への書き込み時であれば、その書き込み開始時に、こ
のメモリ13を参照して、1であれば、入力回線の速度>
出力回線の速度であるから、直ちに読み出しを開始さ
せ、0であれば、入力回線の速度<出力回線の速度であ
るから、書き込み終了後に読み出しを開始させる。
の回線速度表示メモリ13を参照することにより、直ちに
両回線の速度の大小関係を知ることができる。バッフア
面への書き込み時であれば、その書き込み開始時に、こ
のメモリ13を参照して、1であれば、入力回線の速度>
出力回線の速度であるから、直ちに読み出しを開始さ
せ、0であれば、入力回線の速度<出力回線の速度であ
るから、書き込み終了後に読み出しを開始させる。
同様に、バッフア面からの読み出し時であれば、その読
み出し開始時に、メモリ13を参照して、1であれば、入
力回線の速度>出力回線の速度であるから、読み出し終
了後にバッフア面の返還を行い、0であれば、入力回線
の速度<出力回線の速度であれから、読み出し開始後、
直ちにバッフア面の返還を行うことができる。
み出し開始時に、メモリ13を参照して、1であれば、入
力回線の速度>出力回線の速度であるから、読み出し終
了後にバッフア面の返還を行い、0であれば、入力回線
の速度<出力回線の速度であれから、読み出し開始後、
直ちにバッフア面の返還を行うことができる。
第6図は、第1図における空塞表示メモリ14の構成例を
示した説明図である。
示した説明図である。
第6図において、横方向にバッフア面(メモリ面)番号
が1,2,3,……9の如く表示されており、縦方向には入力
回線番号が1,2,3,……6の如く表示されている。縦方向
の列と横方向の行との交点には、バッフア面(メモリ
面)が空きであることを示す0とか、使用中(塞がり)
であることを示す1とかが記入されている。
が1,2,3,……9の如く表示されており、縦方向には入力
回線番号が1,2,3,……6の如く表示されている。縦方向
の列と横方向の行との交点には、バッフア面(メモリ
面)が空きであることを示す0とか、使用中(塞がり)
であることを示す1とかが記入されている。
このメモリ構成の読み方は次の如くである。即ち、今バ
ッフア面2が速度1.5(例えば単位はMb/s)の出力回線
1への読み出し送出を行っていたとすると、そのとき該
バッフア面に対して書き込み(使用)可能なのは、速度
1.5より低速な入力回線1だけであるから、バッフア面
番号2の縦列において、入力回線1に対する欄だけが使
用可能(空き)を示す0が書き込まれ、他の入力回線に
対する欄には何れも使用不可(塞がり)を示す1が記入
されている。
ッフア面2が速度1.5(例えば単位はMb/s)の出力回線
1への読み出し送出を行っていたとすると、そのとき該
バッフア面に対して書き込み(使用)可能なのは、速度
1.5より低速な入力回線1だけであるから、バッフア面
番号2の縦列において、入力回線1に対する欄だけが使
用可能(空き)を示す0が書き込まれ、他の入力回線に
対する欄には何れも使用不可(塞がり)を示す1が記入
されている。
もう一つ例を説明する。今バッフア面3が速度16の出力
回線4への読み出し送出を行っていたとすると、そのと
き該バッフア面に対して書き込み(使用)可能なのは、
速度16より低速な入力回線1,2,3であるから、バッフア
面番号3の縦列において、入力回線1,2,3に対する各欄
だけが使用可能(空き)を示す0を書き込まれ、他の入
力回線に対する欄は何れも使用不可(塞がり)を示す1
が記入される。
回線4への読み出し送出を行っていたとすると、そのと
き該バッフア面に対して書き込み(使用)可能なのは、
速度16より低速な入力回線1,2,3であるから、バッフア
面番号3の縦列において、入力回線1,2,3に対する各欄
だけが使用可能(空き)を示す0を書き込まれ、他の入
力回線に対する欄は何れも使用不可(塞がり)を示す1
が記入される。
このようなメモリ14における空塞表示は、バッフア面か
らの或る出力回線による読み出し開始時に、当該バッフ
ア面番号の縦列に、その出力回線の速度に比較して低い
速度を持つ入力回線の番号の欄には0を、高い速度を持
つ入力回線の番号の欄には1を書き込み、読み出し終了
後は、その全欄に0を書き込むことにより行われる。
らの或る出力回線による読み出し開始時に、当該バッフ
ア面番号の縦列に、その出力回線の速度に比較して低い
速度を持つ入力回線の番号の欄には0を、高い速度を持
つ入力回線の番号の欄には1を書き込み、読み出し終了
後は、その全欄に0を書き込むことにより行われる。
入力回線制御部は、共通バッフア面に書き込むべきパケ
ット情報が到着すると、この空塞表示メモリ14を参照し
て使用可能なバッフア面を一つ捕捉する。入力回線1に
パケット情報が到着した場合を想定すると、第6図に示
したメモリ内容の場合、入力回線1の使用可能なバッフ
ア面は1,2,3の三面あり、そのうちのどれを捕捉しても
良い。他の入力回線である2,3はバッフア面1,3しか使用
可能でなく、また入力回線4,5,6はバッフア面1しか使
用可能でない。
ット情報が到着すると、この空塞表示メモリ14を参照し
て使用可能なバッフア面を一つ捕捉する。入力回線1に
パケット情報が到着した場合を想定すると、第6図に示
したメモリ内容の場合、入力回線1の使用可能なバッフ
ア面は1,2,3の三面あり、そのうちのどれを捕捉しても
良い。他の入力回線である2,3はバッフア面1,3しか使用
可能でなく、また入力回線4,5,6はバッフア面1しか使
用可能でない。
そこで入力回線1は、バッフア面2から優先的に使用す
るようにすれば、他の入力回線によるバッフア面捕捉の
機会を奪わないで済むので、サービスの公平化を図るこ
とができる。
るようにすれば、他の入力回線によるバッフア面捕捉の
機会を奪わないで済むので、サービスの公平化を図るこ
とができる。
以上説明したように、本発明によれば、メモリを使用し
た高速パケット交換方式において、入出力回線の速度に
応じて共通バッフア(メモリ)面を有効に使用できるの
で、所要のメモリ面数の削減を図れるという利点があ
る。
た高速パケット交換方式において、入出力回線の速度に
応じて共通バッフア(メモリ)面を有効に使用できるの
で、所要のメモリ面数の削減を図れるという利点があ
る。
第1図は本発明の一実施例を示すブロック図、第2図
は、第1図において情報(パケット)を書き込み、読み
出すのに用いる共通メモリ面のメモリとしての使用法を
示す説明図、第3図は、第1図においてバッフア面(メ
モリ面)にパケット情報を書き込む書き込み特性とその
読み出し特性とを示したグラフ、第4図は、第1図にお
いてバッフア面(メモリ面)に書き込んだパケット情報
を読み出す読み出し特性と、その後、そのバッフア面を
空きとして空塞表示メモリ14に再び登録し、他の入力回
線からのパケット情報の書き込みに使用するときの書き
込み特性とを示したグラフ、第5図は、第1図における
回線速度表示メモリ13の構成例を示した説明図、第6図
は、第1図における空塞表示メモリ14の構成例を示した
説明図、第7図は既提案に係るパケット交換方式を示す
ブロック図である。 符号の説明 (11−1),(11−i),(11−n)……入力回線、
(1−1),(1−i),(1−n)……入力回線制御
部、(8−1),(8−i),(8−n)……書き込み
用カウンタ、(7−1),(7−i),(7−n)……
出力回線番号記憶用レジスタ、(6−1),(6−
i),(6−n)……書き込み用メモリ面番号記憶用レ
ジスタ、(3−1),(3−j),(3−l)……メモ
リ面、(2−1),(2−k),(2−m)……出力回
線制御部、(10−1),(10−k),(10−m)……読
み出し用カウンタ、(9−1),(9−k),(9−
m)……読み出し用メモリ面番号記憶用レジスタ、(5
−1),(5−k),(5−m)……出力待ちメモリ面
番号蓄積用キュー、(12−1),(12−k),(12−
m)……出力回線、13……回線速度表示メモリ、14……
空塞表示メモリ。
は、第1図において情報(パケット)を書き込み、読み
出すのに用いる共通メモリ面のメモリとしての使用法を
示す説明図、第3図は、第1図においてバッフア面(メ
モリ面)にパケット情報を書き込む書き込み特性とその
読み出し特性とを示したグラフ、第4図は、第1図にお
いてバッフア面(メモリ面)に書き込んだパケット情報
を読み出す読み出し特性と、その後、そのバッフア面を
空きとして空塞表示メモリ14に再び登録し、他の入力回
線からのパケット情報の書き込みに使用するときの書き
込み特性とを示したグラフ、第5図は、第1図における
回線速度表示メモリ13の構成例を示した説明図、第6図
は、第1図における空塞表示メモリ14の構成例を示した
説明図、第7図は既提案に係るパケット交換方式を示す
ブロック図である。 符号の説明 (11−1),(11−i),(11−n)……入力回線、
(1−1),(1−i),(1−n)……入力回線制御
部、(8−1),(8−i),(8−n)……書き込み
用カウンタ、(7−1),(7−i),(7−n)……
出力回線番号記憶用レジスタ、(6−1),(6−
i),(6−n)……書き込み用メモリ面番号記憶用レ
ジスタ、(3−1),(3−j),(3−l)……メモ
リ面、(2−1),(2−k),(2−m)……出力回
線制御部、(10−1),(10−k),(10−m)……読
み出し用カウンタ、(9−1),(9−k),(9−
m)……読み出し用メモリ面番号記憶用レジスタ、(5
−1),(5−k),(5−m)……出力待ちメモリ面
番号蓄積用キュー、(12−1),(12−k),(12−
m)……出力回線、13……回線速度表示メモリ、14……
空塞表示メモリ。
───────────────────────────────────────────────────── フロントページの続き (72)発明者 高橋 達郎 東京都武蔵野市緑町3丁目9番11号 日本 電信電話株式会社通信網第一研究所内 (72)発明者 榊原 宗 東京都武蔵野市緑町3丁目9番11号 日本 電信電話株式会社通信網第一研究所内 (56)参考文献 特開 昭63−63237(JP,A)
Claims (1)
- 【請求項1】入力回線対応に設けられた入力回線制御部
と、出力回線対応に設けられた出力回線制御部と、その
両者間に位置する複数のバッフアメモリ面と、から成
り、入力回線を介してパケット形式で入力回線制御部に
入力される情報を、該制御部から空きのバッフアメモリ
面を選択して書き込み記憶すると共に、該入力情報に含
まれるアドレス情報からその出力すべき出力回線を判断
して対応の出力回線制御部に出力要求を登録すると、該
出力回線制御部は前記バッファメモリ面から入力情報を
読み出すことにより所要のパケット交換を行って出力回
線に送出するようにしたパケット交換方式において、 前記複数のバッフアメモリ面のそれぞれに付与されたメ
モリ面番号につき、入力回線対応にそれぞれの空塞を管
理して記憶し表示する空塞表示メモリと、前記各入力回
線と各出力回線の間の回線速度の大小関係を記憶し表示
する回線速度表示メモリと、を設け、 入力回線を介してパケット形式で入力回線制御部に入力
された情報を、該制御部から前記空塞表示メモリを参照
することにより見出した空きのバッフアメモリ面に書き
込む際は、入力情報に含まれるアドレス情報から判断し
たその出力すべき出力回線の速度を、前記回線速度表示
メモリを参照して知り、該出力回線の速度が入力回線の
速度と同速または低速であるときは、バッフアメモリ面
へ入力情報の書き込みを開始した時点で出力回線制御部
に出力要求を登録して該バッフアメモリ面からの入力情
報の読み取りを開始させ、前記出力回線の速度が入力回
線の速度より高速であるときは、バッフアメモリ面へ入
力情報の書き込みを終了した時点で出力回線制御部に出
力要求を登録して該バッフアメモリ面からの入力情報の
読み取りを開始させ、 出力回線制御部でバッフアメモリ面から入力情報を読み
出して対応の出力回線に送出した後、当該バッフアメモ
リ面の前記空塞表示メモリにおける表示を空きに変更す
るとき、その出力回線と同速または低速の入力回線に対
しては、該バッフアメモリ面からの入力情報読み出しを
開始した時点で空塞表示を空きに転じ、その出力回線よ
り高速の入力回線に対しては、該バッフアメモリ面から
の入力情報の読み出しを終了した時点で空塞表示を空き
に転じるようにしたことを特徴とするパケット交換方
式。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP21138686A JPH073977B2 (ja) | 1986-09-10 | 1986-09-10 | パケツト交換方式 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP21138686A JPH073977B2 (ja) | 1986-09-10 | 1986-09-10 | パケツト交換方式 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS6367848A JPS6367848A (ja) | 1988-03-26 |
JPH073977B2 true JPH073977B2 (ja) | 1995-01-18 |
Family
ID=16605098
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP21138686A Expired - Fee Related JPH073977B2 (ja) | 1986-09-10 | 1986-09-10 | パケツト交換方式 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH073977B2 (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3269273B2 (ja) * | 1994-09-02 | 2002-03-25 | 三菱電機株式会社 | セル交換装置及びセル交換システム |
JP4864754B2 (ja) * | 2007-02-08 | 2012-02-01 | 新日本製鐵株式会社 | 引張り試験方法及び装置 |
-
1986
- 1986-09-10 JP JP21138686A patent/JPH073977B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JPS6367848A (ja) | 1988-03-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
USRE40467E1 (en) | Method and apparatus for managing the flow of data within a switching device | |
JP2803262B2 (ja) | パケット・スイッチ | |
US7627672B2 (en) | Network packet storage method and network packet transmitting apparatus using the same | |
EP1237337A2 (en) | Efficient optimization algorithm in memory utilization for network applications | |
US7352766B2 (en) | High-speed memory having a modular structure | |
JP2001511559A (ja) | マルチポート内部キャッシュdram | |
US7126959B2 (en) | High-speed packet memory | |
EP1030483B1 (en) | Asynchronous transfer mode switch | |
US20170153852A1 (en) | Multi-port memory controller capable of serving multiple access requests by accessing different memory banks of multi-bank packet buffer and associated packet storage design | |
US6601116B1 (en) | Network switch having descriptor cache and method thereof | |
JPH0879271A (ja) | セル交換装置及びセル交換システム | |
US6310875B1 (en) | Method and apparatus for port memory multicast common memory switches | |
JP2002510813A (ja) | 電気通信交換器内のampicdramシステム | |
GB2322761A (en) | A method for selecting virtual channels for the transmission of data packets over an ATM network | |
US6347089B1 (en) | Simplified ethernet frame switching system architecture without local buffer requirement | |
EP4070203B1 (en) | Apparatus and methods for managing packet transfer across a memory fabric physical layer interface | |
US20060165055A1 (en) | Method and apparatus for managing the flow of data within a switching device | |
JPH073977B2 (ja) | パケツト交換方式 | |
US5737634A (en) | Storage device control system with an internal bus wherein a network interface has a data line for memory transfer | |
US6314489B1 (en) | Methods and systems for storing cell data using a bank of cell buffers | |
JP2000261438A (ja) | フレームデータ交換装置及び方法 | |
JPH06284453A (ja) | Atmセルスイッチ | |
JPH1032581A (ja) | Atmセルスイッチ | |
JPS6363237A (ja) | パケツト交換方式 | |
US7293130B2 (en) | Method and system for a multi-level memory |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
LAPS | Cancellation because of no payment of annual fees |