JPH07230268A - Video printer - Google Patents

Video printer

Info

Publication number
JPH07230268A
JPH07230268A JP6022388A JP2238894A JPH07230268A JP H07230268 A JPH07230268 A JP H07230268A JP 6022388 A JP6022388 A JP 6022388A JP 2238894 A JP2238894 A JP 2238894A JP H07230268 A JPH07230268 A JP H07230268A
Authority
JP
Japan
Prior art keywords
area
image memory
image data
video printer
image
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP6022388A
Other languages
Japanese (ja)
Other versions
JP3314113B2 (en
Inventor
Masahiro Osawa
正弘 大澤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP02238894A priority Critical patent/JP3314113B2/en
Publication of JPH07230268A publication Critical patent/JPH07230268A/en
Application granted granted Critical
Publication of JP3314113B2 publication Critical patent/JP3314113B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Abstract

PURPOSE:To provide a video printer capable of easily making an additional storage area to an image memory visible with a simple circuit constitution by disusing a superimposing display of frame and area number information and on/off displaying the image data stored in a selected area flashing when the additional storage area to the image memory is specified. CONSTITUTION:The video printer is provided with the image memory 1 divided into 49 areas for storing the image data and an area selection means 11 for addition storing the image data in a required division area in the image memory 1. Then, flashing on/off display control means 13, 14 on/off displaying the image data stored in the division area in the image memory selected by the area selection means 11 flashing is provided.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、画像データを記憶する
ための複数の領域に分割された画像メモリと、該画像メ
モリの所望の分割領域に画像データを追加記憶するため
の領域選択手段とを備えたビデオプリンタに関し、特
に、追加記憶する分割領域選択時における選択領域の視
認性を改善したビデオプリンタに係るものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an image memory divided into a plurality of areas for storing image data, and area selecting means for additionally storing image data in a desired divided area of the image memory. In particular, the present invention relates to a video printer having improved visibility of a selected area when a divided area to be additionally stored is selected.

【0002】[0002]

【従来の技術】従来のこの種のビデオプリンタを、図6
及び図7とともに説明する。
2. Description of the Related Art A conventional video printer of this type is shown in FIG.
7 and FIG. 7.

【0003】図6において、1は入力ビデオ信号を色分
解した後A/D変換したデジタル画像データをマルチ画
面として記憶する複数の分割領域を有する画像メモリ、
2は基本クロックに同期して該画像メモリ1への読み出
し及び/又は書き込みアドレスを制御するアドレス制御
回路、3は前記画像メモリ1から読み出された画像デー
タをアナログ信号に変換するD/Aコンバータである。
In FIG. 6, reference numeral 1 denotes an image memory having a plurality of divided areas for storing digital image data obtained by color-separating an input video signal and then A / D converting it as a multi-screen.
Reference numeral 2 is an address control circuit for controlling a read and / or write address to the image memory 1 in synchronization with a basic clock, and 3 is a D / A converter for converting the image data read from the image memory 1 into an analog signal. Is.

【0004】4は前記複数の分割領域を有する画像メモ
リ1の分割領域を形成する枠及び領域番号情報をキャラ
クタデータとして記憶するための枠・領域番号記憶部で
あり、例えば、枠情報を枠が設けられる位置のアドレス
情報として、また、領域番号をその番号を表す数字情報
として記憶している。
Reference numeral 4 denotes a frame / area number storage unit for storing, as character data, a frame forming a divided area of the image memory 1 having the plurality of divided areas and area number information. The area number is stored as the address information of the provided position, and the area number is stored as the numerical information representing the number.

【0005】5は前記D/Aコンバータ3からのアナロ
グ画像信号と、枠・領域番号記憶部4からの枠及び領域
番号とを合成してモニター出力するスーパーインポーズ
回路、6は画像メモリ1からの画像データを取り込んで
印画動作の制御を行う印画制御回路、7は画像データを
発熱転写するサーマルヘッドである。また、8は入出力
アドレス制御回路2、スーパーインポーズ回路5、印画
制御回路6等をはじめとしてビデオプリンタ全体の動作
の制御を行うCPUであり、9はマルチ画面として記憶
された画像データのうちの特定の画面を選択したときに
その選択画面を指定する位置選択手段である。位置選択
手段9としては通常のキーボードの上下左右キーや数字
キーを用いることができる。
Reference numeral 5 is a superimposing circuit for synthesizing the analog image signal from the D / A converter 3 and the frame and area number from the frame / area number storage unit 4 for monitor output, and 6 is an image memory 1 Is a print control circuit for taking in the image data and controlling the print operation, and 7 is a thermal head for transferring the image data by heat generation. Further, 8 is a CPU for controlling the operation of the entire video printer including the input / output address control circuit 2, the superimposing circuit 5, the printing control circuit 6 and the like, and 9 is the image data stored as a multi-screen. Is a position selecting means for designating a particular screen when the particular screen is selected. As the position selection means 9, the up / down / left / right keys of a normal keyboard and the numeric keys can be used.

【0006】以上に説明した従来例の動作を説明する。The operation of the above-described conventional example will be described.

【0007】画像メモリ1から順次読み出された画像デ
ータは、D/Aコンバータ3によってアナログ信号に変
換された後、スーパーインポーズ回路5において、前記
画像メモリ1の分割領域に対応する枠及び領域番号と合
成されてモニター(図示せず)にスーパーインポーズ表
示される。図7は画像メモリ1を49の領域(マルチ画
面)に分割した場合のモニター表示例であり、一部省略
した形で示している。図示の通り、モニター画面をマル
チ画面に区分する線分と、該線分によって区切られた枠
内に表示された当該領域の領域番号を示す数字が表示さ
れている。
The image data sequentially read from the image memory 1 is converted into an analog signal by the D / A converter 3, and then, in the superimposing circuit 5, a frame and an area corresponding to the divided area of the image memory 1 are formed. It is combined with the number and superimposed on the monitor (not shown). FIG. 7 shows an example of monitor display when the image memory 1 is divided into 49 areas (multi-screen), and is shown in a partially omitted form. As shown in the figure, a line segment that divides the monitor screen into multiple screens and a number indicating the region number of the region displayed in the frame divided by the line segment are displayed.

【0008】ここで、このマルチ画面に対して特定の画
面を選択し、その領域に対して追加記憶を行う際の動作
を説明する。位置選択手段9から、マルチ画面中の特定
の画面、例えばNo.25(領域番号25)の画面が指
定されると、CPU8は枠・領域番号記憶部4からN
o.25の画面に対応する領域番号25を読み出し、ス
ーパーインポーズ回路5を制御してこの番号「25」を
通常の表示とは反転させてモニター上に表示させること
により、No.25の画面が追加記憶領域として選択さ
れたことを表示する。
The operation when a specific screen is selected for this multi-screen and additional storage is performed for that area will be described. From the position selection means 9, a specific screen in the multi-screen, for example, No. When the screen No. 25 (area number 25) is designated, the CPU 8 selects N from the frame / area number storage unit 4.
o. No. 25 is read out by reading the area number 25 corresponding to the screen of No. 25, and controlling the superimposing circuit 5 to display this number "25" on the monitor by reversing the normal display. The screen 25 indicates that the additional storage area has been selected.

【0009】この画面を変更したい場合には、位置指定
手段9の上下左右キーを押して領域を指定し直す、或い
は直接該当する番号を入力して変更する。CPU8はス
ーパーインポーズ回路5を制御し、選択された領域の番
号を反転表示すると共に、枠・領域番号記憶部4から指
定された画面の画像メモリ上の位置に関するデータを読
み出し、このデータを基に入出力アドレス制御回路2を
制御して、画像メモリ1の選択された特定の位置に入力
ビデオ信号を書き込む。
When it is desired to change this screen, the up, down, left, and right keys of the position designating means 9 are pressed to respecify the area, or the corresponding number is directly input to change. The CPU 8 controls the superimposing circuit 5 to display the number of the selected area in reverse video, read the data on the position on the image memory of the designated screen from the frame / area number storage section 4, and use this data as a basis. Then, the input / output address control circuit 2 is controlled to write the input video signal to the selected specific position of the image memory 1.

【0010】一方、画像メモリ1に記憶されたマルチ画
面を印画する場合には、該画像メモリ1からの画像デー
タを印画制御回路6に入力し、サーマルヘッド7によっ
て熱転写印字する。
On the other hand, when printing a multi-screen stored in the image memory 1, the image data from the image memory 1 is input to the printing control circuit 6 and thermal transfer printing is performed by the thermal head 7.

【0011】[0011]

【発明が解決しようとする課題】上述した従来のビデオ
プリンタにおいては、画像メモリ1の指定された追加記
憶領域を表示する場合には、選択された領域に対応した
領域番号のみを反転表示しているので、このようなスー
パーインポーズ表示を制御するための複雑で大規模な回
路が必要になるという問題があった。
In the above-mentioned conventional video printer, when displaying the specified additional storage area of the image memory 1, only the area number corresponding to the selected area is highlighted. Therefore, there is a problem that a complicated and large-scale circuit is required to control such superimpose display.

【0012】本発明は、このような点に鑑みてなされた
ものであり、画像メモリへの追加記憶領域を指定した際
の指定領域の表示において、枠及び領域番号情報のスー
パーインポーズ表示を廃止して、選択領域に記憶されて
いる画像データを点滅または輝度変換表示することによ
り、簡単な回路構成で容易に画像メモリへの追加記憶領
域を視認可能としたビデオプリンタを提供することを目
的とする。
The present invention has been made in view of the above circumstances, and the superimpose display of the frame and area number information is abolished in the display of the designated area when the additional storage area is designated in the image memory. Then, by blinking or converting the brightness of the image data stored in the selected area and displaying the converted brightness, an object of the present invention is to provide a video printer in which the additional storage area to the image memory can be easily viewed with a simple circuit configuration. To do.

【0013】[0013]

【課題を解決するための手段】上述した課題を解決する
ため、本発明にかかるビデオプリンタは、画像データを
記憶するための複数の領域に分割された画像メモリと、
該画像メモリの書き込み/読み出しを制御する入出力ア
ドレス制御回路と、前記画像メモリの所望の分割領域に
画像データを追加記憶するための領域選択手段と、画像
メモリに記憶された画像データを印画する印画手段とを
備えたビデオプリンタにおいて、上記領域指定手段にて
指定された画像メモリの分割領域に記憶されている画像
データを点滅表示させる点滅表示制御手段を設けてなる
ものである。
In order to solve the above-mentioned problems, a video printer according to the present invention comprises an image memory divided into a plurality of areas for storing image data,
An input / output address control circuit for controlling writing / reading of the image memory, an area selecting unit for additionally storing image data in a desired divided area of the image memory, and printing the image data stored in the image memory. A video printer provided with a printing means is provided with blinking display control means for blinkingly displaying image data stored in the divided areas of the image memory designated by the area designating means.

【0014】また、本発明にかかるビデオプリンタは、
画像データを記憶するための複数の領域に分割された画
像メモリと、該画像メモリの書き込み/読み出しを制御
する入出力アドレス制御回路と、前記画像メモリの所望
の分割領域に画像データを追加記憶するための領域選択
手段と、画像メモリに記憶された画像データを印画する
印画手段とを備えたビデオプリンタにおいて、領域選択
手段にて選択された画像メモリの分割領域に記憶されて
いる画像データのうちの輝度データをレベル変換する輝
度レベル変換手段を設けてなるものである。
The video printer according to the present invention is
An image memory divided into a plurality of areas for storing image data, an input / output address control circuit for controlling writing / reading of the image memory, and additionally storing image data in a desired divided area of the image memory. In the video printer provided with the area selecting means for printing and the printing means for printing the image data stored in the image memory, among the image data stored in the divided areas of the image memory selected by the area selecting means, The brightness level conversion means for level-converting the brightness data is provided.

【0015】[0015]

【作用】本発明にかかるビデオプリンタでは、マルチ画
面時に画像メモリへの追加記憶領域として選択された分
割領域を知らせるために、該分割領域に記憶されている
画像データ全体を点滅表示させているので、簡単な回路
構成にて容易に選択分割領域を視認することができる。
In the video printer according to the present invention, in order to notify the divided area selected as the additional storage area to the image memory at the time of multi-screen display, the entire image data stored in the divided area is displayed in blinking. The selected divided area can be easily visually recognized with a simple circuit configuration.

【0016】また、本発明にかかるビデオプリンタで
は、マルチ画面時に画像メモリへの追加記憶領域として
選択された分割領域を知らせるために、該分割領域に記
憶されている画像データ全体を輝度変換表示させている
ので、簡単な回路構成にて容易に選択分割領域を視認す
ることができるばかりでなく、現在記憶されている内容
を容易に確認することができる。
Further, in the video printer according to the present invention, in order to notify the divided area selected as the additional storage area to the image memory at the time of multi-screen display, the entire image data stored in the divided area is subjected to luminance conversion display. Therefore, not only the selected divided area can be visually recognized with a simple circuit configuration, but also the contents currently stored can be easily confirmed.

【0017】[0017]

【実施例】以下、本発明のビデオプリンタの一実施例
を、図1乃至図4とともに説明するが、上述した従来例
と同一部分には同一符号を付し、その箇所の説明は省略
する。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment of the video printer of the present invention will be described below with reference to FIGS. 1 to 4. The same parts as those of the conventional example described above are designated by the same reference numerals, and the description thereof will be omitted.

【0018】本実施例のビデオプリンタは、図1に示す
ように、従来例と同一構成の画像メモリ1,入出力アド
レス制御回路2,D/Aコンバータ3,印画制御回路6
を有し、更に、従来例と同様なビデオプリンタ全体の制
御を司るCPU12,マルチ画面のうちの特定の領域を
選択・指定する領域選択部11とを有している。
As shown in FIG. 1, the video printer of this embodiment has an image memory 1, an input / output address control circuit 2, a D / A converter 3, and a print control circuit 6 having the same structure as the conventional example.
Further, it has a CPU 12 that controls the entire video printer as in the conventional example, and an area selection unit 11 that selects / designates a specific area of the multi-screen.

【0019】本実施例においては、更に、本発明に従っ
て画像メモリ1読出し時における入出力アドレス制御回
路2からの読出しアドレスと、CPU12側からの特定
領域を示す位置アドレスとを比較し、画像メモリ1から
の読出しデータが前記CPU12側からの特定領域に属
するデータであった時には「H」レベルと「L」レベル
の信号を交互に繰返す制御信号を出力し、それ以外の時
には「H」レベルの信号を出力する点滅表示領域制御回
路13と、マルチ画面に分割された画像メモリ1の各分
割領域の位置に関する情報(アドレス情報)を記憶する
領域情報記憶部20と、上記画像メモリ1からの画像デ
ータと点滅表示領域制御回路13からの制御信号とを入
力とするANDゲート回路14とを備えている。
In this embodiment, further, according to the present invention, the read address from the input / output address control circuit 2 at the time of reading the image memory 1 is compared with the position address indicating the specific area from the CPU 12 side, and the image memory 1 is read. When the read data from the CPU 12 is data belonging to the specific area from the CPU 12, the control signal for alternately repeating the "H" level signal and the "L" level signal is output, and otherwise the "H" level signal. A flashing display area control circuit 13, an area information storage section 20 for storing information (address information) regarding the position of each divided area of the image memory 1 divided into multiple screens, and image data from the image memory 1. And an AND gate circuit 14 to which the control signal from the blinking display area control circuit 13 is input.

【0020】尚、上記構成において、点滅表示領域制御
回路13の具体的な回路構成は、例えば、図2に示すよ
うに、CPU12からの特定領域を示す各々の位置アド
レスデータをラッチするラッチ回路31,32,33,
34と、ラッチ回路31,32の出力を加算する加算器
35と、ラッチ回路33,34の出力を加算する加算器
36と、加算器35の出力とメモリ読出しアドレス(垂
直)とを比較する比較器37と、ラッチ回路32の出力
とメモリ読出しアドレス(垂直)とを比較する比較器3
8と、ラッチ回路33の出力とメモリ読み出しアドレス
(水平)とを比較する比較器39と、加算器36の出力
とメモリ読出しアドレス(水平)とを比較する比較器4
0と、比較器37,38の出力を入力とするOR回路4
1と、比較器39,40の出力を入力とするOR回路4
2と、OR回路41,42及びCPU12からの同期制
御信号を入力とする3入力OR回路43とから構成され
る。
In the above configuration, the specific circuit configuration of the blinking display area control circuit 13 is, for example, as shown in FIG. 2, a latch circuit 31 for latching each position address data indicating a specific area from the CPU 12. , 32, 33,
34, an adder 35 that adds the outputs of the latch circuits 31 and 32, an adder 36 that adds the outputs of the latch circuits 33 and 34, and a comparison that compares the output of the adder 35 and the memory read address (vertical) And a comparator 3 for comparing the output of the latch circuit 32 with the memory read address (vertical).
8, a comparator 39 for comparing the output of the latch circuit 33 with the memory read address (horizontal), and a comparator 4 for comparing the output of the adder 36 with the memory read address (horizontal).
OR circuit 4 which receives 0 and the outputs of the comparators 37 and 38 as inputs
1 and an OR circuit 4 which receives the outputs of the comparators 39 and 40 as inputs
2 and an OR circuit 41, 42 and a 3-input OR circuit 43 to which the synchronous control signal from the CPU 12 is input.

【0021】この点滅表示領域制御回路13において
は、CPU12からの特定領域を示す位置アドレスとし
て、各垂直アドレスデータがラッチ回路31,32に入
力され、例えば、ラッチ回路31には「B」データが、
ラッチ回路32には「V0」データが各々ラッチされ
る。一方、各水平アドレスデータはラッチ回路33,3
4に入力され、例えば、ラッチ回路33には「H0」デ
ータが、ラッチ回路34には「A」データが各々ラッチ
される。
In the blinking display area control circuit 13, each vertical address data is input to the latch circuits 31 and 32 as a position address indicating a specific area from the CPU 12, and, for example, "B" data is stored in the latch circuit 31. ,
The “V 0 ” data is latched in the latch circuit 32. On the other hand, each horizontal address data is transferred to the latch circuits 33, 3
4, the latch circuit 33 latches “H 0 ” data, and the latch circuit 34 latches “A” data.

【0022】また、加算器35の出力である「V0
B」データ及びラッチ回路32の出力である「V0」デ
ータをそれぞれ比較器37,38の端子bに入力し、他
方の端子aにはメモリ読出しアドレスデータの垂直アド
レスを入力する。比較器37の出力は、a>bのとき
「H」レベル、a≦bのとき「L」レベルとなり、ま
た、比較器38の出力は、a<bのときは「H」レベ
ル、a≧bのときは「L」レベルとなる。比較器37,
38の各出力はOR回路41に入力されて垂直方向の位
置検出信号となる。
The output of the adder 35, "V 0 +
The "B" data and the "V 0 " data output from the latch circuit 32 are input to the terminals b of the comparators 37 and 38, respectively, and the vertical address of the memory read address data is input to the other terminal a. The output of the comparator 37 becomes the “H” level when a> b, the “L” level when a ≦ b, and the output of the comparator 38 is the “H” level when a <b, a ≧ In the case of b, it becomes the "L" level. Comparator 37,
Each output of 38 is input to the OR circuit 41 and becomes a position detection signal in the vertical direction.

【0023】一方、水平方向の位置検出については、同
様に加算器36の出力である「H0+A」データとメモ
リ読出しアドレスの水平アドレスとの比較出力及びラッ
チ回路33の出力である「H0」データとメモリ読出し
アドレスの水平アドレスとの比較出力をOR回路42に
入力して水平方向の位置検出信号とする。さらに、垂直
及び水平位置検出信号とCPU12からの同期制御信号
とを入力とするOR回路43の出力として制御信号が生
成される。
On the other hand, for horizontal position detection, similarly, "H 0 + A" output from the adder 36 is compared with the horizontal address of the memory read address, and "H 0 " is output from the latch circuit 33. The comparison output of the data and the horizontal address of the memory read address is input to the OR circuit 42 and used as a horizontal position detection signal. Further, a control signal is generated as an output of the OR circuit 43 which receives the vertical and horizontal position detection signals and the synchronization control signal from the CPU 12 as inputs.

【0024】また、ANDゲート回路14は、点滅表示
領域制御回路13からの制御信号が「H」レベルのとき
は画像メモリ1からの画像データを、また制御信号が
「L」レベルのときはミュート処理を行って黒データを
D/Aコンバータ3へ出力する。すなわち、所定期間だ
けミュート処理を繰り返すことによって、所定領域の点
滅表示が可能となる。このミュート処理周期は、CPU
12にて設定される周期制御信号で決まる。
The AND gate circuit 14 mutes the image data from the image memory 1 when the control signal from the blinking display area control circuit 13 is at "H" level, and mutes when the control signal is at "L" level. Processing is performed and black data is output to the D / A converter 3. That is, by repeating the mute process for a predetermined period, it is possible to display the predetermined area in a blinking manner. This mute processing cycle is the CPU
It is determined by the cycle control signal set in 12.

【0025】上記のように構成してなるビデオプリンタ
の動作について、更に、図3及び図4とともに説明す
る。
The operation of the video printer configured as described above will be further described with reference to FIGS. 3 and 4.

【0026】例えば、位置選択部11にて、追加記憶さ
せる画像メモリ1の領域として49分割時の第25番目
の領域(図3中、斜線部にて示す)を選択したとする
と、CPU12はこの第25番目の領域に対応した画像
メモリ1におけるアドレスデータを領域情報記憶部20
から読出す。例えば、垂直方向の位置即ち水平ラインが
#V0,水平方向のドット位置が#H0の点(H0 ,V
0 )(図3参照)から、各々#(V0 +A)ライン,#
(H0 +B)ドットに至るまでの領域に対応したアドレ
スデータを読み出す。そして、このデータを点滅表示領
域制御回路13に送る。
For example, if the position selecting section 11 selects the 25th area (shown by the shaded area in FIG. 3) at the time of 49 divisions as the area of the image memory 1 to be additionally stored, the CPU 12 makes this selection. The address information in the image memory 1 corresponding to the 25th area is stored in the area information storage unit 20.
Read from. For example, position or horizontal lines #V 0 in the vertical direction, the point (H 0 of the dot position in the horizontal direction #H 0, V
0 ) (see FIG. 3) from # (V 0 + A) line, #
The address data corresponding to the area up to the (H 0 + B) dot is read. Then, this data is sent to the blinking display area control circuit 13.

【0027】一方、入出力アドレス制御回路2によるア
ドレス制御に従って、画像メモリ1から画像データが読
出され、モニター側に送られることになるが、このとき
の読出しアドレスが順次点滅表示領域制御回路13に送
られる。点滅表示領域制御回路13では、CPU12か
らのアドレスデータと、入出力アドレス制御回路2から
の画像メモリ読出しアドレスデータとを比較し、画像メ
モリ読出しアドレスとCPU12側からの第25番目の
領域指定アドレスが一致した場合には、予め決められた
周期の「H」レベル,「L」レベルが交互に繰返される
制御信号を出力する。
On the other hand, according to the address control by the input / output address control circuit 2, the image data is read from the image memory 1 and sent to the monitor side. The read addresses at this time are sequentially displayed in the blinking display area control circuit 13. Sent. In the blinking display area control circuit 13, the address data from the CPU 12 is compared with the image memory read address data from the input / output address control circuit 2, and the image memory read address and the 25th area designation address from the CPU 12 side are When they match, a control signal in which "H" level and "L" level of a predetermined cycle are alternately repeated is output.

【0028】この点滅表示領域制御回路13からの制御
信号は、ANDゲート回路14の一方に端子に入力され
ており、制御信号が「H」レベルのときは画像メモリ1
からの画像データを、また、制御信号が「L」レベルの
ときにはANDゲート回路14が閉となることから、ミ
ュート処理を行って黒データをD/Aコンバータ3へ出
力する。すなわち、予め決められた周期で出力される
「L」レベルの制御信号に応じて、特定の領域である第
25番目の表示領域だけが点滅表示されることとなる。
尚、このミュート処理の周期は、CPU12にて予め設
定登録しておくことが可能であり、必要に応じて変更す
ることができる。
The control signal from the blinking display area control circuit 13 is input to one terminal of the AND gate circuit 14, and when the control signal is at "H" level, the image memory 1
When the control signal is at the “L” level, the AND gate circuit 14 is closed, so that mute processing is performed and black data is output to the D / A converter 3. That is, only the 25th display area, which is a specific area, is displayed in a blinking manner in response to the "L" level control signal output in a predetermined cycle.
The mute processing cycle can be set and registered in advance by the CPU 12, and can be changed as necessary.

【0029】一方、プリント動作については、印画制御
回路6に入力される画像データに基づいて、CPU12
からの印画コントロール信号により、サーマルヘッド7
への制御信号が生成され、面順次にてB信号,G信号,
R信号について、各々イエロー,マゼンタ,シアンの順
にプリントされる。
On the other hand, for the print operation, the CPU 12 is based on the image data input to the print control circuit 6.
Print head control signal from the thermal head 7
A control signal to the B signal, G signal,
The R signal is printed in the order of yellow, magenta, and cyan.

【0030】尚、上記一実施例においては、点滅表示領
域制御回路13からの制御信号が「L」レベル時の変換
データを黒データとしたが、ある一定の何らかのデータ
に設定してもよい。
In the above embodiment, the conversion data when the control signal from the blinking display area control circuit 13 is "L" level is black data, but it may be set to some constant data.

【0031】次に、本発明のビデオプリンタの他の実施
例を、図5とともに説明するが、上述した従来例及び本
発明の一実施例と同一部分には同一符号を付し、その箇
所の説明は省略する。
Next, another embodiment of the video printer of the present invention will be described with reference to FIG. 5. The same parts as those of the above-mentioned conventional example and one embodiment of the present invention are designated by the same reference numerals, and those parts will be described. The description is omitted.

【0032】本実施例のビデオプリンタは、図5に示す
ように、領域選択部11によって決定された画像メモリ
1の分割領域をCPU15からの領域指定データ及びア
ドレス制御回路2からのアドレス信号に基づいて判別
し、その判別した分割領域に対応する期間に制御信号を
出力する領域指定回路16と、上記画像メモリ1からの
輝度データを1/nにレベル変換するレベル変換回路1
7と、上記領域指定回路16からの制御信号に基づい
て、A端子入力(上記画像メモリ1からの画像データ)
とB端子入力(レベル変換回路17にて輝度レベルを1
/nに変換された画像データ)とを切換え出力するマル
チプレクサ18とを備えている。
In the video printer of this embodiment, as shown in FIG. 5, the divided areas of the image memory 1 determined by the area selection unit 11 are based on area designation data from the CPU 15 and address signals from the address control circuit 2. Area designation circuit 16 which outputs a control signal in a period corresponding to the determined divided area, and a level conversion circuit 1 which level-converts the brightness data from the image memory 1 into 1 / n.
7 and the control signal from the area designating circuit 16 based on the A terminal input (image data from the image memory 1)
And B terminal input (the level conversion circuit 17 sets the brightness level to 1
A multiplexer 18 for switching and outputting (/ image data converted into / n).

【0033】尚、上記構成において、マルチプレクサ1
8は、領域指定回路16からの制御信号が「H」レベル
のときは画像メモリ1からの画像データを、また制御信
号が「L」レベルのときは輝度レベルを1/nに変換さ
れた画像データをD/Aコンバータ3へ出力する。すな
わち、指定された領域に対応する画像データに対してだ
け輝度レベルを1/nにすることによって、所定領域の
み1/nの輝度変換表示を行うことができる。
In the above configuration, the multiplexer 1
Reference numeral 8 indicates the image data from the image memory 1 when the control signal from the area designating circuit 16 is at "H" level, and the image whose brightness level is converted to 1 / n when the control signal is at "L" level. The data is output to the D / A converter 3. That is, by setting the brightness level to 1 / n only for the image data corresponding to the designated area, it is possible to perform 1 / n brightness conversion display only in the predetermined area.

【0034】尚、上記他の実施例においては、レベル変
換回路18の変換係数を1/nとしたが、n倍としても
よく、選択領域が正確に視認できる範囲で変更すること
が可能である。
Although the conversion coefficient of the level conversion circuit 18 is set to 1 / n in the other embodiments described above, it may be set to n times, and the selection area can be changed within a range where the selected area can be visually recognized accurately. .

【0035】また、上記他の実施例においては、画像メ
モリ1として輝度/色差メモリを用いた場合について説
明したが、RGBメモリを用いる場合には、各色所定の
割合で乗算して輝度データを作成し、その後輝度データ
をレベル(ビット)変換すればよい。
Further, in the other embodiments described above, the case where the luminance / color difference memory is used as the image memory 1 has been described, but when the RGB memory is used, the luminance data is created by multiplying each color by a predetermined ratio. Then, the brightness data may be level (bit) converted.

【0036】[0036]

【発明の効果】本発明にかかるビデオプリンタは、上記
のような構成としているので、マルチ画面時に画像メモ
リへの追加記憶領域として選択された分割領域を知らせ
るために、該分割領域に記憶されている画像データを点
滅表示させることにより、簡単な回路構成にて容易に選
択分割領域を視認することができる。
Since the video printer according to the present invention is configured as described above, it is stored in the divided area in order to notify the divided area selected as the additional storage area to the image memory in the multi-screen. By blinking the displayed image data, the selected divided area can be easily viewed with a simple circuit configuration.

【0037】また、本発明にかかるビデオプリンタで
は、マルチ画面時に画像メモリへの追加記憶領域として
選択された分割領域を知らせるために、該分割領域に記
憶されている画像データを輝度変換表示させることによ
り、簡単な回路構成にて容易に選択分割領域を視認する
ことができるばかりでなく、現在記憶されている内容を
容易に確認することができる。
Further, in the video printer according to the present invention, in order to notify the divided area selected as the additional storage area to the image memory at the time of multi-screen display, the image data stored in the divided area is subjected to luminance conversion display. As a result, not only can the selected divided area be visually recognized with a simple circuit configuration, but also the currently stored contents can be easily confirmed.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明のビデオプリンタの一実施例を示すブロ
ック図である。
FIG. 1 is a block diagram showing an embodiment of a video printer of the present invention.

【図2】本発明のビデオプリンタの一実施例における点
滅表示領域制御回路を示すブロック図である。
FIG. 2 is a block diagram showing a blinking display area control circuit in one embodiment of the video printer of the present invention.

【図3】本発明のビデオプリンタの一実施例における画
像メモリの記憶領域が49分割時の25番目の領域選択
例を示す概略説明図である。
FIG. 3 is a schematic explanatory view showing an example of selecting the 25th area when the storage area of the image memory in the embodiment of the video printer of the present invention is divided into 49 areas.

【図4】図3の選択表示時における制御信号のタイミン
グチャートを示す説明図である。
FIG. 4 is an explanatory diagram showing a timing chart of control signals at the time of selective display in FIG.

【図5】本発明のビデオプリンタの他の実施例を示すブ
ロック図である。
FIG. 5 is a block diagram showing another embodiment of the video printer of the present invention.

【図6】従来のビデオプリンタを示すブロック図であ
る。
FIG. 6 is a block diagram showing a conventional video printer.

【図7】従来のビデオプリンタにおける画像メモリの記
憶領域が49分割時を示す概略説明図である。
FIG. 7 is a schematic explanatory diagram showing a case where the storage area of the image memory in the conventional video printer is divided into 49 areas.

【符号の説明】[Explanation of symbols]

1 画像メモリ 2 アドレス制御回路 3 D/Aコンバータ 6 印画制御回路 7 サーマルヘッド 11 位置選択部 12 CPU 13 点滅表示領域制御回路 14 ANDゲート回路 15 CPU 16 領域指定回路 17 レベル変換回路 18 マルチプレクサ 20 領域情報記憶部 1 Image Memory 2 Address Control Circuit 3 D / A Converter 6 Printing Control Circuit 7 Thermal Head 11 Position Selector 12 CPU 13 Blinking Display Area Control Circuit 14 AND Gate Circuit 15 CPU 16 Area Designation Circuit 17 Level Conversion Circuit 18 Multiplexer 20 Area Information Memory

Claims (3)

【特許請求の範囲】[Claims] 【請求項1】 画像データを記憶するための複数の領域
に分割された画像メモリと、 該画像メモリの所望の分割領域に画像データを追加記憶
するための領域選択手段と、 上記画像メモリに記憶された画像データを印画する印画
手段とを備えたビデオプリンタにおいて、 上記領域選択手段にて選択された画像メモリの分割領域
に記憶されている画像データを点滅表示させる点滅表示
制御手段を設けたことを特徴とするビデオプリンタ。
1. An image memory divided into a plurality of areas for storing image data, area selecting means for additionally storing image data in a desired divided area of the image memory, and the image memory A video printer having a printing means for printing the recorded image data, a blinking display control means for blinking the image data stored in the divided areas of the image memory selected by the area selecting means is provided. Video printer characterized by.
【請求項2】 前記点滅表示制御手段が、 画像読出し制御手段からの画像メモリのアドレスデータ
と領域選択手段によって選択された特定領域のアドレス
データとを比較し、一致した時にハイレベルとローレベ
ルとの繰返し信号を出力し、それ以外の時にハイレベル
の信号を出力する点滅表示領域制御部と、 一方の端子に画像メモリからの画像データが入力され、
他方の端子に上記点滅表示領域制御部からの制御信号が
入力される2入力ANDゲートよりなることを特徴とす
る請求項1記載のビデオプリンタ。
2. The blinking display control means compares the address data of the image memory from the image read control means with the address data of the specific area selected by the area selection means, and when they match, a high level and a low level are detected. Of the image data from the image memory is input to one terminal and a blinking display area control section that outputs a high level signal at other times.
2. The video printer according to claim 1, comprising a 2-input AND gate to which a control signal from the blinking display area control section is input to the other terminal.
【請求項3】 画像データを記憶するための複数の領域
に分割された画像メモリと、 該画像メモリの所望の分割領域に画像データを追加記憶
するための領域選択手段と、 上記画像メモリに記憶された画像データを印画する印画
手段とを備えたビデオプリンタにおいて、 上記領域選択手段にて選択された画像メモリの分割領域
に記憶されている画像データのうちの輝度データをレベ
ル変換する輝度レベル変換手段を設けたことを特徴とす
るビデオプリンタ。
3. An image memory divided into a plurality of areas for storing image data, area selecting means for additionally storing image data in a desired divided area of the image memory, and storage in the image memory. In a video printer having a printing means for printing the recorded image data, a brightness level conversion for level converting the brightness data of the image data stored in the divided areas of the image memory selected by the area selecting means. A video printer provided with means.
JP02238894A 1994-02-21 1994-02-21 Video printer Expired - Fee Related JP3314113B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP02238894A JP3314113B2 (en) 1994-02-21 1994-02-21 Video printer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP02238894A JP3314113B2 (en) 1994-02-21 1994-02-21 Video printer

Publications (2)

Publication Number Publication Date
JPH07230268A true JPH07230268A (en) 1995-08-29
JP3314113B2 JP3314113B2 (en) 2002-08-12

Family

ID=12081278

Family Applications (1)

Application Number Title Priority Date Filing Date
JP02238894A Expired - Fee Related JP3314113B2 (en) 1994-02-21 1994-02-21 Video printer

Country Status (1)

Country Link
JP (1) JP3314113B2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104655284A (en) * 2013-11-25 2015-05-27 杭州美盛红外光电技术有限公司 Analyzing device, processing device, analyzing method and processing method

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104655284A (en) * 2013-11-25 2015-05-27 杭州美盛红外光电技术有限公司 Analyzing device, processing device, analyzing method and processing method
CN104655284B (en) * 2013-11-25 2022-04-19 杭州美盛红外光电技术有限公司 Analysis device, processing device, analysis method, and processing method

Also Published As

Publication number Publication date
JP3314113B2 (en) 2002-08-12

Similar Documents

Publication Publication Date Title
JP2919174B2 (en) Method of generating output data for outputting an image on a raster output device
JP2579362B2 (en) Screen display device
EP0400990B1 (en) Apparatus for superimposing character patterns in accordance with dot-matrix on video signals
JPH07230268A (en) Video printer
JPH0863140A (en) Image processor
US5546478A (en) Picture print controlling device
KR100224714B1 (en) On screen display method and apparatus
SU1254537A1 (en) Device for displaying information on television indicator
KR940003831B1 (en) Image synthesizing apparatus and its control method of color video printer
JPH0734577B2 (en) Color image processor
JPS5852594B2 (en) character display device
JP2577797B2 (en) Pixel density conversion circuit
JPH07319763A (en) Address converter
JPH0374978A (en) Superimposing device
JPS62207090A (en) Video printer device
JPS6096959A (en) Free expansion device
JPH06233191A (en) Title generating device
JPS61277293A (en) Printer device for television receiver
JPH069383B2 (en) Video printer
JPH0122934B2 (en)
JPH08320681A (en) Multicolor display device
JPH01251987A (en) Monitor display device for color video printer
JPH0561457A (en) Thinning out circuit in image data reproducing device
JPH0437453B2 (en)
JPS60240292A (en) Color printer

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080531

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090531

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100531

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110531

Year of fee payment: 9

LAPS Cancellation because of no payment of annual fees