JPH0683279A - Full page monitor - Google Patents

Full page monitor

Info

Publication number
JPH0683279A
JPH0683279A JP4344481A JP34448192A JPH0683279A JP H0683279 A JPH0683279 A JP H0683279A JP 4344481 A JP4344481 A JP 4344481A JP 34448192 A JP34448192 A JP 34448192A JP H0683279 A JPH0683279 A JP H0683279A
Authority
JP
Japan
Prior art keywords
vertical
horizontal
mode
signal
monitor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP4344481A
Other languages
Japanese (ja)
Inventor
Ju-Song Kang
セオン カン ジュ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
SK Hynix Inc
Original Assignee
Hyundai Electronics Industries Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hyundai Electronics Industries Co Ltd filed Critical Hyundai Electronics Industries Co Ltd
Publication of JPH0683279A publication Critical patent/JPH0683279A/en
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/153Digital output to display device ; Cooperation and interconnection of the display device with other functional units using cathode-ray tubes

Abstract

PURPOSE: To provide a full page monitor utilizing a VGA video card by a CRT monitor. CONSTITUTION: This full page monitor is composed of a synchronizing signal input part 10 for input-receiving and processing the synchronizing signals of the CRT monitor, a horizontal/vertical buffer 20 for buffering horizontal synchronization and vertical synchronization in the synchronizing signals, horizontal/ vertical mode selectors 103 and 203 for selecting the mode of horizontal/vertical signals, a switching control part 106 and a vertical size control part 204 for switching horizontal/vertical mode selection signals and controlling a size, horizontal/vertical circuit parts 107 and 207 for driving and outputting the horizontal/vertical signals, horizontal/vertical deflection parts 111 and 211 for deflecting the horizontal/vertical signals and a deflection yoke 60 for receiving and displaying deflection signals.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明はCRTモニターに関し、
特にフルページモニターに関する。
FIELD OF THE INVENTION The present invention relates to a CRT monitor,
Especially for full page monitors.

【0002】[0002]

【従来の技術】図1は従来のフルページモニターの構成
を示し、同期信号の入力を受ける同期信号入力部10,
水平バッファー102と垂直バッファー202を具備し
たバッファー20,水平ドライブ部109と、水平出力
部110を具備した水平処理部107,垂直ドライブ部
209と垂直出力部210を具備した垂直処理部20
7,水平偏向部111,垂直偏向部211,ビデオ入力
部30,ビデオ増幅部40,CRT50及びディスプレ
ー70で構成され、単一モード72を用いる。
2. Description of the Related Art FIG. 1 shows a structure of a conventional full page monitor, which includes a sync signal input section 10 for receiving a sync signal.
A buffer 20 including a horizontal buffer 102 and a vertical buffer 202, a horizontal drive unit 109, a horizontal processing unit 107 including a horizontal output unit 110, and a vertical processing unit 20 including a vertical drive unit 209 and a vertical output unit 210.
7, a horizontal deflection unit 111, a vertical deflection unit 211, a video input unit 30, a video amplification unit 40, a CRT 50 and a display 70, and uses a single mode 72.

【0003】[0003]

【発明が解決しようとする課題】従来のフルページモニ
ターは、フルページでのみ動作が可能であったので、編
集機能を追加したい場合、高価な別途の装備を購入した
り、上記モニターにそのような装備が初めからパッケー
ジ化して販売され、使用者に経済的な負担と不便をもた
らす問題点があった。
Since the conventional full-page monitor can operate only in full-page, if you want to add an editing function, you need to purchase expensive separate equipment or use such a monitor. Since various equipment was packaged and sold from the beginning, there was a problem in that it caused an economical burden and inconvenience to users.

【0004】[0004]

【課題を解決するための手段】従って、本発明は上記の
従来の問題点を解決するために案出したもので、本発明
の目的は多数の出力モードを設定して、上記モード選択
に従って画面の大きさを調節できる低価のフルページモ
ニターを提供するにその目的がある。上記の本発明の目
的を達成するための技術的構成は、CRTモニターの同
期信号を入力受けて処理する同期信号入力部と、上記同
期信号中の水平同期と垂直同期をバッファリングしてや
る水平/垂直バッファーと、上記水平/垂直信号のモー
ドを選択してやる水平/垂直モードセレクターと、上記
水平/垂直モード選択信号をスイッチングさせて大きさ
を制御するスイッチングコントロール部及び垂直サイズ
コントロール部と、上記水平/垂直信号を駆動させて出
力させる水平/垂直回路部と、上記水平/垂直信号を偏
向させる水平/垂直偏向部と、上記偏向信号を受けてデ
ィスプレーさせる偏向ヨークを具備して、モード選択に
応じて画面の大きさを調節できるようにしたことを特徴
とする。
SUMMARY OF THE INVENTION Therefore, the present invention has been devised to solve the above-mentioned conventional problems, and an object of the present invention is to set a large number of output modes and to display a screen according to the mode selection. Its purpose is to provide a low-priced full-page monitor with adjustable size. The technical configuration for achieving the above-mentioned object of the present invention is a sync signal input unit for receiving and processing a sync signal of a CRT monitor, and a horizontal / vertical sync for buffering horizontal sync and vertical sync in the sync signal. A buffer, a horizontal / vertical mode selector for selecting the horizontal / vertical signal mode, a switching control unit and a vertical size control unit for switching the horizontal / vertical mode selection signal to control the size, and the horizontal / vertical mode A horizontal / vertical circuit unit for driving and outputting signals, a horizontal / vertical deflection unit for deflecting the horizontal / vertical signals, and a deflection yoke for receiving and displaying the deflection signals are provided. The feature is that the size of can be adjusted.

【0005】ここで、上記水平モードセレクターは31.5
KHz信号と35.4KHzを選択的にセレクトするように
するのが望ましい。そして、上記垂直モードセレクター
には350垂直ラインを調整する第1可変抵抗と、40
0,480,500垂直ラインを調整する第2乃至第4
可変抵抗を連結して夫々のモードに応じる垂直ラインを
選択するようにするのが効果的である。
The horizontal mode selector is 31.5.
It is desirable to selectively select the KHz signal and 35.4 KHz. The vertical mode selector includes a first variable resistor for adjusting 350 vertical lines, and 40
2nd to 4th adjusting 0,480,500 vertical lines
It is effective to connect variable resistors to select the vertical line according to each mode.

【0006】更に、上記モード選択に応じてランドスケ
ープモードにおいては第1モード乃至第3モードに選択
されてノーマルタイプモニターで動作し、フルページモ
ードにおいては第4モードに選択されて全モニター出力
が可能になるようにするのが有益である。
Further, according to the mode selection, the first to third modes are selected in the landscape mode to operate as a normal type monitor, and the full page mode is selected in the fourth mode to output all monitors. Is beneficial.

【0007】[0007]

【実施例】以下、添付した図面により本発明の望ましい
実施例を詳細に説明する。図2は本発明のシステムブロ
ック構成図である。同期信号の入力を受ける同期信号入
力部10と、上記同期信号入力部10から水平同期信号
101と垂直同期信号201を入力受けるバッファー2
0で構成され、上記バッファー20は水平バッファー1
02と垂直バッファー202で構成される。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENT A preferred embodiment of the present invention will now be described in detail with reference to the accompanying drawings. FIG. 2 is a system block diagram of the present invention. A sync signal input section 10 for receiving a sync signal and a buffer 2 for receiving a horizontal sync signal 101 and a vertical sync signal 201 from the sync signal input section 10
0, the buffer 20 is a horizontal buffer 1
02 and a vertical buffer 202.

【0008】上記バッファー20には水平モードセレク
ター103と水平処理部107,垂直モードセレクター
203と垂直処理部207が連結され、上記水平モード
セレクター103には31.5KHz VGA信号104と
35.4KHzフルページ信号105を入力受けるスイッチ
コントロール部106が連結されて、上記水平処理部1
07の水平ドライブ部109に接続され、上記垂直モー
ドセレクター203には第1乃至第4抵抗(R1
4 )を通じて垂直サイズコントロール部204を連結
して、上記垂直処理部207の垂直ドライブ部209に
接続される。
A horizontal mode selector 103 and a horizontal processing unit 107, and a vertical mode selector 203 and a vertical processing unit 207 are connected to the buffer 20, and the horizontal mode selector 103 receives a 31.5 KHz VGA signal 104.
The horizontal control unit 1 is connected to the switch control unit 106 that receives the 35.4 KHz full page signal 105.
07 to the horizontal drive unit 109, and the vertical mode selector 203 has first to fourth resistors (R 1 to
The vertical size control unit 204 is connected through R 4 ), and is connected to the vertical drive unit 209 of the vertical processing unit 207.

【0009】上記水平処理部107は水平オシレーター
と上記水平ドライブ部109及び水平出力部110で構
成され、上記垂直処理部207は垂直オシレーターと上
記垂直ドライブ部209及び垂直出力部210で構成さ
れる。上記水平処理部107は水平偏向部111を連結
して偏向ヨーク60に連結し、上記垂直処理部207に
は垂直偏向部211を連結して上記偏向ヨーク60に連
結し、ビデオ入力部30にはビデオ増幅部40を連結し
て、CRT50を経て通常偏向ヨーク60に連結する。
The horizontal processing unit 107 includes a horizontal oscillator, the horizontal drive unit 109 and a horizontal output unit 110, and the vertical processing unit 207 includes a vertical oscillator, the vertical drive unit 209 and a vertical output unit 210. The horizontal processing unit 107 connects the horizontal deflection unit 111 to the deflection yoke 60, the vertical processing unit 207 connects the vertical deflection unit 211 to the deflection yoke 60, and the video input unit 30 connects to the vertical input unit 30. The video amplifier 40 is connected, and then connected to the normal deflection yoke 60 via the CRT 50.

【0010】上記偏向ヨーク60はディスプレー70を
通じて31.5KHz信号71と35.4KHz信号72を出力
するように連結する。上記31.5KHz信号71には第1
モード部乃至第3モード部81〜83を連結し、上記3
5.4KHz信号72には第4モード部84を連結する。
上記第1モード部81は垂直ラインが350ラインであ
り、第2モード部82は400ライン、第3モード部8
3は480ライン、第4モード部は600ラインを出力
する。
The deflection yoke 60 is connected to output a 31.5 KHz signal 71 and a 35.4 KHz signal 72 through the display 70. First for the 31.5 KHz signal 71
The mode part to the third mode parts 81 to 83 are connected to each other, and
A fourth mode unit 84 is connected to the 5.4 KHz signal 72.
The first mode unit 81 has 350 vertical lines, the second mode unit 82 has 400 lines, and the third mode unit 8 has vertical lines.
3 outputs 480 lines, and the fourth mode unit outputs 600 lines.

【0011】以下、これらの動作及び作用効果を説明す
る。先ず、図2のような水平周波数のタイミングチャー
トを作る。ここに定確な31.468KHzの水平周波数を作
るためには、 T1 =3.815 μs , T2 =5.402 μs ,T3 =2
6.058μs , T4 =0.318 μs ,T5 =31.778μs
, とし、35.4KHzの水平周波数を作るためには、 T1 =3.7 μs , T2 =5.45μs ,T3 =22.5
5 μs , T4 =0.25μs ,T5 =28.25 μs , とする。
Hereinafter, these operations and effects will be described. First, a horizontal frequency timing chart as shown in FIG. 2 is created. To create a definite 31.468 KHz horizontal frequency here, T 1 = 3.815 μs, T 2 = 5.402 μs, T 3 = 2
6.058 μs, T 4 = 0.318 μs, T 5 = 31.778 μs
, And to create a horizontal frequency of 35.4 KHz, T 1 = 3.7 μs, T 2 = 5.45 μs, T 3 = 22.5
It is assumed that 5 μs, T 4 = 0.25 μs, and T 5 = 28.25 μs.

【0012】上記の如き水平周波数が同期信号入力部1
0に入力されると、上記同期信号入力部10から水平同
期信号101と垂直同期信号201が出力される。上記
水平同期信号101と垂直同期信号201はバッファー
20の水平バッファー102と垂直バッファー202で
処理された後、水平モードセレクター103と垂直モー
ドセレクター203に印加され、同時に水平処理部10
7と垂直処理部207にも印加される。
The horizontal frequency as described above is the synchronization signal input section 1
When input to 0, the horizontal sync signal 101 and the vertical sync signal 201 are output from the sync signal input section 10. The horizontal synchronizing signal 101 and the vertical synchronizing signal 201 are processed by the horizontal buffer 102 and the vertical buffer 202 of the buffer 20, and then applied to the horizontal mode selector 103 and the vertical mode selector 203, and at the same time, the horizontal processing unit 10 is operated.
7 and the vertical processing unit 207 are also applied.

【0013】ここで、モードは第1乃至第4モードに分
けられ、垂直動作に応じて第1モードは+/−であり、
第2モードは−/+,第3モードは−/−,第4モード
は+/+であって、VGAカードの標準極性信号で処理
される。上記VGAカードの標準極性信号は、上記水平
バッファー102と垂直バッファー202を経て水平モ
ードセレクター103と垂直モードセレクター203で
夫々水平モードは31.5KHz信号104と35.4KHz信
号105の周波数区分に従いスイッチングコントロール
部106でスイッチングされて上記水平ドライブ109
に供給され、この供給された信号は任意の値で水平出力
部110と水平偏向部111を通じて31.5KHz信号と
35.5KHz信号のうち、選択されたモードを偏向ヨーク
60に印加されて任意の水平サイズを選択するようにな
る。
Here, the modes are divided into first to fourth modes, and the first mode is +/- according to the vertical operation.
The second mode is-/ +, the third mode is-/-, and the fourth mode is + / +, which are processed by the standard polarity signal of the VGA card. The standard polarity signal of the VGA card is passed through the horizontal buffer 102 and the vertical buffer 202, and then in the horizontal mode selector 103 and the vertical mode selector 203. The horizontal drive 109 is switched by
Is supplied to the horizontal output unit 110 and the horizontal deflection unit 111 to generate a 31.5 KHz signal at an arbitrary value.
A selected mode of the 35.5 KHz signal is applied to the deflection yoke 60 to select an arbitrary horizontal size.

【0014】上記垂直バッファー202に入力された信
号は、垂直同期信号であって、各極性に応じて垂直モー
ドセレクター203で垂直ラインが選択される。即ち、
第1抵抗R1 を通じて350垂直ラインが選択され、第
2抵抗R2 を通じて400,第3抵抗R3 を通じて48
0,第4抵抗R4 を通じて600垂直ラインが選択さ
れ、上記第1乃至第4垂直ラインは垂直モードセレクタ
ー203で任意のいずか一つの垂直ラインが選択され
て、必要な垂直サイズが垂直サイズコントロール部20
4で調整される。
The signal input to the vertical buffer 202 is a vertical synchronizing signal, and a vertical line is selected by the vertical mode selector 203 according to each polarity. That is,
A 350 vertical line is selected through the first resistor R 1 , 400 through the second resistor R 2 and 48 through the third resistor R 3 .
600 vertical lines are selected through the 0th and fourth resistors R 4 , and any one of the first to fourth vertical lines is selected by the vertical mode selector 203, and the required vertical size is the vertical size. Control unit 20
Adjusted in 4.

【0015】上記垂直サイズコントロール部204で調
整された任意の値は、垂直ドライブ部209に入力され
て、垂直出力部210と垂直偏向部211を通じて上記
偏向ヨーク60に印加される。上記偏向ヨーク60で偏
向された垂直信号は、上記第1乃至第4垂直ラインの値
に応じて調整されたディスプレー70に出力される。
An arbitrary value adjusted by the vertical size control unit 204 is input to the vertical drive unit 209 and applied to the deflection yoke 60 through the vertical output unit 210 and the vertical deflection unit 211. The vertical signal deflected by the deflection yoke 60 is output to the display 70 adjusted according to the values of the first to fourth vertical lines.

【0016】このとき、ランドスケープモードでは35
0V×640H,400V×720H,480V×64
0H(ここで、Vは垂直ライン、Hは水平Dot)の信
号で垂直150mm水平205mmのサイズに調整されてデ
ィスプレー70に出力される。ここで、ディスプレー
は、第1モード乃至第3モード81〜83における通
り、画面の半分程だけ出力されることにより、12イン
チのノーマルタイプモニター程のサイズで利用し、も
し、フルページモードでは600V×640Hの信号と
してA4サイズの垂直240mm水平205mmを選択して
用いることにより、第4モード84における通り全画面
が全てディスプレーされる。
At this time, 35 in landscape mode.
0V x 640H, 400V x 720H, 480V x 64
A signal of 0H (here, V is a vertical line and H is a horizontal Dot) is adjusted to a size of vertical 150 mm and horizontal 205 mm and is output to the display 70. Here, the display is used in the size of a 12 inch normal type monitor by outputting only about half of the screen as in the first mode to the third mode 81 to 83. By selecting and using A240 size vertical 240 mm horizontal 205 mm as the signal of 640 H, the entire screen is displayed as in the fourth mode 84.

【0017】このように選択された画面にソフトウェア
の各種データ等が出力される。
Various data of software and the like are output to the screen thus selected.

【図面の簡単な説明】[Brief description of drawings]

【図1】従来の構成を示すブロック図である。FIG. 1 is a block diagram showing a conventional configuration.

【図2】本発明の回路ブロック図である。FIG. 2 is a circuit block diagram of the present invention.

【図3】本発明の水平信号タイミング図である。FIG. 3 is a horizontal signal timing diagram of the present invention.

【符号の説明】[Explanation of symbols]

10 同期信号入力部 20 バッファー 60 偏向ヨーク 70 ディスプレー 103,203 モードセレクター 106,204 コントロール部 107,207 水平/垂直処理部 111,211 偏向部 10 sync signal input section 20 buffer 60 deflection yoke 70 display 103, 203 mode selector 106, 204 control section 107, 207 horizontal / vertical processing section 111, 211 deflection section

Claims (4)

【特許請求の範囲】[Claims] 【請求項1】 CRTモニターの同期信号を入力受けて
処理する同期信号入力部(10)と、上記同期信号のう
ち水平同期と垂直同期をバッファリングする水平/垂直
バッファー(20)と、上記水平/垂直信号のモードを
選択する水平/垂直モードセレクター(103,20
3)と、上記水平/垂直モード選択信号をスイッチング
させてサイズを制御するスイッチングコントロール部
(106)及び垂直サイズコントロール部(204)
と、上記水平/垂直信号を駆動させて出力する水平/垂
直回路部(107,207)と、上記水平/垂直信号を
偏向させる水平/垂直偏向部(111,211)と、上
記偏向信号を受けてディスプレーさせる偏向ヨーク(6
0)とを具備してモード選択に応じて画面のサイズを調
節できるようにしたことを特徴とするフルページモニタ
ー。
1. A sync signal input unit (10) for receiving and processing a sync signal of a CRT monitor, a horizontal / vertical buffer (20) for buffering horizontal sync and vertical sync of the sync signal, and the horizontal / Horizontal / vertical mode selector (103, 20) for selecting the mode of vertical signal
3), and a switching control unit (106) and a vertical size control unit (204) for controlling the size by switching the horizontal / vertical mode selection signal.
A horizontal / vertical circuit unit (107, 207) for driving and outputting the horizontal / vertical signal, a horizontal / vertical deflection unit (111, 211) for deflecting the horizontal / vertical signal, and a deflection signal for receiving the deflection signal. Deflection yoke (6
The full page monitor is characterized in that the screen size can be adjusted according to the mode selection.
【請求項2】 上記水平モードセレクター(103)は
31.5KHz信号(104)と、35.4KHz信号(10
5)を選択的にセレクトするようにしたことを特徴とす
る請求項1のフルページモニター。
2. The horizontal mode selector (103) is
31.5KHz signal (104) and 35.4KHz signal (10
5. The full page monitor according to claim 1, wherein 5) is selectively selected.
【請求項3】 上記垂直モードセレクター(203)に
は350垂直ラインを調整する第1抵抗(R1 )と、4
00,480,600垂直ラインを調整する第2乃至第
4抵抗(R2 〜R4 )を連結して、夫々のモードに応じ
て垂直ラインを選択するようにしたことを特徴とする請
求項2のフルページモニター。
3. The vertical mode selector (203) includes a first resistor (R 1 ) for adjusting 350 vertical lines, and
The second to fourth resistors (R 2 to R 4 ) for adjusting the vertical lines 00, 480 and 600 are connected to select the vertical line according to each mode. Full page monitor.
【請求項4】 上記モード選択に応じてランドスケープ
モードでは第1モード乃至第3モード(81〜83)に
選択されて、ノーマルタイプモニターで動作し、フルペ
ージモードでは第4モード(84)に選択されて、全モ
ニター出力が可能になるようにしたことを特徴とする請
求項3のフルページモニター。
4. According to the mode selection, the first to third modes (81 to 83) are selected in the landscape mode to operate in a normal type monitor, and the fourth mode (84) is selected in the full page mode. The full-page monitor according to claim 3, wherein all monitor outputs are enabled.
JP4344481A 1991-12-31 1992-12-24 Full page monitor Pending JPH0683279A (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1019910025993A KR940005441B1 (en) 1991-12-31 1991-12-31 Monitor for vga
KR25993/1991 1991-12-31

Publications (1)

Publication Number Publication Date
JPH0683279A true JPH0683279A (en) 1994-03-25

Family

ID=19327426

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4344481A Pending JPH0683279A (en) 1991-12-31 1992-12-24 Full page monitor

Country Status (2)

Country Link
JP (1) JPH0683279A (en)
KR (1) KR940005441B1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4809105A (en) * 1985-09-02 1989-02-28 Matsushita Electric Industrial Co., Ltd. Flexible recording medium tensioning magnetic recording head

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02170194A (en) * 1988-12-23 1990-06-29 Hitachi Ltd Image display device
JPH0355833A (en) * 1989-07-24 1991-03-11 Sharp Corp Manufacture of semiconductor device

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02170194A (en) * 1988-12-23 1990-06-29 Hitachi Ltd Image display device
JPH0355833A (en) * 1989-07-24 1991-03-11 Sharp Corp Manufacture of semiconductor device

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4809105A (en) * 1985-09-02 1989-02-28 Matsushita Electric Industrial Co., Ltd. Flexible recording medium tensioning magnetic recording head

Also Published As

Publication number Publication date
KR930013975A (en) 1993-07-22
KR940005441B1 (en) 1994-06-18

Similar Documents

Publication Publication Date Title
JPH01276977A (en) Television receiver
US4677481A (en) Dual display monitor
JPH0267083A (en) Address generator for zoom function
US6333731B1 (en) Apparatus for simultaneously displaying TV and PC images
JPH07134577A (en) Display device
JPH0683279A (en) Full page monitor
JPS63169186A (en) Television receiver for multi-frame displaying
JPH09101764A (en) Driving method for matrix type video display device
JPS63214791A (en) Controller for multiscan crt display device
JPH0787391A (en) Device and method for diplaying signal waveform
JPH08320679A (en) Display device
JP3271488B2 (en) Video signal display device
US6064365A (en) Apparatus and method for displaying a signal waveform
JPH0561445A (en) Display device
KR940000434B1 (en) Television with enlarged funtions
JP3120766B2 (en) Image display method and apparatus, information storage medium
JP3536373B2 (en) Video display device
JP2773879B2 (en) On-screen display device
JPH03116091A (en) Video switch device
EP0238046A1 (en) Simultaneous display of unrelated signals
JPH01100591A (en) Display device
RU2115263C1 (en) Circuit for display of additional information on screen for radio electronic device with display unit
JPH0417487A (en) Picture display device
JPH0714910Y2 (en) Waveform display device
KR20040006067A (en) OSD control apparatus and method for providing variable fading effect