JPH0651860A - Oscillation stablizing time guarantee circuit - Google Patents

Oscillation stablizing time guarantee circuit

Info

Publication number
JPH0651860A
JPH0651860A JP4204787A JP20478792A JPH0651860A JP H0651860 A JPH0651860 A JP H0651860A JP 4204787 A JP4204787 A JP 4204787A JP 20478792 A JP20478792 A JP 20478792A JP H0651860 A JPH0651860 A JP H0651860A
Authority
JP
Japan
Prior art keywords
oscillation
circuit
clock
input terminal
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP4204787A
Other languages
Japanese (ja)
Other versions
JP3137750B2 (en
Inventor
勝利 ▲吉▼村
Katsutoshi Yoshimura
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Oki Electric Industry Co Ltd
Original Assignee
Oki Electric Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Oki Electric Industry Co Ltd filed Critical Oki Electric Industry Co Ltd
Priority to JP04204787A priority Critical patent/JP3137750B2/en
Publication of JPH0651860A publication Critical patent/JPH0651860A/en
Application granted granted Critical
Publication of JP3137750B2 publication Critical patent/JP3137750B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Abstract

PURPOSE:To decrease the bit number of a counter, to reduce circuitry and to reduce energy consumption at the time of a normal operation as well by using an oscillation stablizing means having wide hysteresis width when a stop mode is canceled. CONSTITUTION:When a CLK is inputted from an oscillation circuit 1 to one input terminal, a Schmitt NAND circuit 12 outputs a CLKOUT at the time of setting the other input terminal at a prescribed level. When the CLK is inputted to one input terminal and the other input terminal is set at the prescribed level, a Schmitt NAND 9 of large hysteresis outputs this CLK at the time of turning this CLK to the prescribed hysteresis width. When the first clock is inputted from this NAND 9, an n-bit counter 10 performs a count output at the time of turning the count value of this clock to a prescribed value. The stop mode signal of the oscillation circuit 1 is inputted to a control circuit 11 so as to turn any one of the other input terminals of these Schmitt NAND 9 and 12 to the prescribed level. Thus, the size can be miniaturized.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は発振安定時間保証回路、
より具体的には発振回路とその発振安定時間を保証する
回路を持つLSI、特にストップモードを有するマイク
ロコンピュータ等に適用される発振安定時間保証回路に
関する。
The present invention relates to an oscillation stabilization time guarantee circuit,
More specifically, the present invention relates to an oscillation stabilization time guarantee circuit applied to an LSI having an oscillation circuit and a circuit that guarantees an oscillation stabilization time thereof, particularly a microcomputer having a stop mode.

【0002】[0002]

【従来の技術】周知のように、近年、マイクロコンピュ
ータは様々な電子機器に利用されている。たとえば携帯
用の電子機器にこのようなマイクロコンピュータが組み
込まれた場合、なるべく消費電力が少なくなることが特
に望ましい。このため、マイクロコンピュータの非動作
状態(スタンバイ)時には、マイクロコンピュータへの
供給クロックを停止することにより、内部回路の動作を
停止して電力消費を少なくするストップモード(発振停
止モード)を有するマイクロコンピュータ等の技術が研
究されている。
2. Description of the Related Art As is well known, in recent years, microcomputers have been used in various electronic devices. For example, when such a microcomputer is incorporated in a portable electronic device, it is particularly desirable to reduce power consumption as much as possible. Therefore, when the microcomputer is in a non-operating state (standby), a microcomputer having a stop mode (oscillation stop mode) that stops the operation of the internal circuit to reduce power consumption by stopping the clock supplied to the microcomputer Technology such as is being researched.

【0003】一方、マイクロコンピュータは、クロック
が不安定だと暴走する可能性があり、常に安定したクロ
ックを供給する必要がある。このため、たとえばMSM
66201ユーザーズマニュアルには、スタンバイ時に
マイクロコンピュータへの供給クロックを停止し、これ
の解除後、発振が安定してからマイクロコンピュータに
クロックを供給する発振停止モードを持つマイクロコン
ピュータ等に適用される発振安定時間保証回路が開示さ
れている。
On the other hand, a microcomputer may run away if the clock is unstable, and it is necessary to always supply a stable clock. Therefore, for example, MSM
66201 User's Manual states that the oscillation stabilization applied to a microcomputer, etc. that has an oscillation stop mode in which the clock supplied to the microcomputer is stopped during standby, and after this is released, the oscillation stabilizes. A time guarantee circuit is disclosed.

【0004】図3は従来の発振安定時間保証回路を示し
たものである。同図に示すように発振安定時間保証回路
8は、波形整形用シュミットインバータ2、16ビット
カウンタ3、フリップフロップ4、NANDゲート5、
インバータ6,7で構成されている。
FIG. 3 shows a conventional oscillation stabilization time guarantee circuit. As shown in the figure, the oscillation stabilization time guarantee circuit 8 includes a waveform shaping Schmitt inverter 2, a 16-bit counter 3, a flip-flop 4, a NAND gate 5,
It is composed of inverters 6 and 7.

【0005】図4は、図3に示した発振安定時間保証回
路8の動作を示すタイミングチャートである。図4を用
いて従来技術の動作を説明する。ストップモードになる
と(A−B間)、STOP信号が論理“1”になり発振
回路1が停止するとともに、16ビットカウンタ3およ
びフリップフロップ4がリセットされる。
FIG. 4 is a timing chart showing the operation of the oscillation stabilization time guarantee circuit 8 shown in FIG. The operation of the conventional technique will be described with reference to FIG. When the stop mode is entered (between A and B), the STOP signal becomes logic "1", the oscillation circuit 1 stops, and the 16-bit counter 3 and the flip-flop 4 are reset.

【0006】ストップモードを解除すると(B)、ST
OP信号が“0”になり、発振回路1が発振を開始し、
クロックCLKを発振安定時間保証回路8に供給する。
発振回路1の出力波形CLKがシュミットインバータ2
のヒステリシス幅を越えると(C)、16ビットカウン
タ3にクロックaが供給され、16ビットカウンタ3が
パルスの計数を開始する。
When the stop mode is released (B), ST
The OP signal becomes “0”, the oscillation circuit 1 starts oscillation,
The clock CLK is supplied to the oscillation stabilization time guarantee circuit 8.
The output waveform CLK of the oscillator circuit 1 is the Schmitt inverter 2
When the hysteresis width of (16) is exceeded (C), the clock a is supplied to the 16-bit counter 3, and the 16-bit counter 3 starts counting pulses.

【0007】16ビットカウンタ3は、発振回路1の発
振が安定するのに十分な時間を確保するために設けられ
たカウンタである。カウンタ3がカウントを始め、所定
の数のクロックaを計数すると、そのキャリィ出力bの
立下りエッジでフリップフロップ4のQ出力Cが論理
“1”になり、NANDゲート5、インバータ6, 7を
通して安定したクロックCLKOUTが発振安定時間保
証回路8より出力される。
The 16-bit counter 3 is a counter provided for ensuring a sufficient time for the oscillation of the oscillator circuit 1 to stabilize. When the counter 3 starts counting and counts a predetermined number of clocks a, the Q output C of the flip-flop 4 becomes logic "1" at the falling edge of the carry output b, and the NAND gate 5 and the inverters 6 and 7 are used. A stable clock CLKOUT is output from the oscillation stabilization time guarantee circuit 8.

【0008】このように、発振停止モードが解除後、発
振回路1が安定して再びクロックCLKOUTを出力で
きるまでのB−D間が発振安定を保証する時間となる。
As described above, after the oscillation stop mode is released, the period between B and D until the oscillation circuit 1 stabilizes and can output the clock CLKOUT again is the time for guaranteeing oscillation stabilization.

【0009】また、たとえば特開昭61−228725
号公報には、集積回路装置としてこのような発振安定時
間保証回路の他の従来例が示されている。図5はこの従
来技術の回路図を示したものである。同図に示すように
この従来技術では、発振回路(OSC)からの出力を直
接カウンタ70が入力している。
Also, for example, Japanese Patent Laid-Open No. 61-228725.
In the publication, another conventional example of such an oscillation stabilization time guarantee circuit is shown as an integrated circuit device. FIG. 5 shows a circuit diagram of this prior art. As shown in the figure, in this conventional technique, the output from the oscillator circuit (OSC) is directly input to the counter 70.

【0010】このため、この従来技術の場合には図3に
示した従来技術に比べ、C−D間が長くなり(B−D間
は同じ)、発振回路からのクロックが安定するまでカウ
ンタ70は図3のカウンタ3に比べて多くのクロックを
計数する必要がある。したがって、この従来技術ではシ
ュミットインバータ2が無い分、図3よりもビット数の
多いカウンタを必要とする。
Therefore, in the case of this conventional technique, the distance between C and D is longer (the same between B and D) than in the conventional technique shown in FIG. 3, and the counter 70 is stabilized until the clock from the oscillation circuit becomes stable. Needs to count more clocks than the counter 3 in FIG. Therefore, in this conventional technique, since the Schmitt inverter 2 is not provided, a counter having a larger number of bits than that in FIG. 3 is required.

【0011】[0011]

【発明が解決しようとする課題】このように従来の発振
安定時間保証回路では、たとえば10MHzの水晶発振
回路で6.5msecの発振安定時間を得ようとする
と、16ビットカウンタまたはそれ以上のビット数のカ
ウンタを必要とし、回路規模が大きくなるという問題が
あった。たとえば、図3に示した従来技術において、シ
ュミットインバータ2のヒステリシス幅を広げることに
より発振波形の振幅が大きくなってからシュミットイン
バータ2の出力が得られるようにできる。
As described above, in the conventional oscillation stabilization time guarantee circuit, when an oscillation stabilization time of 6.5 msec is to be obtained with a crystal oscillation circuit of 10 MHz, for example, a 16-bit counter or more bits are required. However, there is a problem in that the circuit scale becomes large because it requires the counter. For example, in the conventional technique shown in FIG. 3, the output of the Schmitt inverter 2 can be obtained after the amplitude of the oscillation waveform is increased by widening the hysteresis width of the Schmitt inverter 2.

【0012】このように発振波形の振幅が大きくなって
からシュミットインバータ2の出力が得られるようにな
れば、発振回路1の発振が比較的安定してからカウンタ
3でカウントできるので、カウンタのビット数を減らす
ことが可能となる。しかし、図3の回路構成で単にシュ
ミットインバータ2のヒステリシス幅を広げると、通常
動作時の消費電流が増加してしまうため、却って消費電
力を大きくするという結果になる。
If the output of the Schmitt inverter 2 can be obtained after the amplitude of the oscillation waveform is increased in this way, the counter 3 can count after the oscillation of the oscillation circuit 1 is relatively stable. It is possible to reduce the number. However, if the hysteresis width of the Schmitt inverter 2 is simply widened in the circuit configuration of FIG. 3, the current consumption during normal operation will increase, resulting in an increase in power consumption.

【0013】本発明はこのような従来技術の欠点を解消
し、カウンタのビット数を少なくすることで回路規模を
小さくするとともに、通常動作時の消費電力をも減らす
ことのできる発振安定時間保証回路を提供することを目
的とする。
The present invention eliminates the drawbacks of the prior art and reduces the circuit scale by reducing the number of bits of the counter, and at the same time, the oscillation stabilization time guarantee circuit can reduce the power consumption during normal operation. The purpose is to provide.

【0014】[0014]

【課題を解決するための手段】本発明は上述の課題を解
決するために、第1のクロックを出力する発振回路と、
この発振回路が停止後、再び出力された第1のクロック
が安定した後に第2のクロックを出力する発振回路の停
止モードを有する発振安定時間保証回路は、第1のクロ
ックを一方の入力端子に入力し、他方の入力端子が所定
のレベルのときに第2のクロックを出力するヒステリシ
スの小さい波形整形手段と、第1のクロックを一方の入
力端子に入力し、他方の入力端子が所定のレベルのとき
に第1のクロックが所定のヒステリシス幅になるとこの
第1のクロックを出力するヒステリシスの大きい発振安
定手段と、発振安定手段より第1のクロックを入力し、
このクロックの計数値が所定の値になったときにカウン
ト出力を行うとともに、停止モード時の停止信号により
リセットされる計数手段と、停止信号および計数手段の
カウント出力を入力し、これらに応じて波形整形手段の
他方の入力端子および発振安定手段の他方の入力端子の
いずれかを所定のレベルにする制御手段とを有する。
In order to solve the above problems, the present invention provides an oscillator circuit for outputting a first clock,
An oscillation stabilization time guarantee circuit having a stop mode of an oscillation circuit that outputs a second clock after the first clock that is output again after the oscillation circuit has stopped is stable. A waveform shaping means having a small hysteresis that inputs and outputs the second clock when the other input terminal has a predetermined level, and the first clock is input to one input terminal and the other input terminal has a predetermined level. At this time, when the first clock has a predetermined hysteresis width, the oscillation stabilizing means with a large hysteresis that outputs the first clock and the first clock is input from the oscillation stabilizing means,
Count output is performed when the count value of the clock reaches a predetermined value, and the counting means reset by the stop signal in the stop mode, the stop signal and the count output of the counting means are input, and in response to these, And a control means for setting either the other input terminal of the waveform shaping means or the other input terminal of the oscillation stabilizing means to a predetermined level.

【0015】このような発振安定時間保証回路におい
て、制御手段は停止モード信号を入力すると発振安定手
段の他方の入力端子を所定のレベルにするとともに、停
止モード解除後、計数手段からのカウント出力を入力す
ると波形整形手段の他方の入力端子を所定のレベルにす
る。
In such an oscillation stabilization time guarantee circuit, the control means sets the other input terminal of the oscillation stabilization means to a predetermined level when the stop mode signal is input, and outputs the count output from the counting means after releasing the stop mode. When input, the other input terminal of the waveform shaping means is set to a predetermined level.

【0016】[0016]

【作用】本発明によれば、ストップモード解除時はヒス
テリシス幅の大きい発振安定手段を用いるため、発振波
形の振幅が大きくなってから、すなわち発振が安定して
からカウントを始められる。
According to the present invention, since the oscillation stabilizing means having a large hysteresis width is used when the stop mode is released, the counting can be started after the amplitude of the oscillation waveform becomes large, that is, the oscillation is stabilized.

【0017】[0017]

【実施例】次に添付図面を参照して本発明による発振安
定時間保証回路の実施例を詳細に説明する。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment of an oscillation stabilization time guarantee circuit according to the present invention will be described in detail with reference to the accompanying drawings.

【0018】図1は本発明による発振安定時間保証回路
の実施例を示す回路図である。本実施例における発振安
定時間保証回路15は、発振停止信号であるSTOP信
号の解除後、発振回路1からのクロックCLKが十分安
定したのち、所定のクロックCLKOUTをマイクロコ
ンピュータなどのLSIの内部回路に供給する回路であ
る。
FIG. 1 is a circuit diagram showing an embodiment of an oscillation stabilization time guarantee circuit according to the present invention. The oscillation stabilization time guarantee circuit 15 in the present embodiment, after releasing the STOP signal which is the oscillation stop signal, stabilizes the clock CLK from the oscillation circuit 1 sufficiently, and then sends a predetermined clock CLKOUT to an internal circuit of an LSI such as a microcomputer. It is a circuit to supply.

【0019】発振安定時間保証回路15は、ヒステリシ
ス幅の異なる2つのシュミットNAND9,シュミット
NAND12と、ビット数の小さいnビットカウンタ1
0と、NAND9および12の出力制御を行うフリップ
フロップ11およびインバータ13と、インバータ14
により構成されている。
The oscillation stabilization time guarantee circuit 15 includes two Schmidt NANDs 9 and 12 having different hysteresis widths, and an n-bit counter 1 having a small number of bits.
0, the flip-flop 11 and the inverter 13 for controlling the outputs of the NANDs 9 and 12, and the inverter 14
It is composed by.

【0020】水晶振動子(図示せず)などに接続される
発振回路1は、STOP信号が論理“0”の通常動作時
に基本クロックを生成する回路である。発振回路1は、
ヒステリシス幅の大きいシュミットNAND9とヒステ
リシス幅の小さいシュミットNAND12の一方の入力
端子に接続され、これらに基本クロックCLKを出力す
る。シュミットNAND9の出力端子はnビットカウン
タ10(n<16)のクロック入力端子に接続される。
なお、シュミットNAND9は発振回路1の発振安定用
に用いるシュミット回路であり、またシュミットNAN
D12は波形整形用のシュミット回路である。
The oscillator circuit 1 connected to a crystal oscillator (not shown) or the like is a circuit for generating a basic clock during a normal operation in which the STOP signal is logic "0". The oscillator circuit 1 is
The Schmitt NAND 9 having a large hysteresis width and the Schmitt NAND 12 having a small hysteresis width are connected to one input terminal of the Schmitt NAND 9 and output the basic clock CLK to them. The output terminal of the Schmitt NAND 9 is connected to the clock input terminal of the n-bit counter 10 (n <16).
The Schmitt NAND 9 is a Schmitt circuit used for stabilizing the oscillation of the oscillator circuit 1.
D12 is a Schmitt circuit for waveform shaping.

【0021】nビットカウンタ10は、STOP信号に
よりリセットされるとともに、シュミットNAND9か
らのパルスを計数し、これが所定の値になったときにキ
ャリィ出力を行う計数回路である。nビットカウンタ1
0のキャリィ出力端子はリセット付フリップフロップ1
1のクロック入力端子に接続されている。
The n-bit counter 10 is a counting circuit that is reset by the STOP signal, counts the pulses from the Schmitt NAND 9, and carries out a carry output when the count reaches a predetermined value. n-bit counter 1
0 carry output terminal is flip-flop with reset 1
1 is connected to the clock input terminal.

【0022】リセット付フリップフロップ11は、シュ
ミットNAND9および12の出力制御を行う制御回路
である。フリップフロップ11は、リセット端子RにS
TOP信号を、D入力端子にVDDをそれぞれ入力し、
通常動作時には出力端子Qより論理“1”の出力を、ま
た発振回路1の発振停止および発振安定保証時間には論
理“0”を出力端子Qより出力する。フリップフロップ
11の出力端子QはシュミットNAND12の他方の入
力端子とインバータ13の入力端子に接続されている。
The reset flip-flop 11 is a control circuit for controlling the outputs of the Schmitt NANDs 9 and 12. The flip-flop 11 has an S terminal at the reset terminal R.
Input the TOP signal and VDD to the D input terminal,
During normal operation, an output of logic "1" is output from the output terminal Q, and logic "0" is output from the output terminal Q during the oscillation stop and oscillation stabilization guarantee time of the oscillation circuit 1. The output terminal Q of the flip-flop 11 is connected to the other input terminal of the Schmitt NAND 12 and the input terminal of the inverter 13.

【0023】インバータ13は、出力端子Qの出力信号
を反転する回路であり、出力端子がNAND9の他方の
入力端子に接続されている。インバータ13の反転制御
により、通常動作時にはNAND12が選択され、発振
回路1の発振停止および発振安定保証時間にはシュミッ
トNAND9が選択される。
The inverter 13 is a circuit for inverting the output signal of the output terminal Q, and the output terminal is connected to the other input terminal of the NAND 9. By the inversion control of the inverter 13, the NAND 12 is selected in the normal operation, and the Schmitt NAND 9 is selected for the oscillation stop and the oscillation stabilization guaranteed time of the oscillation circuit 1.

【0024】また、シュミットNAND12の出力端子
はインバータ14の入力端子に接続され、インバータ1
4の出力端子より所定のクロックCLKOUTが発振安
定時間保証回路15の出力としてマイクロプロセッサ等
の内部回路に供給される。
The output terminal of the Schmitt NAND 12 is connected to the input terminal of the inverter 14, and the inverter 1
A predetermined clock CLKOUT is supplied from an output terminal of 4 as an output of the oscillation stabilization time guarantee circuit 15 to an internal circuit such as a microprocessor.

【0025】図2は図1の実施例の動作を示すタイミン
グチャートである。図1および図2を用いて本実施例の
動作を説明する。
FIG. 2 is a timing chart showing the operation of the embodiment shown in FIG. The operation of this embodiment will be described with reference to FIGS. 1 and 2.

【0026】通常動作時では発振回路1の出力CLKは
波形整形用のヒステリシス幅の小さいシュミットNAN
D12とインバータ14を通してクロックCLKOUT
として出力される。
In the normal operation, the output CLK of the oscillation circuit 1 is the Schmidt NAN with a small hysteresis width for waveform shaping.
Clock CLKOUT through D12 and inverter 14
Is output as.

【0027】ストップモードになり、符号Eに示すよう
にSTOP信号が論理“1”になると、nビットカウン
タ10とフリップフロップ11がリセットされるととも
に、発振回路1の発振が停止する(E−F間)。これに
より、インバータ14からのクロックCLKOUTが論
理“0”になり、クロックが停止する。
When the stop mode is entered and the STOP signal becomes logic "1" as indicated by symbol E, the n-bit counter 10 and the flip-flop 11 are reset and the oscillation of the oscillator circuit 1 is stopped (EF). while). As a result, the clock CLKOUT from the inverter 14 becomes a logic "0" and the clock stops.

【0028】ストップモードが解除され、符号Fで示す
ように再びSTOP信号が“0”になると、発振回路1
は当初図2に示すような不安定な発振を開始する(F−
G間)。このとき、発振回路1のクロックCLKはヒス
テリシス幅の大きいシュミットNAND9およびヒステ
リシス幅の小さいシュミットNAND12に入力される
が、シュミットNAND12はフリップフロップ11の
出力端子Qからの出力fが論理“0”であるため、シュ
ミットNAND12の出力は論理“1”を維持し、イン
バータ14の出力CLKOUTは論理“0”を維持す
る。
When the stop mode is released and the STOP signal becomes "0" again as indicated by the symbol F, the oscillation circuit 1
Initially starts unstable oscillation as shown in FIG. 2 (F-
Between G). At this time, the clock CLK of the oscillation circuit 1 is input to the Schmitt NAND 9 having a large hysteresis width and the Schmitt NAND 12 having a small hysteresis width. Therefore, the output of the Schmitt NAND 12 maintains the logic "1", and the output CLKOUT of the inverter 14 maintains the logic "0".

【0029】一方、ヒステリシス幅の大きいシュミット
NAND9は、インバータ13の出力が論理“1”にな
るため、入力したクロックCLKをnビットカウンタ1
0に出力できる状態であるが、ヒステリシス幅が大きい
ため、発振が不安定でクロックCLKの振幅が小さいF
−G間は、nビットカウンタ10への出力は行われな
い。
On the other hand, in the Schmitt NAND 9 having a large hysteresis width, since the output of the inverter 13 becomes the logic "1", the input clock CLK is input to the n-bit counter 1
Although it can be output to 0, since the hysteresis width is large, the oscillation is unstable and the amplitude of the clock CLK is small.
During −G, no output to the n-bit counter 10 is performed.

【0030】発振回路1の発振が安定し、クロックCL
Kの振幅がシュミットNAND9のヒステリシス幅を越
えると、シュミットNAND9の出力dがnビットカウ
ンタ10に入力されカウントを始める。nビットカウン
タ10がオーバーフローし、キャリィ出力eがカウント
出力されると、符号Hで示すように、その立下りでフリ
ップフロップ11の出力端子Qから論理“1”の出力f
がシュミット12の他方の入力端子に出力される。これ
により、発振が安定した発振回路1のクロックCLK
は、波形整形用シュミットNAND12とインバータ1
4を通してクロックCLKOUTとして出力される。
The oscillation of the oscillator circuit 1 is stabilized, and the clock CL
When the amplitude of K exceeds the hysteresis width of the Schmitt NAND 9, the output d of the Schmitt NAND 9 is input to the n-bit counter 10 and starts counting. When the n-bit counter 10 overflows and the carry output e is counted and output, as shown by the symbol H, the output f of the logic “1” is output from the output terminal Q of the flip-flop 11 at the falling edge thereof.
Is output to the other input terminal of the Schmitt 12. As a result, the clock CLK of the oscillation circuit 1 whose oscillation is stable
Is a Schmitt NAND 12 for waveform shaping and an inverter 1
It is output as a clock CLKOUT through 4.

【0031】発振安定を保証する時間(F−H間)を一
定とすると、シュミットNAND9のヒステリシス幅を
広くすることによりF−G間を長く設定できるため、G
−H間を短かく設定でき、従来技術で同じ発振安定時間
(F−H間)を得るのに16ビットのカウンタが必要で
あるとすると、本発明ではnビットカウンタ10のビッ
ト数を16ビット未満にできる。
If the time (between F and H) for guaranteeing the oscillation stability is constant, the interval between F and G can be set longer by widening the hysteresis width of the Schmidt NAND 9.
If the 16-bit counter is required to obtain the same oscillation stabilization time (between F and H) in the prior art, the number of bits of the n-bit counter 10 is 16 bits in the present invention. Can be less than.

【0032】[0032]

【発明の効果】以上、詳細に説明したように本発明によ
れば、ストップモード解除時はヒステリシス幅の大きい
発振安定手段を用いるため、発振波形の振幅が大きくな
ってから、すなわち概ね発振が安定してからカウントを
始められる。したがって、カウントする時間を短かくで
きるので、カウンタのビット数が少ない計数手段を用い
ることができ、回路規模を小さくすることが可能とな
る。また本発明によれば、波形整形手段を発振安定保証
時間を考慮せずに、ヒステリシス幅の小さいシュミット
回路を選択できるため、通常動作時において消費電力を
従来より少なくすることができる。
As described above in detail, according to the present invention, since the oscillation stabilizing means having a large hysteresis width is used when the stop mode is released, the oscillation waveform has a large amplitude, that is, the oscillation is stable. Then you can start counting. Therefore, since the counting time can be shortened, it is possible to use the counting means having a small number of bits of the counter, and it is possible to reduce the circuit scale. Further, according to the present invention, it is possible to select a Schmitt circuit having a small hysteresis width without considering the oscillation stabilization guaranteed time in the waveform shaping means, so that it is possible to reduce power consumption in the normal operation as compared with the related art.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明による発振安定時間保証回路の実施例を
示す回路図、
FIG. 1 is a circuit diagram showing an embodiment of an oscillation stabilization time guarantee circuit according to the present invention,

【図2】図1に示した本実施例における動作例を示すタ
イミングチャート、
FIG. 2 is a timing chart showing an operation example in the present embodiment shown in FIG.

【図3】従来技術における発振安定時間保証回路を示す
回路図、
FIG. 3 is a circuit diagram showing an oscillation stabilization time guarantee circuit in the prior art;

【図4】図3の従来技術における動作を示すタイミング
チャート、
FIG. 4 is a timing chart showing the operation in the conventional technique of FIG.

【図5】従来技術における発振安定時間保証回路の他の
例を示す回路図である。
FIG. 5 is a circuit diagram showing another example of the oscillation stabilization time guarantee circuit in the conventional technique.

【符号の説明】[Explanation of symbols]

1 発振回路 9,12 シュミットNAND 10 nビットカウンタ 11 フリップフロップ 13,14 インバータ 15 発振安定時間保証回路 DESCRIPTION OF SYMBOLS 1 Oscillation circuit 9,12 Schmidt NAND 10 n-bit counter 11 Flip-flop 13,14 Inverter 15 Oscillation stabilization time guarantee circuit

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】 第1のクロックを出力する発振回路と、
この発振回路が停止後、再び出力された前記第1のクロ
ックが安定した後に第2のクロックを出力する前記発振
回路の停止モードを有する発振安定時間保証回路におい
て、 前記第1のクロックを一方の入力端子に入力し、他方の
入力端子が所定のレベルのときに前記第2のクロックを
出力するヒステリシスの小さい波形整形手段と、 前記第1のクロックを一方の入力端子に入力し、他方の
入力端子が所定のレベルのときに前記第1のクロックが
所定のヒステリシス幅になるとこの第1のクロックを出
力するヒステリシスの大きい発振安定手段と、 前記発振安定手段より第1のクロックを入力し、このク
ロックの計数値が所定の値になったときにカウント出力
を行うとともに、前記停止モード時の停止信号によりリ
セットされる計数手段と、 前記停止信号および前記計数手段のカウント出力を入力
し、これらに応じて前記波形整形手段の他方の入力端子
および前記発振安定手段の他方の入力端子のいずれかを
前記所定のレベルにする制御手段とを有し、 前記制御手段は前記停止モード信号を入力すると前記発
振安定手段の他方の入力端子を前記所定のレベルにする
とともに、前記停止モード解除後、前記計数手段からの
カウント出力を入力すると前記波形整形手段の他方の入
力端子を前記所定のレベルにすることを特徴とする発振
安定時間保証回路。
1. An oscillator circuit for outputting a first clock,
In the oscillation stabilization time guarantee circuit having the stop mode of the oscillation circuit, which outputs the second clock after the first clock outputted again after the oscillation circuit is stopped is stabilized, A waveform shaping means having a small hysteresis, which inputs to the input terminal and outputs the second clock when the other input terminal has a predetermined level, and the first clock to one input terminal and the other input. When the first clock has a predetermined hysteresis width when the terminal is at a predetermined level, oscillation stabilizing means with a large hysteresis that outputs the first clock, and the first clock from the oscillation stabilizing means are input. Counting means for performing count output when the count value of the clock reaches a predetermined value, and resetting by a stop signal in the stop mode, Control means for inputting the stop signal and the count output of the counting means, and correspondingly setting either the other input terminal of the waveform shaping means or the other input terminal of the oscillation stabilizing means to the predetermined level; The control means sets the other input terminal of the oscillation stabilizing means to the predetermined level when the stop mode signal is input, and inputs the count output from the counting means after the stop mode is released. An oscillation stabilization time guarantee circuit, characterized in that the other input terminal of the waveform shaping means is set to the predetermined level.
JP04204787A 1992-07-31 1992-07-31 Oscillation stabilization time guarantee circuit Expired - Fee Related JP3137750B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP04204787A JP3137750B2 (en) 1992-07-31 1992-07-31 Oscillation stabilization time guarantee circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP04204787A JP3137750B2 (en) 1992-07-31 1992-07-31 Oscillation stabilization time guarantee circuit

Publications (2)

Publication Number Publication Date
JPH0651860A true JPH0651860A (en) 1994-02-25
JP3137750B2 JP3137750B2 (en) 2001-02-26

Family

ID=16496347

Family Applications (1)

Application Number Title Priority Date Filing Date
JP04204787A Expired - Fee Related JP3137750B2 (en) 1992-07-31 1992-07-31 Oscillation stabilization time guarantee circuit

Country Status (1)

Country Link
JP (1) JP3137750B2 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6018010A (en) * 1995-04-26 2000-01-25 Nippon Shokubai Co., Ltd. Polymer with high acid value from unsaturated carboxylic acid and vinyl monomer
JP2009151600A (en) * 2007-12-21 2009-07-09 Oki Semiconductor Co Ltd Clock signal generator

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6018010A (en) * 1995-04-26 2000-01-25 Nippon Shokubai Co., Ltd. Polymer with high acid value from unsaturated carboxylic acid and vinyl monomer
JP2009151600A (en) * 2007-12-21 2009-07-09 Oki Semiconductor Co Ltd Clock signal generator

Also Published As

Publication number Publication date
JP3137750B2 (en) 2001-02-26

Similar Documents

Publication Publication Date Title
US4864255A (en) Oscillator capable of quickly supplying a stable oscillation signal
JPS6242418B2 (en)
JPH08166834A (en) Clock generating circuit and microcomputer
JPH0651860A (en) Oscillation stablizing time guarantee circuit
JPH04348410A (en) Microcomputer
US6496078B1 (en) Activating on-chip oscillator using ring oscillator
US6486717B2 (en) Divider with cycle time correction
JPS6148726B2 (en)
JPH0756649A (en) Clock generating circuit
JP2002202828A (en) Clock generating circuit
JP2723741B2 (en) Clock generation circuit for semiconductor integrated circuit
JPH0333909A (en) Standby circuit for microcomputer
KR100487923B1 (en) Power saving clock signal generation circuit by controlling enable signal of clock pad
JPH0734169B2 (en) Micro computer
JP3727670B2 (en) Microcontroller
JP2738159B2 (en) Clock signal control circuit
JP2830216B2 (en) Standby circuit
JPH11186849A (en) Oscillation circuit
JP2002073201A (en) Microprocessor
JPH04105108A (en) Clock generating circuit
JPH049336B2 (en)
JP2004062727A (en) Power control device for ic
JPH039485B2 (en)
JPH08292821A (en) Integrated circuit device having built-in oscillation circuit
JPS60249427A (en) System clock generator

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20001121

LAPS Cancellation because of no payment of annual fees