JPH06252376A - Wiring structure of solid-state image pickup element - Google Patents

Wiring structure of solid-state image pickup element

Info

Publication number
JPH06252376A
JPH06252376A JP5066170A JP6617093A JPH06252376A JP H06252376 A JPH06252376 A JP H06252376A JP 5066170 A JP5066170 A JP 5066170A JP 6617093 A JP6617093 A JP 6617093A JP H06252376 A JPH06252376 A JP H06252376A
Authority
JP
Japan
Prior art keywords
wiring
shunt
bus line
transfer
image pickup
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP5066170A
Other languages
Japanese (ja)
Inventor
Kazuji Wada
和司 和田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP5066170A priority Critical patent/JPH06252376A/en
Publication of JPH06252376A publication Critical patent/JPH06252376A/en
Pending legal-status Critical Current

Links

Landscapes

  • Solid State Image Pick-Up Elements (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

PURPOSE:To provide the wiring structure of solid-state image pickup element which enables the higher-speed operation of a device by lowering the resistance value of a bus line without changing the shape of a bus line itself. CONSTITUTION:In wiring structure, which has shunt wiring 13 for applying four phases of transfer clocks phi1-phi4 to each transfer electrode of a plurality of vertical transfer parts and four pieces of bus lines 141-144 for supplying transfer clocks phi1-phi4 separately for each phase to the shunt wiring 13, being arranged, in the condition of crossing the end, at the end of this shunt wiring 13, the shunt wiring 13 crosses the bus line 141 on the side of a vertical transfer part alternately within one group, with four pieces as a group, out of four pieces of bus lines 141-144. The points where the shunt wiring 13 crosses the bus line 141 are reduced to half the number of vertical transfer rows.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、固体撮像素子の配線構
造に関し、特に複数本の垂直転送部の各転送電極に転送
クロックを印加するシャント配線の配線構造に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a solid-state image pickup device wiring structure, and more particularly to a shunt wiring structure for applying a transfer clock to each transfer electrode of a plurality of vertical transfer portions.

【0002】[0002]

【従来の技術】電荷転送方式として、FIT(Frame Int
erline Transfer)方式を採用したCCD固体撮像素子が
知られている。このFIT型CCD固体撮像素子は、そ
の基本構成を示す図3から明らかなように、マトリクス
状に2次元配列されて入射光量に応じた信号電荷を蓄積
する複数個のフォトセンサ11及びその垂直列毎に配さ
れてこれらフォトセンサ11から読み出された信号電荷
を垂直方向に転送する垂直シフトレジスタ12を有する
撮像部1の他に、撮像部1の複数本の垂直シフトレジス
タ12に対し各垂直列毎に連続した垂直シフトレジスタ
21からなり、高速な電荷転送によってスミア成分を低
減する蓄積部2を備えている。蓄積部2は、その全面が
アルミニウム層からなる遮光層(図示せず)によって覆
われている。
2. Description of the Related Art As a charge transfer method, FIT (Frame Int
A CCD solid-state image pickup device adopting an erline transfer) method is known. As is clear from FIG. 3 showing the basic structure of the FIT CCD solid-state image pickup device, a plurality of photosensors 11 that are two-dimensionally arranged in a matrix and accumulate signal charges according to the amount of incident light, and vertical columns thereof. In addition to the image pickup unit 1 having the vertical shift register 12 which is arranged for each of the photosensors 11 and vertically transfers the signal charges read from the photosensors 11, each of the vertical shift registers 12 of the image pickup unit 1 has a vertical shift register 12. A vertical shift register 21 that is continuous for each column is provided, and a storage unit 2 that reduces smear components by high-speed charge transfer is provided. The storage part 2 is entirely covered with a light shielding layer (not shown) made of an aluminum layer.

【0003】撮像部1において、フォトセンサ11で光
電変換されかつ蓄積された信号電荷は、垂直シフトレジ
スタ12に読み出されかつ当該レジスタ12によって蓄
積部2に高速転送される。蓄積部2に移された信号電荷
は、垂直シフトレジスタ21によって1走査線に相当す
る部分ずつ水平シフトレジスタ3に高速転送される。1
走査線分の信号電荷は、水平シフトレジスタ3によって
順次水平方向に転送される。水平シフトレジスタ3の出
力端には、FDA(Floating Diffusion Amplifier)等か
らなる出力回路部4が設けられ、撮像部1で光電変換し
て得られた信号電荷を信号電圧に変換し、画素信号とし
て取り出す。
In the image pickup section 1, the signal charges photoelectrically converted and accumulated by the photosensor 11 are read out to the vertical shift register 12 and transferred at high speed to the accumulation section 2 by the register 12. The signal charges transferred to the storage unit 2 are transferred at high speed to the horizontal shift register 3 by the vertical shift register 21 in units corresponding to one scanning line. 1
The signal charges for the scanning lines are sequentially transferred in the horizontal direction by the horizontal shift register 3. An output circuit unit 4 including an FDA (Floating Diffusion Amplifier) or the like is provided at the output end of the horizontal shift register 3, and the signal charge obtained by photoelectric conversion in the image pickup unit 1 is converted into a signal voltage to generate a pixel signal. Take it out.

【0004】ところで、HD(High Difinition) TV等
のテレビジョン方式の高画素化に対応可能な固体撮像素
子として、200万画素のFIT型CCD固体撮像素子
が知られている。このHDTV用FIT型CCD固体撮
像素子では、高速で動作する必要があることから、垂直
シフトレジスタ12,21の各転送電極の伝播遅延を抑
えるために、シャント配線構造を採っている。また、チ
ップ面積が大きいことにより、垂直シフトレジスタ1
2,21の負荷容量が大きいため、図4に示すように、
これら垂直シフトレジスタの各転送電極に転送クロック
を印加するためのシャント配線13,22を撮像部1と
蓄積部2とで分離することによって、各シャント配線1
3,22に対する負荷容量を半減させて転送クロックの
伝播遅延を防止している。
A 2 million pixel FIT CCD solid-state image pickup device is known as a solid-state image pickup device capable of increasing the number of pixels in a television system such as an HD (High Definition) TV. Since this FIT type CCD solid-state image pickup device for HDTV needs to operate at high speed, a shunt wiring structure is adopted in order to suppress the propagation delay of each transfer electrode of the vertical shift registers 12 and 21. In addition, since the chip area is large, the vertical shift register 1
Since the load capacities of 2 and 21 are large, as shown in FIG.
By separating the shunt wirings 13 and 22 for applying a transfer clock to each transfer electrode of these vertical shift registers in the image pickup section 1 and the storage section 2, each shunt wiring 1
The load capacities for 3, 22 are halved to prevent propagation delay of the transfer clock.

【0005】すなわち、図4において、撮像部1におけ
る垂直シフトレジスタの転送電極には、垂直方向に延在
するシャント配線13及びループ状のバスライン14を
介して4相の転送クロックφ1〜φ4が印加されるよう
になっている。バスライン14は、複数本のシャント配
線13の各々に共通に転送クロックφ1〜φ4を供給す
るためのものであって、4相に対応して4本のパターン
配線141 〜144 からなっている。これらパターン配
線141 〜144 の各々には、ボンディングパッド15
1 〜154 を介してチップの外部端子(図示せず)から
4相の転送クロックφ1〜φ4が印加される。
That is, in FIG. 4, the transfer electrodes of the vertical shift register in the image pickup unit 1 are supplied with four-phase transfer clocks φ1 to φ4 via the shunt wiring 13 and the loop-shaped bus line 14 extending in the vertical direction. Is applied. The bus line 14 is for supplying the transfer clocks φ1 to φ4 in common to each of the plurality of shunt wirings 13, and is composed of four pattern wirings 14 1 to 14 4 corresponding to four phases. There is. A bonding pad 15 is formed on each of the pattern wirings 14 1 to 14 4.
Four-phase transfer clocks φ1 to φ4 are applied from external terminals (not shown) of the chip via 1 to 15 4 .

【0006】一方、蓄積部2における垂直シフトレジス
タの転送電極には、水平方向に延在するシャント配線2
2及びループ状のバスライン23を介して4相の転送ク
ロックφ1〜φ4が印加されるようになっている。バス
ライン23は、複数本のシャント配線22の各々に共通
に転送クロックφ1〜φ4を供給するためのものであっ
て、4相に対応して4本のパターン配線231 〜234
からなっている。これらパターン配線231 〜234
各々には、ボンディングパッド241 〜244 を介して
チップの外部端子(図示せず)から4相の転送クロック
φ1〜φ4が印加される。
On the other hand, the transfer electrode of the vertical shift register in the storage section 2 has a shunt wiring 2 extending in the horizontal direction.
The four-phase transfer clocks [phi] 1 to [phi] 4 are applied via the two and the loop-shaped bus line 23. The bus line 23 is for supplying the transfer clocks φ1 to φ4 commonly to each of the plurality of shunt wirings 22, and four pattern wirings 23 1 to 23 4 corresponding to four phases are provided.
It consists of Four-phase transfer clocks φ1 to φ4 are applied to each of these pattern wirings 23 1 to 23 4 from an external terminal (not shown) of the chip via bonding pads 24 1 to 24 4 .

【0007】図5に撮像部1におけるシャント配線の概
略を、図6にその平面構造をそれぞれ示す。シャント配
線13としては、遮光層を形成する第1層目のアルミニ
ウム層を微細加工することによって形成されたものが用
いられる。第1層目のアルミニウム層(1st-Al)からな
るシャント配線13は、水平方向の画素間(左右のフォ
トセンサ11,11間)の垂直シフトレジスタ上で垂直
方向に延在し、各転送電極を構成する2層構造のポリシ
リコン(1Poly,2Poly)電極16,17に複数箇所でコン
タクト18,19を介して接続されている。ここで、あ
る1相(例えば、φ2)に着目すると、図7から明らか
なように、1本のシャント配線で4つの転送電極を賄っ
ていることになる。
FIG. 5 shows an outline of the shunt wiring in the image pickup section 1, and FIG. 6 shows its planar structure. As the shunt wiring 13, one formed by finely processing the first aluminum layer forming the light shielding layer is used. The shunt wiring 13 made of the first aluminum layer (1st-Al) extends in the vertical direction on the vertical shift register between pixels in the horizontal direction (between the left and right photosensors 11, 11), and each transfer electrode Are connected to the polysilicon (1Poly, 2Poly) electrodes 16 and 17 of the two-layer structure, which are formed at a plurality of positions, via contacts 18 and 19. Here, focusing on a certain phase (for example, φ2), as is apparent from FIG. 7, one shunt wiring covers four transfer electrodes.

【0008】[0008]

【発明が解決しようとする課題】しかしながら、上記構
成の従来の配線構造では、図8の断面構造図(図5のA
‐A′線断面図)に示すように、バスライン部がシャン
ト配線(1st-Al)13上を、層間絶縁膜2を介して第2
層目のアルミニウム層(2nd-Al)からなるバスライン1
4が横切る断面構造となっており、バスライン14の抵
抗値がシャント配線(1st-Al)13の段差の影響で高く
なっているため、デバイスの動作周波数はこの部分で律
則されている。この抵抗値を下げるためには、バスライ
ン(2nd-Al)14の配線幅を広くしたり、その膜厚を厚
くする等の方法が考えられるが、いずれも、チップサイ
ズが大きくなったり、プロセスの加工が困難になる等の
問題があった。
However, in the conventional wiring structure having the above structure, the cross-sectional structure diagram of FIG. 8 (A of FIG. 5) is used.
-A 'line sectional view), the bus line part is formed on the shunt wiring (1st-Al) 13 via the interlayer insulating film 2
Bus line 1 consisting of the second aluminum layer (2nd-Al)
4 has a cross-sectional structure that crosses, and the resistance value of the bus line 14 is high due to the influence of the step of the shunt wiring (1st-Al) 13, so the operating frequency of the device is regulated by this portion. In order to reduce this resistance value, the wiring width of the bus line (2nd-Al) 14 may be widened or the film thickness thereof may be thickened. There was a problem such as the difficulty of processing.

【0009】本発明は、上記課題に鑑みてなされたもの
であり、その目的とするところは、バスライン自体の形
状を変えることなくバスラインの抵抗値を下げ、デバイ
スのより高速な動作を可能とした固体撮像素子の配線構
造を提供することにある。
The present invention has been made in view of the above problems, and an object of the present invention is to reduce the resistance value of the bus line without changing the shape of the bus line itself, thereby enabling higher speed operation of the device. It is to provide a wiring structure of the solid-state imaging device.

【0010】[0010]

【課題を解決するための手段】本発明による固体撮像素
子の配線構造は、複数本の垂直転送部の各転送電極にn
相の転送クロックを印加するシャント配線と、このシャ
ント配線の端部にその端部と交差した状態で配されてシ
ャント配線に対して各相毎に転送クロックを供給するn
本のバスラインとを有する固体撮像素子の配線構造であ
って、n本のバスラインのうち、垂直転送部側のバスラ
インに対してシャント配線が交差する点が、垂直転送列
の本数よりも少なく設定された構成となっている。
A wiring structure of a solid-state image pickup device according to the present invention has a structure in which each transfer electrode of a plurality of vertical transfer parts has n electrodes.
A shunt wiring for applying a phase transfer clock, and a shunt wiring arranged at an end of the shunt wiring in a state intersecting with the end so as to supply the transfer clock for each phase to the shunt wiring.
In the wiring structure of the solid-state imaging device having two bus lines, the point where the shunt wiring intersects the bus line on the vertical transfer unit side among the n bus lines is more than the number of vertical transfer columns. It is configured to be set less.

【0011】[0011]

【作用】n本のバスラインのうち、垂直転送部側のバス
ラインに対して、シャント配線をn本をグループとして
例えば1グループ内で1本おきに、あるいは1グループ
おきに交差させる。これにより、シャント配線がバスラ
インと交差する点が垂直転送列の本数の1/2となり、
バスラインの段差の数を従来構造の1/2に削減でき
る。バスラインの抵抗はほぼ段差の数で決まることか
ら、この段差の数を従来構造の1/2に削減できたこと
により、バスラインの抵抗を従来構造のおよそ1/2に
減少できるため、デバイスのより高速な動作を実現でき
る。
With respect to the bus line on the vertical transfer unit side among the n bus lines, the n shunt wirings are made to intersect with each other, for example, in every one group or every other group. As a result, the number of points where the shunt wiring intersects the bus line is half the number of vertical transfer columns,
The number of steps on the bus line can be reduced to half that of the conventional structure. Since the resistance of the bus line is almost determined by the number of steps, the number of steps can be reduced to 1/2 of the conventional structure, and the resistance of the bus line can be reduced to about 1/2 of that of the conventional structure. It is possible to realize higher speed operation.

【0012】[0012]

【実施例】以下、本発明の実施例を図面に基づいて詳細
に説明する。図1は、本発明の第1実施例を示す構成図
であり、図3に示すFIT型CCD固体撮像素子の撮像
部1に適用した場合を示す。なお、図1(A)は配線の
概略を、図1(B)は図1(A)のB‐B′線の一部断
面構造をそれぞれ示す。図1において、撮像部における
垂直シフトレジスタ(垂直転送部)の各転送電極には、
垂直方向に延在するシャント配線13及びこのシャント
配線13の端部にその端部と交差した状態で配されかつ
電気的に接続されたループ状のバスライン14からなる
配線構造を介して例えば4相の転送クロックφ1〜φ4
が印加されるようになっている。
Embodiments of the present invention will now be described in detail with reference to the drawings. FIG. 1 is a configuration diagram showing a first embodiment of the present invention, and shows a case where it is applied to an image pickup section 1 of the FIT type CCD solid-state image pickup device shown in FIG. Note that FIG. 1A shows an outline of wiring and FIG. 1B shows a partial cross-sectional structure taken along the line BB ′ of FIG. In FIG. 1, each transfer electrode of the vertical shift register (vertical transfer unit) in the imaging unit is
For example, via a wiring structure including a shunt wiring 13 extending in the vertical direction and a loop-shaped bus line 14 arranged at the end of the shunt wiring 13 in a state of intersecting the end and electrically connected, for example, 4 Phase transfer clocks φ1 to φ4
Is applied.

【0013】バスライン14は、複数本のシャント配線
13の各々に共通に転送クロックφ1〜φ4を供給する
ためのものであって、4相に対応して4本のパターン配
線141 〜144 からなっている。これらパターン配線
141 〜144 の各々には、ボンディングパッド151
〜154 を介してチップの外部端子(図示せず)から4
相の転送クロックφ1〜φ4が印加される。一方、シャ
ント配線13は、垂直転送列に対応した本数だけ設けら
れ、バスライン14の4本のパターン配線141 〜14
4 のうち、垂直転送部側のパターン配線、換言すればル
ープ内の一番外側のパターン配線(本例では、1相目の
パターン配線141)に対して4本をグループとして1グ
ループ内で1本おきに交差するように配線されている。
The bus line 14 is for supplying the transfer clocks φ1 to φ4 commonly to each of the plurality of shunt wirings 13, and four pattern wirings 14 1 to 14 4 corresponding to four phases. It consists of The bonding pad 15 1 is attached to each of the pattern wirings 14 1 to 14 4.
15 4 through 4 from outside the chip terminals (not shown)
Phase transfer clocks φ1 to φ4 are applied. On the other hand, the shunt wirings 13 are provided by the number corresponding to the vertical transfer column, and the four pattern wirings 14 1 to 14 of the bus line 14 are provided.
Of the four , the pattern wiring on the vertical transfer unit side, in other words, the outermost pattern wiring in the loop (in this example, the pattern wiring 14 1 of the first phase) is grouped into four groups within one group. It is wired so that every other wire intersects.

【0014】すなわち、図1(A)において、一番左側
のグループのシャント配線131 では、1相目(φ1)
と3相目(φ3)の2本のシャント配線が、次のシャン
ト配線132 では、2相目(φ2)と4相目(φ4)の
2本のシャント配線がバスライン14の1相目のパター
ン配線141 とそれぞれ交差し、バスライン14の4本
のパターン配線141 〜144 に相(φ1〜φ4)対応
で接続されている。このように、バスライン14の4本
のパターン配線141 〜144 のうち、ループ内の一番
外側のパターン配線141 に対し、シャント配線13を
4本をグループとして1グループ内で1本おきに交差さ
せることにより、シャント配線13がパターン配線14
1 と交差する点が垂直転送列の本数の1/2となる。
That is, in FIG. 1A, the shunt wiring 13 1 in the leftmost group has the first phase (φ1).
And two shunt wirings of the third phase (φ3), and in the next shunt wiring 13 2 , two shunt wirings of the second phase (φ2) and the fourth phase (φ4) are the first phase of the bus line 14. intersection pattern wiring 14 1, respectively, are connected to the pattern wiring 14 1-14 4 four bus lines 14 phase (.phi.1 to .phi.4) in correspondence. In this way, among the four pattern wirings 14 1 to 14 4 of the bus line 14, four shunt wirings 13 are grouped with respect to the outermost pattern wiring 14 1 in the loop, one in one group. By intersecting every other, the shunt wiring 13 becomes the pattern wiring 14
The number of points that intersect 1 is half the number of vertical transfer columns.

【0015】これにより、図1(B)から明かなよう
に、第1層目のアルミニウム層(1st-Al)からなるシャ
ント配線13上を、層間絶縁膜20を介して第2層目の
アルミニウム層(2nd-Al)からなるバスライン14が横
切る断面構造において、パターン配線141 の段差の数
を従来構造の1/2に削減できる。したがって、バスラ
イン14の抵抗はほぼ段差の数で決まることから、パタ
ーン配線141 の抵抗を従来構造のおよそ1/2に減少
できるため、デバイスのより高速な動作を実現できる。
一方、容量はほとんど変わらないので、バスライン14
における伝播遅延による駆動限界周波数がほぼ2倍とな
る。また、バスライン14のループの外側から2番目
(2相目)のパターン配線142 については、段差の数
が従来構造の1/3に削減されることになる。
As a result, as is apparent from FIG. 1B, the second layer of aluminum is formed on the shunt wiring 13 formed of the first layer of aluminum (1st-Al) through the interlayer insulating film 20. In the cross-sectional structure traversed by the bus line 14 composed of the layer (2nd-Al), the number of steps of the pattern wiring 14 1 can be reduced to half that of the conventional structure. Therefore, since the resistance of the bus line 14 is determined almost by the number of steps, the resistance of the pattern wiring 14 1 can be reduced to about 1/2 of that of the conventional structure, and a higher speed operation of the device can be realized.
On the other hand, since the capacity is almost unchanged, the bus line 14
The drive limit frequency due to the propagation delay at is almost doubled. Further, in the second (second phase) pattern wiring 14 2 from the outside of the loop of the bus line 14, the number of steps is reduced to 1/3 of the conventional structure.

【0016】なお、従来構造では、1本のシャント配線
で4つの転送電極を賄っていたのに対し、本構造では、
1本のシャント配線で8つの転送電極を賄うことにな
り、容量が従来構造の2倍になるが、駆動周波数に対し
て十分マージンがあるため、容量が倍になっても伝播遅
延は問題ないレベルである。また、パターン配線141
と交差しないシャント配線13については、その配線を
完全に取り去ってしまうのではなく、垂直シフトレジス
タ上においては従来構造と同様にそのまま残し、パター
ン配線141 と交差する部分のみ間引くようにする。こ
うすることにより、転送電極の上にはどのラインにも必
ずシャント配線13が存在し、受光部の上部構造が均一
となるため、この部分の不均一性が原因となる感度むら
のような現象の発生を招くこともない。
In the conventional structure, one shunt wiring covers four transfer electrodes, whereas in the present structure,
One shunt wiring covers eight transfer electrodes, and the capacitance doubles as compared with the conventional structure. However, since there is a sufficient margin with respect to the driving frequency, there is no problem in propagation delay even if the capacitance doubles. It is a level. Also, the pattern wiring 14 1
The shunt wiring 13 that does not intersect with is not removed completely, but is left on the vertical shift register as in the conventional structure, and only the portion that intersects with the pattern wiring 14 1 is thinned out. By doing so, the shunt wiring 13 always exists on any line on the transfer electrode, and the upper structure of the light receiving portion becomes uniform, so that a phenomenon such as sensitivity unevenness caused by the nonuniformity of this portion is caused. It does not cause the occurrence of.

【0017】図2は、本発明の第2実施例を示す配線概
略図である。本実施例においては、シャント配線13
を、バスライン14のパターン配線141 に対して4本
をグループとして1グループおきに交差するように配線
した構成を採っている。すなわち、一番左側のグループ
のシャント配線131 では全シャント配線がバスライン
14の1相目のパターン配線141 と交差し、バスライ
ン14の4本のパターン配線141 〜144 に相(φ1
〜φ4)対応で接続され、左から2番目のグループのシ
ャント配線132 では全シャント配線がパターン配線1
1 と交差しないようにその手前でカットされている。
以降、上記の構成が繰り返される。
FIG. 2 is a schematic wiring diagram showing a second embodiment of the present invention. In this embodiment, the shunt wiring 13
Of the bus line 14 are arranged so that every four groups are wired so as to intersect the pattern wiring 14 1 of the bus line 14. That is, in the shunt wiring 13 1 of the leftmost group, all the shunt wirings intersect the pattern wirings 14 1 of the first phase of the bus line 14, and the four pattern wirings 14 1 to 14 4 of the bus line 14 are connected to the phase ( φ1
~ Φ4), all the shunt wirings are connected to the pattern wiring 1 in the shunt wiring 13 2 of the second group from the left.
4 1 is cut at the front so as not to intersect with.
After that, the above configuration is repeated.

【0018】このように、バスライン14のループ内の
一番外側のパターン配線141 に対し、シャント配線1
3を4本をグループとして1グループおきに交差させる
ことにより、シャント配線13がパターン配線141
交差する点が垂直転送列の本数の1/2となる。その結
果、第1実施例の場合と同様に、パターン配線141
抵抗を従来構造のおよそ1/2に減少できるため、デバ
イスのより高速な動作を実現できるとともに、受光部の
上部構造の不均一性が原因となる感度むらのような現象
の発生を招くこともない。
As described above, the shunt wiring 1 is provided for the outermost pattern wiring 14 1 in the loop of the bus line 14.
By crossing every 3 groups with 4 groups of 3s, the point where the shunt wiring 13 intersects with the pattern wiring 14 1 becomes 1/2 of the number of vertical transfer columns. As a result, similarly to the case of the first embodiment, the resistance of the pattern wiring 14 1 can be reduced to about 1/2 of that of the conventional structure, so that the device can be operated at higher speed and the upper structure of the light receiving portion can be prevented. The occurrence of a phenomenon such as uneven sensitivity caused by the uniformity does not occur.

【0019】なお、上記各実施例では、図3に示すFI
T型CCD固体撮像素子の撮像部1におけるシャント配
線構造に適用した場合について説明したが、蓄積部2に
おけるシャント配線構造にも同様に適用し得ることは勿
論であり、更にはFIT型CCD固体撮像素子に限ら
ず、IT型CCD固体撮像素子にも適用可能である。ま
た、上記各実施例においては、1本のシャント配線で8
つの転送電極を賄うように、バスライン14のパターン
配線141 と交差するシャント配線13の本数を決定し
たが、1本のシャント配線が賄う転送電極の数は8個に
限定されるものではなく、伝播遅延が問題とならない範
囲で自由に設定可能である。
In each of the above embodiments, the FI shown in FIG.
The case where the invention is applied to the shunt wiring structure in the image pickup unit 1 of the T-type CCD solid-state image pickup device has been described. Not only the device but also the IT type CCD solid-state imaging device can be applied. In addition, in each of the above embodiments, one shunt wiring
The number of shunt wirings 13 intersecting the pattern wiring 14 1 of the bus line 14 is determined so as to cover one transfer electrode, but the number of transfer electrodes covered by one shunt wiring is not limited to eight. , Can be set freely within the range where propagation delay does not matter.

【0020】更に、シャント配線を必ずしも規則的に間
引く必要はなく、バスライン14のパターン配線141
に対してシャント配線13が交差する点が、垂直転送列
の本数よりも1つでも少なければ、少ない分だけ従来構
造に比してバスライン14のパターン配線141 の抵抗
を減少できるため、デバイスのより高速な動作を実現で
きることになる。また更に、上記各実施例では、垂直転
送駆動が4相駆動の場合に適用したが、4相に限定され
るものではない。
Further, it is not always necessary to regularly thin out the shunt wiring, and the pattern wiring 14 1 of the bus line 14
On the other hand, if the number of intersections of the shunt wirings 13 is at least one less than the number of vertical transfer columns, the resistance of the pattern wirings 14 1 of the bus lines 14 can be reduced as compared with the conventional structure. It will be possible to realize higher speed operation. Furthermore, in each of the above embodiments, the vertical transfer drive is applied to the case of four-phase drive, but the present invention is not limited to four-phase drive.

【0021】[0021]

【発明の効果】以上説明したように、本発明によれば、
n本のバスラインのうち、垂直転送部側のバスラインに
対してシャント配線を、n本をグループとして例えば1
グループ内で1本おき、あるいは1グループおきに交差
させるようにしたことにより、シャント配線がバスライ
ンと交差する点が垂直転送列の本数の1/2となり、バ
スラインの段差の数を従来構造の1/2に削減できるこ
とから、バスラインの抵抗を従来構造のおよそ1/2に
減少できるため、デバイスのより高速な動作を実現でき
ることになる。
As described above, according to the present invention,
Of the n bus lines, the shunt wiring is connected to the bus line on the vertical transfer unit side, and n lines are grouped, for example, 1
By arranging every other line in the group or every other group, the point where the shunt wiring intersects with the bus line becomes ½ of the number of vertical transfer columns, and the number of steps of the bus line is reduced to the conventional structure. Since the resistance of the bus line can be reduced to about 1/2 of that of the conventional structure, higher speed operation of the device can be realized.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の第1実施例を示す構成図であって、同
図(A)は配線の概略を、同図(B)は同図(A)のB
‐B′線の一部断面構造をそれぞれ示している。
1A and 1B are configuration diagrams showing a first embodiment of the present invention, in which FIG. 1A shows an outline of wiring and FIG. 1B shows B in FIG. 1A.
The partial cross-sectional structures of the -B 'line are shown respectively.

【図2】本発明の第2実施例を示す配線概略図である。FIG. 2 is a wiring schematic diagram showing a second embodiment of the present invention.

【図3】FIT型CCD固体撮像素子の概略構成図であ
る。
FIG. 3 is a schematic configuration diagram of a FIT type CCD solid-state imaging device.

【図4】従来の配線構造を示す配線図である。FIG. 4 is a wiring diagram showing a conventional wiring structure.

【図5】図4の撮像部の配線概略図である。FIG. 5 is a schematic wiring diagram of the imaging unit in FIG.

【図6】撮像部のシャント配線を示す平面構造図であ
る。
FIG. 6 is a plan view showing the shunt wiring of the image pickup section.

【図7】ある1本のシャント配線と転送電極の関係を示
す概略平面図である。
FIG. 7 is a schematic plan view showing the relationship between a single shunt wire and a transfer electrode.

【図8】図5のA‐A′線の一部の断面構造図である。8 is a cross-sectional structural view of a part of line AA ′ in FIG.

【符号の説明】[Explanation of symbols]

1 撮像部 2 蓄積部 3 水平シフトレジスタ 11 フォトセンサ 12 垂直シフトレジスタ 13,22 シャント配線 14,23 バスライン 1 Imaging Unit 2 Storage Unit 3 Horizontal Shift Register 11 Photo Sensor 12 Vertical Shift Register 13,22 Shunt Wiring 14,23 Bus Line

───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.5 識別記号 庁内整理番号 FI 技術表示箇所 7210−4M H01L 27/14 D ─────────────────────────────────────────────────── ─── Continuation of the front page (51) Int.Cl. 5 Identification code Internal reference number FI technical display 7210-4M H01L 27/14 D

Claims (3)

【特許請求の範囲】[Claims] 【請求項1】 複数本の垂直転送部の各転送電極にn相
の転送クロックを印加するシャント配線と、前記シャン
ト配線の端部にその端部と交差した状態で配されて前記
シャント配線に対して各相毎に前記転送クロックを供給
するn本のバスラインとを有する固体撮像素子の配線構
造であって、 前記n本のバスラインのうち、前記垂直転送部側のバス
ラインに対して前記シャント配線が交差する点が、垂直
転送列の本数よりも少なく設定されたことを特徴とする
固体撮像素子の配線構造。
1. A shunt wire for applying an n-phase transfer clock to each transfer electrode of a plurality of vertical transfer parts, and an end part of the shunt wire which is arranged in a state of intersecting the end part to the shunt wire. On the other hand, a wiring structure of a solid-state imaging device having n bus lines for supplying the transfer clock for each phase, wherein the bus line on the vertical transfer unit side of the n bus lines is A wiring structure of a solid-state imaging device, wherein the number of intersections of the shunt wirings is set to be smaller than the number of vertical transfer columns.
【請求項2】 前記シャント配線は、前記垂直転送部側
のバスラインに対してn本をグループとして1グループ
内で1本おきに交差していることを特徴とする請求項1
記載の固体撮像素子の配線構造。
2. The shunt wiring intersects with the bus line on the vertical transfer unit side every other group in a group of n lines.
The wiring structure of the solid-state imaging device described.
【請求項3】 前記シャント配線は、前記垂直転送部側
のバスラインに対してn本をグループとして1グループ
おきに交差していることを特徴とする請求項1記載の固
体撮像素子の配線構造。
3. The wiring structure of a solid-state image pickup device according to claim 1, wherein the shunt wiring intersects the bus line on the vertical transfer unit side in groups of n pieces every other group. .
JP5066170A 1993-03-01 1993-03-01 Wiring structure of solid-state image pickup element Pending JPH06252376A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5066170A JPH06252376A (en) 1993-03-01 1993-03-01 Wiring structure of solid-state image pickup element

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5066170A JPH06252376A (en) 1993-03-01 1993-03-01 Wiring structure of solid-state image pickup element

Publications (1)

Publication Number Publication Date
JPH06252376A true JPH06252376A (en) 1994-09-09

Family

ID=13308112

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5066170A Pending JPH06252376A (en) 1993-03-01 1993-03-01 Wiring structure of solid-state image pickup element

Country Status (1)

Country Link
JP (1) JPH06252376A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000196063A (en) * 1998-12-28 2000-07-14 Hamamatsu Photonics Kk Semiconductor energy detector
JP2002076319A (en) * 2000-08-28 2002-03-15 Sony Corp Solid-state image pickup device

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01147999U (en) * 1988-03-30 1989-10-13
JPH05193700A (en) * 1991-08-16 1993-08-03 Krones Ag Hermann Kronseder Mas Fab Method and device for charging container

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01147999U (en) * 1988-03-30 1989-10-13
JPH05193700A (en) * 1991-08-16 1993-08-03 Krones Ag Hermann Kronseder Mas Fab Method and device for charging container

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000196063A (en) * 1998-12-28 2000-07-14 Hamamatsu Photonics Kk Semiconductor energy detector
EP1146564A1 (en) * 1998-12-28 2001-10-17 Hamamatsu Photonics K.K. Semiconductor energy detector
EP1146564A4 (en) * 1998-12-28 2004-04-07 Hamamatsu Photonics Kk Semiconductor energy detector
JP2002076319A (en) * 2000-08-28 2002-03-15 Sony Corp Solid-state image pickup device

Similar Documents

Publication Publication Date Title
US6236434B1 (en) Solid state image pickup device
EP1320993B1 (en) Imager with adjustable resolution
EP0262665A2 (en) CCD Area image sensor operable in both of line-sequential and interlace scannings and a method for operating the same
US5393997A (en) CCD having transfer electrodes of 3 layers
JP3102348B2 (en) Color linear image sensor and driving method thereof
JPH061829B2 (en) Two-dimensional CCD image sensor
JP2944251B2 (en) Solid-state imaging device
JPH06252376A (en) Wiring structure of solid-state image pickup element
JP3200899B2 (en) Solid-state imaging device
JPH04192561A (en) Solid-state image pickup device
JPS62208668A (en) Charge transfer type solid-state image sensing element
JPH04216672A (en) Solid-state image pickup equipment
JP2001060681A (en) Solid-state image pickup device and method for driving the same
JP3713863B2 (en) Solid-state image sensor
JPH09219506A (en) Solid-state image sensor
US6207982B1 (en) Solid-state image pickup device capable of high-speed transfer of signal charges in horizontal direction
JPH06104418A (en) Solid-state image sensing device
JP3226536B2 (en) Solid-state imaging device
JP2904180B2 (en) Driving method of charge transfer device
JP2900382B2 (en) Solid-state imaging device
JP2940803B2 (en) Solid-state imaging device
JP3291774B2 (en) CCD solid-state imaging device
JPH07226497A (en) Solid-state image pickup element
JPH0433143B2 (en)
JP3257173B2 (en) Solid-state imaging device