JPH06123874A - 電気光学装置の画像表示方法 - Google Patents

電気光学装置の画像表示方法

Info

Publication number
JPH06123874A
JPH06123874A JP16387291A JP16387291A JPH06123874A JP H06123874 A JPH06123874 A JP H06123874A JP 16387291 A JP16387291 A JP 16387291A JP 16387291 A JP16387291 A JP 16387291A JP H06123874 A JPH06123874 A JP H06123874A
Authority
JP
Japan
Prior art keywords
thin film
film transistor
signal line
liquid crystal
channel type
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP16387291A
Other languages
English (en)
Other versions
JP3119899B2 (ja
Inventor
Shunpei Yamazaki
舜平 山崎
Akira Mase
晃 間瀬
正明 ▲ひろ▼木
Masaaki Hiroki
Yasuhiko Takemura
保彦 竹村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Priority to JP16387291A priority Critical patent/JP3119899B2/ja
Publication of JPH06123874A publication Critical patent/JPH06123874A/ja
Priority to JP2000049159A priority patent/JP3380513B2/ja
Application granted granted Critical
Publication of JP3119899B2 publication Critical patent/JP3119899B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

(57)【要約】 【目的】 電気光学装置の階調表示に関して、デジタル
信号によって制御でき、素子間のばらつきによる影響の
少ない階調表示方式を提供する。 【構成】 アクティブマトリクス型電気光学装置におい
て、個々の画素を駆動する素子として、いわゆる変形バ
ッファー型の相補型電界効果型素子を用い、その出力端
を画素電極に接続した構成において、その電源端子に周
期的にパルスを印加し、入力端に電圧を印加し、あるい
は電圧を切りながら、画素に電圧のかかる時間を任意に
制御することによって視覚的な階調表示を得る表示方
式。

Description

【発明の詳細な説明】
【0001】
【発明の利用分野】本発明は、駆動用スイッチング素子
として薄膜トランジスタ(以下TFTという)を使用し
た液晶電気光学装置における画像表示方法において、特
に中間的な色調や濃淡の表現を得るための階調表示方法
に関するものである。本発明は、特に、外部からいかな
るアナログ信号をもアクティブ素子に印加することな
く、階調表示をおこなう、いわゆる完全デジタル階調表
示に関するものである。
【0002】
【従来の技術】液晶組成物はその物質特性から、分子軸
に対して水平方向と垂直方向に誘電率が異なるため、外
部の電解に対して水平方向に配列したり、垂直方向に配
列したりさせることが容易にできる。液晶電気光学装置
は、この誘電率の異方性を利用して、光の透過光量また
は散乱量を制御することでON/OFF、すなわち明暗
の表示をおこなっている。液晶材料としては、TN(ツ
イステッド・ネマティック)液晶、STN(スーパー・
ツイステッド・ネマティック)液晶、強誘電性液晶、ポ
リマー液晶あるいは分散型液晶とよばれる材料が知られ
ている。液晶は外部電圧に対して、無限に短い時間に反
応するのではなく、応答するまでにある一定の時間がか
かることが知られている。その値はそれぞれの液晶材料
に固有で、TN液晶の場合には、数10msec、ST
N液晶の場合には数100msec、強誘電性液晶の場
合には数10μsec、分散型あるいはポリマー液晶の
場合には数10msecである。
【0003】液晶を利用した電気光学装置のうちでもっ
とも優れた画質が得られるものは、アクティブマトリク
ス方式を用いたものであった。従来のアクティブマトリ
クス型の液晶電気光学装置では、アクティブ素子として
薄膜トランジスタ(TFT)を用い、TFTにはアモル
ファスまたは多結晶型の半導体を用い、1つの画素にP
型またはN型のいずれか一方のみのタイプのTFTを用
いたものであった。即ち、一般にはNチャネル型TFT
(NTFTという)を画素に直列に連結している。そし
て、マトリクスの信号線に信号電圧を流し、それぞれの
信号線の直交する箇所に設けられたTFTに双方から信
号が印加されるとTFTがON状態となることを利用し
て液晶画素のON/OFFを個別に制御するものであっ
た。このような方法によって画素の制御をおこなうこと
によって、コントラストの大きい液晶電気光学装置を実
現することができる。
【0004】
【発明が解決しようとする課題】しかしながら、このよ
うなアクティブマトリクス方式では、明暗や色調といっ
た、階調表示をおこなうことは極めて難しかった。従
来、階調表示は液晶の光透過性が、印加される電圧の大
きさによって変わることを利用する方式が検討されてい
た。これは、例えば、マトリクス中のTFTのソース・
ドレイン間に、適切な電圧を周辺回路から供給し、その
状態でゲイト電極に信号電圧を印加することによって、
液晶画素にその大きさの電圧をかけようとするものであ
った。
【0005】しかしながら、このような方法では、例え
ば、TFTの不均質性やマトリクス配線の不均質性のた
めに、実際には液晶画素にかかる電圧は、各画素によっ
て、最低でも数%も異なってしまった。これに対し、例
えば、液晶の光透過度の電圧依存性は、極めて非線型性
が強く、ある特定の電圧で急激に光透過性が変化するた
め、たとえ数%の違いでも、光透過性が著しく異なって
しまうことがあった。そのため、実際には16階調を達
成することが限界であった。
【0006】このように階調表示が困難であるというこ
とは、液晶ディスプレー装置が従来の一般的な表示装置
であるCRT(陰極線管)と競争してゆく上で極めて不
利であった。
【0007】本発明は従来、困難であった階調表示を実
現させるための全く新しい方法を提案することを目的と
するものである。
【0008】
【問題を解決するための手段】さて、液晶にかける電圧
をアナログ的に制御することによって、その光透過性を
制御することが可能であることを先に述べたが、本発明
人らは、液晶に電圧のかかっている時間を制御すること
によって、視覚的に階調を得ることができることを見出
した。
【0009】例えば、代表的な液晶材料であるTN(ツ
イステッド・ネマチック)液晶を用いた場合において、
例えば、図1(a)において、Aで示されるような矩形
パルスを印加する場合と、Cで示されるような矩形パル
スを印加する場合を比べて見ると、Aの方が明るいこと
を見出した。ここで、パルスの周期は1msecとし
た。結果的には、Aが最も明るく、以下、B、C、Dの
順であった。このことは全く予想外のことである。なぜ
ならば、通常の上記のTN液晶材料においては、1ms
ecという時間はあまりにも短く、そのような短時間に
はTN液晶は反応しないのである。したがって、いずれ
の場合にも液晶はON状態を実現することは不可能なは
ずである。しかしながら、実際には液晶は中間的な濃さ
を実現できた。
【0010】その具体的な原理についてはまだ詳細にわ
かっていない。しかしながら、本発明人らは、この現象
を利用して階調表現が可能であることを見いだしたので
ある。すなわち、液晶材料が反応しないような周期で液
晶材料にパルスを印加するときにパルスの幅を制御する
ことによって、中間的な明るさをデジタル制御で実現す
ることが、まさに本発明の特徴とするものである。本発
明人らの研究の結果、このような中間的な濃度を得るた
めのパルスの周期はTN液晶の場合には10msec以
下が必要であることがわかった。
【0011】ここで、パルスの周期という語句につい
て、その意味を明確にする。すなわち、この場合には、
複数のパルスを連続的に液晶に印加するのであるが、こ
の場合のパルスの周期とは、1つのパルスが始まってか
ら、次のパルスが始まるまでの間の時間のことをいう。
したがって、パルスの繰り返し周波数の逆数となる。ま
た、パルス幅とは、パルスが電圧状態にある時間のこと
をいう。したがって、図1において、例えばCのパルス
列の場合には、Tがパルスの周期であり、τがパルス幅
である。
【0012】同様な効果は、STN液晶においても、強
誘電性液晶においても、また、ポリマー液晶あるいは分
散型液晶においても見られた。いずれも、その応答時間
よりも短い周期のパルスを加えることによって、中間的
な色調が得られることが明らかになった。すなわち、S
TN液晶においては、100msec以下、のぞましく
は10msec以下、強誘電性液晶においては10μs
ec以下、のぞましくは1μsec以下、ポリマー液晶
あるいは分散型液晶においては10msec以下、のぞ
ましくは1msec以下の周期のパルスを加えることに
よって、階調表示が得られた。
【0013】通常は、テレビ等の画像では1秒間に30
枚の静止画が次々に繰り出されて動画を形成する。した
がって、1枚の静止画が継続する時間は約30msec
である。この時間は人間の目にはあまりにも早すぎて、
文字通り『目にも止まらない』時間であり、結果とし
て、視覚的には静止画を1枚1枚識別することはできな
い。ともかく、通常の動画を得るには、1枚の静止画は
長くても100msec以上継続することはできない。
【0014】本発明を利用して256階調の階調表示を
おこなうとすれば、例えば、T=3msecとすれば、
この3msecの時間を、少なくとも256分割しうる
パルス電圧印加方法、を画素に電圧を印加する方法とし
て採用する必要がある。すなわち、最短で3msec/
256=11.7μsecのパルス状の電圧が画素にか
かるような回路を組む必要がある。実際には、図3に示
すように、パルスのデューティー比τ/Tと液晶画素の
光透過性は非線型的な関係であり、256階調を得るた
めには、さらに、パルスのデューティー比を細かく制御
することが必要である。
【0015】しかも、実際の画像表示をおこなう場合に
は、他の画素も考慮しなければならない。実際の画像表
示装置では、例えば400行もの行がある。すなわち、
後に述べるように、マトリクスのアクティブ素子は10
0nsecという極短応答性が求められる。そこで、そ
のような短時間応答性を有する回路の例を図4に示し、
以下、その説明をする。
【0016】図4は本発明を実施するために必要な液晶
表示装置のアクティブマトリクスの回路の例を示す。本
発明では、アクティブ素子は100nsec以下の短時
間で応答することが要求されるので高速動作する回路を
組む必要がある。そのためには従来のようにNTFTあ
るいはPTFTだけでスイッチングをおこなうのではな
く、図4に示されるようにNTFTとPTFTとが相補
的に動作するように構成された、変形バッファー型の回
路を用いることが必要である。
【0017】この例ではN×Mのマトリクスの例を示し
たものであるが、煩雑さをさけるために、そのうちのn
行m列近傍のみを示した。これと同じものを上下左右に
展開すれば完全なものが得られる。
【0018】図4には、4つの変形バッファー回路が描
かれている。各変形バッファー回路は少なくとも2つの
NTFTと少なくとも2つのPTFTから構成される。
TFTの数は、不良が存在した場合に備えて、さらに増
やしても構わない。この回路ではまず、中央部の1組の
NTFTとPTFTのゲイト電極が接続され、さらに信
号線Xn に接続され、また、このNTFTとPTFTの
ソースあるいはドレインの一方は互いに接続され、これ
は画素Zn,m の電極に接続される。この状態は通常の相
補型電界効果素子(CMOS)と同じである。このNT
FTおよびPTFTの他方のソースあるいはドレイン
は、それぞれ、第2のPTFT、NTFTのソースある
いはドレインに接続されている。また、この第2のPT
FT、NTFTの他方のソースあるいはドレインは、そ
れぞれ、信号線Ym とYm+1 に接続されている。さら
に、第2のPTFT、NTFTのゲイト電極は、それぞ
れ、信号線Ym+1 とYm に接続されている。以下では、
信号線X1,2,..N を、集合的に、あるいは個別にX
線とよび、信号線Y1,2,..M を、集合的に、あるい
は個別にY線とよぶ。また、図では我のキャパシタと並
列に人為的にキャパシタが挿入されている。このとき挿
入されたキャパシタは、画素が自然放電によって、画素
の電圧が降下することを抑制する作用を有する。画素の
電圧の効果速度は画素のばらつきによって決定されるか
ら、特に本発明のように、画素に印加される電圧が一定
のものとして階調表示をおこなおうとする発明において
は、画質の低下を招くものである。しかしながら、この
ように画素に並列にキャパシタを挿入することにより、
画素のばらつきによる電圧効果は著しく抑えることがで
き、高画質を得ることができる。
【0019】次に、このような回路を用いた場合の回路
の動作例を図1(b)および図2を用いて説明する。こ
のマトリクス回路は図1(a)に示されるようなパルス
状の電圧を液晶セルに印加するように動作する必要があ
る。そこで、このようなパルスを発生するためにX線お
よびY線に印加される信号電圧の概要を図1(b)に示
す。例として、400×640のマトリクスを考える。
【0020】X線に印加される信号は、例えばXn 線の
場合は、V(Xn )で示されるが、これは、周期Tで繰
り返されるひとまとまりのパルスの中に、実は256個
のパルス(以下、サブパルスという)が含まれており、
さらにその256個のサブパルスのそれぞれは、400
個の要素が入ったパルス列から構成されていることがわ
かる。ここで、400という数字はマトリクスの行数で
ある。したがって、X線に印加されるパルスの最小単位
はT=3msecとすれば、29nsecである。
【0021】一方、Y線には、時間T/256の間に、
図のV(Y1 )、V(Ym )、V(Ym+1 )、V(Y
400 )で示されるようなパルスが、それぞれのタイミン
グをずらして印加される。このパルスは、上記X線に印
加されるパルスの最小単位パルスよりもさらに短い必要
がある。結局、時間Tの間には、各Y線には、256回
パルスが印加される。
【0022】次に、実際の回路の動作を図2に基づいて
説明する。まず、第1のサブパルスがそれぞれのX線に
印加される。当然のことながら、これらのサブパルスは
X線ごとに異なる。一方、Y線には、先に述べたよう
に、パルスが最初にY1 、次にY2 というように順々に
印加されてゆく。まず、パルスがY1 に印加されたとき
を考える。このとき、画素Z1,1 に接続されている、ア
クティブ素子はON状態となる。すなわち、Y1 は電圧
状態であり、かつY2 は電圧状態でないので、画素のア
クティブ素子の4つのTFTのうち、上のNTFTと下
のPTFTはON状態となり、中央のバッファーが動作
する状態にある。そして、バッファーの入力X1 には電
圧が加わっているから、出力は入力と同じく電圧状態と
なる。そして、この電圧状態は、Y1 のパルスが切られ
た後も継続し、次に再び、Y1 にパルスが加わるまで持
続する。次いで、Y2 に電圧が加わるのであるが、この
とき、画素Z1,2 には電圧のかからない状態となる。す
なわち、バッファーの入力X1 には電圧がかかっていな
いからである。以上のように、各画素には電圧が加わっ
たり、加わらなかったりする。Z1,m とZ1,400 は電圧
状態となる。Z1,m+1は電圧状態とはならない。
【0023】このようにして、パルスが順々に印加され
てゆき、Ym に印加された場合を考える。今、4つの画
素Zn,m 、Zn,m+1 、Zn+1,m 、Zn+1,m+1 に注目して
いるとすれば、Xn およびXn+1 の第1のサブパルスの
m番目および(m+1)番目に注目すればよい。Xn
n+1 もm番目は電圧状態なので、画素Zn,m 、Z
n+1,m は電圧(充電)状態になる。ついで、Ym+1 にパ
ルスが印加される。Xn もXn+1 も(m+1)番目は電
圧状態なので、この場合も画素Zn,m+1 、Zn+1,m+1
充電状態となる。
【0024】次に、図では省略されているが、第2のサ
ブパルスが来たものとする。このとき、Xn もXn+1
m番目および(m+1)番目が電圧状態ならば、充電状
態がなくならず、以上4つの画素は引き続き電圧状態を
継続する。その後、第(h−1)のサブパルスまでは、
4つの画素とも電圧状態が継続したものとする。
【0025】次に、サブパルスが進んで、第hのサブパ
ルスが来たものとする。図では煩雑さを避けるためにm
番目および(m+1)番目以外は省略した。このとき、
nもXn+1 もm番目は電圧状態であるので、画素Z
n,m 、Zn+1,m は電圧状態を継続する。しかし、Xn+1
には(m+1)番目が電圧状態でないので、画素Z
n+1,m は電圧状態が継続するものの、画素Z
n+1,m+1 は、アクティブ素子の出力が電圧状態でなくな
り、蓄えられていた電荷が放出され、電圧状態は中断さ
れる。
【0026】さらに、第iのサブパルスが来たときに
は、Xn の(m+1)番目は電圧状態でなくなったの
で、Zn,m+1 の充電状態は解除される。以下、第jおよ
び第kのサブパルスにおいて、それぞれ、Xn+1 、Xn
のm番目が電圧状態でなくなり、画素Zn,m 、Zn+1,m
の充電状態がぞれぞれ、第k、第jのサブパルス中に中
断される。このような過程を経ることによって、図2の
V(Z)に示すように、各画素ごとに電圧状態の時間を
デジタル的にコントロールできる。
【0027】このような動作を繰り返すことにより、各
画素に加わる電圧パルスの幅を図1(a)のように任意
に制御することができる。
【0028】以上の説明から明らかなように、本発明を
実施するにあたっては、上記のようなサブパルスは、明
確に定義できるパルス状のものでなければならないわけ
ではない。説明を簡単にするために、サブパルスという
概念を持ち出したが、特に、サブパルスとサブパルスの
間が明確でなく、信号としては、ほとんど境界のないも
のであっても、本発明を実施できることはあきらかであ
る。さらに、説明をわかりやすくするために、信号のゼ
ロレベルと電圧レベルを明確にしたが、これは、液晶あ
るいはTFTのしきい値電圧以下であるか、以上である
かという問題だけであるので、絶対にゼロである必要は
ない。また、電圧とは任意の点の電位を基準とした相対
的な物理量であるので、以上の例において、パルスは逆
の極性を持つものであっても、構わないことは明らかで
あろう。さらに、画素の対向電極に適当なオフセット電
圧を加えても構わない。特に強誘電性液晶の場合には、
液晶に印加される電圧の方向によって液晶のスイッチン
グをおこなうので、以上の説明のような、電圧のON/
OFFでは液晶を制御できない。そのような場合にも、
対向電極に適切なバイアス電圧をかけておくことによっ
て、結果的に液晶に印加される電圧を逆転させることは
可能である。また、以上の例では、1行づつ走査する方
式を示したが、例えば、最初にY1,3,5,..というよ
うに走査して、その後、Y2,4,6,..というように走
査する、いわゆる飛び越し走査という方法も可能である
ことはいうまでもない。
【0029】
【実施例】
『実施例1』 本実施例では図4に示すような回路構成
を用いた液晶表示装置を用いて、壁掛けテレビを作製し
たので、その説明を行う。またその際のTFTは、レー
ザーアニールを用いた多結晶シリコンとした。
【0030】この回路構成に対応する実際の電極等の配
置構成を1つの画素について、図5に示している。ま
ず、本実施例で使用する液晶パネルの作製方法を図6を
使用して説明する。本発明を実施するためには、1つの
画素にNTFTとPTFTが2つづつ必要であるので、
計4つのTFTを図に示すが、簡略化のために、番号は
NTFTとPTFTの一方にのみ付して説明する。図6
(A)において、石英ガラス等の高価でない700℃以
下、例えば約600℃の熱処理に耐え得るガラス50上
にマグネトロンRF(高周波) スパッタ法を用いてブロ
ッキング層51としての酸化珪素膜を1000〜300
0Åの厚さに作製する。プロセス条件は酸素100%雰
囲気、成膜温度150℃、出力400〜800W、圧力
0.5Paとした。タ−ゲットに石英または単結晶シリ
コンを用いた成膜速度は30〜100Å/分であった。
【0031】この上にシリコン膜をプラズマCVD法に
より珪素膜52を作製した。成膜温度は250℃〜35
0℃で行い本実施例では320℃とし、モノシラン(SiH
4)を用いた。モノシラン(SiH4)に限らず、ジシラン(Si2
H6) またトリシラン(Si3H8)を用いてもよい。これらを
PCVD装置内に3Paの圧力で導入し、13.56M
Hzの高周波電力を加えて成膜した。この際、高周波電
力は0.02〜0.10W/cm2 が適当であり、本実
施例では0.055W/cm2 を用いた。また、モノシ
ラン(SiH4)の流量は20SCCMとし、その時の成膜速
度は約120Å/ 分であった。PTFTとNTFTとの
スレッシュホ−ルド電圧(Vth)を概略同一に制御する
ため、ホウ素をジボランを用いて1×1015〜1×1018cm
-3の濃度として成膜中に添加してもよい。またTFTの
チャネル領域となるシリコン層の成膜にはこのプラズマ
CVDだけでなく、スパッタ法、減圧CVD法を用いて
も良く、以下にその方法を簡単に述べる。
【0032】スパッタ法で行う場合、スパッタ前の背圧
を1×10-5Pa以下とし、単結晶シリコンをタ−ゲット
として、アルゴンに水素を20〜80%混入した雰囲気
で行った。例えばアルゴン20%、水素80%とした。
成膜温度は150℃、周波数は13.56MHz、スパ
ッタ出力は400〜800W、圧力は0.5Paであっ
た。
【0033】減圧気相法で形成する場合、結晶化温度よ
りも100〜200℃低い450〜550℃、例えば5
30℃でジシラン(Si2H6) またはトリシラン(Si3H8) を
CVD装置に供給して成膜した。反応炉内圧力は30〜
300Paとした。成膜速度は50〜250Å/ 分であ
った。PTFTとNTFTとのスレッシュホ−ルド電圧
(Vth)を概略同一に制御するため、ホウ素をジボラン
を用いて1×1015〜1×1018cm-3の濃度として成膜中に
添加してもよい。
【0034】これらの方法によって形成された被膜は、
酸素が5×1021cm-3以下であることが好ましい。結晶化
を助長させるためには、酸素濃度を7×1019cm-3以下、
好ましくは1×1019cm-3以下とすることが望ましいが、
少なすぎると、バックライトによりオフ状態のリ−ク電
流が増加してしまうため、この濃度を選択した。この酸
素濃度が高いと、結晶化させにくく、レーザーアニ−ル
温度を高くまたはレーザーアニ−ル時間を長くしなけれ
ばならない。水素は4×1020cm-3であり、珪素4×1022
cm-3として比較すると1原子%であった。
【0035】また、ソ−ス、ドレインに対してより結晶
化を助長させるため、酸素濃度を7×1019cm-3以下、好
ましくは1×1019cm-3以下とし、ピクセル構成するTF
Tのチャネル形成領域のみに酸素をイオン注入法により
5×1020〜5×1021cm-3となるように添加してもよい。
上記方法によって、アモルファス状態の珪素膜を500
〜5000Å、本実施例では1000Åの厚さに成膜し
た。
【0036】その後、フォトレジスト53をマスクP1
を用いてソース・ドレイン領域のみ開孔したパターンを
形成した。その上に、プラズマCVD法によりn型の活
性層となる珪素膜54を作製した。成膜温度は250℃
〜350℃でおこない、本実施例では320℃とし、モ
ノシラン(SiH4)とモノシランベースのフォスフィン(P
H3) 3%濃度のものを用いた。これらをPCVD装置内
5Paの圧力でに導入し、13.56MHzの高周波電
力を加えて成膜した。この際、高周波電力は0.05〜
0.20W/cm2 が適当であり、本実施例では0.1
20W/cm2 を用いた。
【0037】この方法によって出来上がったn型シリコ
ン層の比導電率は2×10-1〔Ωcm-1〕程度となっ
た。膜厚は50Åとした。その後リフトオフ法を用い
て、レジスト53を除去し、ソース・ドレイン領域5
5、56を形成した。
【0038】同様のプロセスを用いて、p型の活性層を
形成した。その際の導入ガスは、モノシラン(SiH4)とモ
ノシランベースのジボラン(B2H6)5%濃度のものを用い
た。これらをPCVD装置内に4Paの圧力でに導入
し、13.56MHzの高周波電力を加えて成膜した。
この際、高周波電力は0.05〜0.20W/cm2
適当であり、本実施例では0.120W/cm2 を用い
た。この方法によって出来上がったp型シリコン層の比
導電率は5×10-2〔Ωcm-1〕程度となった。膜厚は
50Åとした。その後N型領域と同様にリフトオフ法を
用いて、ソース・ドレイン領域59、60を形成した。
その後、マスクP3を用いて珪素膜52をエッチング除
去し、Nチャネル型薄膜トランジスタ用アイランド領域
63とPチャネル型薄膜トランジスタ用アイランド領域
64を形成した。
【0039】その後XeClエキシマレーザーを用い
て、ソース・ドレイン・チャネル領域をレーザーアニー
ルすると同時に、活性層にレーザードーピングを行なっ
た。この時のレーザーエネルギーは、閾値エネルギーが
130mJ/cm2 で、膜厚全体が溶融するには220
mJ/cm2 が必要となる。しかし、最初から220m
J/cm2 以上のエネルギーを照射すると、膜中に含ま
れる水素が急激に放出されるために、膜の破壊が起き
る。そのために低エネルギーで最初に水素を追い出した
後に溶融させる必要がある。本実施例では最初150m
J/cm2 で水素の追い出しを行なった後、230mJ
/cm2 で結晶化をおこなった。
【0040】この上に酸化珪素膜をゲイト絶縁膜として
500〜2000Å例えば1000Åの厚さに形成し
た。これはブロッキング層としての酸化珪素膜の作製と
同一条件とした。この成膜中に弗素を少量添加し、ナト
リウムイオンの固定化をさせてもよい。
【0041】この後、この上側にリンが1〜5×1021cm
-3の濃度に入ったシリコン膜またはこのシリコン膜とそ
の上にモリブデン(Mo)、タングステン(W),MoSi2 または
WSi2との多層膜を形成した。これを第4のフォトマスク
P4にてパタ−ニングして図6(D) を得た。NTFT用
のゲイト電極66、PTFT用のゲイト電極67を形成
した。例えばチャネル長7μm、ゲイト電極としてリン
ド−プ珪素を0.2μm、その上にモリブデンを0.3
μmの厚さに形成した。同時に、図6(D’)に示すよ
うに、ゲイト配線とそれに並行して配置された配線68
もパターニングした。
【0042】また、ゲート電極材料としてアルミニウム
(Al)を用いた場合、これを第4のフォトマスクP4に
てパタ−ニング後、その表面を陽極酸化することで、セ
ルファライン工法が適用可能なため、ソース・ドレイン
のコンタクトホールをよりゲートに近い位置に形成する
ことが出来るため、移動度、スレッシュホールド電圧の
低減からさらにTFTの特性を上げることができる。
【0043】かくすると、400℃以上にすべての工程
で温度を加えることがなくC/TFTを作ることができ
る。そのため、基板材料として、石英等の高価な基板を
用いなくてもよく、本発明の大画面の液晶表示装置にき
わめて適したプロセスであるといえる。
【0044】図6(E)において、層間絶縁物68を前
記したスパッタ法により酸化珪素膜の形成として行っ
た。この酸化珪素膜の形成はLPCVD法、光CVD
法、常圧CVD法を用いてもよい。例えば0.2〜0.
6μmの厚さに形成し、その後、第5のフォトマスクP
5を用いて電極用の窓79を形成した。その後、さら
に、これら全体にアルミニウムを0.3μmの厚みにス
パッタ法により形成し第6のフォトマスクP6を用いて
リ−ド74およびコンタクト73、75を作製した。こ
うして、図6(E)と(E’)を得た。その後、表面を
平坦化用有機樹脂77例えば透光性ポリイミド樹脂を塗
布形成し、再度の電極穴あけを第7のフォトマスクP7
にて行った。さらに、これら全体にITO(インジウム
酸化錫)を0.1μmの厚みにスパッタ法により形成し
第8のフォトマスクP8を用いて画素電極71を形成し
た。このITOは室温〜150℃で成膜し、200〜4
00℃の酸素または大気中のアニ−ルにより成就した。
【0045】こうして、図6(F)と(F’)を得た。
図6(F’)のA−A’の断面図を図6(G)に示す。
実際には、この上に液晶材料をはさんで、対向電極が設
けられ、図に示すように対向電極と電極71の間に静電
容量が生じる。それと同時に配線68と電極71との間
にも静電容量が生じる。そして、配線68を対向電極と
同電位に保つことによって、図4に示されたように、液
晶画素に並列に容量が挿入された回路を構成することと
なる。特に本実施例のように配置することによって、配
線68はゲイト配線65と平行であるので、2配線間の
寄生容量が少なく、したがって、ゲイト配線を伝わる信
号の減衰や遅延を減らす効果がある。
【0046】また、このようにして形成された配線68
は、接地して使用される場合には、各マトリクスの終端
に設けられる保護回路の接地線として使用できる。保護
回路は、図9に示されるように、周辺の駆動回路と画素
のあいだに設けられ、図10および図11で示されるよ
うな回路をいう。いずれお画素の配線に過大な電圧がか
かるとON状態となり、電圧を取り去る作用を有する。
これらの保護回路は、シリコンのようなドーピングされ
た、あるいはドーピングされていない半導体材料や、I
TOのような透明導電性材料、あるいは通常の配線材料
を用いて構成される。したがって、画素の回路を形成す
るときに同時に形成することが可能である。。
【0047】このことは、例えば、図10の各保護回路
が、NTFTやPTFT、あるいはそれらをあわせたC
/TFTで構成されていることから明らかであろう。ま
た、図11の保護回路ではTFTは使用されていない
が、ダイオードは、例えばPIN接合によって構成さ
れ、また、特にツェナー特性を重視するダイオードはN
IN、PIP、NPNあるいはPNPといった構造を有
し、いちいち説明するまでもなく、本実施例で示した作
製方法を援用することによって作製されうることは自明
である。
【0048】さて、このようにして得られたTFTの電
気的な特性はPTFTで移動度は40(cm2/Vs)、Vth
は−5.9(V)で、NTFTで移動度は80(cm2/V
s)、Vthは5.0(V)であった。
【0049】上記の様な方法に従って作製された液晶電
気光学装置用の一方の基板を得ることが出来た。この液
晶表示装置の電極等の配置の様子を図5に示している。
本発明による変形バッファーを構成する相補型TFT
(C/TFT)が信号線Y1 とY2 の間、およびY2
3 の間に、信号線X1 、X2 に平行に設けられてい
る。このようなC/TFTを用いたマトリクス構成を有
せしめた。かかる構造を左右、上下に繰り返すことによ
り、640×480、1280×960といった大画素
の液晶表示装置とすることができる。本実施例では19
20×400とした。この様にして第1の基板を得た。
【0050】他方の基板の作製方法を図7に示す。ガラ
ス基板上にポリイミドに黒色顔料を混合したポリイミド
樹脂をスピンコート法を用いて1μmの厚みに成膜し、
第9のフォトマスクP9を用いてブラックストライプ8
1を作製した。その後、赤色顔料を混合したポリイミド
樹脂をスピンコート法を用いて1μmの厚みに成膜し、
第10のフォトマスクP10を用いて赤色フィルター8
3を作製した。同様にしてマスクP11、P12を使用
し、緑色フィルター85および青色フィルター86を作
製した。これらの作製中各フィルターは350℃にて窒
素中で60分の焼成を行なった。その後、やはりスピン
コート法を用いて、レベリング層89を透明ポリイミド
を用いて作製した。
【0051】その後、これら全体にITO(インジュー
ム酸化錫)を0.1μmの厚みにスパッタ法により形成
し第10のフォトマスクP10を用いて共通電極90を
形成した。このITOは室温〜150℃で成膜し、20
0〜300℃の酸素または大気中のアニ−ルにより成就
し、第2の基板を得た。
【0052】前記基板上に、オフセット法を用いて、ポ
リイミド前駆体を印刷し、非酸化性雰囲気たとえば窒素
中にて350℃1時間焼成を行った。その後、公知のラ
ビング法を用いて、ポリイミド表面を改質し、少なくと
も初期において、液晶分子を一定方向に配向させる手段
を設けた。
【0053】その後、前記第一の基板と第二の基板によ
って、ネマチック液晶組成物を挟持し、周囲をエポキシ
性接着剤にて固定した。基板上のリードにTAB形状の
駆動ICと共通信号、電位配線を有するPCBを接続
し、外側に偏光板を貼り、透過型の液晶電気光学装置を
得た。これと冷陰極管を3本配置した後部照明装置、テ
レビ電波を受信するチューナーを接続し、壁掛けテレビ
として完成させた。従来のCRT方式のテレビと比べ
て、平面形状の装置となったために、壁等に設置するこ
とも出来るようになった。この液晶テレビの動作は図
1、図2に示したものと、実質的に同等な信号を液晶画
素に印加することにより確認された。
【0054】『実施例2』 本実施例では図4に示すよ
うな回路構成を用いた液晶表示装置を用いて、壁掛けテ
レビを作製したので、その説明を行う。またその際のT
FTは、レーザーアニールを用いた多結晶シリコンとし
た。
【0055】以下では、TFT部分の作製方法について
図8にしたがって記述する。図8(A)において、石英
ガラス等の高価でない700℃以下、例えば約600℃
の熱処理に耐え得るガラス100上にマグネトロンRF
(高周波) スパッタ法を用いてブロッキング層101と
しての酸化珪素膜を1000〜3000Åの厚さに作製
する。プロセス条件は酸素100%雰囲気、成膜温度1
50℃、出力400〜800W、圧力0.5Paとし
た。タ−ゲットに石英または単結晶シリコンを用いた成
膜速度は30〜100Å/分であった。
【0056】この上にシリコン膜をプラズマCVD法に
より珪素膜102を作製した。成膜温度は250℃〜3
50℃で行い本実施例では320℃とし、モノシラン(S
iH4)を用いた。モノシラン(SiH4)に限らず、ジシラン(S
i2H6) またトリシラン(Si3H8) を用いてもよい。これら
をPCVD装置内に3Paの圧力で導入し、13.56
MHzの高周波電力を加えて成膜した。この際、高周波
電力は0.02〜0.10W/cm2 が適当であり、本
実施例では0.055W/cm2 を用いた。また、モノ
シラン(SiH4)の流量は20SCCMとし、その時の成膜
速度は約120Å/ 分であった。PTFTとNTFTと
のスレッシュホ−ルド電圧(Vth)を概略同一に制御す
るため、ホウ素をジボランを用いて1×1015〜1×1018
cm-3の濃度として成膜中に添加してもよい。またTFT
のチャネル領域となるシリコン層の成膜にはこのプラズ
マCVDだけでなく、スパッタ法、減圧CVD法を用い
ても良く、以下にその方法を簡単に述べる。
【0057】スパッタ法で行う場合、スパッタ前の背圧
を1×10-5Pa以下とし、単結晶シリコンをタ−ゲット
として、アルゴンに水素を20〜80%混入した雰囲気
で行った。例えばアルゴン20%、水素80%とした。
成膜温度は150℃、周波数は13.56MHz、スパ
ッタ出力は400〜800W、圧力は0.5Paであっ
た。
【0058】減圧気相法で形成する場合、結晶化温度よ
りも100〜200℃低い450〜550℃、例えば5
30℃でジシラン(Si2H6) またはトリシラン(Si3H8) を
CVD装置に供給して成膜した。反応炉内圧力は30〜
300Paとした。成膜速度は50〜250Å/ 分であ
った。PTFTとNTFTとのスレッシュホ−ルド電圧
(Vth)を概略同一に制御するため、ホウ素をジボラン
を用いて1×1015〜1×1018cm-3の濃度として成膜中に
添加してもよい。
【0059】これらの方法によって形成された被膜は、
酸素が5×1021cm-3以下であることが好ましい。結晶化
を助長させるためには、酸素濃度を7×1019cm-3以下、
好ましくは1×1019cm-3以下とすることが望ましいが、
少なすぎると、バックライトによりオフ状態のリ−ク電
流が増加してしまうため、この濃度を選択した。この酸
素濃度が高いと、結晶化させにくく、レーザーアニ−ル
温度を高くまたはレーザーアニ−ル時間を長くしなけれ
ばならない。水素は4×1020cm-3であり、珪素4×1022
cm-3として比較すると1原子%であった。
【0060】また、ソ−ス、ドレインに対してより結晶
化を助長させるため、酸素濃度を7×1019cm-3以下、好
ましくは1×1019cm-3以下とし、ピクセル構成するTF
Tのチャネル形成領域のみに酸素をイオン注入法により
5×1020〜5×1021cm-3となるように添加してもよい。
上記方法によって、アモルファス状態の珪素膜を500
〜5000Å、本実施例では1000Åの厚さに成膜し
た。
【0061】その後、フォトレジスト103をマスクP
1を用いてNTFTのソース・ドレイン領域となるべき
領域のみ開孔したパターンを形成した。そして、レジス
ト103をマスクとして、リンイオンをイオン注入法に
より、2×1014〜5×1016cm-2、好ましくは2×
1016cm-2だけ、注入し、n型不純物領域104を形
成した。その後、レジスト103は除去された。
【0062】同様に、レジスト105を塗布し、マスク
P2を用いて、PTFTのソース・ドレイン領域となる
べき領域のみ開孔したパターンを形成した。そして、レ
ジスト105をマスクとして、p型の不純物領域106
を形成した。不純物としては、ホウソを用い、やはりイ
オン注入法を用いて、2×1014〜5×1016cm-2
好ましくは2×1016cm-2だけ、不純物を導入した。
このようにして。図8(B)を得た。
【0063】その後、珪素膜102上に、厚さ50〜3
00nm、例えば、100nmの酸化珪素被膜107
を、上記のRFスパッタ法によって形成した。そして、
XeClエキシマレーザーを用いて、ソース・ドレイン
・チャネル領域をレーザーアニールによって、結晶化・
活性化した。この時のレーザーエネルギーは、閾値エネ
ルギーが130mJ/cm2 で、膜厚全体が溶融するに
は220mJ/cm2 が必要となる。しかし、最初から
220mJ/cm2 以上のエネルギーを照射すると、膜
中に含まれる水素が急激に放出されるために、膜の破壊
が起きる。そのために低エネルギーで最初に水素を追い
出した後に溶融させる必要がある。本実施例では最初1
50mJ/cm2 で水素の追い出しを行なった後、23
0mJ/cm2 で結晶化をおこなった。さらに、レーザ
ーアニール終了後は酸化珪素膜107は取り去った。
【0064】その後、フォトマスクP3によって、アイ
ランド状のNTFT領域111とPTFT領域112を
形成した。この上に酸化珪素膜108をゲイト絶縁膜と
して500〜2000Å例えば1000Åの厚さに形成
した。これはブロッキング層としての酸化珪素膜の作製
と同一条件とした。この成膜中に弗素を少量添加し、ナ
トリウムイオンの固定化をさせてもよい。
【0065】この後、この上側にリンが1〜5×1021cm
-3の濃度に入ったシリコン膜またはこのシリコン膜とそ
の上にモリブデン(Mo)、タングステン(W),MoSi2 または
WSi2との多層膜を形成した。これを第4のフォトマスク
P4にてパタ−ニングして図6(D) を得た。NTFT用
のゲイト電極109、PTFT用のゲイト電極110を
形成した。例えばチャネル長7μm、ゲイト電極として
リンド−プ珪素を0.2μm、その上にモリブデンを
0.3μmの厚さに形成した。図には示されていない
が、実施例1の場合と同様にゲイト配線とそれに平行な
配線も形成した。
【0066】この配線の材料としては、上記の材料以外
にも、例えばアルミニウム(Al)を用いることも可能
である。アルミニウムを用いた場合、これを第4のフォ
トマスクP4にてパタ−ニング後、その表面を陽極酸化
することで、セルファライン工法が適用可能なため、ソ
ース・ドレインのコンタクトホールをよりゲートに近い
位置に形成することが出来るため、移動度、スレッシュ
ホールド電圧の低減からさらにTFTの特性を上げるこ
とができる。
【0067】かくすると、400℃以上にすべての工程
で温度を加えることがなくC/TFTを作ることができ
る。そのため、基板材料として、石英等の高価な基板を
用いなくてもよく、本発明の大画面の液晶表示装置にき
わめて適したプロセスであるといえる。
【0068】図8(E)において、層間絶縁物113を
前記したスパッタ法により酸化珪素膜の形成として行っ
た。この酸化珪素膜の形成はLPCVD法、光CVD
法、常圧CVD法を用いてもよい。例えば0.2〜0.
6μmの厚さに形成し、その後、第5のフォトマスクP
5を用いて電極用の窓117を形成した。その後、さら
に、これら全体にアルミニウムを0.3μmの厚みにス
パッタ法により形成し第6のフォトマスクP6を用いて
リ−ド116およびコンタクト114、115を作製し
た後、表面を平坦化用有機樹脂119、例えば透光性ポ
リイミド樹脂を塗布形成し、再度の電極穴あけを第7の
フォトマスクP7にて行った。さらに、これら全体にI
TO(インジウム酸化錫)を0.1μmの厚みにスパッ
タ法により形成し第8のフォトマスクP8を用いて画素
電極118を形成した。このITOは室温〜150℃で
成膜し、200〜400℃の酸素または大気中のアニ−
ルにより成就した。
【0069】得られたTFTの電気的な特性はPTFT
で移動度は35(cm2/Vs)、Vthは−5.9(V)で、
NTFTで移動度は90(cm2/Vs)、Vthは4.8
(V)であった。
【0070】上記の様な方法に従って作製された液晶電
気光学装置用の一方の基板を得ることが出来た。他方の
基板の作製方法は実施例1と同じであるので省略する。
その後、前記第一の基板と第二の基板によって、ネマチ
ック液晶組成物を挟持し、周囲をエポキシ性接着剤にて
固定した。基板上のリードにTAB形状の駆動ICと共
通信号、電位配線を有するPCBを接続し、外側に偏光
板を貼り、透過型の液晶電気光学装置を得た。これと冷
陰極管を3本配置した後部照明装置、テレビ電波を受信
するチューナーを接続し、壁掛けテレビとして完成させ
た。従来のCRT方式のテレビと比べて、平面形状の装
置となったために、壁等に設置することも出来るように
なった。この液晶テレビの動作は図1、図2に示したも
のと、実質的に同等な信号を液晶画素に印加することに
より確認された。
【0071】
【発明の効果】本発明では、従来のアナログ方式の階調
表示に対し、デジタル方式の階調表示を行うことを特徴
としている。その効果として、例えば640×400ド
ットの画素数を有する液晶電気光学装置を想定したばあ
い、合計256,000個のTFTすべての特性をばら
つき無く作製することは、非常に困難を有し、現実的に
は量産性、歩留りを考慮すると、16階調表示が限界と
考えられているのに対し、本発明のように、全くアナロ
グ的な信号を加えることなく純粋にデジタル制御のみで
階調表示することにより、256階調表示以上の階調表
示が可能となった。完全なデジタル表示であるので、T
FTの特性ばらつきによる階調の曖昧さは全くなくな
り、したがって、TFTのばらつきが少々あっても、極
めて均質な階調表示が可能であった。したがって、従来
はばらつきの少ないTFTを得るために極めて歩留りが
悪かったのに対し、本発明によって、TFTの歩留りが
さほど問題とされなくなったため、液晶装置の歩留りは
向上し、作製コストも著しく抑えることができた。
【0072】例えば640×400ドットの256,0
00組のTFTを300mm角に作成した液晶電気光学
装置に対し通常のアナログ的な階調表示を行った場合、
TFTの特性ばらつきが約±10%存在するために、1
6階調表示が限界であった。しかしながら、本発明によ
るデジタル階調表示をおこなった場合、TFT素子の特
性ばらつきの影響を受けにくいために、256階調表示
まで可能になりカラー表示ではなんと16,777,2
16色の多彩であり微妙な色彩の表示が実現できてい
る。テレビ映像の様なソフトを映す場合、例えば同一色
からなる『岩』でもその微細な窪み等から微妙に色合い
が異なる。自然の色彩に近い表示を行おうとした場合、
16階調では困難を要する。本発明による階調表示によ
って、これらの微細な色調の変化を付けることが可能に
なった。
【0073】本発明の実施例では、シリコンを用いたT
FTを中心に説明を加えたが、ゲルマニウムを用いたT
FTも同様に使用できる。とくに、単結晶ゲルマニウム
の電子移動度は3600cm2 /Vs、ホール移動度は
1800cm2 /Vsと、単結晶シリコンの値(電子移
動度で1350cm2 /Vs、ホール移動度で480c
2 /Vs)の特性を上回っているため、高速動作が要
求される本発明を実行する上で極めて優れた材料であ
る。また、ゲルマニウムは非晶質状態から結晶状態へ遷
移する温度がシリコンに比べて低く、低温プロセスに向
いている。また、結晶成長の際の核発生率が小さく、し
たがって、一般に、多結晶成長させた場合には大きな結
晶が得られる。このようにゲルマニウムはシリコンと比
べても遜色のない特性を有している。
【0074】本発明の技術思想を説明するために、主と
して液晶を用いた電気光学装置、特に表示装置を例とし
て説明を加えたが、本発明の思想を適用するには、なに
も表示装置である必要はなく、いわゆるプロジェクショ
ン型テレビやその他の光スイッチ、光シャッターであっ
てもよい。さらに、電気光学材料も液晶に限らず、電
界、電圧等の電気的な影響を受けて光学的な特性の変わ
るものであれば、本発明を適用できることは明らかであ
ろう。
【図面の簡単な説明】
【図1】 本発明による駆動波形の例を示す。
【図2】 本発明による駆動波形の例を示す。
【図3】 本発明による液晶の階調表示特性の例を示
す。
【図4】 本発明によるマトリクス構成の例を示す。
【図5】 実施例による素子の平面構造を示す。
【図6】 実施例によるTFTのプロセスを示す。
【図7】 実施例によるカラーフィルターの工程を示
す。
【図8】 実施例によるTFTのプロセスを示す。
【図9】 保護回路の接続例を示す。
【図10】保護回路の例を示す。
【図11】保護回路の例を示す。
─────────────────────────────────────────────────────
【手続補正書】
【提出日】平成5年9月22日
【手続補正1】
【補正対象書類名】明細書
【補正対象項目名】図面の簡単な説明
【補正方法】変更
【補正内容】
【図面の簡単な説明】
【図1】 本発明による駆動波形の例を示す。
【図2】 本発明による駆動波形の例を示す。
【図3】 本発明による液晶の階調表示特性の例を示
す。
【図4】 本発明によるマトリクス構成の例を示す。
【図5】 実施例による素子の平面構造を示す。
【図6】 実施例によるTFTのプロセスを示す。
【図7】 実施例によるTFTのプロセスを示す。
【図8】 実施例によるカラーフィルターの工程を示
す。
【図9】 実施例によるTFTのプロセスを示す。
【図10】 保護回路の接続例を示す。
【図11】保護回路の例を示す。
【図12】保護回路の例を示す。
【手続補正2】
【補正対象書類名】図面
【補正対象項目名】全図
【補正方法】変更
【補正内容】
【図1】
【図2】
【図3】
【図5】
【図6】
【図8】
【図4】
【図12】
【図7】
【図9】
【図11】
【図10】
───────────────────────────────────────────────────── フロントページの続き (72)発明者 竹村 保彦 神奈川県厚木市長谷398番地 株式会社半 導体エネルギー研究所内

Claims (3)

    【特許請求の範囲】
  1. 【請求項1】基板上に、N本の信号線X1,2,..Xn,..
    N と、それに直交するM本の信号線Y1,2,..Ym,..
    M とによってマトリクス状に形成された配線と、各マ
    トリクスの交差点領域には、少なくとも2つのNチャネ
    ル型薄膜トランジスタと少なくとも2つのPチャネル型
    薄膜トランジスタと、各信号線の交差点領域に設けられ
    た画素Z11, 12,...Zmn,...ZMNとを有し、第1のN
    チャネル型薄膜トランジスタと第1のPチャネル型薄膜
    トランジスタの入出力端を接続し、これを前記画素電極
    に接続し、他の入出力端をそれぞれ、、第2のPチャネ
    ル型薄膜トランジスタの入出力端、第2のNチャネル型
    薄膜トランジスタの入出力端に接続し、前記第2のPチ
    ャネル型薄膜トランジスタの他方の入出力端を、信号線
    1,2,..Ym,..YM のうちの1つの信号線Ym に接続
    し、前記第2のNチャネル型薄膜トランジスタの他方の
    入出力端を、前記信号線Ym のとなりに設けられた、信
    号線Y1,2,..Ym,..YM のうちの1つの信号線Ym+1
    に接続し、前記第1のPチャネル型薄膜トランジスタお
    よび第1のNチャネル型薄膜トランジスタのゲイト電極
    を共通に接続して、信号線X1,2,..Xn,..XN のうち
    の1つに接続し、前記第2のPチャネル型薄膜トランジ
    スタのゲイト電極を前記信号線Ym+1 に接続し、前記第
    2のNチャネル型薄膜トランジスタのゲイト電極は前記
    信号線Ym に接続された電気光学装置において、時間T
    0 からT1 においては信号線Xn 電圧と加えるととも
    に、信号線Ym に時間(T1 −T0 )よりも短い信号を
    加える過程と、時間T2 からT3 (T3 >T2 )におい
    ては、信号線Xn に電圧を加えないで信号線Ym には、
    時間(T3 −T2 )よりも短い信号を加える過程とを有
    し、よって、画素電極に短くとも時間T1 からT3 まで
    電圧のかかった状態を実現することを特徴とする表示方
    法。
  2. 【請求項2】基板上に、N本の信号線X1,2,..Xn,..
    N と、それに直交するM本の信号線Y1,2,..Ym,..
    M とによってマトリクス状に形成された配線と、各マ
    トリクスの交差点領域には、少なくとも2つのNチャネ
    ル型薄膜トランジスタと少なくとも2つのPチャネル型
    薄膜トランジスタと、各信号線の交差点領域に設けられ
    た画素Z11, 12,...Zmn,...ZMNとを有し、第1のN
    チャネル型薄膜トランジスタと第1のPチャネル型薄膜
    トランジスタの入出力端を接続し、これを前記画素電極
    に接続し、他の入出力端をそれぞれ、、第2のPチャネ
    ル型薄膜トランジスタの入出力端、第2のNチャネル型
    薄膜トランジスタの入出力端に接続し、前記第2のPチ
    ャネル型薄膜トランジスタの他方の入出力端を、信号線
    1,2,..Ym,..YM のうちの1つの信号線Ym に接続
    し、前記第2のNチャネル型薄膜トランジスタの他方の
    入出力端を、前記信号線Ym のとなりに設けられた、信
    号線Y1,2,..Ym,..YM のうちの1つの信号線Ym+1
    に接続し、前記第1のPチャネル型薄膜トランジスタお
    よび第1のNチャネル型薄膜トランジスタのゲイト電極
    を共通に接続して、信号線X1,2,..Xn,..XN のうち
    の1つに接続し、前記第2のPチャネル型薄膜トランジ
    スタのゲイト電極を前記信号線Ym+1 に接続し、前記第
    2のNチャネル型薄膜トランジスタのゲイト電極は前記
    信号線Ym に接続された電気光学装置において、画素電
    極にパルス周期が10msec以下のパルスを加えるこ
    とによって信号を表示する表示方法において、パルス幅
    を可変にすることによって階調表示をおこなうことを特
    徴とする表示方法。
  3. 【請求項3】基板上に、N本の信号線X1,2,..Xn,..
    N と、それに直交するM本の信号線Y1,2,..Ym,..
    M とによってマトリクス状に形成された配線と、各マ
    トリクスの交差点領域には、少なくとも2つのNチャネ
    ル型薄膜トランジスタと少なくとも2つのPチャネル型
    薄膜トランジスタと、各信号線の交差点領域に設けられ
    た画素Z11, 12,...Zmn,...ZMNとを有し、第1のN
    チャネル型薄膜トランジスタと第1のPチャネル型薄膜
    トランジスタの入出力端を接続し、これを前記画素電極
    に接続し、他の入出力端をそれぞれ、、第2のPチャネ
    ル型薄膜トランジスタの入出力端、第2のNチャネル型
    薄膜トランジスタの入出力端に接続し、前記第2のPチ
    ャネル型薄膜トランジスタの他方の入出力端を、信号線
    1,2,..Ym,..YM のうちの1つの信号線Ym に接続
    し、前記第2のNチャネル型薄膜トランジスタの他方の
    入出力端を、前記信号線Ym のとなりに設けられた、信
    号線Y1,2,..Ym,..YM のうちの1つの信号線Ym+1
    に接続し、前記第1のPチャネル型薄膜トランジスタお
    よび第1のNチャネル型薄膜トランジスタのゲイト電極
    を共通に接続して、信号線X1,2,..Xn,..XN のうち
    の1つに接続し、前記第2のPチャネル型薄膜トランジ
    スタのゲイト電極を前記信号線Ym+1 に接続し、前記第
    2のNチャネル型薄膜トランジスタのゲイト電極は前記
    信号線Ym に接続された電気光学装置において、任意の
    信号線Ym には周期的に信号を加え、前記信号が加わっ
    ている間は任意の信号線Xn に電圧を加わった状態とす
    ることを複数回繰り返す過程と、その後、信号線Ym
    は周期的に信号を加え、前記信号が加わっている間は、
    信号線Xn に電圧の加わっていない状態にすることを複
    数回繰り返す過程とを有することを特徴とする表示方
    法。
JP16387291A 1991-06-07 1991-06-07 電気光学装置 Expired - Fee Related JP3119899B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP16387291A JP3119899B2 (ja) 1991-06-07 1991-06-07 電気光学装置
JP2000049159A JP3380513B2 (ja) 1991-06-07 2000-02-25 表示装置、テレビ、液晶表示装置及びプロジェクション型表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP16387291A JP3119899B2 (ja) 1991-06-07 1991-06-07 電気光学装置

Related Child Applications (2)

Application Number Title Priority Date Filing Date
JP2000049158A Division JP2000214438A (ja) 1991-06-07 1991-06-07 電気光学装置
JP2000049159A Division JP3380513B2 (ja) 1991-06-07 2000-02-25 表示装置、テレビ、液晶表示装置及びプロジェクション型表示装置

Publications (2)

Publication Number Publication Date
JPH06123874A true JPH06123874A (ja) 1994-05-06
JP3119899B2 JP3119899B2 (ja) 2000-12-25

Family

ID=15782380

Family Applications (1)

Application Number Title Priority Date Filing Date
JP16387291A Expired - Fee Related JP3119899B2 (ja) 1991-06-07 1991-06-07 電気光学装置

Country Status (1)

Country Link
JP (1) JP3119899B2 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0997766A1 (en) * 1998-03-10 2000-05-03 Tanita Corporation Lcd display with function of adjusting display density
US8045125B2 (en) 1997-05-22 2011-10-25 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device having a gap retaining member made of resin formed directly over the driver circuit

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8045125B2 (en) 1997-05-22 2011-10-25 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device having a gap retaining member made of resin formed directly over the driver circuit
US8854593B2 (en) 1997-05-22 2014-10-07 Semiconductor Energy Laboratory Co., Ltd. Electro-optical device
EP0997766A1 (en) * 1998-03-10 2000-05-03 Tanita Corporation Lcd display with function of adjusting display density
EP0997766A4 (en) * 1998-03-10 2002-10-09 Tanita Seisakusho Kk LCD DISPLAY WITH A FUNCTION FOR ADJUSTING THE DISPLAY DENSITY

Also Published As

Publication number Publication date
JP3119899B2 (ja) 2000-12-25

Similar Documents

Publication Publication Date Title
JPH0695080A (ja) 液晶表示装置の画像表示方法
JP3380513B2 (ja) 表示装置、テレビ、液晶表示装置及びプロジェクション型表示装置
JP3119898B2 (ja) 電気光学装置
JP3119899B2 (ja) 電気光学装置
JP2754292B2 (ja) 電気光学装置の画像表示方法
JP4044594B2 (ja) 液晶表示装置
JP3657491B2 (ja) 電気光学装置
JP3062299B2 (ja) 電気光学装置の画像表示方法
JP3566616B2 (ja) アクティブマトリクス型表示装置
JPH0682758A (ja) 電気光学装置の画像表示方法
JPH0695076A (ja) 電気光学装置の画像表示方法
JP2000221543A (ja) 電気光学装置
JP3566617B2 (ja) 電気光学装置
JPH06123873A (ja) 電気光学装置の画像表示方法
JP3062297B2 (ja) 電気光学装置の画像表示方法
JP3315392B2 (ja) 電気光学装置およびその駆動方法
JP4044593B2 (ja) 液晶表示装置
JP2722284B2 (ja) 電気光学装置の画像表示方法
JP2562745B2 (ja) 電気光学装置の画像表示方法
JP4044592B2 (ja) 液晶表示装置
JP3865252B2 (ja) 電気光学装置
JP3865251B2 (ja) 電気光学装置
JPH0695077A (ja) 電気光学装置の画像表示方法
JPH08248446A (ja) 電気光学装置
JP2000214438A (ja) 電気光学装置

Legal Events

Date Code Title Description
R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081013

Year of fee payment: 8

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081013

Year of fee payment: 8

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091013

Year of fee payment: 9

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091013

Year of fee payment: 9

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091013

Year of fee payment: 9

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101013

Year of fee payment: 10

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101013

Year of fee payment: 10

LAPS Cancellation because of no payment of annual fees