JPH05344089A - 無線伝送システム - Google Patents
無線伝送システムInfo
- Publication number
- JPH05344089A JPH05344089A JP14611792A JP14611792A JPH05344089A JP H05344089 A JPH05344089 A JP H05344089A JP 14611792 A JP14611792 A JP 14611792A JP 14611792 A JP14611792 A JP 14611792A JP H05344089 A JPH05344089 A JP H05344089A
- Authority
- JP
- Japan
- Prior art keywords
- pointer
- circuit
- error correction
- stm
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Landscapes
- Time-Division Multiplex Systems (AREA)
Abstract
(57)【要約】
【目的】SDHシステムにおける無線区間で生ずるバー
ストエラーにより、受信端局装置のポインタ付替動作
が、バーストエラーの影響を受けるのを排除できる無線
伝送システムを提供する。 【構成】無線送信局において、STM−Nフレーム信号
を無線送信局の局内クロック信号の乗せ換えとポインタ
ビットを付与する第1のポインタ付替回路3と、付与し
たポインタビットについて誤り訂正符号化を行ない、誤
り訂正用の冗長ビットをSTM−Nフレーム中の未使用
バイトに多重化するポインタ誤り訂正回路4と、ポイン
タビットに対してインタリーブ処理を行うポインタイン
タリーブ回路5と、無線受信局において、受信したST
M−Nフレーム信号中のポインタビットに対して、デイ
ンタリーブ処理を行うデインタリーブ回路8と、誤り訂
正復号化回路9と、STM−Nフレーム信号を局内クロ
ック信号に乗せ換え、ポインタ値を付け替える第2のポ
ンインタ付替回路10とを有する。
ストエラーにより、受信端局装置のポインタ付替動作
が、バーストエラーの影響を受けるのを排除できる無線
伝送システムを提供する。 【構成】無線送信局において、STM−Nフレーム信号
を無線送信局の局内クロック信号の乗せ換えとポインタ
ビットを付与する第1のポインタ付替回路3と、付与し
たポインタビットについて誤り訂正符号化を行ない、誤
り訂正用の冗長ビットをSTM−Nフレーム中の未使用
バイトに多重化するポインタ誤り訂正回路4と、ポイン
タビットに対してインタリーブ処理を行うポインタイン
タリーブ回路5と、無線受信局において、受信したST
M−Nフレーム信号中のポインタビットに対して、デイ
ンタリーブ処理を行うデインタリーブ回路8と、誤り訂
正復号化回路9と、STM−Nフレーム信号を局内クロ
ック信号に乗せ換え、ポインタ値を付け替える第2のポ
ンインタ付替回路10とを有する。
Description
【0001】
【産業上の利用分野】本発明は無線伝送システムに関
し、特にSDH(Synchronous Digit
al Hierarchy)方式を採用している通信回
線において、STM(Synchronous Tra
nsfer Mode)−Nフレーム信号中のポインタ
ビットに対してバーストエラーの影響を排除できる無線
伝送システムに関する。
し、特にSDH(Synchronous Digit
al Hierarchy)方式を採用している通信回
線において、STM(Synchronous Tra
nsfer Mode)−Nフレーム信号中のポインタ
ビットに対してバーストエラーの影響を排除できる無線
伝送システムに関する。
【0002】
【従来の技術】通常SDH方式では、伝送路保守区間の
階層化を図るために、網管理情報SOH(Sectio
n over head)を含むSTM−N信号を使用
している。STM−Nのフレーム構成は図3(a)に示
すように、1フレーム内に9行×(9列+261列)が
配列され、各行の先頭の9列にSOH(Section
over head)が割り当てられている。また、こ
の9列の中に図3(b)に示すようにペイロードのフレ
ーム先頭位置を指定するポインタが配置されている。
階層化を図るために、網管理情報SOH(Sectio
n over head)を含むSTM−N信号を使用
している。STM−Nのフレーム構成は図3(a)に示
すように、1フレーム内に9行×(9列+261列)が
配列され、各行の先頭の9列にSOH(Section
over head)が割り当てられている。また、こ
の9列の中に図3(b)に示すようにペイロードのフレ
ーム先頭位置を指定するポインタが配置されている。
【0003】従来、この種の無線伝送システムは図2に
示すように、前位区間の伝送装置Cと無線局Aとの間で
打合せ、警報信号等の補助信号S11の授受を行う場合
に、SOH終端回路2は、入力端子1から入力されるS
TM−Nフレーム信号について、SOHを終端し、補助
信号S11を抽出した後に、ポインタ付替回路3へ送出
する。ポインタ付替回路3では、STM−Nフレーム信
号を無線局Aの局内クロック信号S1に乗せ換え、この
乗せ換えられた無線フレームに対してポインタ値を付け
替える。SOH挿入回路6は、ポインタ付替回路3の出
力信号に対して、無線局Aと無線局Bとの間の打合せ等
の補助信号S12を多重化し無線伝送区間、すなわち、
無線局Bへ送出する。無線局Bにおける受信側のSOH
終端回路7では、受信したSTM−Nフレーム信号中の
SOHを終端し、補助信号S12に対応する補助信号S
21を抽出する。ポインタ付替回路10では、SOH終
端後のSTM−Nフレーム信号を無線局Bの局内クロッ
ク信号S2に乗せ換え、ポンインタ値を付け替える。S
OH挿入回路11は、ポインタ付替回路10から出力さ
れるSTM−Nフレーム信号に伝送装置Cに対する補助
信号S22を多重化し、出力端子10より出力する。な
お、ポインタ値は図3(b)に示すSTM−Nフレーム
信号中のあらかじめ設定された連続したビットに割当て
られる。
示すように、前位区間の伝送装置Cと無線局Aとの間で
打合せ、警報信号等の補助信号S11の授受を行う場合
に、SOH終端回路2は、入力端子1から入力されるS
TM−Nフレーム信号について、SOHを終端し、補助
信号S11を抽出した後に、ポインタ付替回路3へ送出
する。ポインタ付替回路3では、STM−Nフレーム信
号を無線局Aの局内クロック信号S1に乗せ換え、この
乗せ換えられた無線フレームに対してポインタ値を付け
替える。SOH挿入回路6は、ポインタ付替回路3の出
力信号に対して、無線局Aと無線局Bとの間の打合せ等
の補助信号S12を多重化し無線伝送区間、すなわち、
無線局Bへ送出する。無線局Bにおける受信側のSOH
終端回路7では、受信したSTM−Nフレーム信号中の
SOHを終端し、補助信号S12に対応する補助信号S
21を抽出する。ポインタ付替回路10では、SOH終
端後のSTM−Nフレーム信号を無線局Bの局内クロッ
ク信号S2に乗せ換え、ポンインタ値を付け替える。S
OH挿入回路11は、ポインタ付替回路10から出力さ
れるSTM−Nフレーム信号に伝送装置Cに対する補助
信号S22を多重化し、出力端子10より出力する。な
お、ポインタ値は図3(b)に示すSTM−Nフレーム
信号中のあらかじめ設定された連続したビットに割当て
られる。
【0004】
【発明が解決しようとする課題】上述した従来の無線伝
送システムは、無線伝送区間において、干渉等の要因に
よりバーストエラーが発生した場合に、ポインタ値にビ
ット誤りが発生し、ポインタ付替回路10におけるポイ
ンタ付替動作がバーストエラーの影響を受けやすいとい
う欠点がある。
送システムは、無線伝送区間において、干渉等の要因に
よりバーストエラーが発生した場合に、ポインタ値にビ
ット誤りが発生し、ポインタ付替回路10におけるポイ
ンタ付替動作がバーストエラーの影響を受けやすいとい
う欠点がある。
【0005】本発明の目的は、ポンインタ誤り訂正回路
を設けることにより、無線区間において発生するバース
トエラーの影響を排除できる無線伝送システムを提供す
ることにある。
を設けることにより、無線区間において発生するバース
トエラーの影響を排除できる無線伝送システムを提供す
ることにある。
【0006】
【課題を解決するための手段】本発明の無線伝送システ
ムは、SDH(Synchronous Digita
l Hierarchy)方式を採用し前位の階層の伝
送装置から該無線区間にSTM(Synchronou
s Transfer Mode)−Nフレーム信号を
入力し、該無線区間の無線局内クロックに乗せ換えポイ
ンタ値を付与する第1のポインタ付替回路と、この第1
のポンインタ付替回路から入力される第1のSTM−N
フレーム信号に含まれるSOH(Section ov
er head)信号に管理情報である補助信号を入力
するSOH挿入回路と、該無線区間の対向無線局に前記
第1のSTM−Nフレーム信号を無線伝送し前記補助信
号を抽出するSOH終端回路と、前記無線局内クロック
を後位階層の伝送装置のクロックに乗せ換えポインタ値
を付与する第2のポインタ付替回路とを有する無線伝送
方式において、前記第1のポインタ付替回路で付与され
たポンインタビットに誤り訂正符号化を行い、この誤り
訂正符号化で付加された冗長ビットをSTM−Nフレー
ム中の未使用バイトに多重化するポインタ誤り訂正符号
化手段と、前記対向無線局が前記ポインタ誤り訂正符号
化手段で付与された誤り訂正符号を基にポインタの誤り
訂正を行うポインタ誤り訂正復号化手段とを有する。
ムは、SDH(Synchronous Digita
l Hierarchy)方式を採用し前位の階層の伝
送装置から該無線区間にSTM(Synchronou
s Transfer Mode)−Nフレーム信号を
入力し、該無線区間の無線局内クロックに乗せ換えポイ
ンタ値を付与する第1のポインタ付替回路と、この第1
のポンインタ付替回路から入力される第1のSTM−N
フレーム信号に含まれるSOH(Section ov
er head)信号に管理情報である補助信号を入力
するSOH挿入回路と、該無線区間の対向無線局に前記
第1のSTM−Nフレーム信号を無線伝送し前記補助信
号を抽出するSOH終端回路と、前記無線局内クロック
を後位階層の伝送装置のクロックに乗せ換えポインタ値
を付与する第2のポインタ付替回路とを有する無線伝送
方式において、前記第1のポインタ付替回路で付与され
たポンインタビットに誤り訂正符号化を行い、この誤り
訂正符号化で付加された冗長ビットをSTM−Nフレー
ム中の未使用バイトに多重化するポインタ誤り訂正符号
化手段と、前記対向無線局が前記ポインタ誤り訂正符号
化手段で付与された誤り訂正符号を基にポインタの誤り
訂正を行うポインタ誤り訂正復号化手段とを有する。
【0007】
【実施例】次に、本発明について図面を参照して説明す
る。図1は本発明の一実施例のブロック図である。図1
において図2の従来例と同一の符号は同一の構成と機能
を有する。すなわち本実施例はポインタ誤り訂正符号化
回路4、ポインタ誤り訂正復号化回路9,ポインタイン
タリーブ回路5,8を追加している。
る。図1は本発明の一実施例のブロック図である。図1
において図2の従来例と同一の符号は同一の構成と機能
を有する。すなわち本実施例はポインタ誤り訂正符号化
回路4、ポインタ誤り訂正復号化回路9,ポインタイン
タリーブ回路5,8を追加している。
【0008】次に本実施例の動作を説明する。SOH終
端回路2は、入力端子1から入力させるSTM−N(N
は整数)フレーム信号について、SOH(セクション・
オーバヘッド)を終端して補助信号S11を抽出する。
ポインタ付替回路3は、SOH終端回路2から出力され
たSTM−Nフレーム信号を無線局Aの局内クロック信
号S1を乗せ換え、ポインタ値を付け替える。ポインタ
誤り訂正符号化回路4では付け替えたポインタビットに
ついて誤り訂正符号化を行ない、誤り訂正用の冗長ビッ
トをSTM−Nフレーム中の未使用バイトに多重化して
出力する。さらに、ポインタ・インタリーブ回路5にお
いて、ポインタビットに対してインタリーブ処理を行な
う。このポインタのインタリーブ処理は、1フレーム内
でポインタビットの配置が図3(b)に示すように指定
されている場合に、例えば2〜4行×9列がポンインタ
ビットの指定された配置とすると、2行×9列のポイン
タビット配列の中に3行×9列および4行×9列のビッ
トを所定の順序で挿入し、ビットの並べ換えを行う。し
たがって、2〜4行×9列のビット総数を合わせるため
に、2行×9列の割り込まれたビットは3行×9列又は
4行×9列の中に所定の順序で挿入される。このように
ポインタビットの分散をはかることでバーストエラーの
分散もはかっている。
端回路2は、入力端子1から入力させるSTM−N(N
は整数)フレーム信号について、SOH(セクション・
オーバヘッド)を終端して補助信号S11を抽出する。
ポインタ付替回路3は、SOH終端回路2から出力され
たSTM−Nフレーム信号を無線局Aの局内クロック信
号S1を乗せ換え、ポインタ値を付け替える。ポインタ
誤り訂正符号化回路4では付け替えたポインタビットに
ついて誤り訂正符号化を行ない、誤り訂正用の冗長ビッ
トをSTM−Nフレーム中の未使用バイトに多重化して
出力する。さらに、ポインタ・インタリーブ回路5にお
いて、ポインタビットに対してインタリーブ処理を行な
う。このポインタのインタリーブ処理は、1フレーム内
でポインタビットの配置が図3(b)に示すように指定
されている場合に、例えば2〜4行×9列がポンインタ
ビットの指定された配置とすると、2行×9列のポイン
タビット配列の中に3行×9列および4行×9列のビッ
トを所定の順序で挿入し、ビットの並べ換えを行う。し
たがって、2〜4行×9列のビット総数を合わせるため
に、2行×9列の割り込まれたビットは3行×9列又は
4行×9列の中に所定の順序で挿入される。このように
ポインタビットの分散をはかることでバーストエラーの
分散もはかっている。
【0009】このようなポインタビットに対するインタ
リーブは、無線区間のバーストエラーの発生状況によっ
て、1つのSTM−Nフレーム内で行なっても良いし、
複数のSTM−Nフレーム間にまたがって行なっても良
い。SOH挿入回路6は、ポインタ・インタリーブ回路
5から出力されたSTM−Nフレーム信号に対して、無
線局A,B間の補助信号S12を多重化して無線区間へ
送出する。
リーブは、無線区間のバーストエラーの発生状況によっ
て、1つのSTM−Nフレーム内で行なっても良いし、
複数のSTM−Nフレーム間にまたがって行なっても良
い。SOH挿入回路6は、ポインタ・インタリーブ回路
5から出力されたSTM−Nフレーム信号に対して、無
線局A,B間の補助信号S12を多重化して無線区間へ
送出する。
【0010】一方、SOH終端回路7では、受信したS
TM−Nフレーム信号中のSOHを終端し、補助信号S
12に対応する補助信号S21を抽出する。ポインタ・
デインタリーブ回路8は、SOH終端回路7から出力さ
れたSTM−Nフレーム信号中のポインタビットに対し
てデインタリーブ処理を行ない。ポインタ値をインタリ
ーブ前の値に戻す。次に、ポインタ誤り訂正復号化回路
9において、STM−Nフレーム中に付加された誤り訂
正用の冗長ビットを基に、ポインタビットについて誤り
訂正を行なう。ポインタ付替回路10では、ポインタビ
ットの誤り訂正後のSTM−Nフレーム信号を無線局B
の局内クロック信号S2に乗せ換え、ポンインタ値を付
け替えて出力する。SOH挿入回路11は、STM−N
フレーム信号に補助信号S22を多重化し、出力端子1
2より出力する。
TM−Nフレーム信号中のSOHを終端し、補助信号S
12に対応する補助信号S21を抽出する。ポインタ・
デインタリーブ回路8は、SOH終端回路7から出力さ
れたSTM−Nフレーム信号中のポインタビットに対し
てデインタリーブ処理を行ない。ポインタ値をインタリ
ーブ前の値に戻す。次に、ポインタ誤り訂正復号化回路
9において、STM−Nフレーム中に付加された誤り訂
正用の冗長ビットを基に、ポインタビットについて誤り
訂正を行なう。ポインタ付替回路10では、ポインタビ
ットの誤り訂正後のSTM−Nフレーム信号を無線局B
の局内クロック信号S2に乗せ換え、ポンインタ値を付
け替えて出力する。SOH挿入回路11は、STM−N
フレーム信号に補助信号S22を多重化し、出力端子1
2より出力する。
【0011】
【発明の効果】以上説明したように本発明は、STM−
Nフレーム信号中のポインタビットに対して、誤り訂正
回路とポンインタインタリーブ処理回路を設けているの
で、無線区間において干渉等の要因によりバーストエラ
ーを排除できる効果がある。又受信端局装置におけるポ
インタ付替動作がバーストエラーが排除された状態で行
うことができるので、下位の階層(例えば無線区間から
伝送装置区間)へのポインタ付替エラーが波及しない効
果がある。
Nフレーム信号中のポインタビットに対して、誤り訂正
回路とポンインタインタリーブ処理回路を設けているの
で、無線区間において干渉等の要因によりバーストエラ
ーを排除できる効果がある。又受信端局装置におけるポ
インタ付替動作がバーストエラーが排除された状態で行
うことができるので、下位の階層(例えば無線区間から
伝送装置区間)へのポインタ付替エラーが波及しない効
果がある。
【図1】本発明の一実施例を示すブロック図である。
【図2】従来の無線伝送システムのブロック図である。
【図3】一般的なSTM−Nフレーム構成を示す信号フ
ォーマット図である。
ォーマット図である。
1 入力端子 2,7 SOH終端回路 3,10 ポインタ付替回路 4 ポインタ誤り訂正符号化回路 5,8 ポインタ・インタリーブ回路 6,11 SOH挿入回路 9 ポインタ誤り訂正復号化回路 12出力端子
Claims (3)
- 【請求項1】 SDH(Synchronous Di
gital Hierarchy)方式を採用し前位の
階層の伝送装置から該無線区間にSTM(Synchr
onous Transfer Mode)−Nフレー
ム信号を入力し、該無線区間の無線局内クロックに乗せ
換えポインタ値を付与する第1のポインタ付替回路と、
この第1のポンインタ付替回路から入力される第1のS
TM−Nフレーム信号に含まれるSOH(Sectio
n over head)信号に管理情報である補助信
号を入力するSOH挿入回路と、該無線区間の対向無線
局に前記第1のSTM−Nフレーム信号を無線伝送し前
記補助信号を抽出するSOH終端回路と、前記無線局内
クロックを後位階層の伝送装置のクロックに乗せ換えポ
インタ値を付与する第2のポインタ付替回路とを有する
無線伝送方式において、前記第1のポインタ付替回路で
付与されたポンインタビットに誤り訂正符号化を行い、
この誤り訂正符号化で付加された冗長ビットをSTM−
Nフレーム中の未使用バイトに多重化するポインタ誤り
訂正符号化手段と、前記対向無線局が前記ポインタ誤り
訂正符号化手段で付与された誤り訂正符号を基にポイン
タの誤り訂正を行うポインタ誤り訂正復号化手段とを有
することを特徴とする無線伝送システム。 - 【請求項2】 前記ポインタ誤り訂正符号化手段を経た
ポインタビットに対してフレーム単位又は複数フレーム
の間でポインタビットの配列を所定の規準により並べ換
え、ポインタ情報の分散をはかるポインタインタリーブ
処理手段と、前記ポインタ誤り訂正復号化手段の前段に
前記並べ換えたポンインタビットをもとに配列にもどす
ポインタデインタリーブ処理手段とを備えていることを
特徴とする請求項1記載の無線伝送システム。 - 【請求項3】 前記ポインタ誤り訂正符号化手段および
前記ポインタインタリーブ手段が前位の階層の伝送装置
からのSOH信号を終端するSOH終端回路と該無線区
間の送り側の前記SOH挿入回路との間に接続されてい
ることを特徴とする請求項1および請求項2記載の無線
伝送システム。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP14611792A JPH05344089A (ja) | 1992-06-08 | 1992-06-08 | 無線伝送システム |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP14611792A JPH05344089A (ja) | 1992-06-08 | 1992-06-08 | 無線伝送システム |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH05344089A true JPH05344089A (ja) | 1993-12-24 |
Family
ID=15400546
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP14611792A Withdrawn JPH05344089A (ja) | 1992-06-08 | 1992-06-08 | 無線伝送システム |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH05344089A (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0695052A1 (fr) | 1994-07-29 | 1996-01-31 | Alcatel Telspace | Procédé d'entrelacement et de désentrelacement de trames SDH et système correspondant |
US6714531B1 (en) | 1998-03-18 | 2004-03-30 | Fujitsu Limited | Method and device for avoiding error of pointer process in SDH radio communication |
US6870859B1 (en) | 1999-03-04 | 2005-03-22 | Kdd Corporation | Multiplexing system and multiplexing method of tributary signals |
-
1992
- 1992-06-08 JP JP14611792A patent/JPH05344089A/ja not_active Withdrawn
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0695052A1 (fr) | 1994-07-29 | 1996-01-31 | Alcatel Telspace | Procédé d'entrelacement et de désentrelacement de trames SDH et système correspondant |
US6714531B1 (en) | 1998-03-18 | 2004-03-30 | Fujitsu Limited | Method and device for avoiding error of pointer process in SDH radio communication |
US6870859B1 (en) | 1999-03-04 | 2005-03-22 | Kdd Corporation | Multiplexing system and multiplexing method of tributary signals |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0984575B1 (en) | Forward error correction for high speed optical transmission systems | |
US5675585A (en) | Method and system for interleaving and deinterleaving SDH frames | |
US4638476A (en) | Technique for dynamic resource allocation in a communication system | |
US5995554A (en) | Data framing format for digital radio communications and method of forming same | |
US6389036B1 (en) | Airlink transport container | |
US5596730A (en) | Interfaces for cross-connect system | |
WO2021013025A1 (zh) | 数据接收方法及装置、数据发送方法及装置 | |
JPH05344089A (ja) | 無線伝送システム | |
EP1472803B1 (en) | METHOD AND ARRANGEMENT FOR ASYNCHRONOUS PROCESSING OF CCTrCH DATA | |
US4964122A (en) | TDM data transmission system | |
EP1282250B1 (en) | Method of transparently transporting frames with reduced overhead between two networks through an intermediate network using a common frame with expanded payload section | |
JP2766228B2 (ja) | スタッフ同期フレーム制御方式 | |
JP3089519B2 (ja) | 衛星通信方式 | |
US20010004358A1 (en) | Method and device for converting an STM-1 signal into a sub-STM-1 signal and vice-versa in radio transmission | |
JP3158758B2 (ja) | 端末アダプタ装置とデータ伝送方法 | |
WO2024140074A1 (zh) | 一种传输帧的映射和解映射方法以及相关设备 | |
JP2621801B2 (ja) | 無線通信方式 | |
EP0981220A2 (en) | Method and apparatus for encoding rate control information in a data transmission system | |
JP3267581B2 (ja) | フレーム同期方法及び装置 | |
EP1892898A1 (en) | A method and apparatus for tramsmitting the expense information | |
KR100304722B1 (ko) | 광가입자 전송장치에서의 데이터 통신 채널 관리장치 | |
JPH0537485A (ja) | 多重化装置 | |
JP3173555B2 (ja) | 伝送路誤り訂正符号回路および伝送路終端装置 | |
JP2677198B2 (ja) | 無線通信方式 | |
JP2555944B2 (ja) | データ伝送装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A300 | Withdrawal of application because of no request for examination |
Free format text: JAPANESE INTERMEDIATE CODE: A300 Effective date: 19990831 |