JPH05328224A - Amplification type solid-state image pickup device - Google Patents

Amplification type solid-state image pickup device

Info

Publication number
JPH05328224A
JPH05328224A JP4158523A JP15852392A JPH05328224A JP H05328224 A JPH05328224 A JP H05328224A JP 4158523 A JP4158523 A JP 4158523A JP 15852392 A JP15852392 A JP 15852392A JP H05328224 A JPH05328224 A JP H05328224A
Authority
JP
Japan
Prior art keywords
horizontal
output
signal lines
signal
signals
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP4158523A
Other languages
Japanese (ja)
Other versions
JP3277555B2 (en
Inventor
Masaharu Hamazaki
正治 浜崎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=15673603&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=JPH05328224(A) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP15852392A priority Critical patent/JP3277555B2/en
Publication of JPH05328224A publication Critical patent/JPH05328224A/en
Application granted granted Critical
Publication of JP3277555B2 publication Critical patent/JP3277555B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Transforming Light Signals Into Electric Signals (AREA)

Abstract

PURPOSE:To provide the amplification type solid-state image pickup device provided with an output section giving an output at a high speed apparently even when the operating speed of output transistors (TRs) is slow in which the number of output TRs connecting to one horizontal signal line is reduced and the number of output pins is reduced. CONSTITUTION:Four picture elements of one horizontal line are used for one block and signals of each picture element are read to four horizontal signal lines 5-1-5-4 in the unit of blocks and the signals are read to the 1st and 3rd horizontal signal lines 5-1 and 5-3 and to the 2nd and 4th horizontal signal lines 5-2 and 5-4 while the phases are shifted, and each signal read on the 1st and 2nd horizontal signal lines 5-1, 5-2 is used for an output signal OUT1 in time division and each signal read on the 3rd and 4th horizontal signal lines 5-3, 5-4 is used for an output signal OUT2 in time division by using changeover switches SW1, SW2 to realize 4-line read 2-output.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、増幅型固体撮像装置に
関し、特に増幅型固体撮像装置の出力部の構成に関す
る。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an amplification type solid-state image pickup device, and more particularly to a structure of an output section of the amplification type solid-state image pickup device.

【0002】[0002]

【従来の技術】固体撮像装置には、イメージセンサ部の
各画素に蓄積された電荷をそのままCCD(Charge Coup
led Device) によって水平及び垂直方向に転送し、最終
的に電気信号に変換して画像信号として出力するCCD
型固体撮像装置の他に、各画素に蓄積された電荷を電気
信号として画素内で増幅してから垂直信号線、さらに水
平信号線に読み出して画像信号として出力するMOS型
固体撮像装置に代表される増幅型固体撮像装置がある。
2. Description of the Related Art In a solid-state image pickup device, the charge accumulated in each pixel of an image sensor section is directly transferred to a CCD (Charge Coupling).
CCD that transfers horizontally and vertically by a led device) and finally converts it into an electric signal and outputs it as an image signal.
In addition to the solid-state image pickup device, a MOS solid-state image pickup device that amplifies the charge accumulated in each pixel as an electric signal in the pixel and then reads out to a vertical signal line and a horizontal signal line to output as an image signal is represented. There is an amplification type solid-state imaging device.

【0003】この増幅型固体撮像装置の構成の一例を図
3に示す。図3において、例えばフォトセンサとMOS
トランジスタの組合せによって形成される複数の画素1
(図面上、○印のシンボルとして示し、具体的な構成は
省略する)が水平及び垂直方向にマトリクス状に2次元
配置されてイメージセンサ部2を構成している。水平走
査回路である垂直シフトレジスタ3は、水平方向の画素
列からなる各水平ラインの1つを順次選択しつつその選
択した水平ラインの各画素から信号を垂直信号線4に読
み出すための垂直走査回路であり、選択する水平ライン
のビットのみを「1」とし、他のビットを全て「0」と
する。そして、1H(H:水平走査期間)毎に「1」と
なるビットを垂直方向にシフトする。
An example of the structure of this amplification type solid-state image pickup device is shown in FIG. In FIG. 3, for example, a photo sensor and a MOS
A plurality of pixels 1 formed by a combination of transistors
The image sensor unit 2 is formed by two-dimensionally arranging (indicated as a symbol with a circle in the drawing and omitting a specific configuration) in a matrix in the horizontal and vertical directions. The vertical shift register 3, which is a horizontal scanning circuit, performs vertical scanning for sequentially selecting one of the horizontal lines formed of a pixel row in the horizontal direction and reading a signal from each pixel of the selected horizontal line to the vertical signal line 4. It is a circuit, and only the bit of the horizontal line to be selected is set to "1" and all the other bits are set to "0". Then, every 1H (H: horizontal scanning period), the bit that becomes "1" is shifted in the vertical direction.

【0004】垂直信号線4の出力点であるノードN1と
電源VDD間には、ゲート用MOSトランジスタQ1が接
続され、またノードN1と接地間には、負荷用MOSト
ランジスタQ2が接続されている。ゲート用MOSトラ
ンジスタQ1は、信号φS をゲート入力とし、この信号
φS が印加されたとき信号の伝送を許容する。負荷用M
OSトランジスタQ2は、バイアス用電圧VGGをゲート
入力としている。垂直信号線4に出力されかつゲート用
MOSトランジスタQ1によって伝送が許容された各画
素の信号はノイズ除去用コンデンサCC に蓄えられる。
A gate MOS transistor Q1 is connected between the node N1 which is the output point of the vertical signal line 4 and the power supply V DD , and a load MOS transistor Q2 is connected between the node N1 and the ground. .. The gate MOS transistor Q1 receives the signal φ S as a gate input, and permits signal transmission when the signal φ S is applied. M for load
The OS transistor Q2 receives the bias voltage V GG as a gate input. The signal of each pixel output to the vertical signal line 4 and allowed to be transmitted by the gate MOS transistor Q1 is stored in the noise removing capacitor C C.

【0005】このノイズ除去用コンデンサCC の出力端
であるノードN2には、クランプ用MOSトランジスタ
Q3が接続されており、このクランプ用MOSトランジ
スタQ3はそのゲート電極にクランプパルスφclp が印
加されることにより、オン状態となってノードN2を所
定のクランプ電圧Vclp にクランプする。このノイズ除
去用コンデンサCC 及びクランプ用MOSトランジスタ
Q3によって、各画素の信号に含まれるリセット雑音等
の雑音を抑圧するための相関二重サンプリング(CD
S)回路が構成されている。
A clamp MOS transistor Q3 is connected to a node N2 which is an output terminal of the noise removing capacitor C C , and a clamp pulse φ clp is applied to the gate electrode of the clamp MOS transistor Q3. This turns on and clamps the node N2 to a predetermined clamp voltage V clp . By the noise removing capacitor C C and the clamping MOS transistor Q3, correlated double sampling (CD is performed for suppressing noise such as reset noise included in the signal of each pixel.
S) circuit is configured.

【0006】この増幅型固体撮像装置における出力部の
従来例の構成を図5に示す。図5において、ノイズ除去
用コンデンサCC の出力は、図示せぬバッファアンプを
経た後、スイッチング用MOSトランジスタQ4,Q5
によってサンプル/ホールド用コンデンサC1,C2に
択一的に供給され、これらコンデンサC1,C2によっ
てサンプル/ホールドされる。スイッチング用MOSト
ランジスタQ4,Q5の制御は、水平ブランキング期間
において発生されるサンプル/ホールド信号SH1,S
H2によって1ライン毎に行われる。これにより、例え
ば、偶数ラインの各画素の信号がコンデンサC1に、奇
数ラインの各画素の信号がコンデンサC2にそれぞれホ
ールドされることになる。
FIG. 5 shows the configuration of a conventional example of an output section in this amplification type solid-state image pickup device. In FIG. 5, the output of the noise removing capacitor C C passes through a buffer amplifier (not shown), and then the switching MOS transistors Q4 and Q5.
Are alternately supplied to the sample / hold capacitors C1 and C2, and are sampled / held by these capacitors C1 and C2. The switching MOS transistors Q4, Q5 are controlled by controlling the sample / hold signals SH1, S generated during the horizontal blanking period.
H2 is performed line by line. As a result, for example, the signal of each pixel on the even line is held in the capacitor C1 and the signal of each pixel on the odd line is held in the capacitor C2.

【0007】ここで、本従来例では、1水平ラインの各
画素のうち4個の画素を1ブロックとしてブロック単位
で各画素の信号を4本の水平信号線5-1〜5-4に読み出
す、いわゆる4線読出し4出力の構成を採っている。こ
れにより、4画素分のサンプル/ホールド用コンデンサ
C1,C2のホールド出力は、水平ゲート用MOSトラ
ンジスタQ6,Q7によるスイッチングによってソース
フォロワの出力トランジスタQ9を介して水平信号線5
-1〜5-4に出力される。
Here, in this conventional example, four pixels of each pixel of one horizontal line are regarded as one block, and the signal of each pixel is read out to the four horizontal signal lines 5 -1 to 5 -4 in block units. , A so-called 4-wire read-out 4-output configuration is adopted. As a result, the hold outputs of the sample / hold capacitors C1 and C2 for four pixels are switched by the horizontal gate MOS transistors Q6 and Q7 to the horizontal signal line 5 via the output transistor Q9 of the source follower.
It is output to -1 to 5 -4 .

【0008】水平ゲート用MOSトランジスタQ6,Q
7のスイッチング制御は、水平走査回路である水平シフ
トレジスタ6から出力される水平走査クロックφn-1
よって行われる。水平シフトレジスタ6には、ロジック
ゲート7を介して水平クロックφH が供給されている。
また、サンプル/ホールド用コンデンサC1,C2は、
水平シフトレジスタ6から出力される水平走査クロック
φn をゲート入力とするリセット用MOSトランジスタ
Q8によってリセットされる。4本の水平信号線5-1
-4の各々と接地間には負荷用MOSトランジスタQ1
-1〜Q10-4がそれぞれ接続されており、これら負荷
用MOSトランジスタQ10-1〜Q10-4のベース電極
にはバイアス用電圧VGGが印加されている。
Horizontal gate MOS transistors Q6, Q
The switching control of 7 is performed by the horizontal scanning clock φ n-1 output from the horizontal shift register 6 which is a horizontal scanning circuit. The horizontal clock φ H is supplied to the horizontal shift register 6 via the logic gate 7.
Further, the sample / hold capacitors C1 and C2 are
It is reset by the reset MOS transistor Q8 whose gate input is the horizontal scanning clock φ n output from the horizontal shift register 6. 4 horizontal signal lines 5 -1 ~
A load MOS transistor Q1 is connected between each of 5 -4 and ground.
0 -1 to Q10 -4 are connected to each other, and a bias voltage V GG is applied to the base electrodes of these load MOS transistors Q10 -1 to Q10 -4 .

【0009】[0009]

【発明が解決しようとする課題】しかしながら、このよ
うに構成された4線読出し4出力の従来の出力部には、
出力トランジスタQ9の動作速度が1線読出し1出力の
場合に比して1/4で済むという特長があるものの、4
出力に対応して出力ピンが4個必要であり、出力ピン数
が増大するという欠点があった。
However, the conventional output section of the 4-wire read-out 4-output constructed as above has the following problem.
Although the operating speed of the output transistor Q9 is 1/4 as compared with the case of 1-line read-out 1 output, 4
There is a drawback in that the number of output pins is increased because four output pins are required for each output.

【0010】一方、出力ピンを例えば2ピンに削減する
には、2線読出し2出力の構成を採れば良い訳である
が、2線読出し2出力の場合には、出力トランジスタQ
9の動作速度を4線読出し4出力に対して2倍にする必
要があるとともに、各出力トランジスタQ9は1周期の
時間Δtの間に安定した出力を導出できなければならな
いことになる。2線読出し2出力の場合のタイムチャー
トを図4に示す。
On the other hand, in order to reduce the number of output pins to, for example, 2 pins, it is sufficient to adopt a configuration of two-line read-out two-output, but in the case of two-line read-out two-output, the output transistor Q
This means that the operating speed of 9 must be doubled with respect to the 4-wire read 4 output, and each output transistor Q9 must be able to derive a stable output during the time Δt of one cycle. FIG. 4 shows a time chart in the case of 2-line reading and 2-output.

【0011】ところで、水平信号線の容量をCAl、各出
力トランジスタQ9のソース‐ゲート間容量をCsg、ソ
ース結合容量をCj とし、1本の水平信号線に接続され
ているトランジスタ数をNとすると、出力線1本当りの
負荷容量CH は、
By the way, the capacitance of the horizontal signal line is C Al , the source-gate capacitance of each output transistor Q9 is C sg , and the source coupling capacitance is C j , the number of transistors connected to one horizontal signal line is Assuming N, the load capacitance C H per output line is

【数1】CH =CAl+N(Csg+Cj ) となり、出力トランジスタQ9の相互コンダクタンスg
m に対し時定数τは、
## EQU1 ## C H = C Al + N (C sg + C j ) and the mutual conductance g of the output transistor Q9
The time constant τ for m is

【数2】 τ=CH /gm =CAl/gm +N{(Csg/gm )+(Cj /gm )} となる。この式において、第2項はトランジスタのチャ
ネル幅Wをいくら大きくしても小さくならない。したが
って、多線読出しにすることによって、1本の水平信号
線に接続する出力トランジスタQ9の数Nを減らすこと
も必要である。
## EQU2 ## τ = C H / g m = C Al / g m + N {(C sg / g m ) + (C j / g m )}. In this equation, the second term does not become smaller no matter how large the channel width W of the transistor is made. Therefore, it is also necessary to reduce the number N of output transistors Q9 connected to one horizontal signal line by performing multi-line reading.

【0012】本発明は、上述した点に鑑みてなされたも
のであり、1本の水平信号線に接続する出力トランジス
タ数を減らした上で出力ピン数を削減できるとともに、
出力トランジスタの動作速度が遅くても見掛け上高速に
て出力を導出できる出力部を備えた増幅型固体撮像装置
を提供することを目的とする。
The present invention has been made in view of the above-mentioned points, and can reduce the number of output transistors connected to one horizontal signal line and the number of output pins.
It is an object of the present invention to provide an amplification type solid-state imaging device including an output section that can derive an output at an apparently high speed even if the operation speed of an output transistor is slow.

【0013】[0013]

【課題を解決するための手段】本発明による増幅型固体
撮像装置は、複数の画素が水平及び垂直方向にマトリク
ス状に2次元配列されたイメージセンサ部と、このイメ
ージセンサ部の各水平ラインの1つを順次選択しつつそ
の選択した水平ラインの各画素から信号を読み出す垂直
走査回路と、この垂直走査回路によって選択された1水
平ラインの各画素のうちn個の画素を1ブロックとして
ブロック単位で各画素の信号をn本の水平信号線に読み
出す水平走査回路と、n本の水平信号線に読み出された
各信号を所定の2信号ずつ組み合わせて出力する出力回
路とを備えた構成となっている。
An amplification type solid-state image pickup device according to the present invention includes an image sensor section in which a plurality of pixels are two-dimensionally arranged in a matrix in the horizontal and vertical directions, and each horizontal line of the image sensor section. A vertical scanning circuit that sequentially selects one and reads out a signal from each pixel of the selected horizontal line, and n blocks of each pixel of one horizontal line selected by this vertical scanning circuit as one block A configuration including a horizontal scanning circuit that reads out the signal of each pixel to n horizontal signal lines and an output circuit that outputs each signal read out to the n horizontal signal lines in combination of two predetermined signals Is becoming

【0014】[0014]

【作用】1水平ラインの各画素のうち、例えば4個の画
素を1ブロックとしてブロック単位で各画素の信号を4
本の水平信号線に読み出し、この読み出された各信号を
所定の2信号ずつ組み合わせて2出力として導出するこ
とで、4線読出し2出力を実現する。
In each pixel of one horizontal line, for example, four pixels are set as one block, and the signal of each pixel is set to 4 in block units.
Four lines are read out and two outputs are realized by reading out on a horizontal signal line of a book and combining each of the read out signals by two predetermined signals to derive two outputs.

【0015】[0015]

【実施例】以下、本発明の実施例を図面に基づいて詳細
に説明する。図1は、本発明の一実施例を示す回路図で
あり、例えば、1水平ラインの各画素のうち4個の画素
を1ブロックとしてブロック単位で各画素の信号を4本
の水平信号線5-1〜5-4に読み出す4線読出しに適用し
た場合を示す。図1において、水平シフトレジスタ6
は、ブロック単位で各画素の信号を4本の水平信号線5
-1〜5-4に読み出す際に、第1,第3の水平信号線
-1,5-3への信号の読出しは水平走査クロックφ
n (φn-2 ,φn+2)によって、第2,第4の水平信号線
-2,5-4への信号の読出しは水平走査クロックφn+1
(φn-1 ,φn+3)によってそれぞれ行う。すなわち、第
1,第3の水平信号線5-1,5-3と第2,第4の水平信
号線5-2,5-4への信号の読出しは位相をずらして行わ
れることになる。
Embodiments of the present invention will now be described in detail with reference to the drawings. FIG. 1 is a circuit diagram showing an embodiment of the present invention. For example, four pixels of each pixel on one horizontal line are regarded as one block, and signals of each pixel are supplied in units of blocks to four horizontal signal lines 5. -1 to 5 -4 shows the case of applying to the 4-wire read. In FIG. 1, the horizontal shift register 6
Is the signal of each pixel on a block-by-block basis by the four horizontal signal lines 5
When reading to -1 to 5 -4 , the horizontal scanning clock φ is used to read signals to the first and third horizontal signal lines 5 -1 and 5 -3 .
In accordance with nn-2 , φ n + 2 ), the horizontal scanning clock φ n + 1 is used to read out signals to the second and fourth horizontal signal lines 5 -2 and 5 -4 .
n-1 , φ n + 3 ) respectively. That is, the reading of signals to the first and third horizontal signal lines 5 -1 , 5 -3 and the second and fourth horizontal signal lines 5 -2 , 5 -4 is performed with a phase shift. ..

【0016】負荷用MOSトランジスタQ10-1〜Q1
-4の後段において、第1,第2の水平信号線5-1,5
-2の両端間には両信号線上の各信号を選択的に出力する
一対のC‐MOSからなる切換えスイッチSW1が設け
られ、同様に、第3,第4の水平信号線5-3,5-4の両
端間には一対のC‐MOSからなる切換えスイッチSW
2が設けられている。切換えスイッチSW1は、第1,
第2の水平信号線5-1,5-2を対として両信号線に読み
出された各信号を時分割的に出力信号OUT1として導
出し、また切換えスイッチSW2は、第3,第4の水平
信号線5-3,5-4を対として両信号線に読み出された各
信号を時分割的に出力信号OUT2として導出する。
Load MOS transistors Q10 -1 to Q1
In the latter stage of 0 -4 , the first and second horizontal signal lines 5 -1 , 5
A switch SW1 composed of a pair of C-MOS for selectively outputting each signal on both signal lines is provided between both ends of -2 , and similarly, the third and fourth horizontal signal lines 5 -3 , 5 A switch SW consisting of a pair of C-MOS between both ends of -4
Two are provided. The changeover switch SW1 is the first,
The second horizontal signal lines 5 -1 , 5 -2 are paired to derive each signal read out to both signal lines as an output signal OUT1 in a time-division manner, and the changeover switch SW2 is provided with a third switch and a fourth switch. The horizontal signal lines 5 -3 and 5 -4 are paired to derive each signal read out on both signal lines as an output signal OUT2 in a time division manner.

【0017】次に、上記構成の4線読出し2出力の動作
につき、図2のタイムチャートを参照しつつ説明する。
なお、水平シフトレジスタ6の水平クロックφH として
は、2線読出し2出力の場合(図4参照)と同じ周期の
クロックが用いられる。今、水平シフトレジスタ6に高
レベルのデータを2個入力すると、各水平走査クロック
φn が2クロック(φH )期間だけ高レベルとなる。そ
して、第1,第3の水平信号線5-1,5-3への信号の読
出しは水平走査クロックφn (φn-2 ,φn+2)によっ
て、第2,第4の水平信号線5-2,5-4への信号の読出
しは水平走査クロックφn+1 (φn-1 ,φn+3)によって
行われる。
Next, the operation of the 4-wire read 2 output having the above-mentioned structure will be described with reference to the time chart of FIG.
As the horizontal clock φ H of the horizontal shift register 6, a clock having the same cycle as in the case of 2-line reading and 2-output (see FIG. 4) is used. Now, when two high level data are input to the horizontal shift register 6, each horizontal scanning clock φ n becomes high level for 2 clock (φ H ) periods. Then, the signals are read out to the first and third horizontal signal lines 5 -1 , 5 -3 by the horizontal scanning clock φ nn-2 , φ n + 2 ). The reading of the signals to the lines 5 -2 and 5 -4 is performed by the horizontal scanning clock φ n + 1n-1 , φ n + 3 ).

【0018】また、切換えスイッチSW1,SW2が、
クロックφS およびその反転クロックによって切換え制
御を行うことにより、第1,第2の水平信号線5-1,5
-2に読み出された各信号が時分割的に出力信号OUT1
として、第3,第4の水平信号線5-3,5-4に読み出さ
れた各信号が時分割的に出力信号OUT2としてそれぞ
れ導出される。この切換えスイッチSW1,SW2によ
る切換え制御の際、図2のOUT1,OUT2の各波形
から明らかなように、クロックφS およびその反転クロ
ックによって各々の信号の安定した方を出力するように
すると、出力トランジスタQ9の動作速度をカバーでき
ることになる。
Further, the changeover switches SW1 and SW2 are
By performing switching control by the clock φ S and its inverted clock, the first and second horizontal signal lines 5 -1 , 5
-2 , each signal read out is output signal OUT1 in a time division manner
As a result, the signals read out to the third and fourth horizontal signal lines 5 -3 and 5 -4 are time-divisionally derived as the output signal OUT2. In the switching control by the changeover switches SW1 and SW2, as is apparent from the waveforms of OUT1 and OUT2 in FIG. 2, if the stable one of the signals is output by the clock φ S and its inverted clock, the output The operating speed of the transistor Q9 can be covered.

【0019】上述したように、1水平ラインの各画素の
うち、例えば4個の画素を1ブロックとしてブロック単
位で各画素の信号を4本の水平信号線5-1〜5-4に読み
出すとともに、第1,第3の水平信号線5-1,5-3と第
2,第4の水平信号線5-2,5-4への信号の読出しは位
相をずらして行う一方、切換えスイッチSW1,SW2
によって第1,第2の水平信号線5-1,5-2に読み出さ
れた各信号を時分割的に出力信号OUT1として、第
3,第4の水平信号線5-3,5-4に読み出された各信号
を時分割的に出力信号OUT2としてそれぞれ導出する
ことにより、4線読出し2出力を実現できるので、出力
ピン数を削減できるとともに、出力トランジスタQ9の
動作速度が遅くても見掛け上高速にて出力信号OUT
1,OUT2を導出できることになる。
As described above, among the pixels of one horizontal line, for example, four pixels are set as one block and the signal of each pixel is read out to the four horizontal signal lines 5 -1 to 5 -4 in block units. , The first and third horizontal signal lines 5 -1 , 5 -3 and the second and fourth horizontal signal lines 5 -2 , 5 -4 are read out of phase, while the changeover switch SW1 , SW2
The respective signals read out to the first and second horizontal signal lines 5 -1 , 5 -2 by means of time division are used as the output signal OUT1 to output the third and fourth horizontal signal lines 5 -3 , 5 -4. By deriving each of the signals read out as the output signal OUT2 in a time-division manner, it is possible to realize the 4-wire read out 2 output, so that the number of output pins can be reduced and the operating speed of the output transistor Q9 is slow. Output signal OUT at high speed apparently
1 and OUT2 can be derived.

【0020】なお、上記実施例では、4線読出し2出力
とした場合について説明したが、2出力をさらに時分割
的に導出することによって4線読出し1出力を実現する
こともできる。また、1水平ラインの各画素のうち、例
えば8個の画素を1ブロックとしてブロック単位で各画
素の信号を読み出すようにすることにより、8線読出し
で4出力、2出力、1出力も可能となる。このように、
多線読出しとすることにより、1本の水平信号線に接続
する出力トランジスタQ9の数を減らすことができ、結
果として、数2の式の第2項を小さくできることにな
る。
In the above embodiment, the case where the 4-line reading and the 2-output are used has been described. However, the 4-line reading and the 1-output can be realized by further deriving the 2-output in a time division manner. Further, among the pixels of one horizontal line, for example, eight pixels are set as one block and the signal of each pixel is read in block units, so that four-output, two-output, and one-output are possible by 8-line reading. Become. in this way,
By performing multi-line reading, the number of output transistors Q9 connected to one horizontal signal line can be reduced, and as a result, the second term of the equation of the equation 2 can be reduced.

【0021】[0021]

【発明の効果】以上説明したように、本発明によれば、
1水平ラインの各画素のうちn個の画素を1ブロックと
してブロック単位で各画素の信号をn本の水平信号線に
読み出し、このn本の水平信号線に読み出された各信号
を所定の2信号ずつ組み合わせて出力する構成としたこ
とにより、水平信号線の本数よりも出力数を少なくでき
るので、1本の水平信号線に接続する出力トランジスタ
数を減らした上で出力ピンを削減でき、しかも出力トラ
ンジスタの動作速度が遅くても見掛け上高速にて出力を
導出できる効果がある。
As described above, according to the present invention,
Of the pixels of one horizontal line, n pixels are set as one block, and the signal of each pixel is read in a block unit into n horizontal signal lines, and each signal read out in the n horizontal signal lines is predetermined. By combining and outputting two signals each, the number of outputs can be smaller than the number of horizontal signal lines, so the number of output transistors connected to one horizontal signal line can be reduced and the number of output pins can be reduced. Moreover, even if the operating speed of the output transistor is slow, the output can be derived at an apparently high speed.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の一実施例を示す回路図である。FIG. 1 is a circuit diagram showing an embodiment of the present invention.

【図2】4線読出し2出力の場合のタイムチャートであ
る。
FIG. 2 is a time chart in the case of 4-line reading 2-output.

【図3】増幅型固体撮像装置の一例の構成図である。FIG. 3 is a configuration diagram of an example of an amplification type solid-state imaging device.

【図4】2線読出し2出力の場合のタイムチャートであ
る。
FIG. 4 is a time chart in the case of 2-line reading and 2-output.

【図5】4線読出し4出力の従来例を示す回路図であ
る。
FIG. 5 is a circuit diagram showing a conventional example of 4-line reading and 4-output.

【符号の説明】[Explanation of symbols]

2 イメージセンサ部 3 垂直シフトレジスタ 5-1〜5-4 水平信号線 6 水平シフトレジスタ SW1,SW2 切換えスイッチ Q4,Q5 スイッチング用MOSトランジスタ Q6,Q7 水平ゲート用MOSトランジスタ Q9 出力トランジスタ Q10-1〜Q10-4 負荷トランジスタ C1,C2 サンプル/ホールド用コンデンサ2 Image sensor section 3 Vertical shift register 5 -1 to 5 -4 Horizontal signal line 6 Horizontal shift register SW1, SW2 Changeover switch Q4, Q5 Switching MOS transistor Q6, Q7 Horizontal gate MOS transistor Q9 Output transistor Q10 -1 to Q10 -4 Load transistor C1, C2 Sample / hold capacitor

Claims (6)

【特許請求の範囲】[Claims] 【請求項1】 複数の画素が水平及び垂直方向にマトリ
クス状に2次元配列されたイメージセンサ部と、 前記イメージセンサ部の各水平ラインの1つを順次選択
しつつその選択した水平ラインの各画素から信号を読み
出す垂直走査回路と、 前記垂直走査回路によって選択された1水平ラインの各
画素のうちn個の画素を1ブロックとしてブロック単位
で各画素の信号をn本の水平信号線に読み出す水平走査
回路と、 前記n本の水平信号線に読み出された各信号を所定の2
信号ずつ組み合わせて出力する出力回路とを備えたこと
を特徴とする増幅型固体撮像装置。
1. An image sensor unit in which a plurality of pixels are two-dimensionally arranged in a matrix in the horizontal and vertical directions, and one of the horizontal lines of the image sensor unit is sequentially selected while each of the selected horizontal lines is selected. A vertical scanning circuit for reading a signal from a pixel, and n pixels of each pixel of one horizontal line selected by the vertical scanning circuit as one block, and a signal of each pixel is read out to n horizontal signal lines in block units. The horizontal scanning circuit and each of the signals read out on the n horizontal signal lines are set to a predetermined number of 2
An amplification type solid-state imaging device, comprising: an output circuit that outputs signals in combination.
【請求項2】 n=4であり、前記出力回路は、4本の
水平信号線に読み出された各信号を所定の2信号ずつ組
み合わせて2つの出力信号として導出することを特徴と
する請求項1記載の増幅型固体撮像装置。
2. n = 4, and the output circuit combines each of the signals read to the four horizontal signal lines by a predetermined two signals to derive two output signals. Item 2. The amplification type solid-state imaging device according to item 1.
【請求項3】 前記水平走査回路は、4本の水平信号線
のうち、第1,第3の水平信号線に読み出す各信号と第
2,第4の水平信号線に読み出す各信号とを位相をずら
して読み出し、前記出力回路は、第1,第2の水平信号
線に読み出された各信号を組み合わせて第1の出力信号
を導出し、第3,第4の水平信号線に読み出された各信
号を組み合わせて第2の出力信号を導出することを特徴
とする請求項2記載の増幅型固体撮像装置。
3. The horizontal scanning circuit phase-shifts each signal read to the first and third horizontal signal lines and each signal read to the second and fourth horizontal signal lines of the four horizontal signal lines. The output circuit combines the respective signals read to the first and second horizontal signal lines to derive a first output signal, and reads it to the third and fourth horizontal signal lines. 3. The amplification type solid-state imaging device according to claim 2, wherein the respective output signals are combined to derive a second output signal.
【請求項4】 前記出力回路は、第1,第2の水平信号
線を切り換えるスイッチ手段を備え、このスイッチ手段
による切換えによって各水平信号線に読み出された信号
を時分割的に前記第1の出力信号として導出することを
特徴とする請求項3記載の増幅型固体撮像装置。
4. The output circuit comprises switch means for switching between the first and second horizontal signal lines, and the signals read out to the respective horizontal signal lines by the switch means are time-divided into the first signal. The amplification type solid-state imaging device according to claim 3, wherein the amplification type solid-state imaging device is derived as an output signal of
【請求項5】 前記出力回路は、第3,第4の水平信号
線を切り換えるスイッチ手段を備え、このスイッチ手段
による切換えによって各水平信号線に読み出された信号
を時分割的に前記第2の出力信号として導出することを
特徴とする請求項3記載の増幅型固体撮像装置。
5. The output circuit includes switch means for switching between the third and fourth horizontal signal lines, and the signals read out to the respective horizontal signal lines by the switch means are time-divided into the second signal. The amplification type solid-state imaging device according to claim 3, wherein the amplification type solid-state imaging device is derived as an output signal of
【請求項6】 n=8であり、前記出力回路は、8本の
水平信号線に読み出された各信号を所定の2信号ずつ順
に組み合わせて4つ、2つ又は1つの出力信号として導
出することを特徴とする請求項1記載の増幅型固体撮像
装置。
6. When n = 8, the output circuit derives four, two or one output signals by sequentially combining the respective signals read out on the eight horizontal signal lines by predetermined two signals each. The amplification type solid-state imaging device according to claim 1.
JP15852392A 1992-05-25 1992-05-25 Amplification type solid-state imaging device Expired - Lifetime JP3277555B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP15852392A JP3277555B2 (en) 1992-05-25 1992-05-25 Amplification type solid-state imaging device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP15852392A JP3277555B2 (en) 1992-05-25 1992-05-25 Amplification type solid-state imaging device

Publications (2)

Publication Number Publication Date
JPH05328224A true JPH05328224A (en) 1993-12-10
JP3277555B2 JP3277555B2 (en) 2002-04-22

Family

ID=15673603

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15852392A Expired - Lifetime JP3277555B2 (en) 1992-05-25 1992-05-25 Amplification type solid-state imaging device

Country Status (1)

Country Link
JP (1) JP3277555B2 (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2350513A (en) * 1999-03-31 2000-11-29 Sharp Kk Readout circuit for an amplification-type solid-state imaging device utilising a plurality of horizontal lines
US6982759B2 (en) 2000-03-29 2006-01-03 Kabushiki Kaisha Toshiba Amplification type solid-state imaging device having a potential detecting circuit for each unit cell and high-speed readout method thereof
US7148927B2 (en) 2002-03-01 2006-12-12 Canon Kabushiki Kaisha Signal readout structure for an image sensing apparatus

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006295620A (en) 2005-04-12 2006-10-26 Pentax Corp Solid state image sensor

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2350513A (en) * 1999-03-31 2000-11-29 Sharp Kk Readout circuit for an amplification-type solid-state imaging device utilising a plurality of horizontal lines
GB2350513B (en) * 1999-03-31 2001-05-30 Sharp Kk Signal readout circuit of an amplification type solid-state imaging device
US6803952B1 (en) 1999-03-31 2004-10-12 Sharp Kabushiki Kaisha Signal readout circuit of an amplification type solid-state imaging device
US6982759B2 (en) 2000-03-29 2006-01-03 Kabushiki Kaisha Toshiba Amplification type solid-state imaging device having a potential detecting circuit for each unit cell and high-speed readout method thereof
US7148927B2 (en) 2002-03-01 2006-12-12 Canon Kabushiki Kaisha Signal readout structure for an image sensing apparatus
US7719587B2 (en) 2002-03-01 2010-05-18 Canon Kabushiki Kaisha Signal readout structure for an image sensing apparatus

Also Published As

Publication number Publication date
JP3277555B2 (en) 2002-04-22

Similar Documents

Publication Publication Date Title
US7719587B2 (en) Signal readout structure for an image sensing apparatus
JP4011818B2 (en) Semiconductor solid-state imaging device
US7593047B2 (en) CMOS image sensor for suppressing degradation of spatial resolution and generating compressed image signals
US7746399B2 (en) Image pick-up device
JPH05316431A (en) Solid-state image pickup device
KR100321388B1 (en) An amplification type solid-state imaging device
JP3277555B2 (en) Amplification type solid-state imaging device
JPH05316438A (en) Solid-state image pickup device
JP5020735B2 (en) Solid-state imaging device
JPH10191184A (en) Solid-state image pickup device
JPH05137071A (en) Solid-state image pickup device
JP2988095B2 (en) Solid-state imaging device
JPH05308582A (en) Video signal processing system
JPH04137888A (en) Solid-state image pickup element and its drive method
JPH0715673A (en) Solid-state image pickup device
JP3432002B2 (en) Imaging device
KR101142224B1 (en) Cmos image sensor
JPH05260297A (en) Signal processing method of solid-state image pickup element output
JP2004221771A (en) Solid-state imaging unit, camera, and camera system
JP2573029B2 (en) Solid-state imaging device
JPH06267291A (en) Sample-and-hold circuit
JPH11313256A (en) Amplifier type solid-state image pickup device
JPH04192890A (en) Signal processing system
JPS6411991B2 (en)
JPS63226068A (en) Serial-parallel converter

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080215

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090215

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100215

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100215

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110215

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120215

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130215

Year of fee payment: 11

EXPY Cancellation because of completion of term
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130215

Year of fee payment: 11