JPH053196B2 - - Google Patents

Info

Publication number
JPH053196B2
JPH053196B2 JP62220464A JP22046487A JPH053196B2 JP H053196 B2 JPH053196 B2 JP H053196B2 JP 62220464 A JP62220464 A JP 62220464A JP 22046487 A JP22046487 A JP 22046487A JP H053196 B2 JPH053196 B2 JP H053196B2
Authority
JP
Japan
Prior art keywords
emphasis
filter
emphasis circuit
horizontal
circuit side
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP62220464A
Other languages
English (en)
Other versions
JPS6464480A (en
Inventor
Yutaka Tanaka
Daiji Nishizawa
Junichi Ishida
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Japan Broadcasting Corp
Original Assignee
Japan Broadcasting Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Japan Broadcasting Corp filed Critical Japan Broadcasting Corp
Priority to JP62220464A priority Critical patent/JPS6464480A/ja
Publication of JPS6464480A publication Critical patent/JPS6464480A/ja
Publication of JPH053196B2 publication Critical patent/JPH053196B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Television Signal Processing For Recording (AREA)
  • Television Systems (AREA)
  • Reduction Or Emphasis Of Bandwidth Of Signals (AREA)

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明回路はテレビジヨン信号のエンフアシ
ス・デイエンフアシス回路に係わり、特に時間軸
方向のフイルタおよび直線または非直線回路で構
成される時間軸エンフアシス・デイエンフアシス
回路に関するものである。
(発明の概要) この発明は、テレビジヨン信号伝送における
S/N改善のため、フレームメモリまたはその整
数倍の遅延回路を用い、時間方向高域強調フイル
タおよび時間方向高域抑圧フイルタをそれぞれ変
調器側および復調器側に設けて、直線または非直
線動作をさせることにより、トランケーシヨンノ
イズを削減して静止画領域の画質劣化を削減して
大きなS/N改善を可能としたエンフアシス・デ
イエンフアシス回路を提供するものである。
(従来の技術) 従来、受信S/Nを改善するために、特にFM
伝送では映像信号の水平周波数特性の高域成分強
調(変調器側)と抑圧(復調器側)を行うエンフ
アシス・デイエンフアシス回路が用いられてき
た。また、FM変調では伝送路ノイズが復調器出
力で三角ノイズといわれる高域成分の大きいノイ
ズとなるため、デイエンフアシス回路によるノイ
ズ抑圧は大きな効果を生じ、これによりS/Nの
改善が行われてきた。
(発明が解決しようとする問題点) 前述のように従来のエンフアシス・デイエンフ
アシス回路はS/Nの改善に効果があつたが、こ
れは映像の高域成分が低域成分に比べ非常に小さ
いものとして、エンフアシスが行えることを前提
としている。第8図に従来の回路によるエンフア
シス・デイエンフアシス特性を示す。S/Nの改
善度は図のβ1及びβ2の値で決まるが、エンフアシ
ス特性でβ2を大きくした場合S/Nの改善度は大
きくなるが、FM伝送の場合にはトランケーシヨ
ンノイズといわれる信号消滅のノイズが生じる。
第9図は矩形の映像信号をFM伝送する場合の例
である。エンフアシス回路によりエツジ部分が強
調されβ2が大きいと図の点線で示すような伝送帯
域の帯域外に出たところは伝送不能となるため、
目だか状のトランケーシヨンノイズとよばれる画
質劣化が生じる。これは映像の静止画領域、動画
領域をとわず生ずるものであるが、特に、静止画
部分はカメラの蓄積効果によるボケが生じないた
めエツジ成分が大きく、このトランケーシヨンノ
イズも大きなものとなる。従つて、S/N改善の
ための水平方向の高域成分の強調、抑圧には限度
があつた。
従つて本発明の目的は、上述の欠点を排除し、
比較的簡易な構成で、テレビジヨン信号伝送にお
いて静止画領域に影響をおよぼすことなく、上述
のトランケーシヨンノイズを抑圧して大きなS/
Nの改善の可能なエンフアシス・デイエンフアシ
ス回路を提供せんとするものである。
(問題点を解決するための手段) この目的を達成するため、本発明エンフアシ
ス・デイエンフアシス回路はすなわち、テレビジ
ヨン信号伝送にこけるノイズ削減のためのエンフ
アシス・デイエンフアシス回路において、 mを零を含む正の整数、nを正の整数、pを前
記テレビジヨン信号のフレーム周波数とした時、
エンフアシス回路側にはエンフアシス回路側水平
方向低域フイルタ、エンフアシス回路側水平方向
高域フイルタおよび(m/n)pなる周波数近傍
領域に対しそれ以外の周波数領域が相対的に強調
された振幅特性を有する時間方向高域強調フイル
タを備えるとともに、前記エンフアシス回路側入
力を2分し、その一方を前記エンフアシス回路側
水平方向低域フイルタの入力に接続し、他方を順
次に直列接続した前記エンフアシス回路側水平方
向高域フイルタと前記時間方向高域強調フイルタ
の水平方向高域フイルタの入力に接続し、前記エ
ンフアシス回路側水平方向低域フイルタの出力と
前記時間方向高域強調フイルタの出力とを加算し
てエンフアシス回路の出力とし、 デイエンフアシス回路側にはエンフアシス回路
側とほぼ同一特性のデイエンフアシス回路側水平
方向低域フイルタ、デイエンフアシス回路側水平
方向高域フイルタおよび前記時間方向高域強調フ
イルタと逆の伝達関数を有する時間方向高域抑圧
フイルタを備えるとともに、前記デイエンフアシ
ス回路側入力を2分し、その一方を前記デイエン
フアシス回路側水平方向低域フイルタに接続し、
他方を順次に直列接続した前記デイエンフアシス
回路側水平方向高域フイルタと前記時間方向高域
抑圧フイルタの水平方向高域フイルタの入力に接
続し、前記デイエンフアシス回路側水平方向低域
フイルタの出力と前記時間方向高域抑圧フイルタ
の出力とを加算してデイエンフアシス回路の出力
とし、 前記テレビジヨン信号の水平方向高域成分のみ
に時間領域の高域成分のエンフアシス、デイエン
フアシス処理を行なうよう構成したことを特徴と
するものである。
(実施例) 以下添付図面を参照し、本発明の基本的構成お
よび実施例により本発明を詳細に説明する。
本発明回路の基本的な構成ブロツク線図を第1
図に示す。エンフアシス回路は水平方向低域フイ
ルタ(低域通過フイルタ)1、水平方向高域フイ
ルタ(高域通過フイルタ)2、および時間方向高
域強調フイルタ3により構成され、デイエンフア
シス回路は水平方向低域フイルタ1、水平方向高
域フイルタ2、時間方向高域抑圧フイルタ4によ
り構成される。
本発明のエンフアシス・デイエンフアシス処理
の特徴は時間領域の高域成分について行うもので
あるが、その効果は水平方向の高域成分のみとす
る。エンフアシス回路では水平方向低域フイルタ
1により映像信号の低域成分はそのまま出力され
る。一方、水平方向高域フイルタ2により分離さ
れた水平高域成分は時間方向高域強調フイルタ3
により時間方向のみのエンフアシスが行われる。
復調側のデイエンフアシス回路では水平方向の低
域成分はそのまま出力され、水平方向の高域成分
は時間方向高域強調フイルタ3の逆フイルタであ
る時間方向高域抑圧フイルタ4でデイエンフアシ
スを行い、映像信号成分は復元され、伝送路ノイ
ズは減少する。
第2図は周波数cがカツトオフ周波数である水
平方向低域および高域フイルタ1,2の特性であ
る。第3図は時間方向高域強調および抑圧フイル
タ3,4の特性である。周波数pはフレーム周波
数、nは整数である。時間方向のエンフアシスを
水平方向の高域成分に制限するのは、情景変化な
どでは空間解像度の低い画像でも大きな時間方向
の信号が発生しトランケーシヨンノイズが生じる
可能性があるためである。
第3図に第1図で使用される本発明の時間方向
高域強調および抑圧フイルタの特性例を示した
が、この図からわかるように、フレーム周波数p
の整数倍の周波数では、相対振幅が0dBとなるよ
うな特性をとつており、テレビジヨン信号の静止
画領域のスペクトルがフレーム周波数pの整数倍
の点にあらわれる線スペクトルとなることから、
時間方向のエンフアシスは静止画領域の映像信号
には何ら影響をおよぼすことのないようにしてい
る。従つて、大きな高域強調を行つても(第3図
のαを大きくとる)トランケーシヨンノイズの発
生はなく、有効にエンフアシス・デイエンフアシ
ス効果が得られる。動画領域については、カメラ
の蓄積効果、残像特性により高域成分が減少する
ので、時間方向の高域強調を行つてもその影響は
小さいものとなるが、トランスケーシヨンノイズ
の発生確率も下がる利点がある。
第4図は時間方向高域強調フイルタa及び抑圧
フイルタbの実施例構成ブロツク線図である。遅
延回路としてフレームメモリ6を用いているの
で、第3図で n=1 (1) となる。また、高域強調フイルタ3および抑圧フ
イルタ4の伝達関数をH(z),H-1(z)とする
と H(z)=1/1−k(1−kz-1) (2) H-1(z)=1/H(z)=1−k/(1−kz-1)(3) k:利得関数値、一般的には0<k<1 z-1:フレーム遅延を表す演算子 となる。
第5図は、非直線回路12を用いて、前述した
動画領域におけるトランケーシヨンノイズの発生
を防げる時間方向高域強調フイルタaおよび抑圧
フイルタbの実施例である。k/(1−k)は利
得係数器であり、非直線回路12の部分を直線回
路に置きかえれば高域強調、抑圧フイルタとも伝
達関数は第4図示構成時の伝達関数と同じものと
なる。第6図に非直線回路の特性の一例を示す。
入力の絶対値がe以上では出力制限がかかるリミ
ツタ特性である。eの値はトランケーシヨンノイ
ズの発生限界に設定される。
第7図を用いてトランケーシヨンノイズの発生
防止と信号の復元について説明する。第7図のA
〜Hは第5図示のアルフアベツトのそれぞれの位
置に対応し、各点の信号波形を表わす。エンフア
シス回路に時間方向の単位ステツプ信号Aを入力
したとき、係数値を乗算されたフレーム差信号は
1フレーム時間(1/30秒)のパルス信号Bとな
る。信号Bの振幅値が非常に大きい場合、非直線
回路12により振幅制限をされ信号Cとなり、入
力信号Aに加算器5を介して加算されエンフアシ
ス回路の出力信号Dとなる。デイエンフアシス回
路では信号Dが入力信号Eとなる。回路の各節点
のF,G,Hはそれぞれ信号A,B,Cと同じ波
形となりデイエンフアシス回路の出力信号Fはエ
ンフアシス回路の入力信号Aと同じものが得ら
れ、トランケーシヨンノイズが発生することなく
信号は復元される。この例ではエンフアシス回路
のフレーム差信号が大きく、非直線回路により振
幅制限される場合を示したものであるが、フレー
ム差信号が小さいときは当然、逆フイルタの関係
があるため、デイエンフアシス回路の出力では映
像信号が復元される。
なお、ここで示した伝達関数はこの発明を実現
するための一例であり、これに固定されるもので
はない。また、非直線回路の特性も第6図示の振
幅制限特性に限るものではない。例えば、徐々に
振幅制限がかかるソフトリミツタの特性でもよい
(第6図はハードリミツタ特性)。
(発明の効果) 従来、映像信号のエンフアシス・デイエンフア
シス回路は水平方向の処理に限定されていたた
め、高解像度の画像ではFM伝送時のトランケー
シヨンノイズなど伝送時に波形歪みをうける可能
性があり、大きなエンフアシス特性をもたせるこ
とが出来なかつた。従つて、受信S/Nの改善に
限度があつた。
本発明回路は、高解像度が要求される静止画領
域では、映像信号に影響を与えることがなく、ト
ランケーシヨンノイズの発生を減少、もしくは完
全に防止出来る機能があり、高いS/Nの改善が
可能となる利点がある。さらに水平方向のエンフ
アシス・デイエンフアシス回路を並用することに
より、さらに大きなS/Nの改善が期待出来る。
【図面の簡単な説明】
第1図a,bは本発明に関わるエンフアシス・
デイエンフアシス回路の基本的構成ブロツク線図
を示し、第2図は第1図で使用されている水平方
向低域および高域フイルタの特性例を示し、第3
図は第1図で使用されている時間方向高域強調お
よび抑圧フイルタの特性例を示し、第4図a,b
は第1の実施例に使用される時間方向高域強調お
よび抑圧フイルタの例を示し、第5図a,bは第
2の実施例に使用される非直線回路を含んだ時間
方向高域強調および抑圧フイルタの例を示し、第
6図は非直線回路の特性例を示し、第7図は非直
線特性をもつ時間方向高域強調、抑圧フイルタの
各点の信号波形を示し、第8図は従来のエンフア
シス・デイエンフアシス回路の特性例を示し、第
9図は従来例FM伝送における不都合な変調レベ
ルの一例を示す。 1……水平方向低域フイルタ、2……水平方向
高域フイルタ、3……時間方向高域強調フイル
タ、4……時間方向高域抑圧フイルタ、5……加
算器、6……フレームメモリ、7,9,10,1
1……係数器、8……減算器、12……非直線回
路。

Claims (1)

  1. 【特許請求の範囲】 1 テレビジヨン信号伝送におけるノイズ削減の
    ためのエンフアシス・デイエンフアシス回路にお
    いて、 mを零を含む正の整数、nを正の整数、pを前
    記テレビジヨン信号のフレーム周波数とした時、
    エンフアシス回路側にはエンフアシス回路側水平
    方向低域フイルタ、エンフアシス回路側水平方向
    高域フイルタおよび(m/n)pなる周波数近傍
    領域に対しそれ以外の周波数領域が相対的に強調
    された振幅特性を有する時間方向高域強調フイル
    タを備えるとともに、前記エンフアシス回路側入
    力を2分し、その一方を前記エンフアシス回路側
    水平方向低域フイルタの入力に接続し、他方を順
    次に直列接続した前記エンフアシス回路側水平方
    向高域フイルタと前記時間方向高域強調フイルタ
    の水平方向高域フイルタの入力に接続し、前記エ
    ンフアシス回路側水平方向低域フイルタの出力と
    前記時間方向高域強調フイルタの出力とを加算し
    てエンフアシス回路の出力とし、 デイエンフアシス回路側にはエンフアシス回路
    側とほぼ同一特性のデイエンフアシス回路側水平
    方向低域フイルタ、デイエンフアシス回路側水平
    方向高域フイルタおよび前記時間方向高域強調フ
    イルタと逆の伝達関数を有する時間方向高域抑圧
    フイルタを備えるとともに、前記デイエンフアシ
    ス回路側入力を2分し、その一方を前記デイエン
    フアシス回路側水平方向低域フイルタに接続し、
    他方を順次に直列接続した前記デイエンフアシス
    回路側水平方向高域フイルタと前記時間方向高域
    抑圧フイルタの水平方向高域フイルタの入力に接
    続し、前記デイエンフアシス回路側水平方向低域
    フイルタの出力と前記時間方向高域抑圧フイルタ
    の出力とを加算してデイエンフアシス回路の出力
    とし、 前記テレビジヨン信号の水平方向高域成分のみ
    に時間領域の高域成分のエンフアシス、デイエン
    フアシス処理を行なうよう構成したことを特徴と
    するエンフアシス・デイエンフアシス回路。 2 特許請求の範囲第1項に記載の回路におい
    て、前記時間方向高域強調フイルタおよび前記時
    間方向高域抑圧フイルタがそれぞれ非直線回路を
    備えたことを特徴とするエンフアシス・デイエン
    フアシス回路。
JP62220464A 1987-09-04 1987-09-04 Emphasis/deemphasis circuit Granted JPS6464480A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62220464A JPS6464480A (en) 1987-09-04 1987-09-04 Emphasis/deemphasis circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62220464A JPS6464480A (en) 1987-09-04 1987-09-04 Emphasis/deemphasis circuit

Publications (2)

Publication Number Publication Date
JPS6464480A JPS6464480A (en) 1989-03-10
JPH053196B2 true JPH053196B2 (ja) 1993-01-14

Family

ID=16751526

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62220464A Granted JPS6464480A (en) 1987-09-04 1987-09-04 Emphasis/deemphasis circuit

Country Status (1)

Country Link
JP (1) JPS6464480A (ja)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5526136A (en) * 1992-12-24 1996-06-11 Victor Company Of Japan, Ltd. Method and apparatus for reproducing a video signal subject to pre-emphasis
EP0604154B1 (en) * 1992-12-24 2000-02-09 Victor Company Of Japan, Ltd. Video signal emphasis and deemphasis method
KR0149474B1 (ko) * 1993-10-22 1998-10-15 보오가미 다구로 비디오신호의 기록 및 재생장치
US7400321B2 (en) 2003-10-10 2008-07-15 Victor Company Of Japan, Limited Image display unit

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60150661U (ja) * 1984-03-19 1985-10-07 三洋電機株式会社 ビデオテ−プレコ−ダ

Also Published As

Publication number Publication date
JPS6464480A (en) 1989-03-10

Similar Documents

Publication Publication Date Title
US4223282A (en) Method of reducing interference components in a frequency modulated signal and device for carrying out said method
JPH07105929B2 (ja) 映像信号処理装置
JPH0253992B2 (ja)
US4570193A (en) Video signal processing device including emphasis and/or de-emphasis circuit
US5491520A (en) Contour correcting circuit for sharpening rising and falling edges of video signals
JPH053196B2 (ja)
JP2637978B2 (ja) 動き適応形画質改善装置
JPH0241950B2 (ja)
JPH0514477B2 (ja)
JPS61121574A (ja) ビデオ信号処理回路
US5302909A (en) Non-linear signal processor
JPS63260276A (ja) 画質改善装置
JPH0533874B2 (ja)
JPH0556306A (ja) 適応形リンギング抑制装置
JPH0523672B2 (ja)
JPH0758881B2 (ja) スル−レ−ト制限フィルタ
JP2833932B2 (ja) ノンリニアエンファシス回路
JP2607554B2 (ja) テレビジヨン信号の雑音軽減回路
US5461339A (en) Apparatus for processing frequency modulated signals
JP3531230B2 (ja) ノイズ低減回路
JPS60829B2 (ja) 雑音除去回路
JPH0357676B2 (ja)
JPH0681270B2 (ja) テレビジョン画像用フィルタ
JPS6222311B2 (ja)
JPH0533873B2 (ja)

Legal Events

Date Code Title Description
R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees