JPH05300407A - Noise reducing device - Google Patents

Noise reducing device

Info

Publication number
JPH05300407A
JPH05300407A JP4122757A JP12275792A JPH05300407A JP H05300407 A JPH05300407 A JP H05300407A JP 4122757 A JP4122757 A JP 4122757A JP 12275792 A JP12275792 A JP 12275792A JP H05300407 A JPH05300407 A JP H05300407A
Authority
JP
Japan
Prior art keywords
video signal
block
coefficient
input video
noise reduction
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP4122757A
Other languages
Japanese (ja)
Other versions
JP3289311B2 (en
Inventor
Satoshi Nojima
聡 野島
Toshitaka Senuma
俊隆 瀬沼
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP12275792A priority Critical patent/JP3289311B2/en
Priority to US08/046,578 priority patent/US5325203A/en
Priority to EP93302939A priority patent/EP0566412B1/en
Priority to DE69328987T priority patent/DE69328987T2/en
Publication of JPH05300407A publication Critical patent/JPH05300407A/en
Application granted granted Critical
Publication of JP3289311B2 publication Critical patent/JP3289311B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Abstract

PURPOSE:To provide the noise reducing device which can effectively reduce a noise component contained in an input video signal by suppressing an afterimage a little. CONSTITUTION:The input video signal is supplied to adding means 1, 2 and 3, and the output of the adding means 1 is supplied through a delay means 4 impressing a delay amount Z<-1> to the adding means 2. The output of this adding means 2 is supplied through a coefficient multiplying means 5 for an attenuation coefficient k1 to the adding means 1 and supplied through a' coefficient multiplying means 6 for an attenuation coefficient k2 to the adding means 3, and a noise reduction processing is performed by a transmission function H(z) of H(z)={(1-k2)-(k2-k1Z<-1>)}/(1-k1Z<-1>).

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、映像信号のノイズを低
減するためのノイズ低減装置に関し、例えば画像のフィ
ールド相関やフレーム相関を利用してノイズ低減処理を
行うノイズ低減装置に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a noise reduction device for reducing noise in a video signal, and more particularly to a noise reduction device for performing noise reduction processing by utilizing field correlation or frame correlation of an image.

【0002】[0002]

【従来の技術】一般に、テレビジョン受像機やビデオテ
ープレコーダなどの映像信号の伝送装置や記録再生装置
では、高画質の映像信号を得るために、画像のフィール
ド相関やフレーム相関を利用して映像信号にノイズ低減
処理を施すノイズ低減装置が使用されている。
2. Description of the Related Art Generally, in a video signal transmission device or a recording / reproducing device such as a television receiver or a video tape recorder, in order to obtain a high quality video signal, the video field correlation or frame correlation is used A noise reduction device that performs noise reduction processing on a signal is used.

【0003】上記ノイズ低減装置は、1フィールド期間
又は1フレーム期間に相当する記憶容量を有するメモリ
を備え、このメモリを介して得られる1フィールド遅れ
又は1フレーム遅れの映像信号と入力映像信号の差分を
ノイズとして検出し、その検出出力にノイズ低減係数を
掛けて入力映像信号から減算することにより、ノイズを
低減した映像信号を得るようになっている。
The above noise reducing device is provided with a memory having a storage capacity corresponding to one field period or one frame period, and the difference between the video signal delayed by one field or one frame and the input video signal obtained through this memory. Is detected as noise, and the detected output is multiplied by a noise reduction coefficient and subtracted from the input video signal to obtain a video signal with reduced noise.

【0004】[0004]

【発明が解決しようとする課題】従来、この種のノイズ
低減装置では、ノイズ低減効果の段階を外部から強制的
に切り換える構成となっていたので、映像の変化に対し
て常に一定のノイズ低減効果しか得られず、残像や映像
の状態に適応しないことがあった。
Conventionally, in this type of noise reduction device, the noise reduction effect stage is forcibly switched from the outside, so that the noise reduction effect is always constant with respect to changes in the image. It was only possible to obtain it, and sometimes it did not adapt to the state of afterimages and images.

【0005】そこで、本発明は、上述の如き従来のノイ
ズ低減装置の問題点に鑑み、残像を少なく抑えて、入力
映像信号に含まれるノイズ成分を効果的に低減すること
ができるノイズ低減装置の提供を目的とする。また、本
発明は、映像の変化に対して適応的にノイズ低減効果を
制御することのできるノイズ低減装置の提供を目的とす
る。
In view of the problems of the conventional noise reducing apparatus as described above, the present invention provides a noise reducing apparatus capable of effectively reducing the afterimage and suppressing the noise component contained in the input video signal. For the purpose of provision. It is another object of the present invention to provide a noise reduction device capable of adaptively controlling the noise reduction effect with respect to changes in video.

【0006】[0006]

【課題を解決するための手段】本発明に係るノイズ低減
装置は、上述の課題を解決するために、入力映像信号が
供給される第1乃至第3の加算手段と、上記第1の加算
手段による加算出力信号に所定の遅延量z-1を与え、そ
の遅延出力信号を上記第2の加算手段に供給する遅延手
段と、上記第2の加算手段による加算出力信号に第1の
減衰係数k1 を掛けて上記第1の加算手段に供給する第
1の係数乗算手段と、上記第2の加算手段による加算出
力信号に第2の減衰係数k2 を掛けて上記第3の加算手
段に供給する第2の係数乗算手段M2 とを備え、 H(z)={(1−k2 )−(k1 −k2 )z-1}/(1−k1 -1) なる伝達関数H(z)によって入力映像信号にノイズ低
減処理を施した出力映像信号を上記第3の加算手段から
出力することを特徴とするものである。
In order to solve the above-mentioned problems, a noise reduction device according to the present invention includes first to third adding means to which an input video signal is supplied, and the first adding means. A predetermined delay amount z −1 is given to the addition output signal by the second addition means, and the delayed output signal is supplied to the second addition means, and the first attenuation coefficient k is added to the addition output signal by the second addition means. A first coefficient multiplying means for multiplying by 1 and supplying it to the first adding means, and a summing output signal from the second adding means by a second attenuation coefficient k 2 and supplying to the third adding means. And a second coefficient multiplying means M 2 for H (z) = {(1-k 2 ) − (k 1 −k 2 ) z −1 } / (1−k 1 z −1 ) An output video signal obtained by subjecting the input video signal to noise reduction processing by H (z) is output from the third adding means. It is characterized by that.

【0007】また、上記遅延手段は1フレーム期間又は
1フィールド期間に相当する記憶容量を有するメモリか
らなり、上記第2の加算手段は入力映像信号の1フィー
ルド差分又はフレーム差分を検出し、上記第1及び第2
の係数乗算手段は上記第2の加算手段により検出された
1フィールド差分又はフレーム差分に、 k1 <k2 なる第1の減衰係数k1 と第2の減衰係数k2 を乗算す
ることを特徴とするものである。
The delay means comprises a memory having a storage capacity corresponding to one frame period or one field period, and the second adding means detects one field difference or frame difference of the input video signal, 1st and 2nd
The coefficient multiplying means of (1) multiplies the one-field difference or the frame difference detected by the second adding means by a first attenuation coefficient k 1 and a second attenuation coefficient k 2 with k 1 <k 2 . It is what

【0008】また、入力映像信号により示される画像の
動きを検出する動き検出手段を設け、上記第1及び第2
の係数乗算手段の第1及び第2の減衰係数k1 ,k2
上記動き検出手段により検出される画像の動きに応じて
制御することを特徴とするものである。
Further, a motion detecting means for detecting a motion of an image indicated by the input video signal is provided, and the first and second motion detecting means are provided.
The first and second attenuation coefficients k 1 and k 2 of the coefficient multiplying means are controlled according to the motion of the image detected by the motion detecting means.

【0009】[0009]

【作用】本発明に係るノイズ低減装置において、遅延手
段は、入力映像信号が供給される第1の加算手段による
加算出力信号に所定の遅延量z-1を与え、その遅延出力
信号を第2の加算手段に供給する。上記第2の加算手段
は入力映像信号と上記遅延出力信号との差分を示す加算
出力信号を第1の係数乗算手段と第2の第1の係数乗算
手段に供給する。上記第1の係数乗算手段は、上記第2
の加算手段による加算出力信号に第1の減衰係数k1
掛けて上記第1の加算手段に供給する。また、上記第2
の係数乗算手段は、上記第2の加算手段による加算出力
信号に第2の減衰係数k2 を掛けて第3の加算手段に供
給する。そして、上記第3の加算手段は、上記第2の係
数乗算手段による出力信号と入力映像信号とを加算合成
することにより、 H(z)={(1−k2 )−(k1 −k2 )z-1}/(1−k1 -1) なる伝達関数H(z)によってノイズ低減処理を施した
出力映像信号を出力する。
In the noise reduction device according to the present invention, the delay means gives a predetermined delay amount z -1 to the addition output signal from the first addition means to which the input video signal is supplied, and the delay output signal is given to the second output signal. Supply to the adding means of. The second adding means supplies an addition output signal indicating a difference between the input video signal and the delayed output signal to the first coefficient multiplying means and the second first coefficient multiplying means. The first coefficient multiplying means includes the second coefficient
The summing output signal from the summing means is multiplied by the first attenuation coefficient k 1 and supplied to the first summing means. Also, the second
The coefficient multiplying means of (3) multiplies the addition output signal from the second adding means by the second attenuation coefficient k 2 and supplies the multiplied output signal to the third adding means. Then, the third addition means, by adding combining the output signal and the input video signal by the second coefficient multiplying means, H (z) = {( 1-k 2) - (k 1 -k 2 ) An output video signal that has been subjected to noise reduction processing by a transfer function H (z) of z −1 } / (1-k 1 z −1 ) is output.

【0010】また、本発明に係るノイズ低減装置では、
上記遅延手段により1フレーム期間又は1フィールド期
間に相当する遅延量z-1を上記第1の加算手段による加
算出力信号に与えることによって、入力映像信号の1フ
ィールド差分又はフレーム差分を上記第2の加算手段に
より検出する。そして、上記第1及び第2の係数乗算手
段は、上記第2の加算手段により検出された1フィール
ド差分又はフレーム差分に、 k1 <k2 なる第1の減衰係数k1 と第2の減衰係数k2 を乗算す
る。
Further, in the noise reduction device according to the present invention,
By giving the delay amount z −1 corresponding to one frame period or one field period to the addition output signal by the first adding unit by the delay unit, the one field difference or the frame difference of the input video signal is obtained by the second unit. It is detected by the adding means. Then, the first and second coefficient multiplication means, the second 1-field difference or frame difference is detected by the addition means, k 1 <k 2 becomes the first attenuation coefficient k 1 and the second damping Multiply the coefficient k 2 .

【0011】さらに、入力映像信号により示される画像
の動きを検出する動き検出手段は、上記第1及び第2の
係数乗算手段の第1及び第2の係数減衰k1 ,k2 を上
記動き検出手段により検出される画像の動きに応じて制
御する。
Further, the motion detecting means for detecting the motion of the image represented by the input video signal detects the motion by detecting the first and second coefficient attenuations k 1 and k 2 of the first and second coefficient multiplying means. The control is performed according to the movement of the image detected by the means.

【0012】[0012]

【実施例】以下、本発明に係るノイズ低減装置の一実施
例について図面を参照しながら詳細に説明する。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment of a noise reducing device according to the present invention will be described in detail below with reference to the drawings.

【0013】本発明に係るノイズ低減装置は、原理的な
構成を図1に示してあるように、入力映像信号SINが供
給される第1乃至第3の加算手段1,2,3と、上記第
1の加算手段1による加算出力信号に所定の遅延量z-1
を与え、その遅延出力信号SDLを上記第2の加算手段2
に供給する遅延手段4と、上記第2の加算手段2による
加算出力信号に第1の減衰係数k1 を掛けて上記第1の
加算手段1に供給する第1の係数乗算手段5と、上記第
2の加算手段2による加算出力信号に第2の減衰係数k
2 を掛けて上記第3の加算手段3に供給する第2の係数
乗算手段6とを備えてなる。
The noise reducing apparatus according to the present invention has first to third adding means 1, 2, 3 to which an input video signal S IN is supplied, as shown in FIG. A predetermined delay amount z −1 is added to the addition output signal from the first adding unit 1.
And the delayed output signal S DL is added to the second adding means 2
To the first adding means 1 for multiplying the summed output signal from the second adding means 2 by the first attenuation coefficient k 1 and supplying it to the first adding means 1. A second attenuation coefficient k is added to the output signal added by the second adding means 2.
Second coefficient multiplying means 6 for multiplying by 2 and supplying to the third adding means 3 is provided.

【0014】このノイズ低減装置において、上記遅延手
段4は、上記第1の加算手段1による加算出力信号に1
フィールド又は1フレームに相当する遅延量z-1を与え
る。上記第2の加算手段2は、入力映像信号SINについ
て、上記遅延手段4から供給される遅延出力信号SDL
の差分をノイズ成分として検出する。また、上記第1の
係数乗算手段5は、上記第2の加算手段2による加算出
力信号すなわち検出されたノイズ成分に第1の減衰係数
1 を掛けて上記第1の加算手段1に供給する。さら
に、上記第1の加算手段1は、上記第1の係数乗算手段
5により第1の減衰係数k1 が掛けられてレベル制御さ
れたノイズ成分を上記入力映像信号SINから減算して、
ノイズを低減した入力映像信号SINを上記遅延手段4に
供給する。すなわち、上記第2の加算手段2は、画像の
フィールド相関やフレーム相関を利用してノイズ成分を
検出するもので、上記第1の加算手段1によりノイズが
低減された入力映像信号SINに上記遅延手段4により1
フィールド又は1フレームに相当する遅延量z-1が与え
られた遅延出力信号SDLと上記入力映像信号SINとの差
分を該入力映像信号SINのノイズ成分として検出する。
In this noise reduction device, the delay means 4 adds 1 to the addition output signal from the first addition means 1.
A delay amount z -1 corresponding to one field or one frame is given. The second adding means 2 detects the difference between the input video signal S IN and the delayed output signal S DL supplied from the delay means 4 as a noise component. Further, the first coefficient multiplying means 5 is supplied to the second adder output signal or the detected noise component by the adding means 2 multiplied by the first attenuation coefficient k 1 to the addition unit 1 of the first .. Further, the first adding means 1 subtracts from the input video signal S IN a noise component whose level is controlled by the first attenuation coefficient k 1 multiplied by the first coefficient multiplying means 5,
The noise-reduced input video signal S IN is supplied to the delay means 4. That is, the second adding means 2 detects the noise component by utilizing the field correlation or the frame correlation of the image, and the noise is reduced by the first adding means 1 to the input video signal S IN . 1 by delay means 4
Detecting a difference between the delay amount z -1 delay output signal given S DL and the input video signal S IN, which corresponds to the field or one frame as a noise component of the input video signal S IN.

【0015】また、上記第2の係数乗算手段6は、上記
第2の加算手段2による加算出力信号すなわち検出され
たノイズ成分に第2の減衰係数k2 を掛けて上記第3の
加算手段3に供給する。そして、上記第3の加算手段3
は、上記第2の係数乗算手段6により第2の減衰係数k
2 が掛けられてレベル制御されたノイズ成分を上記入力
映像信号SINから減算することにより、 H(z)={(1−k2 )−(k1 −k2 )z-1}/(1−k1 -1) なる伝達関数H(z)によって入力映像信号SINにノイ
ズ低減処理を施した出力映像信号SOUT を出力する。
The second coefficient multiplying means 6 multiplies the addition output signal from the second adding means 2, that is, the detected noise component, by the second attenuation coefficient k 2 , and the third adding means 3 Supply to. Then, the third adding means 3
Is the second damping coefficient k obtained by the second coefficient multiplying means 6.
By 2 to the multiplied level control noise component is subtracted from the input video signal S IN, H (z) = {(1-k 2) - (k 1 -k 2) z -1} / ( The output image signal S OUT is obtained by performing noise reduction processing on the input image signal S IN by the transfer function H (z) of 1-k 1 z −1 ).

【0016】このような構成のノイズ低減装置では、上
記第2の加算手段2により検出されたノイズ成分に乗算
する上記第1の減衰係数k1 を可変することにより、入
力映像信号SINに含まれるノイズ成分を検出するための
処理系の特性を適応的に可変制御することができ、ま
た、上記第2の加算手段2により検出されたノイズ成分
に乗算する上記第2の減衰係数k2 を可変することによ
り、入力映像信号SINに含まれるノイズ成分を低減する
ための処理系の特性を適応的に可変制御することがで
き、残像を少なく抑えて、入力映像信号SINに含まれる
ノイズ成分を効果的に低減することができる。
In the noise reducing apparatus having such a configuration, the noise component detected by the second adding means 2 is included in the input video signal S IN by varying the first attenuation coefficient k 1 by which the noise component is multiplied. The characteristics of the processing system for detecting the noise component generated can be adaptively variably controlled, and the second attenuation coefficient k 2 for multiplying the noise component detected by the second adding means 2 can be used. By varying, the characteristics of the processing system for reducing the noise component included in the input video signal S IN can be adaptively variably controlled, the afterimage can be suppressed to a low level, and the noise included in the input video signal S IN can be suppressed. The components can be effectively reduced.

【0017】次に、本発明に係るノイズ低減装置の具体
的な実施例について図2乃至図9を参照して詳細に説明
する。
Next, a concrete embodiment of the noise reducing apparatus according to the present invention will be described in detail with reference to FIGS.

【0018】この図2に示すノイズ低減装置は、ワンチ
ップ化した大規模集積回路からなり、BUFブロック1
1,DETブロック12,CNTブロック13,IIR
ブロック14,MEMブロック15,GAIブロック1
6,TOUブロック17,OBFブロック18及びSE
Pブロック19を備え、単体で信号適応型ノイズ低減装
置又は1フレームの遅延素子として機能するようになっ
ている。
The noise reduction device shown in FIG. 2 is composed of a large-scale integrated circuit which is made into one chip, and has a BUF block 1
1, DET block 12, CNT block 13, IIR
Block 14, MEM block 15, GAI block 1
6, TOU block 17, OBF block 18 and SE
The P block 19 is provided so as to function as a signal adaptive noise reduction device or as a delay element for one frame by itself.

【0019】上記BUFブロック11は、入力映像信号
INにデータレート変換等の変換処理を施すブロックで
あって、デシメーションフィルタによる映像信号の遅延
に対応して、アドレスコントロール信号やリアルタイム
コントロール信号などを遅延させる。このBUFブロッ
ク11から出力された映像信号は、上記DETブロック
12,IIRブロック14及びTOUブロック17に供
給される。また、アドレスコントロール信号は、上記D
ETブロック12,MEMブロック15及びOBFブロ
ック18に供給される。さらに、リアルタイムコントロ
ール信号は、上記CNTブロック13に供給される。
The BUF block 11 is a block for performing conversion processing such as data rate conversion on the input video signal S IN , and corresponds to the delay of the video signal due to the decimation filter, and outputs an address control signal, a real-time control signal and the like. Delay. The video signal output from the BUF block 11 is supplied to the DET block 12, IIR block 14 and TOU block 17. The address control signal is the above D
It is supplied to the ET block 12, the MEM block 15, and the OBF block 18. Further, the real-time control signal is supplied to the CNT block 13.

【0020】また、上記DETブロック12は、上記B
UFブロック11を介して供給される入力映像信号SIN
について、レベル検出,エッジ検出及びシーンチェンジ
検出などの各種検出処理を行うブロックであって、レベ
ル検出回路21,エッジ検出回路22及びシーンチェン
ジ検出回路23から成り、各検出出力を上記CNTブロ
ック13に供給する。
Further, the DET block 12 has the B
Input video signal S IN supplied through the UF block 11
Is a block that performs various detection processes such as level detection, edge detection, and scene change detection, and includes a level detection circuit 21, an edge detection circuit 22, and a scene change detection circuit 23, and outputs each detection output to the CNT block 13. Supply.

【0021】上記レベル検出回路21は、例えば図3に
示すように、リミッタ回路31,検出ポイントセレクタ
32及び絶対値変換回路33により構成される。この図
3において、上記リミッタ回路31は、上記BUFブロ
ック11を介して供給される入力映像信号SINについ
て、レベル検出ポイントに応じたリミッタを掛ける。例
えばMSBを符号ビットとした8ビットの入力映像信号
INをI(8:1)と表したとすると、I(6:3)の
4ビットにレベル検出ポイントを選ぶときは、I8(M
SB),I7,T6が同じならば入力映像信号I(8:
1)のI(6:3)をそのまま出力し、1つでも異なっ
ているときにはI8(MSB)すなわち符号に応じて、
I(6:3)=0111又はI(6:3)=1000を
出力する。このようなリミッタ回路31の出力が上記検
出ポイントセレクタ25に供給される。上記検出ポイン
トセレクタ25は、例えばI(6:3)やI(7:4)
などのレベル検出ポイントが設定された各検出ポイント
回路32A,232とこれらの出力を選択するセレクタ
32Cとからなり、上記セレクタ32Cにより選択した
レベル検出を上記絶対値変換回路33に供給する。上記
絶対値変換回路33は、上記検出ポイントセレクタ32
によるレベル検出が上記セレクタ32Cから直接又は反
転回路33Aを介してセレクタ33Bにより構成されて
いる。そして、この絶対値変換回路33のセレクタ33
Bは、上記入力映像信号SINの符号ビット(MSB)に
より選択動作を行って、絶対値のレベル検出信号を出力
する。
The level detection circuit 21 is composed of a limiter circuit 31, a detection point selector 32 and an absolute value conversion circuit 33 as shown in FIG. 3, for example. In FIG. 3, the limiter circuit 31 applies a limiter according to the level detection point to the input video signal S IN supplied through the BUF block 11. For example, if the 8-bit input video signal S IN with the MSB as a sign bit is expressed as I (8: 1), when selecting the level detection point for 4 bits of I (6: 3), I8 (M
If SB), I7, and T6 are the same, the input video signal I (8:
I (6: 3) of 1) is output as it is, and if even one is different, I8 (MSB), that is, according to the code,
I (6: 3) = 0111 or I (6: 3) = 1000 is output. The output of the limiter circuit 31 is supplied to the detection point selector 25. The detection point selector 25 is, for example, I (6: 3) or I (7: 4).
It is composed of respective detection point circuits 32A and 232 in which level detection points are set and a selector 32C for selecting these outputs, and the level detection selected by the selector 32C is supplied to the absolute value conversion circuit 33. The absolute value conversion circuit 33 includes the detection point selector 32.
The level detection by means of the selector 33B is constituted by the selector 33B directly or through the inversion circuit 33A. Then, the selector 33 of the absolute value conversion circuit 33
B performs a selection operation according to the sign bit (MSB) of the input video signal S IN , and outputs an absolute value level detection signal.

【0022】また、上記エッジ検出回路22は、クロマ
信号のエッジ検出を行う場合、例えば図4に示すように
構成される。このエッジ検出回路22は、上記BUFブ
ロック11を介して供給される入力映像信号SINについ
て、上記入力映像信号SINと遅延回路41,43により
2クロック(輝度信号を検出する場合には1クロック)
遅延して反転回路42により反転した入力映像信号とを
加算器44で加算混合することにより、エッジ検出を行
う。なお、オーバーフローが起こる可能性があるので、
この図4に示すエッジ検出回路22では、上記加算器4
4による加算混合出力すなわりエッジ検出出力が、オー
バーフローリミッタ45を通され、さらに、上述のレベ
ル検出回路21と同様に検出ポイントセレクタ46を通
されてから絶対値変換回路37により絶対値に変換さ
れ、エッジ幅調整回路48を介して出力される。
Further, the edge detection circuit 22 is constructed, for example, as shown in FIG. 4 when detecting the edge of the chroma signal. The edge detection circuit 22 uses the input video signal S IN supplied through the BUF block 11 for 2 clocks (1 clock for detecting a luminance signal) by the input video signal S IN and the delay circuits 41 and 43. )
Edge detection is performed by adding and mixing the input video signal delayed and inverted by the inversion circuit 42 by the adder 44. Note that overflow may occur, so
In the edge detection circuit 22 shown in FIG. 4, the adder 4
The addition / mixing output, that is, the edge detection output by 4 is passed through the overflow limiter 45 and further through the detection point selector 46 in the same manner as the level detection circuit 21 described above, and then converted into an absolute value by the absolute value conversion circuit 37. And output via the edge width adjusting circuit 48.

【0023】上記エッジ幅調整回路48は、エッジに幅
をもたせるために、例えば図5に示すように、入力信号
と、入力信号を遅延回路48Aにより2クロック(輝度
信号を検出する場合には1クロック)遅延させた信号と
を比較して大きい方をセレクタ38Bにより選択して出
力する。このエッジ幅調整回路48は、図6に示すよう
に、入力信号と、入力信号を遅延回路48Cにより2ク
ロック遅延させた信号とを加算器48Dにより加算して
出力するようにしたローパスフィルタ構成とすることも
できる。
The edge width adjusting circuit 48 has an input signal and a delay circuit 48A for two clocks (1 in the case of detecting a luminance signal, as shown in FIG. 5, in order to give the edge a width. (Clock) Delayed signal is compared and the larger one is selected by the selector 38B and output. As shown in FIG. 6, the edge width adjusting circuit 48 has a low-pass filter configuration in which an input signal and a signal obtained by delaying the input signal by two clocks by the delay circuit 48C are added by the adder 48D and output. You can also do it.

【0024】また、上記シーンチェンジ検出回路23
は、例えば図7に示すように構成される。このシーンチ
ェンジ検出回路23は、上記IIRブロック14から入
力映像信号の1フィールド又は1フレーム前との差分を
示す差分情報が供給される絶対値変換回路51を備え
る。この絶対値変換回路51は、上記差分情報を絶対値
情報に変換してリミッタ回路52を介してレベルコンパ
レータ53に供給する。上記レベルコンパレータ53
は、上記リミッタ回路52を介して供給される差分絶対
値情報が所定値よりも大きい場合に論理「H」の出力を
AND回路54を介してカウンタ55に供給する。ま
た、このシーンチェンジ検出回路23は、上記差分情報
の有効データを決定するH,V,CKカウンタ56を備
える。このH,V,CKカウンタ56は、例えば図8に
○で示すように、1フィールド(V)毎に16ライン
(H)毎の16クロック(CK)おきのポイントのデー
タを有効データとするように上記AND回路54のゲー
ト制御を行う。これにより、上記カウンタ55は、上記
AND回路54を介して出力される上記コンパレータ5
3の出力すなわち上記差分絶対値情報が所定値よりも大
きい有効データの数を計数する。このカウンタ55の計
数値は、上記入力映像信号SINによる画像のシーンの変
化の割合を示す。
The scene change detection circuit 23 is also provided.
Is configured as shown in FIG. 7, for example. The scene change detection circuit 23 includes an absolute value conversion circuit 51 to which difference information indicating a difference between the input video signal and one field or one frame before is supplied from the IIR block 14. The absolute value conversion circuit 51 converts the difference information into absolute value information and supplies it to the level comparator 53 via the limiter circuit 52. The level comparator 53
Supplies an output of logic "H" to the counter 55 via the AND circuit 54 when the difference absolute value information supplied via the limiter circuit 52 is larger than a predetermined value. The scene change detection circuit 23 also includes an H, V, CK counter 56 that determines the valid data of the difference information. The H, V, CK counter 56, for example, as shown by ◯ in FIG. 8, sets the data of points every 16 clocks (CK) for every 16 lines (H) for each field (V) as valid data. Then, the gate control of the AND circuit 54 is performed. As a result, the counter 55 causes the comparator 5 output via the AND circuit 54.
3 output, that is, the number of valid data whose difference absolute value information is larger than a predetermined value is counted. The count value of the counter 55 indicates the rate of change in the scene of the image due to the input video signal S IN .

【0025】また、上記CNTブロック13は、上記I
IRブロック14及びGAIブロック16の動作制御を
行うブロックであって、上記DETブロック12による
各種検出出力を総合的に判断して、最適化した制御信号
を上記IIRブロック14及びGAIブロック16に制
御信号を与える。また、外部からのリアルタイムコント
ロール信号が上記BUFブロック11を介して供給され
ているときには、このリアルタイムコントロール信号に
応じた制御動作を優先して行う。
Further, the CNT block 13 has the I
A block for controlling the operation of the IR block 14 and the GAI block 16, which comprehensively judges various detection outputs by the DET block 12 and outputs an optimized control signal to the IIR block 14 and the GAI block 16. give. Further, when a real-time control signal from the outside is supplied through the BUF block 11, the control operation according to the real-time control signal is preferentially performed.

【0026】また、上記IIRブロック14は、上記B
UFブロック11を介して供給される入力映像信号SIN
と上記MEMブロック15から読み出される1フレーム
前の映像信号SDLとの差分をとり、ノイズ成分を抽出す
るブロックであって、その抽出出力すなわちノイズ成分
を上記DETブロック12及び及びGAIブロック16
に供給する。
Further, the IIR block 14 has the B
Input video signal S IN supplied through the UF block 11
And a video signal S DL one frame before read from the MEM block 15, and extracts a noise component. The extracted output, that is, the noise component, is extracted from the DET block 12 and the GAI block 16
Supply to.

【0027】このIIRブロック14は、上記BUFブ
ロック11からの入力映像信号SINと上記MEMブロッ
ク15からの映像信号SDLが供給される第1加算器61
と、この第1加算器61による加算出力が供給される第
1及び第2のプリ・リミッタ62,63と、上記第1の
プリ・リミッタ62による出力が供給される係数ROM
64と、この係数ROM64の出力がアッテネータ65
を介して供給されるとともに上記BUFブロック11か
らの入力映像信号が供給される第2の加算器66とから
成る。
The IIR block 14 is provided with a first adder 61 to which the input video signal S IN from the BUF block 11 and the video signal S DL from the MEM block 15 are supplied.
And first and second pre-limiters 62 and 63 to which the addition output of the first adder 61 is supplied, and a coefficient ROM to which the output of the first pre-limiter 62 is supplied.
64 and the output of the coefficient ROM 64 are the attenuator 65
And a second adder 66 to which the input video signal from the BUF block 11 is supplied.

【0028】上記第1加算器61は、上述の図1に示し
たノイズ低減装置の原理構成における第2の加算手段2
に相当するもので、上記BUFブロック11を介して供
給される入力映像信号INと上記MEMブロック15から
読み出される1フレーム前の映像信号SDLとを差分をを
示す加算出力を上記DETブロック12のシーンデェン
ジ検出回路23に供給するとともに、上記第1及び第2
のプリ・リミッタ62,63に供給する。
The first adder 61 is the second adding means 2 in the principle configuration of the noise reducing apparatus shown in FIG.
Corresponding to the input video signal IN supplied through the BUF block 11 and the video signal S DL one frame before read from the MEM block 15 and an addition output indicating a difference is output from the DET block 12. The first and second scenes are supplied to the scene change detection circuit 23.
To the pre-limiters 62 and 63.

【0029】上記第1のプリ・リミッタ62は、上記第
1加算器61による加算出力について、所定のリミッタ
レベルL1 以上は動きによるものとする動き検出を行う
もので、図9に実線で示すように、上記リミッタレベル
1 以下をノイズ成分として抽出して、上記係数ROM
63に供給する。また、上記第2のプリ・リミッタ63
は、上記第1加算器61による加算出力について、所定
のリミッタレベルL2以上は動きによるものとする動き
検出を行うもので、図9に破線で示すように、上記リミ
ッタレベルL2 以下をノイズ成分として上記GAIブロ
ック16に供給する。ここで、上記第1及び第2のプリ
・リミッタ62,63の各リミッタレベルL1 ,L
2 は、L1 <L2 に設定されている。
The first pre-limiter 62 detects the added output of the first adder 61, which is based on the motion of the predetermined limiter level L 1 or higher, and is shown by a solid line in FIG. As described above, the limiter level L 1 or lower is extracted as a noise component, and the coefficient ROM
Supply to 63. Also, the second pre-limiter 63
The noise for the added output by the first adder 61, a predetermined limiter level L 2 above performs motion detection attributed to the motion, as indicated by a broken line in FIG. 9, the limiter level L 2 or less It is supplied to the GAI block 16 as a component. Here, the limiter levels L 1 and L of the first and second pre-limiters 62 and 63, respectively.
2 is set to L 1 <L 2 .

【0030】また、上記係数ROM64は、ノイズレベ
ルを所定の変換特性に従って変換するためのもので、上
記第1加算器61から上記第1のプリ・リミッタ62を
介して供給されるノイズ成分を示すデータを読み出しア
ドレスとして、ノイズレベルに係数を掛けたレベルデー
タが読み出されるようになっている。この係数ROM6
4から読み出されたノイズレベルデータが上記アッテネ
ータ65を介して上記第2の加算器66に供給される。
さらに、上記アッテネータ65は、上記係数ROM64
から読み出されたノイズレベルデータについて、ビット
シフトにより所定の減衰量を与える。上記係数ROM6
4及び上記アッテネータ65は、上述の図1に示したノ
イズ低減装置の原理構成における第1の係数乗算手段5
に相当する。そして、上記第2の加算器66は、上述の
図1に示したノイズ低減装置の原理構成における第1の
加算手段1に相当するもので、上記係数ROM64から
上記アッテネータ65を介して供給されるノイズレベル
データを上記BUFブロック11を介して供給される入
力映像信号から減算した加算出力信号として、ノイズ成
分を低減した映像信号を上記MEMブロック15に供給
する。
The coefficient ROM 64 is for converting the noise level according to a predetermined conversion characteristic, and indicates the noise component supplied from the first adder 61 via the first pre-limiter 62. Level data obtained by multiplying the noise level by a coefficient is read using the data as a read address. This coefficient ROM6
The noise level data read from No. 4 is supplied to the second adder 66 via the attenuator 65.
Further, the attenuator 65 is provided with the coefficient ROM 64.
A predetermined amount of attenuation is given to the noise level data read out from by the bit shift. The coefficient ROM6
4 and the attenuator 65 are the first coefficient multiplication means 5 in the principle configuration of the noise reduction device shown in FIG.
Equivalent to. The second adder 66 corresponds to the first adding means 1 in the principle configuration of the noise reduction device shown in FIG. 1, and is supplied from the coefficient ROM 64 via the attenuator 65. A noise level reduced video signal is supplied to the MEM block 15 as an addition output signal obtained by subtracting the noise level data from the input video signal supplied via the BUF block 11.

【0031】ここで、この実施例では、上記係数ROM
64に3種類の変換特性のレベルデータが予め書き込ま
れており、上記CNTブロック13からのIIR制御信
号により上記係数ROM64の変換特性と上記アッテネ
ータ65の減衰量が制御される。これにより、IIRブ
ロック14の特性を0.25ステップで微調して、下位
のビットを有効に使うようにしている。
Here, in this embodiment, the coefficient ROM is used.
Level data of three types of conversion characteristics are written in advance in 64, and the conversion characteristics of the coefficient ROM 64 and the attenuation amount of the attenuator 65 are controlled by the IIR control signal from the CNT block 13. As a result, the characteristics of the IIR block 14 are finely adjusted in 0.25 steps, and the lower bits are used effectively.

【0032】また、上記MEMブロック15は、上述の
図1に示したノイズ低減装置の原理構成における遅延手
段4に相当するもので、1フレーム分の記憶容量を有す
るフレームメモリからなり、上記IIRブロック14の
第2の加算器66から供給される映像信号を記憶して、
1フレーム前の映像信号を上記IIRブロック14の第
1の加算器61に供給するとともに、上記TOUブロッ
ク17に供給する。
Further, the MEM block 15 corresponds to the delay means 4 in the principle configuration of the noise reducing apparatus shown in FIG. 1 described above, and is composed of a frame memory having a storage capacity of one frame, and the IIR block. The video signal supplied from the second adder 66 of 14 is stored,
The video signal of one frame before is supplied to the first adder 61 of the IIR block 14 and the TOU block 17.

【0033】また、上記GAIブロック16は、上述の
図1に示したノイズ低減装置の原理構成における第2の
係数乗算手段6に相当するもので、上記IIRブロック
14により抽出されたノイズ成分のゲインを変えて上記
TOUブロック17に供給するものであって、上述のI
IRブロック14と同様な係数ROM71やビットシフ
トによるアッテネータ72などから成り、上記CNTブ
ロック13からのゲイン制御信号によって上記アッテネ
ータ72の減衰量が1/8ステップで可変制御される。
The GAI block 16 corresponds to the second coefficient multiplying means 6 in the principle configuration of the noise reduction device shown in FIG. 1, and the gain of the noise component extracted by the IIR block 14 is obtained. Is supplied to the TOU block 17 by changing the
It comprises a coefficient ROM 71 similar to the IR block 14, an attenuator 72 by bit shift, etc., and a gain control signal from the CNT block 13 variably controls the attenuation amount of the attenuator 72 in 1/8 steps.

【0034】また、上記TOUブロック17は、上記B
UFブロック11を介して供給される入力映像信号のノ
イズを低減する処理を行うものであって、加算器81と
切換スイッチ82などからなる。
Further, the TOU block 17 has the B
It performs a process of reducing noise of an input video signal supplied via the UF block 11, and includes an adder 81 and a changeover switch 82.

【0035】このTOUブロック17において、上記加
算器81は、上述の図1に示したノイズ低減装置の原理
構成における第2の加算手段3に相当するもので、上記
BUFブロック11を介して供給される入力映像信号に
対して、上記GAIブロック16によりゲイン調整され
たノイズ成分を減算合成することにより、ノイズを低減
した映像信号を生成する。そして、ノイズ低減動作モー
ド時には、上記加算器81により得られるノイズ低減処
理済みの映像信号が上記切換スイッチ82を介して出力
される。また、遅延動作モード時には、上記MEMブロ
ック15から読み出される1フレーム前の映像信号が上
記切換スイッチ82を介して出力される。
In the TOU block 17, the adder 81 corresponds to the second adding means 3 in the principle configuration of the noise reduction device shown in FIG. 1 described above, and is supplied via the BUF block 11. A noise-reduced video signal is generated by subtracting and combining the noise component whose gain is adjusted by the GAI block 16 with respect to the input video signal. Then, in the noise reduction operation mode, the noise-reduced video signal obtained by the adder 81 is output via the changeover switch 82. In the delay operation mode, the video signal of one frame before read from the MEM block 15 is output via the changeover switch 82.

【0036】また、上記OBFブロック18は、上記T
OUブロック17から供給される映像信号にデータレー
ト変換等の変換処理を施すブロックであって、インター
ポレーションフィルタによる映像信号の遅延に対応し
て、アドレスコントロール信号やリアルタイムコントロ
ール信号などを遅延させて出力する。
The OBF block 18 has the T
A block that performs conversion processing such as data rate conversion on the video signal supplied from the OU block 17, and delays the address control signal and the real-time control signal in response to the delay of the video signal by the interpolation filter. Output.

【0037】また、上記SEPブロック19は、図示し
ないマイクロコンピュータからのシリアルデータをパラ
レルデータに変換して、各ブロックの動作制御を行う。
The SEP block 19 converts serial data from a microcomputer (not shown) into parallel data and controls the operation of each block.

【0038】このような構成のノイズ低減装置におい
て、上記CNTブロック13は、上記DETブロック1
2による各種検出出力に応じて、上記IIRブロック1
4及びGAIブロック16を次のように制御する。
In the noise reducing device having such a configuration, the CNT block 13 is the DET block 1
The IIR block 1 according to various detection outputs by 2
4 and GAI block 16 are controlled as follows.

【0039】すなわち、上記CNTブロック13は、上
記エッジ検出回路22によるエッジ検出出力で示される
エッジレベルが低い場合には、その部分が大画面部分で
あると判断して、ノイズ低減処理を深く掛けるように、
上記IIRブロック14の係数k1 及び上記GAIブロ
ック16の係数k2 を大きくする。このように、エッジ
検出出力をノイズ低減処理に反映させることにより、画
面でノイズが目立つ大面積部分でノイズ低減処理をより
深く掛けて、ノイズが目立たないようにすることができ
る。また、上記エッジ検出により静止画像中の動いてい
る部分が判るので、動いている部分のノイズ低減処理を
浅くすることにより、残像を少なくして、全体のノイズ
低減効果を維持することができる。
That is, when the edge level indicated by the edge detection output by the edge detection circuit 22 is low, the CNT block 13 determines that portion is a large screen portion and deeply applies noise reduction processing. like,
The coefficient k 1 of the IIR block 14 and the coefficient k 2 of the GAI block 16 are increased. In this way, by reflecting the edge detection output in the noise reduction processing, it is possible to apply the noise reduction processing deeper in a large area where noise is conspicuous on the screen so that the noise is less noticeable. Further, since the moving portion in the still image can be detected by the edge detection, by making the noise reduction processing of the moving portion shallow, the afterimage can be reduced and the overall noise reducing effect can be maintained.

【0040】また、上記CNTブロック13は、上記レ
ベル検出回路21によるレベル検出出力で示される信号
レベルに応じて、上記IIRブロック14の係数k1
び上記GAIブロック16の係数k2 を制御する。輝度
信号ではレベルが低いとノイズが目立つので、レベルが
低い場合に、上記IIRブロック14の係数k1 及び上
記GAIブロック16の係数k2 を大きくすることによ
り、ノイズが目立たないようにすることができる。ま
た、クロマ信号ではレベルが高いとノイズが目立つの
で、レベルが高い場合に、上記IIRブロック14の係
数k1 及び上記GAIブロック16の係数k2 を大きく
することにより、ノイズが目立たないようにすることが
できる。。
The CNT block 13 controls the coefficient k 1 of the IIR block 14 and the coefficient k 2 of the GAI block 16 in accordance with the signal level indicated by the level detection output from the level detection circuit 21. When the level is low in the luminance signal, noise is conspicuous. Therefore, when the level is low, the coefficient k 1 of the IIR block 14 and the coefficient k 2 of the GAI block 16 can be increased to make the noise inconspicuous. it can. Further, since noise is conspicuous when the level is high in the chroma signal, noise is made inconspicuous by increasing the coefficient k 1 of the IIR block 14 and the coefficient k 2 of the GAI block 16 when the level is high. be able to. ..

【0041】さらに、上記CNTブロック13は、上記
シーンチェンジ検出回路23による検出出力で示される
映像シーンの映像シーンの変化の割合が小さい程、上記
IIRブロック14の係数k1 及び上記GAIブロック
16の係数k2 を大きくするように制御する。このよう
に、映像シーンの変化の割合に応じてノイズ低減効果を
変化させることにより、残像が少なく、高いノイズ低減
効果を得ることができる。また、完全にシーンが変わっ
たときに、上記IIRブロック14のループ係数k1
最小にする。これにより、残像を少なくすることができ
る。
Further, in the CNT block 13, as the rate of change of the video scene of the video scene indicated by the detection output by the scene change detection circuit 23 becomes smaller, the coefficient k 1 of the IIR block 14 and the GAI block 16 become smaller. The coefficient k 2 is controlled to be large. In this way, by changing the noise reduction effect according to the rate of change of the video scene, it is possible to obtain a high noise reduction effect with less afterimage. Also, when the scene is completely changed, the loop coefficient k 1 of the IIR block 14 is minimized. As a result, afterimages can be reduced.

【0042】[0042]

【発明の効果】以上のように、本発明に係るノイズ低減
装置では、 H(z)={(1−k2 )−(k1 −k2 )z-1}/(1−k1 -1) なる伝達関数H(z)によって入力映像信号にノイズ低
減処理を施した出力映像信号を得るようにしたので、第
2の加算手段により検出されたノイズ成分に乗算する上
記第1の減衰係数k1 を可変することにより、入力映像
信号に含まれるノイズ成分を検出するための処理系の特
性を適応的に可変制御することができ、また、上記第2
の加算手段により検出されたノイズ成分に乗算する上記
第2の減衰係数k2 を可変することにより、入力映像信
号に含まれるノイズ成分を低減するための処理系の特性
を適応的に可変制御することができ、残像を少なく抑え
て、入力映像信号に含まれるノイズ成分を効果的に低減
することができる。
As is evident from the foregoing description, in the noise reducing device according to the present invention, H (z) = {( 1-k 2) - (k 1 -k 2) z -1} / (1-k 1 z -1 ) Since the output video signal is obtained by subjecting the input video signal to the noise reduction processing by the transfer function H (z), the first attenuation by which the noise component detected by the second adding means is multiplied. By varying the coefficient k 1 , it is possible to adaptively variably control the characteristics of the processing system for detecting the noise component included in the input video signal, and the above second
By varying the second attenuation coefficient k 2 that multiplies the noise component detected by the adding means, the characteristics of the processing system for reducing the noise component included in the input video signal are adaptively variably controlled. Therefore, the afterimage can be suppressed to be small, and the noise component included in the input video signal can be effectively reduced.

【0043】また、本発明に係るノイズ低減装置では、
1フレーム期間又は1フィールド期間に相当する記憶容
量を有するメモリを遅延手段として用い、第2の加算手
段によりは入力映像信号の1フィールド差分又はフレー
ム差分を検出して、 k1 <k2 なる第1の減衰係数k1 と第2の減衰係数k2 を第1及
び第2の係数乗算手段により上記1フィールド差分又は
フレーム差分に乗算することによって、画像のフィール
ド相関やフレーム相関を利用したノイズ低減処理を行
い、残像を少なく抑えて、入力映像信号に含まれるノイ
ズ成分を効果的に低減することができる。
Further, in the noise reduction device according to the present invention,
Used as a delay means a memory having a storage capacity corresponding to one frame period or one field period, by the second addition means detects a one-field difference or frame difference of the input video signal, k 1 <k 2 becomes the by multiplying the above 1-field difference or frame difference by one of the attenuation coefficient k 1 and the second damping coefficient k 2 first and second coefficient multiplying means, the noise reduction utilizing field correlation or frame correlation of the image By processing, the afterimage can be suppressed to a small amount, and the noise component included in the input video signal can be effectively reduced.

【0044】さらに、入力映像信号により示される画像
の動きを動き検出手段により検出して、上記第1及び第
2の係数乗算手段の第1及び第2の減衰係数k1 ,k2
を画像の動きに応じて適応的に制御することによって、
残像を少なく抑えて、入力映像信号に含まれるノイズ成
分を効果的に低減することができる。
Further, the motion of the image represented by the input video signal is detected by the motion detecting means, and the first and second attenuation coefficients k 1 and k 2 of the first and second coefficient multiplying means are detected.
By adaptively controlling the image according to the movement of the image,
By suppressing the afterimage, the noise component contained in the input video signal can be effectively reduced.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明に係るノイズ低減装置の原理的な構成を
示すブロック図である。
FIG. 1 is a block diagram showing a basic configuration of a noise reduction device according to the present invention.

【図2】本発明に係るノイズ低減装置の具体的な構成を
示すブロック図である。
FIG. 2 is a block diagram showing a specific configuration of a noise reduction device according to the present invention.

【図3】図2に示したノイズ低減装置における検出ブロ
ックを構成しているレベル検出回路の構成を示すブロッ
ク図である。
FIG. 3 is a block diagram showing a configuration of a level detection circuit that constitutes a detection block in the noise reduction device shown in FIG.

【図4】図2に示したノイズ低減装置における検出ブロ
ックを構成しているエッジ検出回路の構成を示すブロッ
ク図である。
FIG. 4 is a block diagram showing a configuration of an edge detection circuit which constitutes a detection block in the noise reduction device shown in FIG.

【図5】図4に示したエッジ検出回路を構成しているエ
ッジ幅調整回路の構成を示すブロック図である。
5 is a block diagram showing a configuration of an edge width adjustment circuit that constitutes the edge detection circuit shown in FIG.

【図6】図4に示したエッジ検出回路を構成しているエ
ッジ幅調整回路の他の構成を示すブロック図である。
6 is a block diagram showing another configuration of an edge width adjustment circuit that constitutes the edge detection circuit shown in FIG.

【図7】図2に示したノイズ低減装置における検出ブロ
ックを構成しているシーンチェンジ検出回路の構成を示
すブロック図である。
7 is a block diagram showing a configuration of a scene change detection circuit that constitutes a detection block in the noise reduction device shown in FIG.

【図8】図7に示したシーンチェンジ検出回路の動作説
明に供する画面の図である。
8 is a diagram of a screen used for explaining the operation of the scene change detection circuit shown in FIG.

【図9】図2に示したノイズ低減装置におけるIIRブ
ロックを構成している各リミッタ回路の動作を示す特性
図である。
9 is a characteristic diagram showing the operation of each limiter circuit that constitutes the IIR block in the noise reduction device shown in FIG.

【符号の説明】[Explanation of symbols]

1,66・・・第1の加算手段(加算器) 2,61・・・第2の加算手段(加算器) 3,81・・・第3の加算手段(加算器) 4,15・・・遅延手段(MEMブロック) 5,14・・・第1の係数乗算手段(IIRブロック) 6,16・・・第2の係数乗算手段(GAIブロック) 1, 66 ... First adding means (adder) 2, 61 ... Second adding means (adder) 3, 81 ... Third adding means (adder) 4, 15 ... Delay means (MEM block) 5,14 ... First coefficient multiplication means (IIR block) 6,16 ... Second coefficient multiplication means (GAI block)

Claims (3)

【特許請求の範囲】[Claims] 【請求項1】 入力映像信号が供給される第1乃至第3
の加算手段と、 上記第1の加算手段による加算出力信号に所定の遅延量
-1を与え、その遅延出力信号を上記第2の加算手段に
供給する遅延手段と、 上記第2の加算手段による加算出力信号に第1の減衰係
数k1 を掛けて上記第1の加算手段に供給する第1の係
数乗算手段と、 上記第2の加算手段による加算出力信号に第2の減衰係
数k2 を掛けて上記第3の加算手段に供給する第2の係
数乗算手段とを備え、 H(z)={(1−k2 )−(k1 −k2 )z-1}/(1−k1 -1) なる伝達関数H(z)によって入力映像信号にノイズ低
減処理を施した出力映像信号を上記第3の加算手段から
出力することを特徴とするノイズ低減装置。
1. A first to a third to which an input video signal is supplied
Means for adding a predetermined delay amount z -1 to the output signal added by the first adding means, and supplying the delayed output signal to the second adding means, and the second adding means. A first coefficient multiplication means for multiplying the addition output signal by the first attenuation coefficient k 1 and supplying it to the first addition means; and a second attenuation coefficient k 2 for the addition output signal by the second addition means. H (z) = {(1−k 2 ) − (k 1 −k 2 ) z −1 } / ( 1−2 A noise reduction device characterized in that an output video signal obtained by subjecting an input video signal to noise reduction processing by a transfer function H (z) of k 1 z −1 ) is output from the third adding means.
【請求項2】 前記遅延手段は1フレーム期間又は1フ
ィールド期間に相当する記憶容量を有するメモリからな
り、 前記第2の加算手段は入力映像信号の1フィールド差分
又はフレーム差分を検出し、 前記第1及び第2の係数乗算手段は前記第2の加算手段
により検出された1フィールド差分又はフレーム差分
に、 k1 <k2 なる第1の減衰係数k1 と第2の減衰係数k2 を乗算す
ることを特徴とする請求項1記載のノイズ低減装置。
2. The delay means comprises a memory having a storage capacity corresponding to one frame period or one field period, and the second adding means detects one field difference or frame difference of an input video signal, The first and second coefficient multiplying means multiplies the one-field difference or the frame difference detected by the second adding means by the first attenuation coefficient k 1 and the second attenuation coefficient k 2 with k 1 <k 2 . The noise reduction device according to claim 1, wherein
【請求項3】入力映像信号により示される画像の動きを
検出する動き検出手段を設け、 前記第1及び第2の係数乗算手段の第1及び第2の減衰
係数k1 ,k2 を上記動き検出手段により検出される画
像の動きに応じて制御することを特徴とする請求項2記
載のノイズ低減装置。
3. A motion detecting means for detecting a motion of an image represented by an input video signal is provided, and the first and second attenuation coefficients k 1 and k 2 of the first and second coefficient multiplying means are set to the motion. The noise reduction device according to claim 2, wherein the noise reduction device is controlled according to the movement of the image detected by the detection means.
JP12275792A 1992-04-16 1992-04-16 Noise reduction device Expired - Fee Related JP3289311B2 (en)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP12275792A JP3289311B2 (en) 1992-04-16 1992-04-16 Noise reduction device
US08/046,578 US5325203A (en) 1992-04-16 1993-04-14 Adaptively controlled noise reduction device for producing a continuous output
EP93302939A EP0566412B1 (en) 1992-04-16 1993-04-15 Noise reduction device
DE69328987T DE69328987T2 (en) 1992-04-16 1993-04-15 Noise reduction device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP12275792A JP3289311B2 (en) 1992-04-16 1992-04-16 Noise reduction device

Publications (2)

Publication Number Publication Date
JPH05300407A true JPH05300407A (en) 1993-11-12
JP3289311B2 JP3289311B2 (en) 2002-06-04

Family

ID=14843864

Family Applications (1)

Application Number Title Priority Date Filing Date
JP12275792A Expired - Fee Related JP3289311B2 (en) 1992-04-16 1992-04-16 Noise reduction device

Country Status (1)

Country Link
JP (1) JP3289311B2 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008306501A (en) * 2007-06-07 2008-12-18 Canon Inc Image processing unit, image processing method, and program
JP2009100373A (en) * 2007-10-18 2009-05-07 Sanyo Electric Co Ltd Noise reduction processing apparatus, noise reduction processing method, and electronic device

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102218566B (en) * 2010-12-24 2012-09-26 北京遥测技术研究所 Machining method of semi-rigid cable part

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008306501A (en) * 2007-06-07 2008-12-18 Canon Inc Image processing unit, image processing method, and program
JP2009100373A (en) * 2007-10-18 2009-05-07 Sanyo Electric Co Ltd Noise reduction processing apparatus, noise reduction processing method, and electronic device

Also Published As

Publication number Publication date
JP3289311B2 (en) 2002-06-04

Similar Documents

Publication Publication Date Title
US5325203A (en) Adaptively controlled noise reduction device for producing a continuous output
JP3863294B2 (en) Noise reduction signal processing circuit and video display device
US4926361A (en) Digital noise reducer
US7321401B2 (en) Contour emphasizing circuit
JP3267560B2 (en) Apparatus and method for reducing impulse noise
JP2586687B2 (en) Noise removal circuit
US5572547A (en) System for controlling the operating mode of an adaptive equalizer
JPH05300409A (en) Noise reducing device
JP3289311B2 (en) Noise reduction device
JPH05300408A (en) Noise reducing device
JP4258045B2 (en) Noise reduction apparatus, noise reduction method, and recording medium
US5247362A (en) Adaptive noise reduction apparatus using motion detection signal
JPS62136175A (en) Noise reducing device
JP3428355B2 (en) Waveform equalization circuit
JP2827225B2 (en) Information amount control device for image signal
JP2940264B2 (en) Television receiver
JP2624538B2 (en) Audio synchronization method for television format conversion
JP2871402B2 (en) Contour correction circuit
JPH09294245A (en) Noise elimination circuit
JPH02135981A (en) Image receiver controller
JPH06334984A (en) Picture compressing device
JPS6058777A (en) Noise eliminating filter
JP2001218081A (en) Image pickup device and method for clamping image pickup signal
JPH0888783A (en) Control method for waveform equalizer
JPH04145774A (en) Noise reducer

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20020219

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080322

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090322

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100322

Year of fee payment: 8

LAPS Cancellation because of no payment of annual fees