JPH05197652A - Multiprocessor system - Google Patents

Multiprocessor system

Info

Publication number
JPH05197652A
JPH05197652A JP4008364A JP836492A JPH05197652A JP H05197652 A JPH05197652 A JP H05197652A JP 4008364 A JP4008364 A JP 4008364A JP 836492 A JP836492 A JP 836492A JP H05197652 A JPH05197652 A JP H05197652A
Authority
JP
Japan
Prior art keywords
processing device
processor
receivable
transmission
buffer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP4008364A
Other languages
Japanese (ja)
Other versions
JP2992394B2 (en
Inventor
Yuji Terada
祐二 寺田
Etsuji Kuraya
悦治 倉矢
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Nippon Telegraph and Telephone Corp
Original Assignee
Hitachi Ltd
Nippon Telegraph and Telephone Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd, Nippon Telegraph and Telephone Corp filed Critical Hitachi Ltd
Priority to JP4008364A priority Critical patent/JP2992394B2/en
Publication of JPH05197652A publication Critical patent/JPH05197652A/en
Application granted granted Critical
Publication of JP2992394B2 publication Critical patent/JP2992394B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Abstract

PURPOSE:To enable sufficient control to communication between processors with large capacity by improving efficiency for communication control by securing a buffer at the transmitting destination while referring to the empty buffer information area of a common memory part in the case of transmission. CONSTITUTION:A common memory 1b is provided with a reception enable processor register area and an empty buffer information area to be used as common resources. Respective microprocessors 1d-1g register it on the reception enable processor register area of the common memory 1b whether data can be received from the other processor or not. Further, it is registered on the empty buffer information area of the common memory 1b whether each buffer of the own device is empty or not. In the case of transmission, the processor at the transmitting destination is selected by the respective processors 1d-1g while referring to the reception enable processor register area. Then, the buffer at the transmitting destination is secured while referring to the empty buffer information area.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、複数の処理装置間で通
信を制御する制御部およびその構成を用いての処理装置
間通信制御システムに関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a control unit for controlling communication between a plurality of processing devices and an inter-processing device communication control system using the configuration thereof.

【0002】[0002]

【従来の技術】従来は、特開昭57−6933号公報に
記載のように、処理装置間通信で異常状態が発生した場
合の通信制御装置の処理方法についての発明がある。上
記従来技術は、通信制御装置に接続するプロセッサ毎に
処理装置状態レジスタを設置して、該処理装置状態レジ
スタに通信制御装置とプロセッサとの間で異常が発生し
たか否かを記憶させて、データ転送指令が発生したとき
に、レジスタの値により起動処理するかデータ転送処理
の実行をするかを制御している。この従来技術は、処理
装置間通信の正常状態での制御効率の点については配慮
されていない。
2. Description of the Related Art Conventionally, as disclosed in Japanese Patent Application Laid-Open No. 57-6933, there is an invention regarding a processing method of a communication control device when an abnormal state occurs in communication between processing devices. In the above-mentioned conventional technology, a processor status register is installed for each processor connected to the communication controller, and the processor status register stores whether or not an abnormality has occurred between the processor and the processor, When a data transfer command is issued, whether the start process or the data transfer process is executed is controlled by the value of the register. This prior art does not consider the control efficiency in the normal state of inter-processor communication.

【0003】また、従来は、複数の処理装置間で通信す
る場合に、送信元の処理装置が、他の複数ある処理装置
に対して受信が可能か否かを問い合わせて、受信が可能
な処理装置に対して送信を行っている。
Further, conventionally, when communication is performed between a plurality of processing devices, a processing device of a transmission source inquires of a plurality of other processing devices as to whether or not reception is possible, and processing that enables reception. Sending to the device.

【0004】[0004]

【発明が解決しようとする課題】上記従来技術は、送信
元の処理装置が、他の複数ある処理装置に対して受信が
可能か否かを問い合わせているため、処理装置の台数が
増大した場合や、処理装置に接続する端末が増大して処
理装置が大容量化した場合に、問い合わせが煩雑にな
り、処理能力が低下するという問題がある。
In the above-mentioned prior art, since the processing device of the transmission source inquires of a plurality of other processing devices whether or not reception is possible, the number of processing devices increases. In addition, when the number of terminals connected to the processing device increases and the processing device has a large capacity, there is a problem that the inquiry becomes complicated and the processing capacity decreases.

【0005】本発明は、処理装置間通信制御の効率を向
上させて、大容量の処理装置間通信に対して充分な制御
を行うことができるマルチプロセッサシステムを提供す
ることを目的とする。
An object of the present invention is to provide a multiprocessor system capable of improving the efficiency of inter-processor communication control and sufficiently controlling large-capacity inter-processor communication.

【0006】[0006]

【課題を解決するための手段】上記目的を達成するため
に、通信を制御する複数のプロセッサと、プロセッサを
接続する伝送路と、複数のプロセッサのそれぞれに対応
して、端末や他の中継装置に接続してデータの送受信を
する処理装置と、各プロセッサおよび処理装置のそれぞ
れに対応してデータを記憶する複数のバッファとを有す
るマルチプロセッサシステムにおいて、各プロセッサか
ら読み出しと書き込みとが可能な共通メモリ部を有し、
上記共通メモリ部は、複数の各バッファに対応してそれ
ぞれのバッファが空きか空きでないかを示す空きバッフ
ァ情報領域を有し、上記プロセッサは、該プロセッサに
対応して設けられているバッファの上記空きバッファ情
報領域に各バッファが空きか空きでないかを登録し、送
信時に、空きバッファ情報領域を参照することにより、
送信先のバッファを確保する手段を有する。
In order to achieve the above object, a plurality of processors for controlling communication, a transmission line for connecting the processors, and a terminal or another relay device corresponding to each of the plurality of processors are provided. In a multiprocessor system having a processing device connected to a node for sending and receiving data, and a plurality of buffers for storing data corresponding to each processor and each processing device, a common processor capable of reading and writing from each processor Has a memory section,
The common memory unit has a free buffer information area corresponding to each of the plurality of buffers, the free buffer information area indicating whether each buffer is free or not, and the processor is one of the buffers provided corresponding to the processor. By registering whether each buffer is free or not in the free buffer information area, and referring to the free buffer information area during transmission,
It has means for securing a buffer at the destination.

【0007】上記共通メモリ部は、処理装置が他の処理
装置からのデータを受信することが可能であるかないか
を各処理装置ごとに示す受信可処理装置登録領域を有
し、プロセッサは、上記受信可処理装置登録領域に他の
処理装置からのデータを受信することが可能であるかな
いかを登録し、送信時に、受信可処理装置登録領域を参
照することにより、送信先処理装置を選択する手段を有
することができる。
The common memory unit has a receivable processing device registration area for each processing device, which indicates whether or not the processing device can receive data from another processing device. The destination processing device is selected by registering in the receivable processing device registration area whether data from another processing device can be received or not, and referring to the receivable processing device registration area at the time of transmission. Can have means.

【0008】また、上記共通メモリ部は、受信可処理装
置登録領域を複製するための受信可処理装置登録領域を
さらに有し、1の受信可処理装置登録領域は、受信側の
プロセッサの登録用にし、他の複製用の受信可処理装置
登録領域は、送信時に、送信側のプロセッサの書きかえ
用にして、プロセッサは、送信時に、複製用の受信可処
理装置登録領域を参照し、送信先処理装置を選択して、
該複製用の受信可処理装置登録領域を受信不可に書き替
える手段を有することができる。上記プロセッサは、送
信時に、複製用の受信可処理装置登録領域を参照し、該
複製用の受信可処理装置登録領域がすべて受信不可の場
合には、受信側のプロセッサの登録用の受信可処理装置
登録領域の内容を複写するように指示する手段を有して
いる。
The common memory unit further has a receivable processing device registration area for copying the receivable processing device registration area, and one receivable processing device registration area is for registering a receiving side processor. The other receivable processing device registration area for duplication is used for rewriting of the transmitting side processor at the time of transmission, and the processor refers to the duplication receivable processing device registration area at the time of transmission and Select the processor,
It is possible to have means for rewriting the receivable processing device registration area for duplication so that it cannot be received. At the time of transmission, the processor refers to the receivable processing unit registration area for duplication, and if all the receivable processing apparatus registration areas for duplication are unreceivable, the reception side processing for registration of the receiving side processor is performed. It has means for instructing to copy the contents of the device registration area.

【0009】[0009]

【作用】各プロセッサは、共通メモリ部の受信可処理装
置登録領域に他の処理装置からのデータを受信すること
が可能であるかないかを登録し、また、共通メモリ部の
空きバッファ情報領域に自装置の各バッファが空きか空
きでないかを該当する場所に登録しておく。
Each processor registers whether or not it is possible to receive data from another processing device in the receivable processing device registration area of the common memory unit, and registers in the free buffer information area of the common memory unit. Register whether each buffer of its own device is empty or not in the corresponding place.

【0010】送信時には、各プロセッサは、複製用の受
信可処理装置登録領域を参照することにより、送信先処
理装置を選択して、空きバッファ情報領域を参照するこ
とにより、送信先のバッファを確保し、該複製用の受信
可処理装置登録領域を受信不可に書き替えることができ
る。
At the time of transmission, each processor selects the transmission destination processing device by referring to the receivable processing device registration area for duplication, and secures the transmission destination buffer by referring to the empty buffer information area. Then, the receivable processing device registration area for duplication can be rewritten as unreceivable.

【0011】さらに、プロセッサは、複製用の受信可処
理装置登録領域を参照したときに、複製用の受信可処理
装置登録領域がすべて受信不可の場合には、受信側のプ
ロセッサの登録用の受信可処理装置登録領域の内容を複
写するように指示する。
Further, when the processor refers to the receivable processing unit registration area for duplication, if all the receivable processing unit registration areas for duplication are unreceivable, the receiving processor for registration of the receiving side processor Instruct to copy the contents of the processable device registration area.

【0012】[0012]

【実施例】以下、本発明の一実施例を図を用いて説明す
る。
An embodiment of the present invention will be described below with reference to the drawings.

【0013】図1は、本発明の構成の一例を示すもので
あり、1aは処理装置間通信制御部(以後、単に制御部と
呼ぶ)を示している。本実施例に示すマルチプロセッサ
システムは、例えばデジタル交換機の中央処理系に用い
ることができる。制御部1a内において、共通メモリ1b
(CM)と複数のマイクロプロセッサ(PC1d、1e、1
f、1g)とが、共通バス1cにより接続されている。共通メ
モリCM1bは、各マイクロプロセッサから読み出しと書
き込みをすることができる。共通メモリCM1bには、共
通リソ−スとして用いる受信可処理装置登録レジスタR
EWおよび空バッファ情報レジスタBRFを有すること
ができる。また、共通メモリCM1bがRAMなどの場合
には、受信可処理装置登録領域および空バッファ情報領
域を設けてもよい。各レジスタについては後述する。各
マイクロプロセッサには、対応する処理装置(SP1h、
1i、1j、1k)がそれぞれ1または2以上ずつ接続されて
いる。すなわち、各処理装置に接続されているそれぞれ
のマイクロプロセッサがバス上の通信の制御をする。ま
た、各マイクロプロセッサには、データ転送をするのに
一時的にデータを蓄えておくバッファと、送信用のレジ
スタ、受信用のレジスタおよび転送終了表示レジスタと
を有することができ、各マイクロプロセッサは共通バス
を介しての通信を制御する。また、バッファは、各マイ
クロプロセッサの内部でなく、各マイクロプロセッサの
外部もしくは処理装置の内部に有してもよい。バッファ
は、処理装置から送受信のデータを読み書きすることが
でき、複数の領域を持っている。マイクロプロセッサ
は、バッファに対してバスへの送出や受信を指示するこ
とができる。共通バス1cには、バスの制御をするバスア
ビタが接続されている。各マイクロプロセッサは、バス
上にデータを送信する際は、バス上の通信制御をするバ
スアビタからの許可を得てから送信を始める。共通メモ
リCM1bは、バスアビタに有してもよい。また、各処理
装置には、電話、FAX、データ端末などの端末や、他
の中継装置、交換機などが回線を介して接続されてい
て、処理装置は回線制御を行う。この構成において、各
処理装置は、対応するマイクロプロセッサの制御・処理
により相互に通信を行うことができ、対応するマイクロ
プロセッサ内のレジスタを参照したり書き替えることが
できる。
FIG. 1 shows an example of the configuration of the present invention, and 1a shows an inter-processor communication control section (hereinafter simply referred to as a control section). The multiprocessor system shown in this embodiment can be used, for example, in a central processing system of a digital exchange. In the control unit 1a, the common memory 1b
(CM) and multiple microprocessors (PC1d, 1e, 1
f, 1g) are connected by a common bus 1c. The common memory CM1b can be read and written by each microprocessor. The common memory CM1b has a receivable processing device registration register R used as a common resource.
It may have an EW and an empty buffer information register BRF. When the common memory CM1b is a RAM or the like, a receivable processing device registration area and an empty buffer information area may be provided. Each register will be described later. Each microprocessor has a corresponding processing device (SP1h,
1i, 1j, 1k) are connected one by one or two or more. That is, each microprocessor connected to each processing unit controls communication on the bus. In addition, each microprocessor can have a buffer for temporarily storing data for data transfer, a register for transmission, a register for reception, and a transfer end display register. Controls communication via the common bus. Further, the buffer may be provided outside each microprocessor or inside the processing device, instead of inside each microprocessor. The buffer can read and write data transmitted and received from the processing device and has a plurality of areas. The microprocessor can instruct the buffer to send or receive to the bus. A bus arbiter for controlling the bus is connected to the common bus 1c. When transmitting data on the bus, each microprocessor starts transmission after obtaining permission from the bus arbiter that controls communication on the bus. The common memory CM1b may be included in the bus arbiter. In addition, terminals such as a telephone, a FAX, a data terminal, and other relay devices and exchanges are connected to each processing device via a line, and the processing device performs line control. In this configuration, each processing device can communicate with each other under the control / processing of the corresponding microprocessor, and can refer to or rewrite the register in the corresponding microprocessor.

【0014】図2は、図1に示した構成の制御部におけ
る通信制御の手順を示したものである。図1に示した処
理装置1iが送信を行い、処理装置1kが受信を行う場合を
例にして、それぞれの処理装置に対応する制御部内のマ
イクロプロセッサの通信制御の手順を図2を用いてを説
明する。また、送信および受信における処理装置内の各
レジスタの構成と、共通メモリCM内のレジスタの構成
とを図3〜図6を用いて説明する。
FIG. 2 shows a procedure of communication control in the control unit having the configuration shown in FIG. As an example of the case where the processing device 1i shown in FIG. 1 transmits and the processing device 1k receives, the procedure of communication control of the microprocessor in the control unit corresponding to each processing device will be described with reference to FIG. explain. Further, the configuration of each register in the processing device for transmission and reception and the configuration of the register in the common memory CM will be described with reference to FIGS. 3 to 6.

【0015】図2において、最も左側の部分が送信処理
装置1iに対応するマイクロプロセッサ1e(以後送信マイ
クロプロセッサと呼ぶ)の処理動作を示し、真中の部分
が共通メモリCM上のレジスタを示し、最も右側の部分
が受信処理装置1kに対応するマイクロプロセッサ1g(以
後受信マイクロプロセッサと呼ぶ)の処理動作を示して
いる。
In FIG. 2, the leftmost portion shows the processing operation of the microprocessor 1e (hereinafter referred to as the transmission microprocessor) corresponding to the transmission processing device 1i, the middle portion shows the register on the common memory CM, The right part shows the processing operation of the microprocessor 1g (hereinafter referred to as the reception microprocessor) corresponding to the reception processing device 1k.

【0016】マイクロプロセッサ内には、受信用のレジ
スタとバッファとを有している。この構成を図3
(b)、図3(c)および図4(a)に示す。
The microprocessor has a receiving register and a buffer. This configuration is shown in FIG.
It is shown in (b), FIG. 3 (c) and FIG. 4 (a).

【0017】図3(b)は受信制御語RCWの構成例を
示している。図3(b)において、マイクロプロセッサ
内にあるメモリの特定エリアに受信バッファ対応に1ワ
ードの受信制御語(RCW)を設け、処理装置は受信制
御語RCW内の受信元メモリ先頭アドレスRMAに、受
信バッファの先頭アドレスを設定する。受信元メモリ先
頭アドレスRMAには、受信バッファの各エリアの先頭
アドレスをあらかじめ設定しておく。RFLGは、受信
元メモリ先頭アドレスRMAで指定された受信バッファ
エリアの空き状態(バッファ空き=0)か、塞がり状態
(バッファ塞がり=1)かを表示し、バッファ空き状態
の場合には、マイクロプロセッサが0に設定し、データ
転送を受けると1に書き換える。
FIG. 3B shows an example of the structure of the reception control word RCW. In FIG. 3B, a reception control word (RCW) of 1 word is provided in a specific area of the memory in the microprocessor in correspondence with the reception buffer, and the processing device sets the reception source memory start address RMA in the reception control word RCW to Set the start address of the receive buffer. The start address of each area of the reception buffer is set in advance in the reception source memory start address RMA. RFLG indicates whether the reception buffer area specified by the reception source memory start address RMA is empty (buffer empty = 0) or blocked (buffer blocked = 1). When the buffer is empty, the microprocessor Is set to 0 and rewritten to 1 when data is transferred.

【0018】図3(c)に受信バッファの構成例を示
す。マイクロプロセッサは、データ受信時に受信制御情
報として、送信元プロセッササブシステム番号SPN、
送信先プロセッササブシステム番号DPNおよび転送語
数WCを受信バッファの先頭に書き込んだ後、受信制御
語RCWのRFLGを1に書き換える。処理装置はこの
受信制御語RCWを参照してデータの着信を検知する。
FIG. 3C shows a configuration example of the reception buffer. The microprocessor uses the transmission source processor subsystem number SPN as reception control information when receiving data.
After writing the destination processor subsystem number DPN and the transfer word number WC at the head of the reception buffer, RFLG of the reception control word RCW is rewritten to 1. The processing device refers to this reception control word RCW to detect the arrival of data.

【0019】図4(a)に転送終了表示レジスタTEF
の構成を示す。図4(a)において、転送終了表示レジ
スタTEFは、マイクロプロセッサ内の受信バッファの
エリアごとに1ビットを割り当てており、バッファエリ
アが受信処理可能(もしくは受信中)か、受信終了かの
状態を示すレジスタである。この場合の受信処理とは、
送信先マイクロプロセッサから転送データを受信マイク
ロプロセッサで受信した後で、そのデータを処理装置に
転送処理するか、もしくは、回線に送出する処理をい
う。また、受信バッファのエリアは図3(b)に示した
受信制御語RCWに対応している。デ−タ転送終了状態
になったときに、処理装置が対応するビットを0とし、
転送処理可能のときには、受信マイクロプロセッサが受
信補足処理において1をセットする。
FIG. 4A shows the transfer end display register TEF.
Shows the configuration of. In FIG. 4A, the transfer end display register TEF allocates 1 bit to each area of the reception buffer in the microprocessor, and indicates whether the buffer area is ready for reception processing (or receiving) or reception completion. It is a register shown. The receiving process in this case is
After the transfer data is received by the receiving microprocessor from the destination microprocessor, the data is transferred to the processing device or is sent to the line. The area of the reception buffer corresponds to the reception control word RCW shown in FIG. When the data transfer end state is reached, the processing device sets the corresponding bit to 0,
When transfer processing is possible, the reception microprocessor sets 1 in the reception supplement processing.

【0020】また、共通メモリCM上のレジスタを図6
および図4(b)に示す。
The registers on the common memory CM are shown in FIG.
And shown in FIG.

【0021】図6は共通メモリCM上の受信可処理装置
登録レジスタREWの構成を示している。共通メモリC
M上の受信可処理装置登録レジスタREWは、各マイク
ロプロセッサに対応しており、レジスタのビット位置に
よりどのマイクロプロセッサが対応するかをあらかじめ
すべてのマイクロプロセッサに設定しておく。受信可能
である場合は、受信可処理装置登録レジスタREWの自
装置に対応する位置に受信マイクロプロセッサがビット
を1にセットする。受信可能状態とは、マイクロプロセ
ッサおよび処理装置が立ち上がって、通信可能状態をい
う。図6において、受信可処理装置登録レジスタREW
1は受信マイクロプロセッサからの登録専用、受信可処
理装置登録レジスタREW2は、受信可処理装置登録レ
ジスタREW1を複製するたのもので、送信マイクロプ
ロセッサからのアクセス専用である。初期状態では、受
信可処理装置登録レジスタREW1および受信可処理装
置登録レジスタREW2は全ビット0とし、受信マイク
ロプロセッサからの登録により対応するビットを1とす
る。図6は、受信可処理装置登録レジスタREW1の右
から2ビットに対応する2台の受信処理装置が登録され
た例を示している。受信可処理装置登録レジスタREW
2の全ビットが0の時、送信マイクロプロセッサからの
アクセスにより受信可処理装置登録レジスタREW1の
内容は、送信処理によって受信可処理装置登録レジスタ
REW2にコピ−される。その後、送信処理は受信可処
理装置登録レジスタREW2を用いて1となっているビ
ットの検索を行い受信処理装置選択後、選択した受信処
理装置に対応するビットを0に更新する。2つの受信可
処理装置登録レジスタREWの使用方法については後述
する。
FIG. 6 shows the structure of the receivable processing device registration register REW on the common memory CM. Common memory C
The receivable processing device registration register REW on M corresponds to each microprocessor, and which microprocessor corresponds to the microprocessor is set in advance in accordance with the bit position of the register. If it is receivable, the receiving microprocessor sets the bit to 1 at the position corresponding to the own device of the receivable processing device registration register REW. The receivable state means a state in which the microprocessor and the processing device are activated and communication is possible. In FIG. 6, the receivable processing device registration register REW
Reference numeral 1 is dedicated to registration from the receiving microprocessor, and the receivable processing device registration register REW2 is a duplicate of the receivable processing device registration register REW1 and is dedicated to access from the transmitting microprocessor. In the initial state, all the bits of the receivable processing device registration register REW1 and the receivable processing device registration register REW2 are set to 0, and the corresponding bits are set to 1 by registration from the reception microprocessor. FIG. 6 shows an example in which two reception processing devices corresponding to 2 bits from the right of the receivable processing device registration register REW1 are registered. Receivable processing device registration register REW
When all the bits of 2 are 0, the contents of the receivable processor registration register REW1 are copied to the receivable processor registration register REW2 by the transmission process by the access from the transmission microprocessor. After that, in the transmission processing, the receivable processing device registration register REW2 is used to search for a bit that is 1, and after selecting the reception processing device, the bit corresponding to the selected reception processing device is updated to 0. A method of using the two receivable processing device registration registers REW will be described later.

【0022】図4(b)に共通メモリCM上の空バッフ
ァ情報レジスタBRFの構成例を示す。空バッファ情報
レジスタBRFとは、受信処理装置のバッファ対応にバ
ッファの空か、塞がり状態かを示すレジスタで各受信処
理装置の受信処理により、バッファが空の時にはバッフ
ァに対応するビットに0をバッファが使用中にはバッフ
ァに対応するビットに1を書き込むものである。
FIG. 4B shows a configuration example of the empty buffer information register BRF on the common memory CM. The empty buffer information register BRF is a register indicating whether the buffer of the reception processing device is empty or in a closed state in correspondence with the buffer of the reception processing device. Is used to write 1 to the bit corresponding to the buffer.

【0023】まず、受信マイクロプロセッサの処理動作
について説明をする。
First, the processing operation of the receiving microprocessor will be described.

【0024】図2において、受信マイクロプロセッサ
は、装置が立ち上がり、自装置が受信可能処理装置にな
った場合に、共通リソ−スとして用いるために共通メモ
リCM上の受信可処理装置登録レジスタREWに、受信
可能処理装置であることを登録する。つぎに、受信マイ
クロプロセッサは、空きバッファがあるかないかを検索
するための処理としてマイクロプロセッサ内の転送終了
表示レジスタTEFの確認を行う。受信マイクロプロセ
ッサは、転送終了表示レジスタTEFを検索し、転送処
理終了の0がセットされているビットに対応する受信バ
ッファエリアの先頭アドレスを示す受信制御語RCWを
読み出しておく。受信マイクロプロセッサは、転送終了
表示レジスタTEFの該ビットを1にして転送が可能で
あることを示しておく。さらに、共通メモリCM上の空
バッファ情報レジスタBRFの対応するビットに空バッ
ファであることを示す。
In FIG. 2, the receiving microprocessor registers in the receivable processor registration register REW on the common memory CM to use as a common resource when the apparatus starts up and becomes its own receivable processor. , Register that it is a receivable processing device. Next, the receiving microprocessor confirms the transfer end display register TEF in the microprocessor as a process for searching for a free buffer. The reception microprocessor searches the transfer end display register TEF, and reads out the reception control word RCW indicating the start address of the reception buffer area corresponding to the bit for which the transfer processing end is set to 0. The receiving microprocessor sets the bit of the transfer end display register TEF to 1 to indicate that the transfer is possible. Further, the corresponding bit of the empty buffer information register BRF on the common memory CM indicates that it is an empty buffer.

【0025】以上のように、各マイクロプロセッサは送
信処理からの受信起動がかかるまで、上記空きバッファ
補足処理を周期的に実行する。
As described above, each of the microprocessors periodically executes the empty buffer supplementing process until the start of reception from the transmitting process.

【0026】つぎに、送信マイクロプロセッサの処理動
作について説明を行う。
Next, the processing operation of the transmission microprocessor will be described.

【0027】マイクロプロセッサ内には、送信用のレジ
スタとバッファとを有している。このレジスタの構成を
図3(a)に示す。
The microprocessor has transmission registers and buffers. The structure of this register is shown in FIG.

【0028】図3(a)は送信バッファにおける送信要
求表示語および送信要求制御語の構成例を示す。マイク
ロプロセッサ内のメモリ部の特定エリアに1ワードの送
信要求表示語(SRW)を設け、処理装置は、通信要求
が発生するとワード内ビット対応に送信要求の有無を設
定する。さらに、送信要求表示語(SRW)のビットに
対応して送信要求制御語(SCW)を設ける。ここに、
送信元プロセッササブシステム番号(処理装置SP
N)、送信元メモリ先頭アドレス(SMA)、送信先プ
ロセッササブシステム番号(DPN)および転送語数
(WC)を設け、送信がある場合に制御情報を処理装置
が書き込む。送信先プロセッササブシステム番号DPN
には、送信先の指定があるかないかを示すDFLGの部
分がある。指定がある場合には0をセットし、指定がな
い場合には1をセットする。指定がある場合は送信先プ
ロセッササブシステム番号DPNにもとづいて送信す
る。指定がない場合には、任意に送信先プロセッサを選
択することができる。転送語数(WC)は転送データが
ワード単位で幾つあるかを示している。図3(a)の例
では、送信要求表示語上に2つの送信要求が存在し(1
の時は要求あり、0の時は要求なし)、その制御情報が
各々送信要求制御語#0,#1に設定されている。な
お、負荷分散処理を行う上で、特に送信先を指定する必
要が無い(任意のサブシステムに送信すれば良い)場合
は、送信先プロセッササブシステム番号DPNのDFL
Gに1を設定する。(DFLG=0の場合は、送信先プ
ロセッササブシステム番号DPNの指定が有効とな
る)。
FIG. 3A shows an example of the structure of the transmission request display word and the transmission request control word in the transmission buffer. A 1-word transmission request display word (SRW) is provided in a specific area of a memory unit in the microprocessor, and when a communication request occurs, the processing device sets the presence / absence of a transmission request for each bit in the word. Further, a transmission request control word (SCW) is provided corresponding to the bit of the transmission request display word (SRW). here,
Source processor subsystem number (processor SP
N), the source memory start address (SMA), the destination processor subsystem number (DPN) and the transfer word number (WC) are provided, and the control device writes the control information when there is a transmission. Destination processor subsystem number DPN
Has a portion of DFLG indicating whether or not the destination is specified. If there is a designation, 0 is set, and if there is no designation, 1 is set. If specified, it is transmitted based on the destination processor subsystem number DPN. If not specified, the destination processor can be arbitrarily selected. The number of transfer words (WC) indicates how many transfer data are in word units. In the example of FIG. 3A, there are two transmission requests on the transmission request display word (1
, There is a request, and 0: no request), and the control information is set in the transmission request control words # 0 and # 1, respectively. If it is not necessary to specify the destination when performing the load balancing process (the destination may be transmitted to any subsystem), the DFL of the destination processor subsystem number DPN
Set G to 1. (When DFLG = 0, the designation of the destination processor subsystem number DPN is valid).

【0029】各処理装置から発生する通信要求はつぎに
示す手順によりマイクロプロセッサ側で検出されデータ
転送が実行される。
A communication request generated from each processing unit is detected and data transfer is executed on the microprocessor side by the following procedure.

【0030】各処理装置は、回線側から送信要求を受け
付けると送信要求表示語(SRW)に送信要求の有無を
設定し、送信要求制御語(SCW)に制御情報を設定す
る。
Upon receiving the transmission request from the line side, each processing unit sets the presence or absence of the transmission request in the transmission request display word (SRW) and sets the control information in the transmission request control word (SCW).

【0031】つぎに、送信マイクロプロセッサは、送信
要求表示語SRWを読み出し送信要求を検出する。SF
LG=1の時に送信要求ありとして、SFLG=0の時
には送信要求はないとする。送信要求がある場合には、
送信マイクロプロセッサは、対応する送信要求制御語S
CWの送信先プロセッササブシステム番号DPNと、共
通メモリCM上の受信可処理装置登録レジスタREWの
情報とを読み出す。送信先プロセッササブシステム番号
DPNがある場合には、該当する処理装置が受信可能か
を受信可処理装置登録レジスタREWを参照することに
より判断する。送信先プロセッササブシステム番号DP
Nがない場合には、受信可処理装置登録レジスタREW
を参照することにより受信可能な処理装置を選択する。
送信マイクロプロセッサは、受信処理装置を選択後、空
バッファ情報レジスタBRFの対応するビットにバッフ
ァを確保するため1を立てる。つぎに、送信元メモリ先
頭アドレスSMA、転送語数WCの指定に基づき、確保
した送信先の空バッファエリアにデ−タ転送を行う。転
送データには、送信マイクロプロセッサが空バッファ情
報レジスタBRFのビット番号を付加しておく。受信マ
イクロプロセッサは、ビット番号から受信制御語RCW
内の受信元メモリ先頭アドレスRMAを参照して受信バ
ッファのエリアを指示する。もしくは、送信マイクロプ
ロセッサが直接受信マイクロプロセッサ内の受信制御語
RCW内の受信元メモリ先頭アドレスRMAを参照し、
転送してもよい。転送が終了すると、受信マイクロプロ
セッサに対して、受信マイクロプロセッサが受信処理装
置に受信処理するように起動指示をかける。受信処理に
よるデ−タ着信通知が戻ってくるまでは送信処理は上記
送信要求検出処理を周期的に実行できる。
Next, the transmission microprocessor reads the transmission request indication word SRW and detects the transmission request. SF
It is assumed that there is a transmission request when LG = 1 and there is no transmission request when SFLG = 0. If there is a request to send,
The transmission microprocessor has a corresponding transmission request control word S
The destination processor subsystem number DPN of the CW and the information of the receivable processing device registration register REW on the common memory CM are read. If there is the destination processor subsystem number DPN, it is determined whether the corresponding processing device is receivable by referring to the receivable processing device registration register REW. Destination processor subsystem number DP
If N is not present, the receivable processing device registration register REW
A receivable processing device is selected by referring to.
After selecting the reception processing device, the transmission microprocessor sets 1 to secure the buffer in the corresponding bit of the empty buffer information register BRF. Then, based on the designation of the transmission source memory start address SMA and the transfer word number WC, data transfer is performed to the secured empty buffer area of the transmission destination. The transmission microprocessor adds the bit number of the empty buffer information register BRF to the transfer data. The receiving microprocessor receives the receiving control word RCW from the bit number.
The area of the receiving buffer is designated by referring to the receiving source memory start address RMA in. Alternatively, the transmission microprocessor directly refers to the reception source memory start address RMA in the reception control word RCW in the reception microprocessor,
You may transfer. When the transfer is completed, the reception microprocessor issues a start instruction to the reception processing device so that the reception microprocessor performs reception processing. The transmission request can be periodically executed in the transmission process until the data arrival notification by the reception process is returned.

【0032】受信処理において、受信マイクロプロセッ
サが受信処理装置に受信処理するための起動がかかった
時点で、バッファ上にあるデ−タを受信マイクロプロセ
ッサは、対応処理装置に転送するか、もしくは、そのま
ま回線に送出する。処理装置は転送終了後、転送終了表
示レジスタTEFの対応ビットを0にする。さらに、受
信マイクロプロセッサは、デ−タ着信を送信マイクロプ
ロセッサに通知後、前述した周期的な空きバッファ補足
処理に戻り、再び、転送終了表示レジスタTEFの確認
をする。
In the reception processing, when the reception microprocessor activates the reception processing device for the reception processing, the reception microprocessor transfers the data in the buffer to the corresponding processing device, or Send it to the line as it is. After the transfer is completed, the processing device sets the corresponding bit of the transfer end display register TEF to 0. Further, the receiving microprocessor, after notifying the transmitting microprocessor of the arrival of the data, returns to the above-mentioned periodical empty buffer supplement processing, and again confirms the transfer end display register TEF.

【0033】送信処理は、受信マイクロプロセッサから
のデ−タ着信通知を受け取ると、処理装置に送信完了通
知を行なった後、前述した送信要求検出処理に戻る。
Upon receipt of the data arrival notification from the receiving microprocessor, the transmission processing notifies the processing device of the completion of transmission and then returns to the transmission request detection processing described above.

【0034】以上述べたように、各マイクロプロセッサ
における送信処理と受信処理をそれぞれ独立に行うこと
により、各マイクロプロセッサの処理が並列に行うこと
ができ効率的な通信ができる。例えば、受信の周期的な
空きバッファ補足処理中、同時に、送信処理をすること
ができる。
As described above, by performing the transmission processing and the reception processing independently in each microprocessor, the processing in each microprocessor can be performed in parallel and efficient communication can be performed. For example, the transmission process can be performed at the same time during the reception periodic free buffer supplement process.

【0035】以上が本実施例における処理装置間通信制
御の動作であるが、以下に、本実施例の処理装置通信の
均等割り当てを実現するための処理動作を、使用される
レジスタのビット変化を示す図5を用いて詳細に説明す
る。
The above is the operation of the inter-processor communication control in the present embodiment. Below, the processing operation for realizing the even allocation of the processor communication of the present embodiment will be described by changing the bit of the register used. This will be described in detail with reference to FIG.

【0036】図5は、通信制御処理動作における受信マ
イクロプロセッサの選択手順について示したものであ
る。図5において、REW1およびREW2は、図2に
おいて共通メモリCM上に示した受信可処理装置登録レ
ジスタREWであり、各受信処理装置対応にビットを持
ち、受信マイクロプロセッサの処理によって受信可処理
装置を1、受信不可処理装置を0で表示する。図5にお
いて、マイクロプロセッサが自装置が受信可能の場合に
は、受信可処理装置登録レジスタREW1の該当するビ
ットに1をセットする。受信可処理装置登録レジスタR
EW2が全て0のときに、送信マイクロプロセッサから
の送信要求による指示があると、受信可処理装置登録レ
ジスタREW2に受信可処理装置登録レジスタREW1
の内容をコピーをする。送信マイクロプロセッサが受信
可処理装置登録レジスタREW2へアクセスをする場合
には、排他的処理を行うT&S命令(Test and Set)を
用いる。すなわち、1つの送信マイクロプロセッサが受
信可処理装置登録レジスタREW2にアクセスしてデー
タの転送中は、他の送信マイクロプロセッサからのアク
セスは排除する。送信マイクロプロセッサは、デ−タ転
送終了後、受信可処理装置登録レジスタREW2を0に
セットする。受信可処理装置登録レジスタREW2を開
放して、他の送信マイクロプロセッサの送信処理に対し
て受信可処理装置登録レジスタREW2へのアクセスを
可能にする。また、受信可処理装置登録レジスタREW
2の全てのビットが0になったときに再び、送信マイク
ロプロセッサからの送信要求による指示があると、受信
可処理装置登録レジスタREW2に受信可処理装置登録
レジスタREW1の内容をコピーをする。受信可処理装
置登録レジスタREW1には、アクセスすることが可能
であるので、受信マイクロプロセッサは、自装置が立ち
上がって受信可能になったときにビットをセットするこ
とができる。
FIG. 5 shows the procedure for selecting the receiving microprocessor in the communication control processing operation. In FIG. 5, REW1 and REW2 are the receivable processing device registration registers REW shown on the common memory CM in FIG. 2, each having a bit corresponding to each reception processing device, and the receivable processing device being processed by the reception microprocessor. 1, the unreceivable processing device is displayed as 0. In FIG. 5, when the microprocessor can receive the signal, it sets 1 in the corresponding bit of the receivable processor registration register REW1. Receivable processing device registration register R
When EW2 is all 0 and there is an instruction by the transmission request from the transmission microprocessor, the receivable processor registration register REW1 is stored in the receivable processor registration register REW1.
Copy the contents of. When the transmitting microprocessor accesses the receivable processing device registration register REW2, it uses a T & S instruction (Test and Set) for exclusive processing. That is, while one transmitting microprocessor is accessing the receivable processing device registration register REW2 and transferring data, access from other transmitting microprocessors is excluded. The transmitting microprocessor sets the receivable processing device registration register REW2 to 0 after the data transfer is completed. The receivable processor registration register REW2 is opened to allow access to the receivable processor registration register REW2 for transmission processing by another transmitting microprocessor. In addition, the receivable processing device registration register REW
When all the bits of 2 become 0 again, if there is an instruction by the transmission request from the transmission microprocessor, the contents of the receivable processor registration register REW1 are copied to the receivable processor registration register REW2. Since the receivable processing device registration register REW1 can be accessed, the reception microprocessor can set a bit when its own device starts up and becomes receivable.

【0037】これらの処理を各送信マイクロプロセッサ
が行うことにより各マイクロプロセッサは並列して処理
ができ、排他性を保証したシステムが構成できる。
By performing these processes by the respective transmitting microprocessors, the respective microprocessors can perform the processes in parallel, and a system guaranteeing exclusivity can be constructed.

【0038】さらに、受信処理装置の登録後、送信マイ
クロプロセッサによる受信可処理装置登録レジスタRE
W2へのアクセスには、送信先が決められていない場
合、REW2の若番(0ビット目)から順に検索を行い
1番最初に検出した1状態のビットを0状態に更新する
という特性を持たせる。これにより送信マイクロプロセ
ッサは登録された受信処理装置を、受信可処理装置登録
レジスタREW2の若番(0ビット目)に対応するもの
から順次選択していくことになる。
Further, after the reception processing device is registered, the reception enable processing device registration register RE by the transmission microprocessor is set.
For access to W2, if the destination is not decided, it has the property of searching sequentially from the smallest number (0th bit) of REW2 and updating the first detected bit of 1 state to 0 state. Let As a result, the transmission microprocessor sequentially selects the registered reception processing devices from the one corresponding to the smallest number (0th bit) of the receivable processing device registration register REW2.

【0039】また、本実施例では、受信可処理装置登録
レジスタREW2を設けることにより、以下の効果があ
る。当初登録された受信処理装置のデ−タ(受信可処理
装置登録レジスタREW1)を送信処理により受信可処
理装置登録レジスタREW2にコピ−し、登録された全
ての受信処理装置が使用される(受信可処理装置登録レ
ジスタREW2の全ビットが0となる)まで受信処理装
置の再登録が行われないようにした。受信可処理装置登
録レジスタREW2を設けない場合には、受信可処理装
置登録レジスタREW1の登録内容は受信処理装置の登
録要求により更新されるため、上記処理を受信可処理装
置登録レジスタREW1に対して行うと若番(0ビット
目)に近いビットに対応する受信処理装置が優先的に選
択されることになり、受信処理装置選択において均等性
が保証されない。本実施例においては、上記の一連の処
理により、受信処理装置選択の集中は回避され、受信処
理装置選択における均等性が保証できる。
Further, in this embodiment, by providing the receivable processing device registration register REW2, the following effects can be obtained. The data of the initially registered reception processing device (reception enable processing device registration register REW1) is copied to the reception enable processing device registration register REW2 by transmission processing, and all the registered reception processing devices are used (reception Re-registration of the reception processing device is prevented from being performed until all the bits of the processable device registration register REW2 become 0). If the receivable processing device registration register REW2 is not provided, the registered contents of the receivable processing device registration register REW1 are updated by the registration request of the reception processing device, and therefore the above processing is performed with respect to the receivable processing device registration register REW1. If this is done, the reception processing device corresponding to the bit closer to the youngest bit (0th bit) is preferentially selected, and equality is not guaranteed in the reception processing device selection. In the present embodiment, the series of processes described above avoids concentration of the selection of the reception processing devices and guarantees the uniformity in the selection of the reception processing devices.

【0040】また、この一連の処理は、空バッファを、
送信マイクロプロセッサに割り当てる場合にも有効であ
る。図2に示した空バッファ情報レジスタBRFにおい
て登録専用レジスタと選択専用レジスタを用い、送信マ
イクロプロセッサからのアクセスをT&Sで行うことに
より、空バッファの2重選択、1つの空バッファへの選
択の集中は回避でき、効率の良い通信処理が可能とな
る。
In this series of processing, the empty buffer is
It is also effective when assigned to the transmitting microprocessor. In the empty buffer information register BRF shown in FIG. 2, a register dedicated register and a select dedicated register are used, and the access from the transmitting microprocessor is performed by T & S, so that double selection of empty buffers and concentration of selection to one empty buffer are concentrated. Can be avoided, and efficient communication processing can be performed.

【0041】すなわち、本発明を用いることにより、制
御部は効率よい負荷分散が可能となり、処理装置間通信
の効率向上が可能となる。
That is, by using the present invention, the control unit can efficiently distribute the load and can improve the efficiency of communication between the processing devices.

【0042】以上のように、本実施例によれば、並列処
理をすることができ、複数の送信マイクロプロセッサが
受信処理装置および空バッファの選択を行う際に、排他
性と均等性を保証することにより通信の効率向上が可能
となる。
As described above, according to the present embodiment, it is possible to perform parallel processing and guarantee exclusivity and equality when a plurality of transmission microprocessors select a reception processing device and an empty buffer. This makes it possible to improve communication efficiency.

【0043】[0043]

【発明の効果】本実施例によれば、マルチプロセッサシ
ステムにおいて、処理装置間通信制御の効率を向上させ
て、大容量の処理装置間通信に対して充分な制御を行う
ことができる。
According to the present embodiment, in a multiprocessor system, it is possible to improve the efficiency of communication control between processing devices and perform sufficient control for communication between large-capacity processing devices.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の一実施例である処理装置間通信制御部
の構成図。
FIG. 1 is a configuration diagram of an inter-processor communication control unit that is an embodiment of the present invention.

【図2】本発明における処理装置間通信制御手順の一実
施例を示す説明図。
FIG. 2 is an explanatory diagram showing an embodiment of a communication control procedure between processing devices according to the present invention.

【図3】本発明における処理装置間通信制御において用
いるレジスタの構成の一例を示す説明図。
FIG. 3 is an explanatory diagram showing an example of a configuration of a register used in inter-processor communication control according to the present invention.

【図4】本発明における処理装置間通信制御において用
いるレジスタの構成の一例を示す説明図。
FIG. 4 is an explanatory diagram showing an example of a configuration of a register used in inter-processor communication control according to the present invention.

【図5】本発明における受信プロセッサ選択の一実施例
を示す説明図。
FIG. 5 is an explanatory diagram showing an example of receiving processor selection according to the present invention.

【図6】本発明における処理装置間通信制御において用
いるレジスタの構成の一例を示す説明図。
FIG. 6 is an explanatory diagram showing an example of the configuration of a register used in inter-processor communication control according to the present invention.

【符号の説明】[Explanation of symbols]

1a…処理装置間通信制御装置、1b…共通メモリ、1
c…バス、1d・1e・1f・1g…マイクロプロセッ
サ、1h・1i・1j・1k…処理装置。
1a ... Inter-processor communication control device, 1b ... Common memory, 1
c ... Bus, 1d / 1e / 1f / 1g ... Microprocessor, 1h / 1i / 1j / 1k ... Processor.

Claims (4)

【特許請求の範囲】[Claims] 【請求項1】通信を制御する複数のプロセッサと、プロ
セッサを接続する伝送路と、複数のプロセッサのそれぞ
れに対応して、端末や他の中継装置に接続してデータの
送受信をする処理装置と、各プロセッサおよび処理装置
のそれぞれに対応してデータを記憶する複数のバッファ
とを有するマルチプロセッサシステムにおいて、 各プロセッサから読み出しと書き込みとが可能な共通メ
モリ部を有し、 上記共通メモリ部は、複数の各バッファに対応してそれ
ぞれのバッファが空きか空きでないかを示す空きバッフ
ァ情報領域を有し、 上記プロセッサは、該プロセッサに対応して設けられて
いるバッファの上記空きバッファ情報領域に各バッファ
が空きか空きでないかを登録し、送信時に、空きバッフ
ァ情報領域を参照することにより、送信先のバッファを
確保する手段を有することを特徴とするマルチプロセッ
サシステム。
1. A plurality of processors that control communication, a transmission line that connects the processors, and a processing device that corresponds to each of the plurality of processors and that is connected to a terminal or another relay device to transmit and receive data. In a multiprocessor system having a plurality of buffers for storing data corresponding to each processor and processing device, each processor has a common memory unit that can be read from and written to, and the common memory unit is Each of the plurality of buffers has a free buffer information area indicating whether the buffer is free or not, and the processor has a free buffer information area in the buffer provided corresponding to the processor. Register whether the buffer is empty or not, and refer to the empty buffer information area when sending Multiprocessor system characterized in that it has a means for securing a buffer.
【請求項2】請求項1において、共通メモリ部は、処理
装置が他の処理装置からのデータを受信することが可能
であるかないかを各処理装置ごとに示す受信可処理装置
登録領域を有し、 プロセッサは、上記受信可処理装置登録領域に他の処理
装置からのデータを受信することが可能であるかないか
を登録し、送信時に、受信可処理装置登録領域を参照す
ることにより、送信先処理装置を選択する手段を有する
ことを特徴とするマルチプロセッサシステム。
2. The common memory unit according to claim 1, having a receivable processing device registration area for each processing device, which indicates whether or not the processing device can receive data from another processing device. However, the processor registers whether or not it is possible to receive data from other processing devices in the receivable processing device registration area, and at the time of transmission, by referring to the receivable processing device registration area, A multiprocessor system having means for selecting a preprocessor.
【請求項3】請求項2において、共通メモリ部は、受信
可処理装置登録領域を複製するための受信可処理装置登
録領域をさらに有し、 1の受信可処理装置登録領域は、受信側のプロセッサの
登録用にし、 他の複製用の受信可処理装置登録領域は、送信時に、送
信側のプロセッサの書きかえ用にして、 プロセッサは、送信時に、複製用の受信可処理装置登録
領域を参照し、送信先処理装置を選択して、該複製用の
受信可処理装置登録領域を受信不可に書き替える手段を
有することを特徴とするマルチプロセッサシステム。
3. The common memory unit according to claim 2, further comprising a receivable processing device registration area for copying the receivable processing device registration area, wherein the receivable processing device registration area 1 is provided on the receiving side. It is used for registering the processor, and the other receivable processor registration area for duplication is used for rewriting of the sending processor at the time of transmission, and the processor refers to the receivable processor registration area for duplication at the time of transmission. Then, the multiprocessor system is provided with a means for selecting a destination processing device and rewriting the receivable processing device registration area for duplication to unreceivable.
【請求項4】請求項3において、プロセッサは、送信時
に、複製用の受信可処理装置登録領域を参照し、該複製
用の受信可処理装置登録領域がすべて受信不可の場合に
は、受信側のプロセッサの登録用の受信可処理装置登録
領域の内容を複写するように指示する手段を有すること
を特徴とするマルチプロセッサシステム。
4. The processor according to claim 3, wherein the processor refers to the receivable processing device registration area for copying at the time of transmission, and if all the receivable processing apparatus registration areas for copying are unreceivable, the receiving side A multiprocessor system having means for instructing to copy the contents of the receivable processor registration area for registering the processor.
JP4008364A 1992-01-21 1992-01-21 Multiprocessor system Expired - Fee Related JP2992394B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4008364A JP2992394B2 (en) 1992-01-21 1992-01-21 Multiprocessor system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4008364A JP2992394B2 (en) 1992-01-21 1992-01-21 Multiprocessor system

Publications (2)

Publication Number Publication Date
JPH05197652A true JPH05197652A (en) 1993-08-06
JP2992394B2 JP2992394B2 (en) 1999-12-20

Family

ID=11691184

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4008364A Expired - Fee Related JP2992394B2 (en) 1992-01-21 1992-01-21 Multiprocessor system

Country Status (1)

Country Link
JP (1) JP2992394B2 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005513611A (en) * 2001-12-14 2005-05-12 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ Data processing system
US11196610B2 (en) 2015-12-04 2021-12-07 Mitsubishi Electric Corporation Transfer control apparatus, vehicle, and transfer control method

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005513611A (en) * 2001-12-14 2005-05-12 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ Data processing system
US11196610B2 (en) 2015-12-04 2021-12-07 Mitsubishi Electric Corporation Transfer control apparatus, vehicle, and transfer control method

Also Published As

Publication number Publication date
JP2992394B2 (en) 1999-12-20

Similar Documents

Publication Publication Date Title
US5553293A (en) Interprocessor interrupt processing system
US5594880A (en) System for executing a plurality of tasks within an instruction in different orders depending upon a conditional value
JPH05197652A (en) Multiprocessor system
JP2859178B2 (en) Data transfer method between processors and ring buffer memory for data transfer between processors
JPH05224956A (en) Inter-process message communication method
JPH0666061B2 (en) Multi CPU communication device
JP3105029B2 (en) Redundant controller
JPH01118956A (en) Data processor
JP2710587B2 (en) Information processing system
JP3130892B2 (en) Redundant system
JPH0628407A (en) Data base system
JP2853607B2 (en) Communication system between jobs
JP2636760B2 (en) Multiprocessor system
JP2674886B2 (en) Data rescue method
EP1380954B1 (en) Computer system and data processing method
JPH0429100B2 (en)
JPH07111711B2 (en) Processing end interrupt control system
JPS63223946A (en) Data memory system
JP3144979B2 (en) Program processing device and processing method
JPH07234850A (en) Device and method for multiprocessor system
JP2000020489A (en) Data transfer device for computer
JPS6368960A (en) Sequential access controller for shared storage medium
JPH02132548A (en) Debug back-up system for parallel processor
JPS6240558A (en) Communication processor
JPH02150939A (en) Processing system for page history memory

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees