JPH05130537A - 液晶ビデオ表示装置 - Google Patents

液晶ビデオ表示装置

Info

Publication number
JPH05130537A
JPH05130537A JP28779291A JP28779291A JPH05130537A JP H05130537 A JPH05130537 A JP H05130537A JP 28779291 A JP28779291 A JP 28779291A JP 28779291 A JP28779291 A JP 28779291A JP H05130537 A JPH05130537 A JP H05130537A
Authority
JP
Japan
Prior art keywords
liquid crystal
display device
video display
conversion circuit
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP28779291A
Other languages
English (en)
Inventor
Satoru Yazawa
悟 矢澤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP28779291A priority Critical patent/JPH05130537A/ja
Publication of JPH05130537A publication Critical patent/JPH05130537A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Abstract

(57)【要約】 本発明は、アナログのビデオ信号を複数のビット数のデ
ジタル階調信号に変換するA/D変換回路ブロックを有
する液晶ビデオ表示装置のA/D変換回路ブロックのな
かには、一つのビデオ信号入力(カラーの場合は各色毎
のビデオ信号)に対して少なくともサンプリングレベル
の異なる二つ以上のA/D変換回路を有する構造を持つ
ことによりビットノイズの大幅な低減を行うものであ
る。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、デジタル階調信号によ
り画像または文字を表示する液晶ビデオ表示装置の品質
向上に係り、特に画面上に現れるビットノイズ低減に関
する。
【0002】
【従来の技術】従来の液晶ビデオ表示装置に用いられる
液晶パネルは、アドレス方式により分類すると、単純マ
トリクス方式、アクティブマトリクス方式に分けられ
る。以上の中でアクティブマトリクス方式は高画質のビ
デオディスプレイとして市場に出回るようになってきて
おり、単純マトリクス方式は画質よりも低価格であるこ
とを特徴として液晶ビデオディスプレイ市場に出回って
いる。アクティブマトリクス方式の液晶パネルの代表例
としては、アモルファスシリコンやポリシリコンを使用
したTFT液晶パネルがある。TFT液晶パネルは、パ
ネルを駆動するためのドライバーICにビデオ信号をア
ナログ信号のまま入力する方式が適しているためアナロ
グ信号をディジタル階調信号に変換するためのA/D変
換回路を必要としていなかった。しかし単純マトリクス
方式の液晶パネルや、アクティブマトリクス方式の中で
もMIMやTFDと称される非線形抵抗素子を用いた液
晶パネルは、ビデオ信号をアナログ信号のまま入力する
ことも可能であるがアナログ信号をディジタル階調信号
に変換してドライバーICに入力しパネルを駆動する事
も可能である。市場に出回っている液晶ビデオ表示装置
は、RGB(赤、緑、青)の三色によるカラー表示がほ
とんどであるのでカラー液晶ビデオ表示装置の回路を例
にとって説明する。図2は、従来のMIM液晶ビデオ表
示装置の回路部分のブロック図である。ビデオ信号21
は、クロマ回路22と同期分離回路23に入力し、クロ
マ回路22に入力したビデオ信号はRGBのカラー信号
に分離される。
【0003】分離されたRGBのカラー信号は、A/D
変換回路ブロック24に入力し各々ディジタル階調信号
に変換される。このディジタル階調信号は、RGBマル
チプレクサー25によりパネルの画素配列にあった信号
に変換された後ビデオメモリー26、X−ドライバー2
7を通して液晶パネル28に印加される。一方同期分離
回路23を通った信号は、PLL回路29、コントロー
ラ210を通ってY−ドライバー211、ビデオメモリ
ー26、X−ドライバー27に供給される。図3は、従
来のA/D変換回路ブロックの中のグリーン部分の回路
の一例を示した図である。抵抗アレイ31により分割さ
れた電圧とアナログ信号(グリーン)32をコンパレー
タ33により比較してエンコーダ34に入力し4ビット
のディジタル階調信号(グリーン)35に変換してい
る。この従来例では、一つのビデオ信号32(この例で
は、グリーンのビデオ信号)に対して一つのA/D変換
回路36しか有していない。
【0004】
【発明が解決しようとする課題】しかし従来の技術で
は、次のような問題点を有する。
【0005】入力するアナログ信号が、A/D変換回路
のサンプリングレベルの境界部近傍にあるとその部分
は、サンプリングレベルの上の階調になったり下の階調
になったりする。これは液晶パネルの表示上では、ビッ
トノイズと称する画像品質上の問題点となる。図4はビ
ットノイズの発生する原理を説明した図である。A/D
変換回路に入力するビデオ信号を41としA/D変換回
路のサンプリングレベルを43とするとディジタル化さ
れたビデオ信号は模式化して描くと42の如くとなる。
ビデオ信号41のレベルがサンプリングレベルに近いと
ビデオ信号に載っているノイズの影響でディジタル化さ
れたビデオ信号は、44に示した様に上の階調になった
り下の階調になったりする。この現象が画面上ではビッ
トノイズと呼ばれる現象となる。本発明の目的は、この
様なビットノイズと呼ばれる画面上のノイズを消して画
像品質の優れたパネルを実現することにある。
【0006】
【課題を解決するための手段】本発明の液晶ビデオ表示
装置は、以下の4項目の内容を特徴とする。
【0007】アナログのビデオ信号を複数のビット数
のデジタル階調信号に変換するA/D変換回路ブロック
を有する液晶ビデオ表示装置において、該A/D変換回
路ブロックは、一つのビデオ信号入力(カラーの場合は
各色毎のビデオ信号)に対して少なくともサンプリング
レベルの異なる二つ以上のA/D変換回路を有してい
る。
【0008】記載の液晶ビデオ表示装置において、
前記二つのA/D変換回路から出力されるデジタル階調
信号のビット数は等しく、該二つのA/D変換回路のサ
ンプリングレベルの差は、何れのA/D変換回路のサン
プリングレベルの一階調分の値よりも小さく設定されて
いることを特徴とする。
【0009】記載の液晶ビデオ表示装置において、
前記A/D変換回路ブロックは、前記二つのA/D変換
回路から出力されるデジタル階調信号を演算制御する回
路を有している事を特徴とする。
【0010】記載の液晶ビデオ表示装置に用いられ
ている液晶パネルは、少なくとも一方の基板に非線形抵
抗素子が形成されてなることを特徴とする。
【0011】
【実施例】以下、本発明の一実施例を説明する。
【0012】図1は、A/D変換回路ブロックの中の1
色(例えばグリーン)の部分についての本発明によるA
/D変換回路の構成の一例を示した図である。抵抗アレ
イ11、12により分割された電圧とアナログ信号(グ
リーン)13をコンパレータ14、15により比較して
エンコーダ16、17に入力し各々4ビットのディジタ
ル階調信号(グリーン)18、19に変換している。二
つのA/D変換回路110、111からの出力を演算回
路112により演算して4ビットのディジタル信号11
3として出力する。二つのA/D変換回路110、11
1はそのサンプリングレベルを僅かに変えるために抵抗
114、115、116、117の値が調整されてい
る。図5は本発明によるA/D変換回路ブロックの中の
演算回路112の構成の一例を示した図である。二つの
ディジタル階調信号18、19が信号不一致検出回路5
1に入力すると不一致パルス54が出力される。この不
一致パルス54を期間検出回路52に入力しノイズ期間
パルス55を発生する。このノイズ期間パルス55は選
択回路53を制御してディジタル信号113を出力す
る。図5の演算回路の信号の流れについて説明をしたの
が図6である。ディジタル階調信号18と19及びディ
ジタル信号113は、4ビットを一まとめにして0〜F
の階調数で示してある。不一致パルス54とノイズ期間
パルス55は、0OR1のディジタルデータの形で示して
ある。不一致パルス54は、ディジタル階調信号18と
19の一致していない部分を1、一致している部分を0
として示される。ノイズ期間パルス55は、不一致パル
ス54の中でデータが1となっている部分が多い期間に
対応している。ディジタル信号113は、ノイズ期間パ
ルス55に応じて二つのディジタル階調信号18、19
を切り替えて作られる。尚この演算回路の論理は、この
例に限らず別の論理を用いても良いし、A/D変換回路
は、二つに限らず三つ以上有っても本特許に含まれる。
【0013】
【発明の効果】本発明は、ビットノイズという表示上の
問題を大幅に低減するという効果を有する。
【図面の簡単な説明】
【図1】 A/D変換回路ブロックの中の1色(例えば
グリーン)の部分についての本発明によるA/D変換回
路の構成の一例を示した図である。
【図2】 従来のMIM液晶ビデオ表示装置の回路部分
のブロック図である。
【図3】 従来のA/D変換回路ブロックの中のグリー
ン部分の回路の一例を示した図である。
【図4】 ビットノイズの発生する原理を説明した図で
ある。
【図5】 本発明によるA/D変換回路ブロックの中の
演算回路112の構成の一例を示した図である。
【図6】 図5の演算回路の信号の流れについて説明を
した図である。
【符号の説明】
11 抵抗アレイ 12 抵抗アレイ 13 アナログ信号(グリーン) 14、15 コンパレータ 16、17 エンコーダ 18、19 ディジタル階調信号 110、111 A/D変換回路 112 演算回路 113 ディジタル信号 114、115、116、117 抵抗

Claims (4)

    【特許請求の範囲】
  1. 【請求項1】 アナログのビデオ信号を複数のビット数
    のデジタル階調信号に変換するA/D変換回路ブロック
    を有する液晶ビデオ表示装置において、該A/D変換回
    路ブロックは、一つのビデオ信号入力(カラーの場合は
    各色毎のビデオ信号)に対して少なくともサンプリング
    レベルの異なる二つ以上のA/D変換回路を有している
    ことを特徴とする液晶ビデオ表示装置。
  2. 【請求項2】 前記二つのA/D変換回路から出力され
    るデジタル階調信号のビット数は等しく、該二つのA/
    D変換回路のサンプリングレベルの差は、何れのA/D
    変換回路のサンプリングレベルの一階調分の値よりも小
    さく設定されていることを特徴とする請求項1記載の液
    晶ビデオ表示装置。
  3. 【請求項3】 前記A/D変換回路ブロックは、前記二
    つのA/D変換回路から出力されるデジタル階調信号を
    演算制御する回路を有している事を特徴とする請求項1
    記載の液晶ビデオ表示装置。
  4. 【請求項4】 前記液晶ビデオ表示装置に用いられてい
    る液晶パネルは、少なくとも一方の基板に非線形抵抗素
    子が形成されてなることを特徴とする請求項1記載の液
    晶ビデオ表示装置。
JP28779291A 1991-11-01 1991-11-01 液晶ビデオ表示装置 Pending JPH05130537A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP28779291A JPH05130537A (ja) 1991-11-01 1991-11-01 液晶ビデオ表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP28779291A JPH05130537A (ja) 1991-11-01 1991-11-01 液晶ビデオ表示装置

Publications (1)

Publication Number Publication Date
JPH05130537A true JPH05130537A (ja) 1993-05-25

Family

ID=17721809

Family Applications (1)

Application Number Title Priority Date Filing Date
JP28779291A Pending JPH05130537A (ja) 1991-11-01 1991-11-01 液晶ビデオ表示装置

Country Status (1)

Country Link
JP (1) JPH05130537A (ja)

Similar Documents

Publication Publication Date Title
JP4986334B2 (ja) 液晶表示装置及びその駆動方法
US6700560B2 (en) Liquid crystal display device
US6765551B2 (en) Column electrode driving circuit for use with image display device and image display device incorporating the same
JP3848811B2 (ja) 多階調表示装置
JP2590456B2 (ja) 液晶表示装置
US7289094B2 (en) Device circuit for flat display apparatus and flat display apparatus
JP2003308048A (ja) 液晶表示装置
JP2575594B2 (ja) 表示装置の駆動方法
JP2003280596A (ja) 表示駆動装置およびそれを用いた表示装置
JP5449404B2 (ja) 表示装置
KR100229616B1 (ko) 다계조처리장치
KR100235591B1 (ko) 다계조 처리장치
JPH0973283A (ja) 液晶表示装置の階調電圧発生回路
KR19980054752A (ko) 다계조 처리장치
JPH0580722A (ja) 液晶表示装置の多階調駆動方法、及びその回路
JPH05130537A (ja) 液晶ビデオ表示装置
JPH07104716A (ja) 表示装置
JPH0460583A (ja) 液晶表示装置の駆動回路
KR100864978B1 (ko) 액정표시소자의 감마보상방법 및 장치
JP2001166752A (ja) 液晶表示装置
JP3962484B2 (ja) 液晶装置
JPH06301356A (ja) 液晶表示装置の駆動回路
JP3240148B2 (ja) 液晶表示装置
JP2890964B2 (ja) 液晶表示装置
JP3172450B2 (ja) 画像情報処理装置