JPH05103385A - 信号交換方式 - Google Patents

信号交換方式

Info

Publication number
JPH05103385A
JPH05103385A JP3102387A JP10238791A JPH05103385A JP H05103385 A JPH05103385 A JP H05103385A JP 3102387 A JP3102387 A JP 3102387A JP 10238791 A JP10238791 A JP 10238791A JP H05103385 A JPH05103385 A JP H05103385A
Authority
JP
Japan
Prior art keywords
signals
signal
frequency
converting
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP3102387A
Other languages
English (en)
Inventor
Hideo Sunaga
英男 須長
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP3102387A priority Critical patent/JPH05103385A/ja
Publication of JPH05103385A publication Critical patent/JPH05103385A/ja
Withdrawn legal-status Critical Current

Links

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Abstract

(57)【要約】 【目的】新同期網等における信号交換方式に関し、異な
る周波数を有する複数の回線信号を特定周波数の信号に
変換して交換することによって、1つの信号交換手段で
取り扱えるようにした信号交換方式を提供することを目
的とする。 【構成】異なる周波数を有する複数の入力信号を交換し
て出力する信号交換方式において、複数の周波数変換手
段11 〜1n を各信号に対応して設けて、入力信号の周
波数を特定周波数に変換してそれぞれ所定のタイムスロ
ットに出力し、交換手段2を設けて各タイムスロットの
入力に対して交換処理を行って出力し、複数の周波数逆
変換手段31 〜3n 号を設けて、交換手段2からの各タ
イムスロットの出力を周波数逆変換して各入力信号の周
波数の出力を発生することによって構成する。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、新同期網における信号
交換方式に関し、特に各回線信号を特定周波数の信号に
変換して交換するようにした信号交換方式に関するもの
である。
【0002】国際電信電話諮問委員会(CCITT)や
Bell Communications Research Inc.(Bellcor
e)で勧告されている新同期型有線網においては、回線
信号の付加, 抽出(Add/Drop) 機能を必要とする装置
や、クロスコネクト機能を必要する装置等において、ネ
ットワークの構成によっては、周波数を異にするいくつ
かの信号を混在させた形で取り扱うことが必要であり、
これに対する装置の柔軟性が要求される。
【0003】このような装置においては、統一的な周波
数を導入することによって、新同期網で使用される、異
なる周波数を有する複数の信号を1つの信号交換手段で
取り扱えるようにすることが要望される。
【0004】
【従来の技術】一般に、複数本の信号をクロスコネクト
接続する場合には、同期型の空間スイッチやタイムスイ
ッチを用いることが知られている。しかしながらこれら
のデバイスでは、周波数の異なる複数の信号を同時に取
り扱うことは、その構造上不可能である。
【0005】図5は、従来の信号交換装置を示したもの
であって、111,112,113 はそれぞれタイムスロッ
ト(TS)1,2,3に対する入力インタフェース回路
を示し、これらは、入力インタフェース部31を構成し
ている。入力インタフェース回路111,112,113
は、それぞれ信号B,A,Cが入力されるものとする。
121,122,123 はそれぞれ信号A,B,Cの専用交
換手段、131,132,133 はそれぞれ選択部であっ
て、これらは交換部32を構成している。141,142,
143 はそれぞれタイムスロット(TS)1,2,3に
対する出力インタフェース回路を示し、これらは、出力
インタフェース部33を構成している。
【0006】図5において、入力インタフェース部31
に信号B,A,Cを接続する場合には、入力インタフェ
ース回路111,112,113 をそれぞれ信号B,A,C
に対するものとして、これらにそれぞれ信号B,A,C
を加える。そして交換部32において、入力インタフェ
ース回路111,112,113 の出力を、それぞれ信号
A,B,Cの専用交換手段122,121,123 に接続す
ることによって、専用交換手段122,121,123 にお
いてそれぞれ信号A,B,Cの処理を行うようにする。
さらに選択部131,132,133 において、それぞれ専
用交換手段123,122,121 の信号C,B,Aを選択
して出力する。さらに出力インタフェース部33におい
て、選択部131,132,133 の出力を、それぞれ出力
インタフェース回路141,142,143 に接続すること
によって、出力インタフェース回路141,142,143
からそれぞれ信号C,B,Aを出力する。
【0007】
【発明が解決しようとする課題】従来の信号交換装置に
おける交換部では、図5に例示されるように、異なる周
波数の信号A,B,Cの交換を行う場合には、それぞれ
の周波数に対応した専用交換手段手段121,122,12
3 を必要とした。
【0008】従って、従来技術の信号交換装置は交換部
の構成が複雑になるとともに、同時に複数の交換手段を
必要とするため、装置構成が冗長となることを避けられ
ないという問題があった。
【0009】本発明は、このような従来技術の課題を解
決しようとするものであって、複数の異なる信号を交換
する信号交換装置において、各回線信号を特定周波数の
信号に変換して交換したのち、もとの周波数の信号に逆
変換することによって、異なる周波数の信号を1つの信
号交換手段で取り扱えるようにして、交換部の構成を単
純化し冗長性を除去することを目的としている。
【0010】
【課題を解決するための手段】図1は本発明の原理的構
成を示したものである。本発明は、異なる周波数を有す
る複数の入力信号を交換して出力する信号交換方式にお
いて、各入力信号の周波数を特定周波数に変換して所定
のタイムスロットに出力する複数の周波数変換手段11
〜1n と、各周波数変換手段の出力信号のタイムスロッ
トを交換する交換手段2と、この交換手段2の各タイム
スロットの出力を周波数変換して各入力信号の周波数の
出力を発生する複数の周波数逆変換手段31 〜3n とを
備えたことを特徴とするものである。
【0011】また本発明は、この場合の特定周波数が
2.592MHzまたはその整数倍もしくは整数分の1の
周波数であることを特徴とするものである。
【0012】さらに本発明は、この周波数変換手段11
〜1n が入力シリアル信号をパラレル信号に変換するシ
リアルパラレル変換回路19または入力信号にビットを
挿入するビットインタリーブ回路201,202 からな
り、周波数逆変換手段31 〜3 n がパラレル信号をシリ
アル信号出力に変換するパラレルシリアル変換回路23
または入力信号からビットを削除するビットインタリー
ブ回路241,242 からなることを特徴とするものであ
る。
【0013】
【作用】図2は、本発明の作用を説明するための図であ
って、図5におけると同じものを同じ番号で示し、15
1,152,153 は周波数変換手段、16は共通周波数交
換手段、17はクロック発生器、181,182,183
周波数逆変換手段である。
【0014】入力インタフェース部31において、入力
インタフェース回路111,112,113 は、それぞれタ
イムスロット(TS)1,2,3の入力信号B,A,C
のオーバヘッドバイトの終端等の入力インタフェース機
能を行う。周波数変換手段151,152,153 は、それ
ぞれ入力インタフェース回路111,112,113 の信号
B,A,Cの出力を特定周波数の信号に変換した信号
B’,A’,C’を出力する。この特定周波数は、例え
ば2.592MHz(またはその整数倍もしくは整数分の
1)とする。交換部32において、共通周波数交換手段
16は、クロック発生器17からの2.592MHzのク
ロックを用いて信号B’,A’,C’のタイムスロット
を交換操作して、タイムスロット1,2,3に信号
C’,B’,A’を出力する。出力インタフェース部3
3において、周波数逆変換手段181,182,183 は共
通周波数交換手段16からの信号C’,B’,A’の周
波数をもとの信号C,B,Aの周波数に逆変換する。出
力インタフェース回路141,14 2,143 は、各信号
C,B,Aに対するオーバヘッドバイトの付加等の出力
インタフェース機能を行う。
【0015】従って本発明の信号交換方式では、異なる
周波数の信号を1つの信号交換手段で取り扱うことがで
きるので、交換部の構成を単純化し冗長性を除去するこ
とが可能となる。
【0016】
【実施例】図3は、本発明の一実施例を示したものであ
って、図5におけると同じものを同じ番号で示し、入力
インタフェース部31において、19はシリアルパラレ
ル(S/P)変換回路、201,202 はビットインタリ
ーブ回路である。交換部32において、21は同期型空
間スイッチ、22はマスタクロック発生器である。出力
インタフェース部33において、23はパラレルシリア
ル(P/S)変換回路、241 〜242 はビットインタ
リーブ回路である。以下、CCITTで勧告されている
STM−1信号(155.52MHz ),TU−11信号
(1.728MHz ), TU−12信号(2.304MHz
)についてのクロスコネクトを行う場合について説明す
る。
【0017】S/P変換回路19は155.52MHzの
入力シリアル信号をシリアル/パラレル変換して、60
本のパラレル信号をポートaに出力する。ビットインタ
リーブ回路201 は1.728MHzの入力信号に対し
て、2ビットごとに1ビットの冗長ビットをビットイン
タリーブ(挿入)して、ポートbに出力する。ビットイ
ンタリーブ回路202 は2.304MHzの入力信号に対
して、8ビットごとに1ビットの冗長ビットをビットイ
ンタリーブして、ポートcに出力する。同期型空間スイ
ッチ21は、マスタクロック発振器22からの2.59
2MHzのクロックによって動作して、各タイムスロット
の2.592MHzの信号に対する交換動作を行う。P/
S変換回路23は、ポートdからの60本のパラレル信
号をパラレル/シリアル変換して、155.52MHzの
1本のシリアル信号を出力する。ビットインタリーブ回
路241 は、ポートeの出力から、3ビットに1ビット
の割合でビットインタリーブされた冗長ビットを摘出し
て、1.728MHzの信号を出力する。ビットインタリ
ーブ回路242 は、ポートfの出力から、9ビットに1
ビットの割合でビットインタリーブされた冗長ビットを
摘出して、2.304MHzの出力を発生する。
【0018】S/P変換回路19においては入力STM
−1信号を、60パラレル信号に変換するものであり、
従って各出力信号周波数は、以下のようになる。 155.52MHz×(1/60)=2.592MHz また、ビットインタリーブ回路201 においては、出力
周波数は3/2になるので、ビットインタリーブ後の周
波数は、次のようになる。 1.728MHz×(3/2)=2.592MHz 同様に、ビットインタリーブ回路202 においては、出
力周波数は9/8になるので、ビットインタリーブ後の
周波数は、次のようになる。 2.304MHz×(9/8)=2.592MHz このように、出力周波数はいずれも2.592MHzとな
るので、同期型空間スイッチ21においては、これらを
一括して交換動作を行うことができる。
【0019】ここで図3の実施例における信号の流れ
を、TU−11信号を例として説明する。まずタイムス
ロット2に入力されたTU−11信号(1.728MH
z)は、入力インタフェース回路112 を通ったのち、
ビットインタリーブ回路201 において2.592MHz
に変換される。この信号は、同期型空間スイッチ21に
入力されて交換操作を受け、タイムスロット2によって
ポートeに出力され、ビットインタリーブ回路241
入力される。ここでもとの1.728MHzの周波数に戻
り、出力インタフェース回路142 で付加機能の処理が
行われる。
【0020】次に図3の実施例におけるクロスコネクト
機能を、TU−11信号およびTU−12信号の場合を
例として説明する。図3において、仮に、出力インタフ
ェース部において、タイムスロット2と3を入れ替えた
とすると、ポートeにはTU−12信号に対応した信号
が出力されることが必要となり、ポートfにはTU−1
1信号に対応した信号が出力されることが必要となる。
このような要求は、同期型空間スイッチ21の内部接続
を変更することによって、容易に達成することができ
る。
【0021】次にタイムスロット1と2を入れ替えた場
合を考えると、この場合は、タイムスロット2,3の入
れ替えの場合とは異なり、端子数の適合が必要となる。
図4は、端子数の適合を必要とする場合の交換部周辺の
接続を例示したものであって、同期型空間スイッチ21
のタイムスロット2からの出力であるポートeに60本
の配線を施しておき、STM−1信号に対してはそのす
べてを、TU−11信号に対してはそのうちの1本を割
り当てておけば、問題はなくなる。
【0022】このような条件下において、タイムスロッ
ト1,2を入れ替えたとしても、同期型空間スイッチ2
1の動作によってポートd,eの出力内容を交換すれ
ば、容易に信号の接続を行うことができる。さらにこの
ような操作を拡張して行うことによって、例えばSTM
−1信号をTU−11信号のタイムスロットから出力す
る等のように、異種の信号の接続を行う場合を除けば、
すべての信号の接続が可能となる。
【0023】本発明の方式を適用して、統一周波数
(2.592MHzおよびその整数倍または整数分の1の
周波数)を用いて共通な交換手段によって交換可能な信
号としては、CCITT勧告に基づくものでは、TU−
11,TU−12,TU−21,TU−22,TUG−
21,TUG−22,STM−N(N=0,1,2,
3,4,…)があり、Bellcoreでは、VT−
1.5,VT−2,VT−3,VT−6,VT−GRO
UP,STG−N(N=1,2,3,4,…)がある。
【0024】
【発明の効果】以上説明したように本発明によれば、C
CITTやBellcoreで勧告されている新同期網
で用いられる、異なる周波数を有する各種の信号を、統
一的な周波数(2.592MHzおよびその整数倍または
整数分の1の周波数)を導入することによって、1つの
信号交換手段によって取り扱うことが可能となる。これ
によって、これらの信号をクロスコネクトし、または信
号の付加, 抽出を行う手段としての交換部の構成を簡素
化することが可能となり、従って装置全体の規模縮小を
図ることができるようになる。
【図面の簡単な説明】
【図1】本発明の原理的構成を示す図である。
【図2】本発明の作用を説明するための図である。
【図3】本発明の一実施例を示す図である。
【図4】端子数の適合を必要とする場合の交換部周辺の
接続を例示する図である。
【図5】従来の信号交換装置を示す図である。
【符号の説明】
1 〜1n 周波数変換手段 2 交換手段 31 〜3n 周波数逆変換手段

Claims (3)

    【特許請求の範囲】
  1. 【請求項1】 異なる周波数を有する複数の入力信号を
    交換して出力する信号交換方式において、各入力信号の
    周波数を特定周波数に変換して所定のタイムスロットに
    出力する複数の周波数変換手段(11 〜1n )と、該各
    周波数変換手段(11 〜1n )の出力信号のタイムスロ
    ットを交換する交換手段(2)と、該交換手段(2)の
    各タイムスロットの出力を周波数逆変換して前記各入力
    信号の周波数の出力を発生する複数の周波数逆変換手段
    (31 〜3n )とを備えたことを特徴とする信号交換方
    式。
  2. 【請求項2】 前記特定周波数が2.592MHzまたは
    その整数倍もしくは整数分の1の周波数であることを特
    徴とする請求項1に記載の信号交換方式。
  3. 【請求項3】 前記周波数変換手段(11 〜1n )が入
    力シリアル信号をパラレル信号に変換するシリアルパラ
    レル変換回路(19)または入力信号にビットを挿入す
    るビットインタリーブ回路(201,202 )からなり、
    前記周波数逆変換手段(31 〜3n )がパラレル信号を
    シリアル信号出力に変換するパラレルシリアル変換回路
    (23)または入力信号からビットを削除するビットイ
    ンタリーブ回路(241,242 )からなることを特徴と
    する請求項1または2に記載の信号交換方式。
JP3102387A 1991-05-08 1991-05-08 信号交換方式 Withdrawn JPH05103385A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3102387A JPH05103385A (ja) 1991-05-08 1991-05-08 信号交換方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3102387A JPH05103385A (ja) 1991-05-08 1991-05-08 信号交換方式

Publications (1)

Publication Number Publication Date
JPH05103385A true JPH05103385A (ja) 1993-04-23

Family

ID=14326042

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3102387A Withdrawn JPH05103385A (ja) 1991-05-08 1991-05-08 信号交換方式

Country Status (1)

Country Link
JP (1) JPH05103385A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008177716A (ja) * 2007-01-17 2008-07-31 Fujitsu Access Ltd 多重伝送装置及びそのバス容量の設定又は変更方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008177716A (ja) * 2007-01-17 2008-07-31 Fujitsu Access Ltd 多重伝送装置及びそのバス容量の設定又は変更方法

Similar Documents

Publication Publication Date Title
EP0383437B1 (en) Format converter
US5668814A (en) Dual DDS data multiplexer
US7106968B2 (en) Combined SONET/SDH and OTN architecture
US4787081A (en) Time division multiplex equipment for use in data transmission equipment
EP0420432A2 (en) A resource-decoupled architecture for a telecommunications switching system
JPH06501365A (ja) パケット・スイッチング通信システム
WO1997049210A1 (en) Synchronous plesiochronous digital hierarchy transmission systems
JPH03185941A (ja) デイジタル広帯域信号の伝送方法
JPS5812775B2 (ja) トキブンカツタジユウホウシキ ノ タンマツ ニ オケル シンゴウタジユウカホウホウ オヨビ ソウチ
US4160128A (en) Digital data transmission system providing multipoint connections
US6765933B1 (en) Inter-chip port and method for supporting high rate data streams in SDH and SONET transport networks
US4595907A (en) PCM data translating apparatus
JPH01162454A (ja) サブレート交換方式
JPH0563734A (ja) データ通信装置
US6044088A (en) System and circuit for telecommunications data conversion
JPH05103385A (ja) 信号交換方式
US5079769A (en) Flexible multiplexer
Ferguson Implications of SONET and SDH
CA1212747A (en) Voice and data combining and pabx incorporating same
JP2000253472A (ja) 電気通信ネットワーク用のスイッチング・システム
JP2001339405A (ja) 回線多重分離方式
JP2621801B2 (ja) 無線通信方式
JP2993963B2 (ja) 多元スイッチ方式
Coates et al. The Integrated Services Digital Network
JP2000031960A (ja) Isdn回線交換装置

Legal Events

Date Code Title Description
A300 Application deemed to be withdrawn because no request for examination was validly filed

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 19980806