JPH0483664A - Printer device - Google Patents

Printer device

Info

Publication number
JPH0483664A
JPH0483664A JP19948090A JP19948090A JPH0483664A JP H0483664 A JPH0483664 A JP H0483664A JP 19948090 A JP19948090 A JP 19948090A JP 19948090 A JP19948090 A JP 19948090A JP H0483664 A JPH0483664 A JP H0483664A
Authority
JP
Japan
Prior art keywords
image data
image
buffer
output
external storage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP19948090A
Other languages
Japanese (ja)
Inventor
Hiromi Kataoka
片岡 洋海
Shigehiro Sakaki
榊 栄広
Fumihiro Ueno
史大 植野
Atsushi Kashiwabara
淳 柏原
Kaoru Seto
瀬戸 薫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP19948090A priority Critical patent/JPH0483664A/en
Priority to EP91105075A priority patent/EP0449313B1/en
Priority to EP95113500A priority patent/EP0683601B1/en
Priority to DE69132933T priority patent/DE69132933D1/en
Priority to DE69126467T priority patent/DE69126467T2/en
Publication of JPH0483664A publication Critical patent/JPH0483664A/en
Priority to US08/479,466 priority patent/US5596426A/en
Priority to US08/475,497 priority patent/US5629781A/en
Pending legal-status Critical Current

Links

Abstract

PURPOSE:To obtain a simple-construction and low-cost hardware by a method wherein a data transmission from an external memory device to a buffer means is conducted in synchronism with a data transmission from the buffer means to a printer engine. CONSTITUTION:After forming image data for one page to be outputted to a printer engine 20, a CPU 1 selects a color component to be outputted first out of image data stored in an external memory device 6 per color component Y, M, C, and B and outputs it to an external memory device control circuit 5 as a color = 0. When the color components to be stored in the external memory device 6 are stored under control, the CPU 1 assigns the color components Y, M, C, and B in this order in the external memory device 6 as a virtual memory space in the order of increasing address with the lowest one first. The CPU 1 outputs a print signal PRNT to the printer engine. The output of a vertical synchronizing signal VSREQ from the printer engine is waited. With the input of VSREQ, the CPU 1 instructs the external memory device control circuit 5 to transmit bit map image data to an FIFO 7.

Description

【発明の詳細な説明】 に格納して制御するプリンタ装置に関するものである。[Detailed description of the invention] The present invention relates to a printer device that is stored in and controlled by a printer.

〔従来の技術〕[Conventional technology]

レーサビームプリンタを代表とするページプリンタは印
字品質、高速印字および低騒音性の点で従来のドツトマ
トリクス方式のシリアルプリンタに比べると格段に優れ
ており、近年急速に発展してきた。このページプリンタ
は主として、ホストコンピュータ等から出力されるテキ
ストやイメージの印字データから】ページ分のビットマ
ツプ画像データ(以下、画像データと略す)を生成する
画像形成コントローラと、該画像形成コントローラより
出力される画像データを感光体上に露光し、トナーの現
像、用紙への転写および定着のシーケンスによってプリ
ントするプリンタエンジンとから構成されている。
Page printers, typically laser beam printers, are far superior to conventional dot matrix type serial printers in terms of print quality, high speed printing, and low noise, and have rapidly developed in recent years. This page printer mainly includes an image forming controller that generates a page's worth of bitmap image data (hereinafter abbreviated as image data) from text and image print data output from a host computer, etc. It consists of a printer engine that exposes image data on a photoreceptor, and prints by a sequence of toner development, transfer to paper, and fixation.

ホストコンピュータ側より出力される印字データがPo
5tScript等のページ記述言語で記述されたもの
が主流である。このために前者の画像形成コントローラ
は、高速なマイクロプロセッサと、1ページ分の画像メ
モリ(RAM)を有するハードウェア構成とするのが一
般的である。この画像メモリは、300dpiでA4紙
対応の2値(白黒)プリンタエンジンであれば1Mバイ
トのサイズである。
The print data output from the host computer side is Po
The mainstream is written in a page description language such as 5tScript. For this reason, the former image forming controller generally has a hardware configuration including a high-speed microprocessor and one page of image memory (RAM). This image memory has a size of 1 MB if it is a binary (black and white) printer engine that supports A4 paper at 300 dpi.

上記画像メモリは、高解像度化、多値化およびフルカラ
ー化になると極端にメモリサイズが増加する。以下、用
紙サイズをA4固定にしてメモリサイズを算出してみる
と、600d piミスペース2値プリンタでは4Mバ
イト、300dpi多値(8ビット幅すなわち256階
調)プリンタでは8Mバイト、300dpiフルカラー
(YMCB各色成分とも8ビット幅)プリンタでは32
Mバイトを必要とする。このような、メモリの増加は極
端にプリンタ装置のコストアップを招(ことになる。
The memory size of the above-mentioned image memory increases dramatically as resolution becomes higher, multivalued, and full color becomes available. Below, when calculating the memory size with the paper size fixed at A4, it is 4 MB for a 600 dpi misspace binary printer, 8 MB for a 300 dpi multilevel (8 bit width or 256 gradation) printer, and 8 MB for a 300 dpi full color (YMCB) printer. (each color component is 8 bits wide) 32 bits wide for printers
Requires M bytes. Such an increase in memory will lead to an extreme increase in the cost of the printer device.

上記のようなコストアップを軽減するための手段として
、次の2点:(1)画像圧縮を用いてメモリサイズを縮
小する、(2)ハードディスク等の安価で大容量の外部
記憶装置を画像メモリとして用いる、といった方法があ
る。
There are two ways to reduce the cost increase mentioned above: (1) Reduce memory size using image compression; (2) Use inexpensive, large-capacity external storage devices such as hard disks as image memory. There is a method to use it as

〔発明が解決しようとする課題〕[Problem to be solved by the invention]

しかしながら、前者においては、画像データの圧縮だけ
でな(、Po5tScript処理系のように、−星画
像メモリへ格納された画像データを再帰的に利用して新
しい画像データを生成する場合において、かつプリント
時においては画像メモリより画像データを読み出し伸張
して、完全なビットマツプの画像データを得る必要があ
り、これらの圧縮・伸張に要する時間が膨大となる問題
点があった。また、ハードウェアにより圧縮・伸張を行
なう場合においても、それらの制御回路が非常に複雑に
なるという問題点があった。
However, in the former case, it is not only possible to compress image data (as in the case of the Po5tScript processing system, but also to generate new image data by recursively using the image data stored in the star image memory), and to print Sometimes it is necessary to read out image data from the image memory and decompress it to obtain complete bitmap image data, which poses the problem of an enormous amount of time required for compression and decompression. - Even when decompression is performed, there is a problem in that the control circuits are extremely complex.

また後者においては、従来DRAM等の半導体メモリか
らハードディスクなどの外部記憶装置を用いることによ
り、メモリ単価を数十分の−におさえることが可能であ
るが、ハードディスクや光磁気ディスクにおいては、デ
ータがトラック単位(通常、1トラツク当りに8に〜2
0にバイトのデータを格納できる)に格納されており、
リードあるいはライトすべきトラックへヘッドを移動す
る(シークする)のに要する時間が5〜15 m s 
e cと非常に長く、また、同一トラック内でのデータ
転送速度も5〜IOMビット/ s e cとあまり高
速でないために、ページプリンタの画像メモリとして置
き換えるには技術的に非常に困難であった。また、画像
形成コントローラに用いられるマイクロプロセッサから
画像メモリとして外部記憶装置を用いる場合においては
、仮想記憶制御が必要となり、画像形成コントローラの
構成が複雑になるという問題点もあった。
In the latter case, by using conventional semiconductor memory such as DRAM and external storage devices such as hard disks, it is possible to reduce the unit memory cost to a few tens of minutes. per track (usually 8 to 2 per track)
(can store byte data in 0),
The time required to move the head to the track to be read or written (seek) is 5 to 15 ms.
It is technically very difficult to replace it as the image memory of a page printer because it is very long (ec) and the data transfer rate within the same track is not very fast (5 to IOM bits/sec). Ta. Furthermore, when an external storage device is used as an image memory from a microprocessor used in an image forming controller, virtual storage control becomes necessary, which causes the problem that the configuration of the image forming controller becomes complicated.

したがって、本発明の目的は、簡単な構成で安価に高速
プリントを行うことが可能なプリンタ装置を提供するこ
とである。
SUMMARY OF THE INVENTION Therefore, an object of the present invention is to provide a printer device that has a simple configuration and can perform high-speed printing at low cost.

〔課題を解決するための手段(及び作用)〕上記従来の
問題点を解決するために、本発明では安価で大容量のハ
ードディスク等の外部記憶装置を画像メモリとして用い
る構成において、プリント時において外部記憶装置より
プリンタエンジンへ画像データを出力制御のために、F
IFO(FastIn  Fast  0ut)メモリ
等をバッファ手段として用い、そしてバッファ手段から
出力されるステータス信号により外部記憶装置からバッ
ファ手段へのデータ転送を行う外部記憶制御手段と、プ
リンタエンジンより出力される同期信号にもとづきバッ
ファ手段より画像データの読出しを行うための画像出力
制御手段とを有するカラープリンタ装置の画像形成コン
トローラであり、外部記憶装置からバッファ手段へのデ
ータ転送と、バッファ手段からプリンタエンジンへのデ
ータ転送が非同期に行われるのでハードウェア構成が簡
単であり、かつ安価である。
[Means for Solving the Problems (and Effects)] In order to solve the above-mentioned conventional problems, the present invention provides an arrangement in which an inexpensive, large-capacity external storage device such as a hard disk is used as an image memory. F is used to control the output of image data from the storage device to the printer engine.
External storage control means that uses an IFO (FastIn Fast 0ut) memory or the like as a buffer means and transfers data from an external storage device to the buffer means based on a status signal output from the buffer means, and a synchronization signal output from a printer engine. An image forming controller for a color printer device, which has an image output control means for reading image data from a buffer means based on the above, and is capable of transferring data from an external storage device to the buffer means and transferring data from the buffer means to the printer engine. Since the transfer is performed asynchronously, the hardware configuration is simple and inexpensive.

上記データ転送において、前者はバッファ手段からプリ
ンタエンジンへのデータ転送が行われる際にバッファ手
段自身の状態を示すステータス信号が出力された時にデ
ータ転送を開始し、数ライン分ないし所定のメモリサイ
ズ分を一度に転送するものであり、約10Mヒツト/s
ecの転送速度を有する。また、後者はプリンタエンジ
ンからの(水平)同期信号にもとづき、バッファ手段よ
りプリンタエンジンへ画像データを出力するものであり
、例えば300dpiで毎分1枚機のフルカラープリン
タ(YMCB各色成分は8ビット幅のデータであり、1
色代分ごとにプリンタエンジンへ出力されるものとする
)であれば約7.5Mビット/ s e cの転送速度
を有する。したがって、前者のデータ転送速度の方が高
速であり、バッファ手段より画像データの欠落を生ずる
ことな(、プリンタエンジンへ画像データを出力するこ
とができる。
In the above data transfer, the former starts data transfer when a status signal indicating the status of the buffer means itself is output when data is transferred from the buffer means to the printer engine, and transfers data for several lines or a predetermined memory size. is transferred at a time, approximately 10 Mbit/s.
It has a transfer speed of EC. The latter outputs image data from a buffer means to a printer engine based on a (horizontal) synchronization signal from the printer engine. For example, a full-color printer that prints one page per minute at 300 dpi (each color component of YMCB is 8 bits wide) The data is 1
(assuming that the data is output to the printer engine for each color allowance), the transfer rate is approximately 7.5 Mbit/sec. Therefore, the data transfer speed of the former is faster, and the image data can be outputted to the printer engine by the buffer means without causing any loss of image data.

また、本発明の他の実施例として、複数の外部記憶装置
とそれに一対一に対応するバッファ手段を有しており、
高速なカラープリンタに対応させている。
Further, another embodiment of the present invention includes a plurality of external storage devices and buffer means corresponding one-to-one to the external storage devices,
Compatible with high-speed color printers.

〔実施例〕〔Example〕

以下に本発明の実施例を図面に基づいて説明する。第1
図は本発明のカラープリンタ装置の画像形成コントロー
ラ21を示すシステムブロック図である。1は画像形成
コントローラ全体を統括的に制御するCPUであり、ホ
ストコンピュータ等から出力されホストI/F制御回路
4を通して印字データ又は印字プログラムを入力し、プ
リンタエンジン20側へ出力するための画像データを生
成し、また、画像データが生成終了された後、プリンタ
エンジン20との通信によりプリントを実行させる。2
はバス制御回路であり、CPUIとシステムメモリ3あ
るいはホストI/F制御回路4、外部記憶装置制御回路
5との間でバス調停を行っている。システムメモリ3は
、CPUIの動作を制御するコードROM 3 aと、
テキストコードに対するビットマツプフォントあるいは
アラントラインフォントを格納しているフォントROM
3bと、CPUIがワーキング領域として使用したり、
ホストコンピュータ等から出力された印字データを一次
的に格納、あるいは外部記や装置6上へ格納する画像デ
ータを一次的に格納するバッファとして用いられるRA
M3Cとから構成されている。5は外部記憶装置制御回
路であり、CPUIが印字データからビットマツプ画像
データを生成する期間中において、CPUIあるいはR
A M 3 cと外部記憶装置6との間における画像デ
ータの転送を制御するとともに、画像データが外部記憶
装置6内に生成終了されたプリント開始後、外部記憶装
置6からプリンタ出力バッファとして用いたF I F
 O7へのビットマツプ画像データの転送を制御する。
Embodiments of the present invention will be described below based on the drawings. 1st
The figure is a system block diagram showing the image forming controller 21 of the color printer device of the present invention. 1 is a CPU that centrally controls the entire image forming controller, inputs print data or a print program output from a host computer etc. through the host I/F control circuit 4, and outputs image data to the printer engine 20 side. After the image data has been generated, printing is executed by communicating with the printer engine 20. 2
A bus control circuit performs bus arbitration between the CPUI and the system memory 3 or the host I/F control circuit 4 and the external storage device control circuit 5. The system memory 3 includes a code ROM 3a that controls the operation of the CPUI;
Font ROM that stores bitmap fonts or allant line fonts for text codes
3b and the CPUI uses it as a working area,
RA used as a buffer to temporarily store print data output from a host computer, etc., or to temporarily store image data to be stored on an external memory or device 6.
It is composed of M3C. 5 is an external storage device control circuit, during the period when the CPUI generates bitmap image data from print data, the CPUI or R
It controls the transfer of image data between A M3c and the external storage device 6, and after the image data has been generated in the external storage device 6 and printing has started, it is used as a printer output buffer from the external storage device 6. F I F
Controls the transfer of bitmap image data to O7.

外部記憶装置6は、ハードディスクあるいは光磁気ディ
スク等からなり、安価で大容量な記憶領域(数十M〜数
百Mバイト)をもち、フルカラーの画像データを格納す
るページメモリとして割り当てている。300dpi解
像度のフルカラー(YMCB各8ビットとする)の場合
、用紙サイズがA4であれば、約32Mバイトのページ
メモリを有することになり、40Mバイトのハードディ
スクであれば1ページ分、80Mバイトのハードディス
クであれば2ページ分の画像データが格納される。
The external storage device 6 is made of a hard disk, a magneto-optical disk, or the like, has an inexpensive and large-capacity storage area (several tens of megabytes to hundreds of megabytes), and is allocated as a page memory for storing full-color image data. In the case of full color with 300 dpi resolution (YMCB each 8 bits), if the paper size is A4, it will have about 32 Mbytes of page memory, and if it is a 40 Mbyte hard disk, it will have one page, and an 80 Mbyte hard disk. If so, two pages worth of image data will be stored.

一方、ハードディスクや光磁気ディスクでは、1円周を
1トラツクとしてトラック単位にヘッドを移動させてリ
ード/ライトする方式をとっており、連続したトラック
をアクセスする場合、ハードディスクでは5〜]0m5
ec、光磁気ディスクでは10〜15m5ecを要する
。しかしながら、同一トラック内であればデータ転送速
度は、ハードディスクおよび光磁気ディスクともに約1
.2Mバイト/ s e cと高速であり、300dp
iで毎分1枚のスルーブツトをもつフルカラープリンタ
エンジンの画像データ クの転送速度0.9Mバイト/5ec(画像孕ロック周
波数;0.932MHz)よりも速い。FIFO7はフ
ルカラーのプリンタエンジンへ出力する画像データを一
時的に格納する出力バッファとして機能し、外部記憶装
置6より読み出された画像データを/FWR信号に同期
して格納し、BD同期回路9で出力される画像クロック
VCLKに同期した/FRD信号によって、最初に格納
された画像データから順にFIFO7からリードする。
On the other hand, in hard disks and magneto-optical disks, one circumference is one track, and the head is moved track by track to read/write.When accessing consecutive tracks, hard disks have a reading/writing method of 5 to 0 m5.
ec, a magneto-optical disk requires 10 to 15 m5ec. However, within the same track, the data transfer speed for both hard disks and magneto-optical disks is approximately 1
.. High speed of 2MB/sec and 300dp
This is faster than the image data transfer rate of 0.9 Mbytes/5ec (image lock frequency: 0.932 MHz) of a full-color printer engine with a throughput of one page per minute. The FIFO 7 functions as an output buffer that temporarily stores the image data to be output to the full-color printer engine, stores the image data read from the external storage device 6 in synchronization with the /FWR signal, and stores the image data read out from the external storage device 6 in synchronization with the /FWR signal. The image data stored first is read from the FIFO 7 in order by the /FRD signal synchronized with the output image clock VCLK.

8はBD同期回路であり、プリンタエンジン20より出
力される水平同期信号/BDに同期して、画像クロック
VCLKを生成する。通常、画像クロッ晶発信器(O3
C)11が出力するV CL K OをVCLKの8倍
の周波数として、/BDの立下りエツジに同期させてい
る(第2図)。9はマージン制御回路であり、1ページ
中に印字される画像データの有効領域(第3図の斜線部
分)を決定する。垂直方向はVSYNCを入力後にBD
によりトップマージンと垂直印字ライン数をカウントし
、水平方向はBDを入力後にVCLKによってレフトマ
ージンと水平印字ドツト数をカウントし、第3図で斜線
部分となる期間はVDOENBを出力して、BD同期回
路から出力さ;iLるVCLKとからNANDゲートl
OでFIF07のリード信号/FRDを生成する。12
はビデオI/Fドライバ/レシーバ回路であり、画像形
成コントローラ21とプリンタエンジン20との間で行
われる通信ラインを入出力する回路部からなる。
A BD synchronization circuit 8 generates an image clock VCLK in synchronization with the horizontal synchronization signal /BD output from the printer engine 20. Usually, an image clock crystal oscillator (O3
C) V CL KO outputted by 11 is set to a frequency eight times that of VCLK, and is synchronized with the falling edge of /BD (FIG. 2). Reference numeral 9 denotes a margin control circuit, which determines the effective area (shaded area in FIG. 3) of image data printed in one page. Vertical direction is BD after inputting VSYNC
The top margin and the number of vertical print lines are counted by BD, and in the horizontal direction, after inputting the BD, the left margin and the number of horizontal print dots are counted by VCLK. During the shaded period in Figure 3, VDOENB is output and BD synchronization is performed. Output from the circuit; iL VCLK and NAND gate l
A read signal /FRD for FIF07 is generated at O. 12
1 is a video I/F driver/receiver circuit, which includes a circuit unit that inputs and outputs a communication line between the image forming controller 21 and the printer engine 20.

次に、CPUIが1ページ分のビットマツプ画像データ
を生成終了後に、プリンタエンジンに対して、ビットマ
ツプ画像データを出力しプリントするシーケンスについ
て説明する。第4図および第5図は、外部記憶装置6か
らFIFO7へのビットマツプ画像データの転送を制御
する外部記憶装置7の動作シーケンスを示すフローチャ
ートである。第4図において、CPUIはプリンタエン
ジン20へ出力すべき1ページ分の画像データを生成終
了後(ステップal、 a2)、外部記憶装置6内に格
納されている各色成分(Y、B、C,B)ごとの画像デ
ータで最初に出力すべき色成分をcolor=0として
、外部記憶装置制御回路5に対して出力する(ステップ
a3)。
Next, a sequence of outputting bitmap image data to the printer engine for printing after the CPUI finishes generating bitmap image data for one page will be described. 4 and 5 are flowcharts showing the operation sequence of the external storage device 7 for controlling the transfer of bitmap image data from the external storage device 6 to the FIFO 7. FIG. In FIG. 4, after the CPU finishes generating one page of image data to be output to the printer engine 20 (steps al, a2), the CPU generates each color component (Y, B, C, The color component to be output first in the image data for each B) is set to color=0 and output to the external storage device control circuit 5 (step a3).

なお、外部記憶装置6へ格納される各色成分の格納制御
については、CPUIは外部記憶装置6を第6図に示す
ような仮想メモリ空間として、下位アドレスから上位ア
ドレスの方向へY、M、C,Bと順に割り当てている。
Regarding the storage control of each color component stored in the external storage device 6, the CPU uses the external storage device 6 as a virtual memory space as shown in FIG. , B in order.

ここで、color=0.1.2.3は各色成分に対応
する外部記憶装置制御回路5内の状態変数である。
Here, color=0.1.2.3 is a state variable within the external storage device control circuit 5 corresponding to each color component.

プリンタエンジン20がY−M−+C−+Bの順に画像
形成を行うことから、cplor=oがY、 colo
r= 1がM、color=2がC,color=3が
Bに一致する状態変数となる。また、第7図はハードデ
ィスク等の外部記憶装置6内に格納される各色成分のマ
ツプ図である。第6図のメモリマツプ図と1対1に対応
するように下位トラックから上位トラックの方向へY、
M、C,Bと順に格納されている。なお、lトラックに
は約8に〜20にバイトのデータを格納することができ
、A4紙300dpiで8ビット幅の画像データは、1
ラインが約2.3にバイトであるので、lトラックには
3.3〜8.3行分の画像データが格納されることにな
る。
Since the printer engine 20 forms images in the order of Y-M-+C-+B, cplor=o is Y, colo
r=1 becomes a state variable that matches M, color=2 matches C, and color=3 matches B. Further, FIG. 7 is a map diagram of each color component stored in the external storage device 6 such as a hard disk. Y from the lower track to the upper track in one-to-one correspondence with the memory map diagram of FIG.
M, C, and B are stored in this order. Approximately 8 to 20 bytes of data can be stored in one track, and 8-bit width image data on A4 paper at 300 dpi can be stored in 1 track.
Since a line is approximately 2.3 bytes long, 3.3 to 8.3 lines of image data are stored in one track.

次に第4図において、CPU1はプリント信号/PRN
Tをプリンタエンジンへ出力すると(ステップa4)、
プリンタエンジンから出力される垂直同期要求信号/V
SREQの待ち状態となり(ステップa5)、CPU1
は/VSREQを入力すると、外部記憶装置制御回路5
に対して、FIFO7へのビットマツプ画像データ転送
の指示を行う。一方、外部記憶装置制御回路5はCPU
Iからの転送指示により、1包成分の1ページ分のデー
タサイズ(A4紙300dpi、8ボツトで約8Mバイ
ト)Mnをページカウンタへロードし、また、データ転
送カウンタのカウンタ値をリセットする(ステップa6
)。その後、colorの値の開始アドレスに一致する
外部記憶装置6のトラックをシーク(ヘッドの移動)す
る(ステップa7)。その後、外部記憶装置6の同一ト
ラック内のビットマツプ画像データを1バイトリードし
くステップa8.a9)、このリードデータをFIFO
ヘライトするためのライト信号/FWRを出力しくステ
ップa10)、データ転送カウンタのカウンタ値を1つ
インクリメントしくステップa11)、FIFO7に画
像データがメモリサイズ(Nlバイト)分格納され、F
IFO: fullのステータス信号が出力されるまで
(ステップa12)、上記の(ステップa8〜a1])
のシーケンスを繰り返す。外部記憶装置制御回路5はF
IFO: fullを入力すると、ページカウンタのカ
ウンタ値をN1だけデクリメントした後(ステップa1
3)、CPUIは垂直同期信号/VSYNCを出力する
(ステップa14)。/VSYNC信号が出力されると
、BD同期回路8より出力されるVCLK (第2図)
と、マージン制御回路9より出力されるVDOENB 
(第3図)とをNANDゲート10へ入力してFIFO
リード信号/FRDを生成し、FIFOT中にライトさ
れた画像データをリードし、プリンタエンジン20へ出
力する。
Next, in FIG. 4, the CPU 1 outputs the print signal /PRN.
When T is output to the printer engine (step a4),
Vertical synchronization request signal /V output from printer engine
It enters the SREQ wait state (step a5), and CPU1
When /VSREQ is input, the external storage device control circuit 5
The bitmap image data is instructed to be transferred to the FIFO 7. On the other hand, the external storage device control circuit 5 is
According to the transfer instruction from I, the data size Mn for one page of one package component (A4 paper 300 dpi, approximately 8 Mbytes for 8 bottles) is loaded into the page counter, and the counter value of the data transfer counter is reset (step a6
). Thereafter, a track in the external storage device 6 that matches the start address of the color value is sought (head movement) (step a7). After that, step a8. reads one byte of bitmap image data in the same track of the external storage device 6. a9), save this read data to FIFO
Output the write signal/FWR for the write operation (step a10), increment the counter value of the data transfer counter by one (step a11), store the image data in the FIFO 7 for the memory size (Nl bytes), and
IFO: Until the full status signal is output (step a12), the above (steps a8 to a1])
Repeat the sequence. The external storage device control circuit 5 is F
IFO: When full is input, the counter value of the page counter is decremented by N1 (step a1
3), the CPUI outputs a vertical synchronization signal /VSYNC (step a14). When the /VSYNC signal is output, the VCLK output from the BD synchronization circuit 8 (Figure 2)
and VDOENB output from the margin control circuit 9.
(Fig. 3) is input to the NAND gate 10 and the FIFO
It generates a read signal /FRD, reads the image data written in the FIFOT, and outputs it to the printer engine 20.

FIFO7から画像データが/FRDにより連続的にリ
ードされていく場合、FIFO7から出力されるステー
タス信号により、次に外部記憶装置6からFIFO7へ
画像データの転送を行うが、この場合の外部記憶装置制
御回路5の動作シーケンスを第5図のフローチャート図
に示す。
When image data is continuously read from FIFO 7 by /FRD, the image data is then transferred from external storage device 6 to FIFO 7 based on the status signal output from FIFO 7. In this case, external storage device control The operation sequence of the circuit 5 is shown in the flowchart of FIG.

FIFO7が/FRDによりリードされ、FIFOha
lf  empty (FIFO中に存在するデータサ
イズが半分になった時に出力される信号)が出力される
と(ステップbl)、データ転送カウンタをリセットし
くステップb2)、外部記憶装置6からFIFO7へ1
バイト転送しくステップb2)、データ転送カウンタを
1つインクリメントしくステップb3)、N2バイト分
転送するまで上記ステップb3〜b4を繰り返す(ステ
ップb5)。
FIFO7 is read by /FRD and FIFOha
When lf empty (a signal output when the data size existing in the FIFO becomes half) is output (step bl), the data transfer counter is reset (step b2), and 1 is transferred from the external storage device 6 to the FIFO 7.
Step b2) to transfer bytes, step b3) to increment the data transfer counter by one, and repeat steps b3 and b4 until N2 bytes have been transferred (step b5).

ここで、N2は外部記憶装置の同一トラックのデータ転
送速度と、画像データのプリンタエンジンへの転送速度
と、トラック間のシーク時間とから決まり、FIFO中
に存在するビットマツプ画像データが半分のメモリサイ
ズよりも大きくなる様に設定される。例えば、同一トラ
ックのデータ転送速度を1.2Mバイト/ s e c
 、画像データのプリンタエンジンへの転送速度を0.
9Mバイト/ s e c 、 トラック間のシーク時
間を10m5ec、FIFO7のメモリサイズを32に
バイトとして、FIFOT中に存在する画像データが4
分の3 (24にバイト)になるまでデータ転送する場
合、N2バイト転送するのに要する時間Tは。、下記の
関係式: %式%) で表わされる。トラックのシークを2回実行する(n=
2)とすると、転送時間Tは0.03secを要し、転
送ハイド数N2は約37にバイトとなる。
Here, N2 is determined from the data transfer rate of the same track of the external storage device, the transfer rate of image data to the printer engine, and the seek time between tracks, and the bitmap image data existing in the FIFO is half the memory size. is set to be larger than . For example, the data transfer rate for the same track is 1.2 Mbytes/sec.
, the transfer speed of image data to the printer engine is set to 0.
Assuming 9M bytes/sec, seek time between tracks of 10m5ec, and memory size of FIFO7 of 32 bytes, the image data existing in the FIFO is 4
When transferring data up to 3/3 (24 bytes), the time T required to transfer N2 bytes is: , is expressed by the following relational expression: % expression %). Perform track seek twice (n=
2), the transfer time T requires 0.03 seconds, and the number of transfer hides N2 is approximately 37 bytes.

外部記憶装置6からFIFO7へN2バイト分のビット
マツプ画像データが転送されると(ステップb5)、ペ
ージカウンタのカウンタ値Mを判別する(ステップb6
) ; M≧N2の場合はカウンタ値をN2だけデクリ
メントしくステップb7)、MくN2の場合はカウンタ
値MをOにして、データ転送カウンタのカウンタ値N2
をMとして(ステップb8)、上記ステップbl〜b6
のシーケンスを繰り返す。また、M=Oの場合、すなわ
ち各色成分の1ページ分の画像データが外部記憶装置6
からリードされた場合、外部記憶装置制御回路5は、c
olorの値を1つだけインクリメントしくステップb
9)、colorの値が1〜3である場合は、上述した
第4図ステップa5から第5図ステップblOまでのシ
ーケンスを繰り返し実行し、プリンタエンジンへ出力さ
れていない色成分のビットマツプ画像データを外部記憶
装置6よりリードしてFIFO7ヘライトして、プリン
タエンジンへ出力する動作シーケンスを実行する。
When N2 bytes of bitmap image data are transferred from the external storage device 6 to the FIFO 7 (step b5), the counter value M of the page counter is determined (step b6).
) ; If M≧N2, the counter value is decremented by N2 (step b7); if M<N2, the counter value M is set to O, and the counter value of the data transfer counter is set to N2.
As M (step b8), the above steps bl to b6
Repeat the sequence. In addition, when M=O, that is, one page of image data for each color component is stored in the external storage device 6.
When read from c, the external storage device control circuit 5
Increment the value of olor by one step b
9) If the value of color is between 1 and 3, repeat the sequence from step a5 in Figure 4 to step blO in Figure 5 described above, and bitmap image data of color components that have not been output to the printer engine. The operation sequence of reading from the external storage device 6, writing to the FIFO 7, and outputting to the printer engine is executed.

〔他の実施例〕[Other Examples]

次に、第8図は本発明の第2の実施例であるカラープリ
ンタ装置の画像形成コントローラを示す図であり、画像
メモリとして2個の外部記憶装置6a、6bを有し、こ
れらの外部記憶装置に一対一に対応したFTFO7a、
7bを有することにより外部記憶装置とFIFOとの間
の画像データの転送速度を2倍に向上させたものである
。外部記憶制御回路5は、プリント時にFIFO7a、
7bより読み出されてプリンタエンジンへ出力される画
像データが各ラインにおいて、FIFO7aに偶数番目
の画像データを外部記憶装置6aより転送させ、FIF
O7bに奇数番目の画像データを外部記憶装置6bより
転送させるために、予め、CPU1が画像データを生成
する際に、偶数番目と奇数番目とに分離して外部記憶装
置6a、6bへ格納する。また、プリント時において、
FIFO7a、 7bからそれぞれ出力されるステータ
ス信号にもとづいて外部記憶装置6aよりFIFO7a
へ、外部記憶装置6bよりFIFO7bへ画像データを
非同期に転送するので、第1実施例の構成に比べて2倍
の転送速度が得られ、毎分2枚のフルカラプリンタエン
ジンにおいても対応可能である。なお、外部記憶装置6
aまたは6bからFIFO7aまたは7bへの画像デー
タの転送シーケンスは第1実施例のフローチャート図(
第4図および第5図)と全く同じである。
Next, FIG. 8 is a diagram showing an image forming controller of a color printer device according to a second embodiment of the present invention, which has two external storage devices 6a and 6b as image memories. FTFO7a, which corresponds one-to-one to the device.
7b, the image data transfer speed between the external storage device and the FIFO is doubled. The external storage control circuit 5 stores the FIFO 7a,
For each line of image data read from 7b and output to the printer engine, the even-numbered image data is transferred to the FIFO 7a from the external storage device 6a, and the FIFO
In order to transfer odd-numbered image data from the external storage device 6b to the O7b, when the CPU 1 generates the image data, it separates the image data into even-numbered data and odd-numbered data and stores them in the external storage devices 6a and 6b. Also, when printing,
Based on the status signals output from FIFOs 7a and 7b, FIFO 7a is stored from external storage device 6a.
Since the image data is asynchronously transferred from the external storage device 6b to the FIFO 7b, the transfer speed is twice as high as that of the configuration of the first embodiment, and it is also compatible with a full-color printer engine that prints two pages per minute. . Note that the external storage device 6
The image data transfer sequence from a or 6b to FIFO 7a or 7b is shown in the flowchart of the first embodiment (
4 and 5).

第8図において、13はFIFO出力回路であり、偶数
番目の画像データが格納されているFIFO7aと、奇
数番目の画像データが格納されているFIFO7bに対
して、BD同期回路8より出力されるV CL Kとマ
ージン制御回路9より出力されるVDOENBとから、
第9図のタイミングチャート図に示すように、FIFO
7aと7bを交互に読み出す信号/FRDAと/FRD
Bを生成する。すなわち、/FRDAが真のときはFI
FO7aから、/FRDBが真のときはFIFO7bか
ら画像データが交互に読み出される。
In FIG. 8, 13 is a FIFO output circuit, which outputs V from the BD synchronization circuit 8 to FIFO 7a in which even-numbered image data is stored and FIFO 7b in which odd-numbered image data is stored. From CLK and VDOENB output from the margin control circuit 9,
As shown in the timing chart of FIG.
Signals /FRDA and /FRD to read 7a and 7b alternately
Generate B. That is, when /FRDA is true, FI
Image data is read out alternately from the FO 7a and from the FIFO 7b when /FRDB is true.

なお、本実施例では外部記憶装置とそれに一対一に対応
するFIFOをそれぞれ2個ずつ有した構成であるが、
3個以上の複数個で構成することも可能であり何ら問題
は生じない。これは、高速のカラープリンタ装置で、画
像データの転送速度が非常に高速となる場合においてを
用であることは明白である。
Note that in this embodiment, the configuration has two external storage devices and two FIFOs that correspond one-to-one to the external storage devices.
It is also possible to configure it with a plurality of three or more pieces, and no problem will occur. This is obviously useful in high-speed color printers where the image data transfer rate is very high.

〔第3の実施例〕 なお、外部記憶装置とプリンタエンジンとの間にもうけ
たバッファ手段としてのFIFOがSRAM等のメモリ
に置き換えて、このメモリを制御する周辺回路を付加す
ることにより、第1実施例および第2実施例で示すFI
FOに類似したシーケンスを行うことも可能であり、本
発明はFIFOのみの構成に限定されるものではない。
[Third Embodiment] Note that the FIFO as a buffer provided between the external storage device and the printer engine is replaced with a memory such as SRAM, and a peripheral circuit for controlling this memory is added. FI shown in Examples and Second Example
It is also possible to perform FO-like sequences, and the invention is not limited to FIFO-only configurations.

なお、本発明の実施例においては、カラープリンタ装置
について説明してきたが、グレースケールを表現する多
値プリンタ装置や、白黒2値プリンタ装置においても適
用できることは明白である。
In the embodiments of the present invention, a color printer device has been described, but it is obvious that the present invention can also be applied to a multi-value printer device that expresses gray scale or a black-and-white binary printer device.

〔発明の効果〕〔Effect of the invention〕

以上説明したように、本発明ではカラープリンタ装置の
画像メモリとして、ハードディスク等の安価で大容量の
外部記憶装置を有しており、プリント時において外部記
憶装置よりプリンタエンジンへの画像データの転送制御
をFIFOメモリ等のバッファと、外部記憶制御手段お
よび画像出力制御手段により行い、画像メモリとしての
コストをDRAM等の半導体メモリを使用した構成に(
らべると数十分の−におさえることができ、安価なカラ
ープリンタ装置を構成するものである。
As explained above, in the present invention, the color printer device has an inexpensive, large-capacity external storage device such as a hard disk as the image memory, and controls the transfer of image data from the external storage device to the printer engine during printing. This is done using a buffer such as a FIFO memory, an external storage control means, and an image output control means, and the cost of the image memory can be reduced by using a structure using semiconductor memory such as DRAM (
In comparison, it can be kept down to just a few tens of minutes, and constitutes an inexpensive color printer device.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明のカラープリンタ装置での画像形成コン
トローラを示すシステムブロック図、第2図はBD同期
回路8のタイミングチャート、第3図はマージン制御回
路9におけるVDOENBのタイミングを示す図、 第4図及び第5図は外部記憶装置6からFI′FO7へ
の画像データの転送を説明するためのフローチャート、 第6図は各色成分の画像データが格納されるメモリマツ
プを示す図、 第7図は各色成分の画像データが格納される外部記憶装
置内の記憶領域を示す図、 第8図は第2実施例におけるカラープリンタ装置での画
像形成コントローラを示すシステムブロック図、 第9図は第2実施例における画像データの出力タイミン
グチャートである。 1・・・CPU 2・・・バス制御回路 3・・・システムメモリ 3a・・・コードROM 3b・・・フォントROM 3c・・・RAM 4・・・ホストI/F制御回路 5・・・外部記憶装置制御回路 6・・・外部記憶装置 7・・・FIFO 8・・・BD同期回路 9・・・マージン制御回路 10・・・NAND、IC 11・・・O3C(水晶発振器) 12・・・ヒデオI/Fドライバ・ 6a・・・外部記憶装置A 6b・・・外部記憶装置 7 a −−−P I F OA 7b・・・PIFOB 13・・・FIFO出力制御回路 レノーバ回路
1 is a system block diagram showing the image forming controller in the color printer device of the present invention, FIG. 2 is a timing chart of the BD synchronization circuit 8, FIG. 3 is a diagram showing the timing of VDOENB in the margin control circuit 9, 4 and 5 are flowcharts for explaining the transfer of image data from the external storage device 6 to the FI'FO 7, FIG. 6 is a diagram showing a memory map in which image data of each color component is stored, and FIG. A diagram showing storage areas in an external storage device in which image data of each color component is stored. FIG. 8 is a system block diagram showing an image forming controller in a color printer device in the second embodiment. FIG. 9 is a system block diagram showing the image forming controller in the color printer device in the second embodiment. 5 is an output timing chart of image data in an example. 1... CPU 2... Bus control circuit 3... System memory 3a... Code ROM 3b... Font ROM 3c... RAM 4... Host I/F control circuit 5... External Storage device control circuit 6...External storage device 7...FIFO 8...BD synchronization circuit 9...Margin control circuit 10...NAND, IC 11...O3C (crystal oscillator) 12... Video I/F driver 6a...External storage device A 6b...External storage device 7a ---P I F OA 7b...PIFOB 13...FIFO output control circuit Renova circuit

Claims (4)

【特許請求の範囲】[Claims] (1)外部からの印字データに基づいて、ドットイメー
ジの画像データを生成する画像データ生成手段と、前記
画像データに基づいて印字動作を行う印字手段とを有し
、前記画像データ生成手段は印字手段から出力される同
期信号に同期的に画像データを前記印字手段に出力する
プリンタ装置において、 前記画像データ生成手段は、生成した画像データを格納
可能な補助記憶手段と、補助記憶手段から読み出された
画像データを一時的に記憶するバッファ手段とを有し、 前記同期信号に非同期的に補助記憶手段から画像データ
を読み出し、 前記同期信号に同期的にバッファ手段から前記印字手段
に画像データを出力することを特徴とするプリンタ装置
(1) The image data generating means includes an image data generating means that generates image data of a dot image based on external print data, and a printing means that performs a printing operation based on the image data, and the image data generating means In a printer device that outputs image data to the printing means in synchronization with a synchronization signal output from the means, the image data generating means includes an auxiliary storage means capable of storing the generated image data, and a storage means for reading the generated image data from the auxiliary storage means. a buffer means for temporarily storing the image data, the image data is read from the auxiliary storage means asynchronously to the synchronization signal, and the image data is read from the buffer means to the printing means synchronously to the synchronization signal. A printer device characterized by outputting.
(2)請求項第1項記載のプリンタ装置において、前記
画像データ生成装置は、複数の補助記憶手段と、各補助
記憶手段に個別的に対応する複数のバッファ手段とを有
し、 前記複数の補助記憶手段から複数のバッファ手段への画
像データの転送を並列的に行ない、前記同期信号に基づ
いて各バッファ手段から順次前記印字手段に画像データ
を出力することを特徴とするプリンタ装置。
(2) In the printer device according to claim 1, the image data generating device has a plurality of auxiliary storage means and a plurality of buffer means individually corresponding to each auxiliary storage means, and the plurality of A printer apparatus characterized in that image data is transferred from an auxiliary storage means to a plurality of buffer means in parallel, and the image data is sequentially outputted from each buffer means to the printing means based on the synchronization signal.
(3)ホストコンピュータ等から出力される印字データ
から少なくとも1ページ分のビットマップ画像データ(
以下、画像データと略す)を生成して外部ディスク記憶
手段へ格納するプリンタ装置であって、該外部ディスク
記憶手段と画像印字手段(プリンタエンジン)との間に
一時的に画像データを格納するバッファ手段と、該バッ
ファ手段から出力されるステータス信号によって該外部
ディスク記憶手段から該バッファ手段への画像データの
転送を制御する外部ディスク記憶制御手段と、該画像印
字手段より出力される同期信号にもとづき該バッファ手
段から該画像印字手段へ画像データを出力制御する画像
出力制御手段とを有することを特徴とするプリンタ装置
(3) At least one page worth of bitmap image data (
A printer device that generates image data (hereinafter abbreviated as image data) and stores it in an external disk storage means, and a buffer that temporarily stores the image data between the external disk storage means and image printing means (printer engine). means, external disk storage control means for controlling the transfer of image data from the external disk storage means to the buffer means based on a status signal output from the buffer means, and a synchronization signal output from the image printing means. A printer device comprising: image output control means for controlling output of image data from the buffer means to the image printing means.
(4)請求項第3項記載のプリンタ装置において、複数
の外部ディスク記憶手段を有し、これに一対一に対応す
る前記バッファ手段を有し、該外部ディスク記憶手段か
ら該バッファ手段へ画像データを同時に転送制御する外
部ディスク記憶制御手段と、該画像印字手段より出力さ
れる同期信号にもとづき各々の該バッファ手段から該画
像印字手段へ画像データを出力制御する画像出力制御手
段とを有することを特徴とするプリンタ装置。
(4) The printer device according to claim 3, further comprising a plurality of external disk storage means, and the buffer means in one-to-one correspondence therewith, and the image data is transferred from the external disk storage means to the buffer means. and an image output control means for controlling the output of image data from each buffer means to the image printing means based on a synchronization signal output from the image printing means. Characteristic printer device.
JP19948090A 1990-03-30 1990-07-26 Printer device Pending JPH0483664A (en)

Priority Applications (7)

Application Number Priority Date Filing Date Title
JP19948090A JPH0483664A (en) 1990-07-26 1990-07-26 Printer device
EP91105075A EP0449313B1 (en) 1990-03-30 1991-03-28 Image processing method and apparatus
EP95113500A EP0683601B1 (en) 1990-03-30 1991-03-28 Image processing apparatus
DE69132933T DE69132933D1 (en) 1990-03-30 1991-03-28 Image processing device
DE69126467T DE69126467T2 (en) 1990-03-30 1991-03-28 Image processing method and device
US08/479,466 US5596426A (en) 1990-03-30 1995-06-07 Image processing method and apparatus
US08/475,497 US5629781A (en) 1990-03-30 1995-06-07 High-speed image processing using parallel storage

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP19948090A JPH0483664A (en) 1990-07-26 1990-07-26 Printer device

Publications (1)

Publication Number Publication Date
JPH0483664A true JPH0483664A (en) 1992-03-17

Family

ID=16408509

Family Applications (1)

Application Number Title Priority Date Filing Date
JP19948090A Pending JPH0483664A (en) 1990-03-30 1990-07-26 Printer device

Country Status (1)

Country Link
JP (1) JPH0483664A (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20170084083A (en) 2014-11-11 2017-07-19 도판 인사츠 가부시키가이샤 Decorated sheet
KR20180042265A (en) 2015-08-24 2018-04-25 도판 인사츠 가부시키가이샤 Decorative sheet
KR20180048825A (en) 2015-08-31 2018-05-10 도판 인사츠 가부시키가이샤 Method for manufacturing a decorative sheet and a decorative sheet
US11230631B2 (en) 2015-08-24 2022-01-25 Toppan Printing Co., Ltd. Decorative sheet, and transparent resin sheet

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20170084083A (en) 2014-11-11 2017-07-19 도판 인사츠 가부시키가이샤 Decorated sheet
US10981364B2 (en) 2014-11-11 2021-04-20 Toppan Printing Co., Ltd. Decorated sheet
KR20180042265A (en) 2015-08-24 2018-04-25 도판 인사츠 가부시키가이샤 Decorative sheet
US10906280B2 (en) 2015-08-24 2021-02-02 Toppan Printing Co., Ltd. Decorative sheet
US11230631B2 (en) 2015-08-24 2022-01-25 Toppan Printing Co., Ltd. Decorative sheet, and transparent resin sheet
KR20180048825A (en) 2015-08-31 2018-05-10 도판 인사츠 가부시키가이샤 Method for manufacturing a decorative sheet and a decorative sheet
US10518510B2 (en) 2015-08-31 2019-12-31 Toppan Printing Co., Ltd. Decorative sheet and method of manufacturing the same
EP3854583A1 (en) 2015-08-31 2021-07-28 Toppan Printing Co., Ltd. Decorative sheet and method of manufacturing the same

Similar Documents

Publication Publication Date Title
EP0449313B1 (en) Image processing method and apparatus
EP0458612B1 (en) Printing apparatus
US5197117A (en) Text information processing apparatus having printer and printing dot signal generating apparatus for the same
EP0452131A2 (en) Output method and apparatus
US6084686A (en) Buffer memory control device and control method, and an image processing device and method using the same
JPH0483664A (en) Printer device
US5664070A (en) Outputting method and apparatus
EP0899684A2 (en) Image processing apparatus, information processing apparatus and printer
KR100208696B1 (en) Printer
GB2185608A (en) Laser printer control system
JPH03112666A (en) Output unit
US6577313B1 (en) Image data control apparatus
JP4323622B2 (en) Recording device
JP2922660B2 (en) Image processing device
JP2871881B2 (en) Image processing device
JPH0546002A (en) Recording method and its device
JPS59221069A (en) Memory control system
JPH04123124A (en) Printer controller
JPH05211593A (en) Printer
JPS63233843A (en) Bit map memory control device
JPH08183208A (en) Method and apparatus for recording bit map
JPH08197785A (en) Image data converter circuit
JPH0784073B2 (en) Printing control system for personal computer
JP2000280528A (en) Method and apparatus for image process
JPH05212913A (en) Image forming device