JPH0478987A - Icカード - Google Patents

Icカード

Info

Publication number
JPH0478987A
JPH0478987A JP2193779A JP19377990A JPH0478987A JP H0478987 A JPH0478987 A JP H0478987A JP 2193779 A JP2193779 A JP 2193779A JP 19377990 A JP19377990 A JP 19377990A JP H0478987 A JPH0478987 A JP H0478987A
Authority
JP
Japan
Prior art keywords
data
pulse
noise
received
radio waves
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2193779A
Other languages
English (en)
Inventor
Atsuo Yamaguchi
敦男 山口
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP2193779A priority Critical patent/JPH0478987A/ja
Publication of JPH0478987A publication Critical patent/JPH0478987A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Credit Cards Or The Like (AREA)
  • Noise Elimination (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、データに応じて断続する電波を媒体にしてデ
ータを受信するICカードに関するものである。
〔従来の技術〕
第3図は従来のこの種のICカードのブロック図である
CPU 1にROM 2a、 RAM 2b、送信回路
3及び受信回路4が夫々接続されており、これらにより
マイクロコンピュータ5が構成されている。このマイク
ロコンピュータ5の送信回路3及び受信回路4には夫々
送信用アンテナ6及び受信用アンテナ7が接続され、C
PU 1にはバッテリ8及び発振子9が接続されている
。そして、これらは外部環境から保護すべく全体を樹脂
により封止してICカード10が構成されている。
cpu iにはバッテリ8の電源電圧が与えられ、発振
子9からクロック信号が与えられて、CPU 1は予め
ROM 2aに格納されているプログラムに基づいて作
動し、電波により図示しない外部機器との間でデータを
送受信する。
ところでデータを受信する場合は、外部機器が送信する
、データに応じて断続する電波を受信用アンテナ7が受
信し、受信回路4でデータに復調した後、CPU 1へ
入力する。そして、CPU 1でデータ処理を行い、そ
のデータを必要に応じてRAM2bへ書込む。一方、デ
ータを送信する場合は、CPU1からのデータを送信回
路3へ出力し、ここで搬送波をこのデータにより変調し
た後、送信用アンテナ6から送信することになる。
第4図は受信回路4の回路図、第5図はその各部信号の
タイミングチャートである。受信用アンテナ7にコンデ
ンサ1)を並列接続しており、所定周波数の電波を受信
する共振回路12を形成している。共振回路12の一端
は接地ラインと接続され、他端は比較器15の負入力端
子−と接続されている。
基準電源Vcは抵抗13と14との直列回路を介して接
地ラインと接続されており、抵抗13と14との接続部
は比較器15の正入力端子子と接続されている。
比較器15の出力端子15aはダイオード16を介して
復調回路17の入力端子17aと接続されており、入力
端子17aはコンデンサ18と放電抵抗19との並列回
路を介して接地ラインと接続されている。復調回路17
の出力はCPU 1へ与えられる。復調回路17は入力
された信号に同期して所定幅のワンショットパルスを発
生する例えばワンショットパルス発生器からなっている
このICカードの受信回路は、所定周波数の電波を受信
用アンテナ7が受信すると、そのアンテナ7には第5図
(a)に示す如(高周波電圧Vhがデータに応じて断続
する電波に関連して断続的に発生する。そしてこの高周
波電圧vhが比較器15へ入力されると、比較器I5は
基準電源Vcの電圧を分圧した基準電圧Vsと比較して
、高周波電圧vhが基準電圧Vs以上に達したときに比
較器15の出力端子15aに正の出力電圧が得られる。
この出力電圧がダイオード16とコンデンサ18と放電
抵抗19とによる整流回路で整流されて第5図(b)に
示すように高周波電圧に関連するパルスP。が得られて
復調回路17へ入力される。復調回路17は入力された
パルスP0の立上りに同期して人力パルスに同期して第
5図(C)に示す所定幅のパルスP2を発生してCPU
 1へ入力して送信されてきたデータを受信することに
なる。
〔発明が解決しようとする課題〕
前述したように従来のICカードは、断続する電波の続
状態に関連して所定幅のパルスを発生させてデータを受
信するようにしているので、第5図fa)に示すように
電波以外のノイズNを受信用アンテナが受信すると、そ
れによる高周波電圧が発生して電波の続状態のときと同
様に第5図(C)に示す如き所定幅のパルスP2が発生
してそれがCPUへ入力されて、データを誤る虞れがあ
るという問題がある。
本発明は斯かる問題に鑑み、断続する電波以外のノイズ
を受信しても、受信したデータを誤ることがないICカ
ードを提供することを目的とする。
C課題を解決するための手段〕 本発明に係るICカードはデータに応じて断続する電波
を媒体にして受信し、電波の断状態でデータを有意にす
る構成にする。
〔作用〕
データに応じて断続する電波を媒体にしてデータを受信
する。電波が断状態にある場合にデータを有意にする。
これによりノイズを受信しても、受信したデータを誤る
ことがない。
〔実施例〕
以下本発明をその実施例を示す図面により詳述する。
第1図は本発明に係るICカードの受信回路の回路図、
第2図はその各部信号のタイミングチャートである。
受信用アンテナ7にコンデンサ1)を並列接続しており
、所定周波数の電波を受信する共振回路12を形成して
いる。共振回路12の一端は接地ラインと接続され、他
端は比較器15の負入力端子−と接続されている。基準
電源Vcは抵抗13と14との直列回路を介して接地ラ
インと接続されており、抵抗13と14との接続部は比
較器15の正入力端子子と接続されている。比較器15
の出力端子15aはそれにアノードを接続しているダイ
オード16及びインバータ20の直列回路を介して復調
回路17の入力端子17aと接続されている。ダイオー
ド16のカソードは、コンデンサ18と放電抵抗19と
の並列回路を介して接地ラインと接続されている。復調
回路17は、それに入力された信号に同期して所定幅の
ワンショットパルスを発生する例えばワンショットパル
ス発生器からなっており、そのワンショットパルスは受
信データとして図示しないCPUへ与えられる。
このように構成したICカードの受信回路は、所定周波
数の電波を受信用アンテナ7が受信すると、そのアンテ
ナ7には第2図(a)に示す如き高周波電圧vhが電波
に関連して断続的に発生する。この高周波電圧vhは比
較器15へ入力されて、比較器15は基準電源Vcの電
圧を分圧した基準電圧Vsと比較して、高周波電圧vh
が基準電圧VS以上に達したときには比較器15の出力
端子15aに正の出力電圧が得られる。この出力電圧が
ダイオード16とコンデンサ18と放電抵抗19とによ
る整流回路で整流されて第2図(b)に示すように高周
波電圧に関連するパルスP0が得られる。このパルスP
0はインバータ20により第2図(C1に示すように反
転し、その反転パルスP、は復調回路17へ入力される
。復調回路17は入力された反転パルスP1の立上りに
同期して、反転パルスに関連する第2図fd)に示すパ
ルスP2を発生して復調することになる。
そしてこのパルスPgをCPU 1へ入力しデータを受
信することになる。
このように電波の続状態に関連して発生したパルスP0
の反転パルスPIを発生させて、その反転パルスP、に
同期して復調するようにしたから、第2図(alに示す
ようにノイズNを受信しても、パルスP、は第2図(C
)に示すように既に“H”に反転しているのでノイズN
に関連するパルスP、が発生しない。そのため第2図(
dlに示す如くノイズNに関連してパルスP2が発生せ
ず、受信したデータが誤ることがない。即ちデータに関
連して断続する電波の断状態でデータを有意になすよう
にしたので、ノイズを受信してもその影響を受けず正し
くデータを受信できて、受信データの信頼性が高いIC
カードを提供できる。
〔発明の効果〕
以上詳述したように、データに応じて断続する電波を媒
体にしてデータを受信する本発明に係るICカードは、
データに応じて断続する電波の断状態で、データを有意
にするようにしたので、受信データは電波以外に受信し
たノイズの影響をうけることがない。そのため受信デー
タに誤りが生じず信頼性が高いICカードを提供できる
優れた効果を奏する。
【図面の簡単な説明】
第1図は本発明に係るICカードの受信回路の回路図、
第2図はその各部信号のタイミングチャート、第3図は
ICカードのプロ・7り図、第4図は従来のrcカード
の受信回路の回路図、第5図はその各部信号のタイミン
グチャートである。 7・・・受信用アンテナ 12・・・共振回路 15・
・・比較器 16・・・ダイオード 18・・・コンデ
ンサ 19・・・放電抵抗 Vc・・・基準電源 なお、図中、同一符号は同一、又は相当部分を示す。 代理人  大  岩  増  雄 第 図 手続補正力(自発) 平成  年  月 2、発明の名称 ICカード 3、補正をする者 事件との関係

Claims (1)

    【特許請求の範囲】
  1. (1) データに応じて断続する電波を媒体にしてデー
    タを受信するICカードにおいて、 前記電波の断状態でデータを有意となすべく構成してあ
    ることを特徴とするICカード。
JP2193779A 1990-07-20 1990-07-20 Icカード Pending JPH0478987A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2193779A JPH0478987A (ja) 1990-07-20 1990-07-20 Icカード

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2193779A JPH0478987A (ja) 1990-07-20 1990-07-20 Icカード

Publications (1)

Publication Number Publication Date
JPH0478987A true JPH0478987A (ja) 1992-03-12

Family

ID=16313665

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2193779A Pending JPH0478987A (ja) 1990-07-20 1990-07-20 Icカード

Country Status (1)

Country Link
JP (1) JPH0478987A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012074060A (ja) * 2005-02-28 2012-04-12 Semiconductor Energy Lab Co Ltd 半導体装置及び流通システム

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63280393A (ja) * 1987-04-18 1988-11-17 マンネスマン・キーンツレ・ゲゼルシヤフト・ミツト・ベシユレンクテル・ハフツング カード状のデータ担体内にエネルギ及び情報を伝送しかつ貯蔵する装置
JPH0221752A (ja) * 1988-07-11 1990-01-24 Rohm Co Ltd Icカードのデータ処理方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63280393A (ja) * 1987-04-18 1988-11-17 マンネスマン・キーンツレ・ゲゼルシヤフト・ミツト・ベシユレンクテル・ハフツング カード状のデータ担体内にエネルギ及び情報を伝送しかつ貯蔵する装置
JPH0221752A (ja) * 1988-07-11 1990-01-24 Rohm Co Ltd Icカードのデータ処理方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012074060A (ja) * 2005-02-28 2012-04-12 Semiconductor Energy Lab Co Ltd 半導体装置及び流通システム

Similar Documents

Publication Publication Date Title
JP2747985B2 (ja) 受動応答器
US6208694B1 (en) Reduced power supervisory message transmission in a wireless alarm system
US5396056A (en) Non-contact IC card having an active attenuation circuit
KR950003286B1 (ko) 리모트 송수신 장치
KR920004035B1 (ko) 조리기
US5553099A (en) FSK detector for determining an increasing time period between adjacent pulses of an FSK modulated square wave pulse train
EP1047947B1 (en) Test device for testing a module for a data carrier intended for contactless communication
EP0056731B1 (en) Radio communication receiver having a low power consumption oscillator circuit
US7808292B2 (en) Clock circuit for a microprocessor
US5349355A (en) Credential tracking system
JPH0478987A (ja) Icカード
EP0214676B1 (en) Clock signal regenerator arrangement
US5623934A (en) Interference-detecting medical monitoring apparatus and method
EP0553713B1 (en) Radio communication system
JPS58151722A (ja) データ送信装置
US6943638B1 (en) Voltage controlled oscillator and electronic system using the same
US7151416B2 (en) Apparatus and method to generate a 50% duty cycle clock in a single-ended crystal oscillator
JP3065586B2 (ja) 非接触チップカード用の無線周波数信号検出器
US4584533A (en) Non-coherent BPSK demodulator
US4419017A (en) Electronic clock
GB2198865A (en) Theft alarm system
JPH1153491A (ja) データキャリアシステム
US4038608A (en) Redundant oscillator for clocking signal source
US6504880B1 (en) ASK modulation circuit
JP2767518B2 (ja) Afc回路