JPH0460494A - 無線端末装置のクロック周波数補正方式 - Google Patents

無線端末装置のクロック周波数補正方式

Info

Publication number
JPH0460494A
JPH0460494A JP2171163A JP17116390A JPH0460494A JP H0460494 A JPH0460494 A JP H0460494A JP 2171163 A JP2171163 A JP 2171163A JP 17116390 A JP17116390 A JP 17116390A JP H0460494 A JPH0460494 A JP H0460494A
Authority
JP
Japan
Prior art keywords
clock
frequency
circuit section
circuit part
oscillation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2171163A
Other languages
English (en)
Other versions
JP3163621B2 (ja
Inventor
Koji Maeda
幸二 前田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP17116390A priority Critical patent/JP3163621B2/ja
Publication of JPH0460494A publication Critical patent/JPH0460494A/ja
Application granted granted Critical
Publication of JP3163621B2 publication Critical patent/JP3163621B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Electric Clocks (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明は1時計機能を有する無線端末装置において、当
該機能の時刻精度を向上させるためのクロック周波数補
正方式に関する。
[従来の技術] 無線端末装置には、基準発振周波数発生回路等の発振回
路部が組込まれているが、同装置に時計機能を付加する
場合には、それらの発振回路部とは別に、さらに時計機
能用発振回路部を独立して設ける必要がある。すなわち
、基準発振周波散発主回路等、無線端末装置の主動作に
必要な回路は、同装置の電源オン・オフにより作動・停
止するが、時計機能用発振回路部は、装置電源かオフに
なっても常時作動させて3かなければならないからであ
る。
[発明か解決しようとする課題] 上述した時計機能用発振回路部は、一般に。
無線端末装置内の基準発振周波数発生回路部等に比べ発
振周波数精度の悪いものを使用し、低コスト化を図って
いる0例えば、パーソナルコンピュータに実装されてい
る時計機能用発振回路部のクロック周波数精度は、常温
で±20 PPM程度であり、−箇月に約−分の誤差を
生じている。
本発明はこのような事情にもとづいてなされたもので1
時計機能の時刻精度を向上させることのできる無線端末
装置のクロック周波数補正方式の提供を目的とする。
[課題を解決するための手段] 上記目的を達成するために、請求項1記載の発明は、基
準発振周波数発生回路部、および時計機能を実現するた
めの時計機能用発振回路部を有する無線端末装置におい
て、電源オンのとき、前記基準発振周波数発生回路部て
発生するクロック周波数と、前記時計機能用発振回路部
で発生するクロック周波数とを比較し、その比較結果に
もとづき前記時計機能発振回路部て発生するクロック周
波数を補正し、電源オフ状態ては前記時計機能用発振回
路部て発生するクロック周波数の補正動作を停止する方
式としである。
また、請求項2記載の発明は、電源オンのとき、前記受
信周波数測定回路部で発生するクロック周波数と前記時
計機能用発振回路部て発生するクロック周波数とを比較
し、その比較結果にもとづき前記時計機能発振回路部て
発生するクロック周波数を補正し、電源オフ状態では前
記時計機能用発振回路部て発生するクロック周波数の補
正動作を停止する方式としである。
[作用] 本発明は上述のJiff成としたのて、電源オンの状態
では、基準発振周波数発生回路あるいは受信周波数測定
回路部で発生したクロック(以下、基準クロックという
こともある)の周波数により、時計機能用発振回路部で
発生したクロック(以下。
被補正クロックということもある)の周波数を補正する
ため、被補正クロック周波数の精度か基準クロックの精
度なみに向上する。
一方、電源オフの状態では、基準クロックかなくなるの
で前記補正動作を停止し、時計機能用発振回路部で発生
したクロックの精度悪化を防止している。
[実施例] 以下1本発明の実施例について図面を参照して説明する
第1図は本発明の第一実施例を示すブロック図である。
図面において、1は基準発振周波数発生回路部、2は時
計機能用発振回路部であり、前者の方がクロック発振周
波数の精度は高い、これら回路部1,2で発生したクロ
ック信号は1周波数比較回路部3に出力され、同回路部
3において、基準発振周波数発生回路部lで発生した基
準クロックと比較される5周波数比較回路部3ては、当
該比較動作により、被補正クロックの周波数か基準クロ
ックの周波数に対してどの程度ずれているかを検出し、
その検出結果を制御信号として可変分周回路部4へ出力
する。可変分周回路部4ては上記被補正クロックのずれ
分たけ時計機能用発振回路部2の出力周波数を補正し、
当該クロック信号にて時刻計数回路部5を作動させて、
時刻の計数を行なう。
上記一連の動作は電源オンの状態のときのみ行なう、す
なわち、電源オフ状態に3いては、基準発振周波数発生
回路部1からの出力かないため。
被補正クロックの周波数かそのまま誤差として検出され
てしまい、正常な補正動作を行なうことかできない、そ
こて、電源オフのときは、時計機能用発振回路部2のク
ロック信号をそのまま時刻計数回路部5に出力し、時刻
の計数を行なう。
第2図は本発明の第二実施例を示すブロック図、tJI
J3図は同ブロック中の受信波周波数測定回路を示すブ
ロック図である。
本実施例では、無線端末装置に受信部7、および受信波
の周波数を測定するための回路部(受信波周波数測定回
路部)8を備えている。そして、受信波周波数測定回路
部8て基準クロックを発生させ、この基準クロックの周
波数と被補正クロック(時計機能用発振回路部2から出
力)の周波数とを周波数比較回路3にて比較する0周波
数比較回路3ては、被補正クロックの周波数か基準クロ
ックの周波数に対してどの程度ずれているかを検出し、
その検出結果を制御信号として可変分周回路部4へ出力
する。可変分周回路部4ては第一実施例と同様に時計機
能用発振回路部2の出力周波数を補正し、当該クロック
信号にて時刻計数回路部5を作動させて、時刻の計数を
行なう。
ここて、受信波周波数測定回路部8は、第3図に示すよ
うな構成となっている。すなわち、入力端子11から受
信波を入力し、局部発振周波数回路部14の出力と受信
波とをミキサ12て合成し、かつ中間周波数増幅器13
にて周波数の差成分を#!輻する。続いて、分周器16
により増幅信号を分周し、出力端子18から基準クロッ
クとして出力する。
なお、図中15はディスクリミネータ、17は復調出力
端子である。受信波の周波数は精度の高い基地局側装置
て発生しており、通常は低温から高温までの広い温度範
囲(−20°C〜+60°C)で±5 PPM以下であ
る。
したがって、出力端子18から出力される基準クロック
周波数は、第2図の時計機能用発振回路部2て発生する
クロック周波数より高精度である。
第二実施例においても、時計機能用発振回路部2から出
力したクロック周波数の補正は電源オンのときのみ行な
い、電源オフ時には当該補正動作は行なわない。
[発明の効果コ 以上説明したように本発明は、無線端末装置か電源オン
のとき、時計機能用発振回路部て発生するクロック周波
数を、より精度の高い基準発振周波数発生回路部からの
クロック周波数あるいは基地局等から送られてきた受信
波の周波数と比較することにより、当該時計機能用発振
回路部のクロック周波数を補正し、これにより時計精度
の向上を図ることかてきる効果かある。
【図面の簡単な説明】
第1図は本発明の第一実施例を示すブロック図、第2図
は本発明の第二実施例を示すブロック区、第3図は第二
実施例における受信波周波数測定回路を示すブロック図
である。 に基準発振周波数発生回路部 2:時計機能発振回路部 3:周波数比較回路部 4:可変分周回路部 5:時刻計数回路部 7:受信部 8:受信波周波数測定回路部 11:入力端子 12ニミキサ 13:中間周波数増幅器 14 局部発振周波数回路部 15:ディスクリミネータ 16二分周器     17:復調出力端子18 出力
端子

Claims (2)

    【特許請求の範囲】
  1. (1)基準発振周波数発生回路部、および時計機能を実
    現するための時計機能用発振回路部を有する無線端末装
    置において、 電源オンのとき、前記基準発振周波数発生回路部で発生
    するクロック周波数と、前記時計機能用発振回路部で発
    生するクロック周波数とを比較し、その比較結果にもと
    づき前記時計機能発振回路部で発生するクロック周波数
    を補正し、 電源オフのときは、前記時計機能用発振回路部で発生す
    るクロック周波数の補正動作を停止することを特徴とし
    た無線端末装置のクロック周波数補正方式。
  2. (2)受信周波数測定回路部、および時計機能を実現す
    るための時計機能用発振回路部を有する無線端末装置に
    おいて、 電源オンのとき、前記受信周波数測定回路部で発生する
    クロック周波数と前記時計機能用発振回路部で発生する
    クロック周波数とを比較し、その比較結果にもとづき前
    記時計機能発振回路部で発生するクロック周波数を補正
    し、 電源オフのときは、前記時計機能用発振回路部で発生す
    るクロック周波数の補正動作を停止することを特徴とし
    た無線端末装置のクロック周波数補正方式。
JP17116390A 1990-06-28 1990-06-28 無線端末装置のクロック周波数補正方式 Expired - Lifetime JP3163621B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP17116390A JP3163621B2 (ja) 1990-06-28 1990-06-28 無線端末装置のクロック周波数補正方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP17116390A JP3163621B2 (ja) 1990-06-28 1990-06-28 無線端末装置のクロック周波数補正方式

Publications (2)

Publication Number Publication Date
JPH0460494A true JPH0460494A (ja) 1992-02-26
JP3163621B2 JP3163621B2 (ja) 2001-05-08

Family

ID=15918165

Family Applications (1)

Application Number Title Priority Date Filing Date
JP17116390A Expired - Lifetime JP3163621B2 (ja) 1990-06-28 1990-06-28 無線端末装置のクロック周波数補正方式

Country Status (1)

Country Link
JP (1) JP3163621B2 (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09113654A (ja) * 1995-10-16 1997-05-02 Nec Ic Microcomput Syst Ltd 間欠受信制御器
US5739762A (en) * 1994-04-26 1998-04-14 Nec Corporation Time correction system for radio selective calling receiver
JP2001052280A (ja) * 1999-05-28 2001-02-23 Fuji Electric Co Ltd 分散されているシステム機器の同期装置、及び分散制御システム
JP2002524745A (ja) * 1998-09-09 2002-08-06 クゥアルコム・インコーポレイテッド 低公差発振器による位置特定
JP2010008294A (ja) * 2008-06-27 2010-01-14 Kyocera Corp 通信装置及び時計補正方法

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017074157A1 (ko) * 2015-10-29 2017-05-04 주식회사 케이넌코리아 엘이디 형광등 디바이스

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5739762A (en) * 1994-04-26 1998-04-14 Nec Corporation Time correction system for radio selective calling receiver
JPH09113654A (ja) * 1995-10-16 1997-05-02 Nec Ic Microcomput Syst Ltd 間欠受信制御器
EP0768583A3 (en) * 1995-10-16 2001-04-25 Nec Corporation A method and apparatus for generating a clock signal which is compensated for a clock rate deviation therefor
JP2002524745A (ja) * 1998-09-09 2002-08-06 クゥアルコム・インコーポレイテッド 低公差発振器による位置特定
JP2001052280A (ja) * 1999-05-28 2001-02-23 Fuji Electric Co Ltd 分散されているシステム機器の同期装置、及び分散制御システム
JP2010008294A (ja) * 2008-06-27 2010-01-14 Kyocera Corp 通信装置及び時計補正方法

Also Published As

Publication number Publication date
JP3163621B2 (ja) 2001-05-08

Similar Documents

Publication Publication Date Title
US6867734B2 (en) System and method for frequency management in a communications positioning device
US7397312B2 (en) Spectrum analyzer and method for correcting frequency errors
US5483201A (en) Synchronization circuit using a high speed digital slip counter
KR20050057610A (ko) 위치 확인 특징을 가지는 통신 디바이스에서의 주파수관리를 위한 시스템 및 방법
JP2001159690A (ja) 携帯装置及び実時間情報生成方法
US6278867B1 (en) Methods and systems for frequency generation for wireless devices
JPH09113654A (ja) 間欠受信制御器
JPH05152989A (ja) スーパーヘテロダイン受信機
KR910010258A (ko) 무선 수신기용 자동 시간 교정 전자 시계
JPH0460494A (ja) 無線端末装置のクロック周波数補正方式
US20040192199A1 (en) Mobile positioning
US6525577B2 (en) Apparatus and method for reducing skew of a high speed clock signal
US6339625B1 (en) Clock generation circuit
US7263338B2 (en) Device and method for regulating a transmission moment of a continuous transmission signal
US5654674A (en) Oscillator control circuit with phase detection feedback
JPS63281526A (ja) 周波数安定化機能を有する移動無線機
JP7333705B2 (ja) 回路システム
JPH11174170A (ja) 周波数標準装置
JPH11355102A (ja) Afcサイドロック防止回路
JPH0130435B2 (ja)
JPH06123785A (ja) 刻時装置
JPH08237155A (ja) 受信機
JPH05119170A (ja) 時刻信号発生方式
KR19980020457A (ko) 라디오 전파를 이용한 디지탈 시계의 시간 자동보정장치 및 그 제어방법
JPH11122103A (ja) 周波数補正回路

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080302

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090302

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090302

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100302

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100302

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110302

Year of fee payment: 10

EXPY Cancellation because of completion of term
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110302

Year of fee payment: 10